JP6257716B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6257716B2 JP6257716B2 JP2016161172A JP2016161172A JP6257716B2 JP 6257716 B2 JP6257716 B2 JP 6257716B2 JP 2016161172 A JP2016161172 A JP 2016161172A JP 2016161172 A JP2016161172 A JP 2016161172A JP 6257716 B2 JP6257716 B2 JP 6257716B2
- Authority
- JP
- Japan
- Prior art keywords
- conductive layer
- substrate
- liquid crystal
- columnar spacer
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 62
- 239000000758 substrate Substances 0.000 claims description 155
- 125000006850 spacer group Chemical group 0.000 claims description 124
- 239000004973 liquid crystal related substance Substances 0.000 claims description 101
- 239000000463 material Substances 0.000 claims description 38
- 239000010410 layer Substances 0.000 description 155
- 239000010408 film Substances 0.000 description 104
- 238000000034 method Methods 0.000 description 50
- 239000003990 capacitor Substances 0.000 description 19
- 229920005989 resin Polymers 0.000 description 14
- 239000011347 resin Substances 0.000 description 14
- 239000003566 sealing material Substances 0.000 description 14
- 230000015572 biosynthetic process Effects 0.000 description 11
- 230000005684 electric field Effects 0.000 description 11
- 238000002347 injection Methods 0.000 description 10
- 239000007924 injection Substances 0.000 description 10
- 239000011159 matrix material Substances 0.000 description 9
- 230000001681 protective effect Effects 0.000 description 6
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 239000011521 glass Substances 0.000 description 4
- 239000012535 impurity Substances 0.000 description 4
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 3
- 229910052799 carbon Inorganic materials 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 239000000945 filler Substances 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 239000011229 interlayer Substances 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 239000012788 optical film Substances 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 239000000049 pigment Substances 0.000 description 3
- 230000002040 relaxant effect Effects 0.000 description 3
- 239000000565 sealant Substances 0.000 description 3
- 239000004925 Acrylic resin Substances 0.000 description 2
- 229920000178 Acrylic resin Polymers 0.000 description 2
- 239000004640 Melamine resin Substances 0.000 description 2
- 229920000877 Melamine resin Polymers 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 229920001577 copolymer Polymers 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- KPUWHANPEXNPJT-UHFFFAOYSA-N disiloxane Chemical class [SiH3]O[SiH3] KPUWHANPEXNPJT-UHFFFAOYSA-N 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 229920001519 homopolymer Polymers 0.000 description 2
- 229910003437 indium oxide Inorganic materials 0.000 description 2
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229920003986 novolac Polymers 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 239000005011 phenolic resin Substances 0.000 description 2
- 229920000052 poly(p-xylylene) Polymers 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 238000006116 polymerization reaction Methods 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- 229920002803 thermoplastic polyurethane Polymers 0.000 description 2
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 2
- 239000004985 Discotic Liquid Crystal Substance Substances 0.000 description 1
- 244000126211 Hericium coralloides Species 0.000 description 1
- 239000004983 Polymer Dispersed Liquid Crystal Substances 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 239000011324 bead Substances 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910021424 microcrystalline silicon Inorganic materials 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1339—Gaskets; Spacers; Sealing of cells
- G02F1/13394—Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1339—Gaskets; Spacers; Sealing of cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1335—Structural association of cells with optical devices, e.g. polarisers or reflectors
- G02F1/133509—Filters, e.g. light shielding masks
- G02F1/133512—Light shielding layers, e.g. black matrix
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Thin Film Transistor (AREA)
- Electroluminescent Light Sources (AREA)
Description
置およびその作製方法に関する。例えば、液晶表示パネルに代表される電気光学装置や有
機発光素子を有する発光表示装置を部品として搭載した電子機器に関する。
置全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
いて薄膜トランジスタ(TFT)を構成する技術が注目されている。薄膜トランジスタは
ICや電気光学装置のような電子デバイスに広く応用され、特に画像表示装置のスイッチ
ング素子として開発が急がれている。
に比べ高精細な画像が得られることからアクティブマトリクス型の液晶表示装置が多く用
いられるようになっている。アクティブマトリクス型の液晶表示装置においては、マトリ
クス状に配置された画素電極を駆動することによって、画面上に表示パターンが形成され
る。詳しくは選択された画素電極と該画素電極に対応する対向電極との間に電圧が印加さ
れることによって、画素電極と対向電極との間に配置された液晶層の光学変調が行われ、
この光学変調が表示パターンとして観察者に認識される。
電極が形成されている基板)において液晶層に近接していない外面側に、第1の偏光板を
配置し、第2の偏光板を第2の基板(対向基板)において液晶層に近接していない外面側
に配置する。
配置された基板(対向基板)の面とは異なる面にカラーフィルタを配置する。即ち、対向
基板と液晶層の間にカラーフィルタを配置することが一般的である。
のビーズスペーサ、或いは柱状のスペーサを配置している。対向基板に透明な樹脂からな
る柱状スペーサを設ける場合、もう一方の基板と貼り合わせる際の圧力で柱状スペーサと
重なるTFTを破壊する恐れがあった。従って、一対の基板の貼り合わせ精度が歩留まり
に影響してしまう。
形成する技術を特許文献1に開示している。また、本出願人は、TFT上に有機樹脂によ
るブラックマトリクスを形成する技術を特許文献2に開示している。
高精細化が向上するに従って高開口率が要求される。
つつ、高開口率を実現するためには、TFTと重なる領域に柱状スペーサを配置すること
が好ましい。TFTと重なる領域に柱状スペーサを配置する場合、画素電極と柱状スペー
サの位置を離すことができる。
圧力がかかり、TFTに影響を与える恐れ、クラックが発生する恐れなどがある。
増やすことなく、外光下で高い表示品質を実現できる液晶表示装置を提供する。
スペーサの下方に無機材料からなるダミー層を形成する。このダミー層をTFTと重なる
位置に配置することによって、一対の基板の貼り合わせ工程時にTFTにかかる圧力を分
散し、緩和する。このダミー層は、工程数を増やすことなく形成するため、画素電極と同
じ材料で形成することが望ましい。
の基板の貼り合わせ工程時にTFTにかかる圧力を分散し、緩和する。
、スイッチング素子と電気的に接続する画素電極と、第1の基板上に前記スイッチング素
子と重なるダミー層と、ダミー層と重なる柱状スペーサが設けられた第2の基板と、第1
の基板と第2の基板との間に液晶材料とを有し、画素電極と前記ダミー層は同じ材料の半
導体装置である。
素子基板上にダミー層を設けることによってTFTにかかる圧力を分散し、緩和すること
ができる。
する基板上にスイッチング素子と、スイッチング素子と電気的に接続する画素電極と、基
板上にスイッチング素子と重なるダミー層と、基板上に前記ダミー層を覆う柱状スペーサ
とを有し、画素電極とダミー層は同じ材料である半導体装置である。
複数、または、複雑な形状、例えばS字形状、M字形状、十字形状などであってもよい。
フィ技術を用いて形成するため、マスクの合わせ精度によって所望の位置からズレが生じ
ることがある。TFTと重なる位置に柱状スペーサの形成位置を合わせることで、所望の
位置からズレてしまった場合でも、TFTと重なる位置の周辺は、隣り合う画素電極との
間隔が他の箇所に比べて広い領域であるので、画素電極の一部に柱状スペーサが重なって
開口率が低下することを防ぐことができる。即ち、本発明において、柱状スペーサは画素
電極は重ならない位置、且つ、TFTと重なる位置とする。
ーサの断面形状を台形とすることが好ましい。望ましくは、柱状スペーサは、ダミー層の
外側の位置に裾を有する断面形状とする。また、柱状スペーサを錐形台状として、対向基
板側と接触する柱状スペーサの上面面積よりもTFT側の底面面積を広くすることが好ま
しい。また、さらに好ましくは、複数のダミー層の合計上面面積を柱状スペーサの上面面
積よりも広くする。また、柱状スペーサの上端部は曲率を有している形状とする。
を複数設けることが好ましい。特に、液晶表示装置においては、平坦性が重要であるため
、TFTで形成される凹凸を覆うための平坦化樹脂膜を設ける場合が多いが、平坦な表面
、即ち平坦化樹脂膜上に柱状スペーサを形成すると接着強度が弱く、密着性が低下しやす
い。平坦化樹脂膜を用いても、柱状スペーサを形成する領域に複数のダミー層を設けるこ
とで凹凸を部分的に形成し、柱状スペーサの密着性を向上させることができる。また、T
FTとダミー層との間に平坦化樹脂膜を設けると、さらに圧力を分散できるため好ましい
。
すいため、TFTと重なる位置に柱状スペーサを形成すると、基板間隔を調節しやすい。
TFTと重なる位置に柱状スペーサを形成すると、柱状スペーサが液晶層の厚さが最も薄
い領域に設けられることになるため、柱状スペーサの高さを低くすることができる。柱状
スペーサの高さを低くすることができれば、基板間隔を狭めることができるため、液晶層
の厚さを薄く制御したい場合に有効である。
、または、垂直配向型(VAモード)、インプレーンスイッチング型(IPSモード)な
どとすることができる。
他の構成は、絶縁表面を有する第1の基板上にスイッチング素子と、スイッチング素子と
電気的に接続する画素電極と、第1の基板上に共通電極と、第1の基板上にスイッチング
素子と重なるダミー層と、ダミー層と重なる柱状スペーサが設けられた第2の基板と、第
1の基板と第2の基板との間に液晶材料を含む液晶層とを有し、画素電極、共通電極、及
びダミー層は同じ材料の半導体装置である。
る第1の基板上にスイッチング素子と、スイッチング素子と電気的に接続する画素電極と
、第1の基板上に共通電極と、第1の基板上に前記スイッチング素子と重なるダミー層と
、第1の基板上に前記ダミー層と重なる柱状スペーサと、第1の基板と対向する第2の基
板と、第1の基板と第2の基板との間に液晶材料を含む液晶層とを有し、画素電極、共通
電極、及びダミー層は同じ材料の半導体装置である。
置し、それらを用いた表示装置を作製し、画像表示させ、発明者らの深い検討の後、発明
された事項である。
FTと重なる位置に形成できる。複数のダミー層や複雑な形状のダミー層を設けることで
、柱状スペーサの密着性を向上させることもできる。
図1(A)は、アクティブマトリクス型の液晶表示装置の画素部における1画素の上面図
を示している。また、図1(C)に図1(A)中の線A−Bで切断した断面図を示す。
アクティブ素子としてTFTを用い、このTFTが画素電極109と電気的に接続され、
スイッチング素子として機能する。TFTのオン状態或いはオフ状態をゲート配線103
に印加する電圧で制御することで画素電極109近傍の液晶層の配向を変化させることに
より、液晶表示装置を駆動させる。本発明は、このTFTと重なる位置に第1のダミー層
113、第2のダミー層114、及び柱状スペーサ112を形成する。ここでは非晶質半
導体膜を用いたボトムゲート型のTFTを形成する例を示す。
を適用することが可能であり、例えば、トップゲート型TFTや、順スタガ型TFTを用
いることが可能である。また、シングルゲート構造のトランジスタに限定されず、複数の
チャネル形成領域を有するマルチゲート型トランジスタ、例えばダブルゲート型トランジ
スタとしてもよい。TFTの作製方法は特に限定されず、公知の技術を用いて作製すれば
よい。
102を形成する。次いで、ゲート配線103及び容量配線102を覆うゲート絶縁膜1
05を形成する。
VD法で形成し、非晶質半導体膜のエッチングを選択的に行って所望の上面形状とし、ゲ
ート絶縁膜105を介してゲート配線103と重なる半導体層104を形成する。次いで
、半導体にn型を付与する不純物元素を含む半導体膜を形成し、その半導体膜のエッチン
グを選択的に行って所望の上面形状とし、半導体層104上に第1のn型半導体層を形成
する。次いで、第1のn型半導体層上に導電膜を形成し、導電膜のエッチングを選択的に
行って所望の上面形状とし、ソース配線101と、ドレイン電極107と、容量電極を形
成する。なお、容量電極は、ゲート絶縁膜105を介して容量配線102と重なり、ゲー
ト絶縁膜105を誘電体とする補助容量を形成している。次いで、ソース配線101及び
ドレイン電極をマスクとして、第1のn型半導体層を自己整合的なエッチングを行って第
2のn型半導体層106を形成する。さらにソース配線101及びドレイン電極をマスク
として、露呈している半導体層104の上部をエッチングして、ソース配線101及びド
レイン電極と重なる領域よりも膜厚の薄い部分を形成する。こうしてチャネルエッチ型の
TFTが形成される。次いで、露呈している半導体層を覆う保護膜108を形成する。以
上の工程は、公知の技術を応用することで実施が可能である。
が、特に限定されず、結晶質半導体膜、例えばポリシリコン膜や微結晶シリコン膜をチャ
ネル形成領域とするTFTとしてもよい。
及び保護膜108のエッチングを選択的に行い、ドレイン電極に達する第1の開口と、容
量電極に達する第2の開口を形成する。次いで、平坦化膜110上に透明導電膜を形成す
る。
むインジウム錫酸化物(ITSO)や酸化インジウムに酸化亜鉛(ZnO)を混合したI
ZO(Indium Zinc Oxide)などの透明導電材料、もしくはこれらを組
み合わせた化合物を用いることができる。
及び第2のダミー層114と、ドレイン電極及び容量電極と電気的に接続する画素電極1
09を形成する。また、ダミー層は、TFTと重なる位置に配置され、後に行われる一対
の基板の貼り合わせ工程時にTFTにかかる圧力を分散し、緩和することができる。第1
のダミー層113、第2のダミー層114、及び画素電極109は同じ材料である。図1
(A)では、第1のダミー層113は、少なくともTFTのチャネル形成領域の一部、ソ
ース電極の一部、及びドレイン電極の一部と重なっている。また、第2のダミー層114
は少なくともTFTのチャネル形成領域の一部、及びドレイン電極の一部と重なっている
。また、ここでは図示しないが、後にFPCと接続させるための端子電極も画素電極と同
一工程で同一基板上に形成する。
膜を形成する。この絶縁膜の材料としては、エポキシ樹脂、アクリル樹脂、フェノール樹
脂、ノボラック樹脂、メラミン樹脂、ウレタン樹脂等の樹脂材料を用いる。他にも、絶縁
膜の材料としてベンゾシクロブテン、パリレン、ポリイミドなどの有機材料、シロキサン
系ポリマー等の重合によってできた化合物材料、水溶性ホモポリマーと水溶性共重合体を
含む組成物材料等を用いることができる。また、遮光膜としての機能を持たせるために、
上述した材料にカーボンなどの顔料を含ませて黒色の樹脂としてもよい。
ー層114と重なる柱状スペーサ112を形成する。また、柱状スペーサ112はTFT
と重なる。図1(A)では、柱状スペーサ112は少なくともTFTのチャネル形成領域
、ソース電極の一部、及びドレイン電極の一部と重なっている。なお、図1(A)を分か
りやすくするために、図1(B)の上面図には、平坦化膜110上に形成する第1のダミ
ー層113、第2のダミー層114、画素電極109、及び柱状スペーサ112のみを示
している。
ットにより離間されており、第1のダミー層113を覆うように柱状スペーサ112を形
成している。また、後に行われる一対の基板の貼り合わせ工程時にかかる圧力を分散する
ため、図1(C)に示すように柱状スペーサ112の断面形状を台形とすることが好まし
い。なお、図1(C)中の白抜きの矢印が一対の基板の貼り合わせ工程時にかかる圧力を
模式的に表しており、複数の黒矢印が分散された圧力を模式的に表している。また、柱状
スペーサ112を錐形台状として、対向基板側と接触する柱状スペーサの上面面積よりも
TFT側の底面面積を広くすることが好ましい。
させている。また、この柱状スペーサ112は、第1のダミー層113と画素電極109
とが短絡するのを防ぐ効果も果たしている。また、柱状スペーサ112として黒色の樹脂
を用いた場合、TFTと重なる遮光膜として機能させることもできる。
A)で示すような上面形状としてもよい。図2(A)はダミー層の形状及び個数が異なる
以外は、図1(A)と構造が同一である。また、図2(B)は、図2(A)を分かりやす
くするため平坦化膜上に形成する第1のダミー層201、第2のダミー層202、第3の
ダミー層203、第4のダミー層204、画素電極109、及び柱状スペーサ112のみ
を示している。柱状スペーサの外周縁よりも内側の位置に配置するダミー層の個数が多い
ほうが、柱状スペーサと層間絶縁膜との密着性の向上がより一層図れる。
る例を示したが、特に限定されず、各画素電極と間隔を空けて網目状に連続するパターン
形状としてもよい。網目状に連続するパターン形状としたダミー層と一部重なり、且つ、
TFTと重なるように柱状スペーサを設ければよい。網目状に連続するパターン形状とし
たダミー層は、隣り合う画素電極間で発生する電界の乱れに起因する光漏れ、所謂ディス
クリネーションを防止することもできる。即ち、網目状に連続するパターン形状としたダ
ミー層は、電界遮蔽パターンとして機能する。
とを所定の間隔を保持したまま貼り合わせる。基板間隔は、ダミー層及び柱状スペーサで
決定される。本実施の形態では、液晶材料の種類や特性によっても異なってくるが、3〜
4μmとする。
板に閉ループ形状のシール材を形成し、そのシール材に囲まれた領域に液晶材料を滴下し
た後、減圧雰囲気とし、もう一方の基板を貼り合わせる。また、液晶注入法を用いる場合
には、一対の基板を貼り合わせた後、シール材パターンの液晶注入口から毛細管現象を用
いて液晶材料を注入する。シール材にフィラーを含ませることによって一対の基板間隔を
維持してもよい。
る。図1(C)に示すように、基板100上には第1の配向膜115を形成し、対向基板
119上には対向電極118及び第2の配向膜117を形成する。そして、それぞれラビ
ング処理を行う。液晶の配向モードとしては、液晶分子の配列が光の入射から射出に向か
って90°ツイスト配向したTNモードを用いる場合が多い。TNモードの液晶表示装置
を作製する場合には、基板100上の配向膜に施したラビング処理のラビング方向と、対
向基板119上の配向膜に施したラビング処理のラビング方向が直交するように貼り合わ
せる。ここでは液晶分子を配向させるために配向膜を用いる例を示したが、特に限定され
ず、他の配向方法、例えば光配向方法などを用いてもよい。
と基板100とを貼り合わせた後、端子電極が形成されている部分は、対向基板とも重な
らないように対向基板の一部を除去する。次いで、外部回路と接続するためのFPC(フ
レキシブルプリント配線板)を端子電極に貼り合わせる。FPCを実装する方法は異方導
電性材料もしくはメタルバンプを用いた接続方法またはワイヤボンディング方式を採用す
ることができる。また、外部回路と接続させるコネクターとしてはFPCに限定されず、
他のコネクター、TAB(Tape Automated Bonding)テープもし
くはTCP(Tape Carrier Package)を用いてもよい。TCPはT
ABテープにICを実装したものであり、TABテープを素子形成基板上の配線に接続し
てICを実装する。
異方導電性材料により電気的に接続してもよい。また、カラー表示に対応した画素部を形
成するためには、例えば、XGAクラスでデータ線の本数が3072本であり走査線が7
68本必要となる。このような数で形成されたデータ線及び走査線は画素部の端部で数ブ
ロック毎に区分して引出線を形成し、ICチップの出力端子のピッチに合わせて集める。
ICチップは、公知の方法、例えばCOG(Chip On Glass)方式により実
装すればよい。
光板を含む)、位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを
適宜設けてもよい。
きる。
液晶、STN液晶、VA液晶、ECB型液晶、GH液晶、高分子分散型液晶、ディスコテ
ィック液晶などを用いることができるが、中でもノーマリーブラック型の液晶パネル、例
えば垂直配向(VA)モードを採用した透過型の液晶表示装置とすることが好ましい。垂
直配向モードとしては、いくつか挙げられるが、例えば、MVA(Multi− Dom
ain Vertical Alignment)モード、PVA(Patterned
Vertical Alignment)モード、ASVモードなどを用いることがで
きる。具体的には、1画素を複数のサブピクセルに分割し、各サブピクセルの中央に位置
する対向基板の箇所に凸部を設けることで1画素をマルチドメイン化する。1画素を複数
のサブピクセルとし、各サブピクセルの中央に位置する対向基板に凸部を設けることで、
1画素を配向分割(マルチドメイン化)し、広視野角を実現する駆動方法は、サブピクセ
ル駆動と呼ばれる。なお、凸部は、対向基板または素子基板の一方または両方に設けても
よく、放射状に液晶分子を配向させ、配向規制力を向上させる。
かかる方向を多様化させてもよい。また、光配向を用いて1画素をマルチドメイン化して
もよい。
いたアモルファスTFTに限定されず、有機トランジスタや、ポリシリコンTFTなどの
3端子型のアクティブ素子、或いは、ダイオード、MIM、ZnOバリスタなどの2端子
型のアクティブ素子を用いることができる。
実施の形態1では、素子基板上に柱状スペーサを形成する例を示したが、本実施の形態で
は、対向基板上に柱状スペーサを形成する例を示す。
お、ダミー層は、スイッチング素子と重なる位置に配置される。本実施の形態では、スイ
ッチング素子として、結晶構造を有する半導体膜、例えばポリシリコン膜を用いたトップ
ゲート型TFTを用いる。トップゲート型TFTは、nチャネル型TFTであってもpチ
ャネル型TFTであってもよい。また、ここでは、電気特性のバラツキを低減させるため
、ダブルゲート構造とする。また、オフ電流値を低減するため、nチャネル型TFTを低
濃度ドレイン(LDD:Lightly Doped Drain)構造としてもよい。
このLDD構造はチャネル形成領域と、高濃度に不純物元素を添加して形成するソース領
域またはドレイン領域との間に低濃度に不純物元素を添加した領域を設けたものであり、
この領域をLDD領域と呼んでいる。LDD構造はドレイン近傍の電界を緩和してホット
キャリア注入による劣化を防ぐ効果がある。また、ホットキャリアによるオン電流値の劣
化を防ぐため、nチャネル型TFTをGOLD(Gate−drain Overlap
ped LDD)構造としてもよい。ゲート絶縁膜を介してLDD領域をゲート電極と重
ねて配置させた構造であるGOLD構造は、LDD構造よりもさらにドレイン近傍の電界
を緩和してホットキャリア注入による劣化を防ぐ効果がある。このようなGOLD構造と
することで、ドレイン近傍の電界強度が緩和されてホットキャリア注入を防ぎ、劣化現象
の防止に有効である。また、画素電極は、スイッチング素子と電気的に接続させる。
なく、緩衝材を設けることができる。また、ダミー層が透光性を有しているため、光の乱
反射などがほとんど生じない。そして、ダミー層及び画素電極を接して覆う配向膜を形成
する。
向電極を形成する。これらの積層順は特に限定されないが、ここでは、カラーフィルタ上
に対向電極を形成する。
を接して覆う配向膜を形成する。柱状スペーサとダミー層が重なるように、素子基板と対
向基板とを貼り合わせる。従って、柱状スペーサもスイッチング素子と重なる位置に配置
される。また、この柱状スペーサとして、カーボンなどの顔料を含ませた黒色樹脂を用い
てスイッチング素子の遮光膜として機能させることが好ましい。
力を分散し、緩和することができる。また、ダミー層は、圧力を分散し、緩和するのであ
れば、特に形状や個数は限定されず、複数、または、複雑な形状、例えばS字形状、M字
形状、十文字形状などであってもよい。特に柱状スペーサを対向基板に設ける場合、柱状
スペーサの頂部とダミー層とが配向膜を介して重なるため、柱状スペーサの頂部の面積よ
りも総面積が広いダミー層とすることが好ましい。この場合、ダミー層の端部が柱状スペ
ーサの外側に突出する形状となる。
周辺は、他の場所に比べ隣合う画素電極との間隔が広くマージンが十分あるため、貼り合
わせ時に位置ズレが生じてもほとんど問題ない。即ち、貼り合わせ工程によって柱状スペ
ーサが画素電極と重なり開口率が低下してしまうことを低減することができる。また、画
素電極と柱状スペーサが重ならなければ、意図的にダミー層の端部が柱状スペーサの外側
に位置するように貼り合わせてもよい。
るダミー層を画素電極と同じ材料で形成することにより、工程を増やすことなく、スイッ
チング素子を保護することができる。
こととする。
図4、及び図5を用いて説明する。
す図である。各画素電極505の上面形状は、図3に示すように、複雑な八角形となって
いる。画素部には、ゲート配線501と、ソース配線503と、容量配線506とが配置
され、ゲート配線とソース配線の交点付近に半導体層502が配置されている。ここでは
ゲート配線、ソース配線、及び半導体層を含むボトムゲート型のTFTをスイッチング素
子としている。ドレイン電極は、TFTのドレイン領域と画素電極505との電気的な接
続を行うための電極である。ドレイン電極504は、容量配線506と一部重なり、保持
容量を形成している。
設けられている。これらのダミー層507を覆うように柱状スペーサ508を設けている
。柱状スペーサ508もTFTと重なる位置に設けられ、基板間隔を調節している。これ
らのダミー層507をTFTと重なる位置に配置することによって、一対の基板の貼り合
わせ工程時にTFTにかかる圧力を分散し、緩和する効果がある。また、これらのダミー
層507は、柱状スペーサ508の密着性を向上させるために形成している。また、柱状
スペーサ508は、3つの画素電極に対して一つ設けているが、特に限定されず、例えば
各画素電極にそれぞれ設けてもよい。また、柱状スペーサ508として黒色樹脂を用いて
ブラックマトリクスの機能を持たせてもよい。また、黒色樹脂を用いた場合、TFTの遮
光膜としても機能させることができる。
)、第2着色層402(G)、及び第3着色層403(B)の3色を用いて1つの画素群
を構成している。各着色層の上面形状は、画素電極505の形状と同様に、複雑な八角形
となっている。
であるが、スリット511が形成されている。このスリット511と、画素電極505及
び画素電極505側のスリット(隣り合う画素電極の間隙)とを交互に咬み合うように配
置することで、斜め電界を効果的に発生させて液晶の配向を制御することができる。これ
により、液晶が配向する方向を場所によって異ならせることができ、視野角を広げている
。
性を向上させることができる。また、TFTを作製した箇所は他の箇所よりも積層数が多
くトータルの膜厚が厚くなりやすいため、TFTと重なる位置に柱状スペーサを形成する
と、基板間隔を調節しやすいというメリットを有する。また、本発明は、ダミー層507
及び柱状スペーサ508を設けることで、高開口率、且つ高精細化を実現できる液晶表示
装置を実現できる。また、工程を増やすことなく、外光下で高い表示品質を実現できる液
晶表示装置を実現できる。
る。
Plane Switching)方式の液晶表示装置の一例を図6(A)及び図6(B
)に示す。
。また、図6(B)に図6(A)中の線A−Bで切断した断面図を示す。
素電極609および共通電極620を形成し、これらの電極間に生じる基板面にほぼ平行
な電界で液晶分子を回転させることで光のスイッチングを行い、表示を行う方式である。
配置する。ここではアクティブ素子としてTFTを用い、このTFTが画素電極609と
電気的に接続され、スイッチング素子として機能する。TFTのオン状態或いはオフ状態
をゲート配線603に印加する電圧で制御し、画素電極609と共通電極620の間に電
界(この電界を横電界とも呼ぶ)を形成して液晶層616に含まれる液晶分子をほぼ平行
な面内で回転させることにより、液晶表示装置を駆動させる。
階調、色調の反転が生じることなく、TN方式に比べて視野角を広くすることができる。
なお、IPS方式は、TN方式とは一対の偏光板の配置が異なり、画素電極への電圧無印
加時に黒表示となるように配置する。
晶質半導体膜604を用いたボトムゲート型のTFTを形成する例を示す。
602を形成する。次いで、ゲート配線603及び容量配線602を覆うゲート絶縁膜6
05を形成する。次いで、ゲート絶縁膜に選択的なエッチングを行い、ゲート配線の先端
部に達する開口と、容量配線に達する開口を形成する。
VD法で形成し、非晶質半導体膜のエッチングを選択的に行って所望の上面形状とし、ゲ
ート絶縁膜605を介してゲート配線603と重なる半導体層を形成する。次いで、半導
体にn型を付与する不純物元素を含む半導体膜を形成し、その半導体膜のエッチングを選
択的に行って所望の上面形状とし、半導体層上に第1のn型半導体層を形成する。次いで
、第1のn型半導体層上に導電膜を形成し、導電膜のエッチングを選択的に行って所望の
上面形状とし、ソース配線601と、ドレイン電極607と、接続電極621を形成する
。なお、ドレイン電極607は、ゲート絶縁膜605を介して容量配線602と重なり、
ゲート絶縁膜605を誘電体とする補助容量を形成している。また、接続電極621は、
ゲート絶縁膜の開口を介して容量配線602と電気的に接続し、さらに後に形成される共
通電極620とを電気的に接続するために設けられる。
を自己整合的なエッチングを行って第2のn型半導体層606を形成する。さらにソース
配線601及びドレイン電極607をマスクとして、露呈している半導体層の上部をエッ
チングして、ソース配線601及びドレイン電極607と重なる領域よりも膜厚の薄い部
分を形成する。こうしてチャネルエッチ型のTFTが形成される。次いで、露呈している
半導体層を覆う保護膜608を形成する。以上の工程は、公知の技術を応用することで実
施が可能である。
及び保護膜608のエッチングを選択的に行い、ドレイン電極に達する第1の開口と、接
続電極621に達する第2の開口を形成する。次いで、平坦化膜610上に透明導電膜を
形成する。
むインジウム錫酸化物(ITSO)や酸化インジウムに酸化亜鉛(ZnO)を混合したI
ZO(Indium Zinc Oxide)などの透明導電材料、もしくはこれらを組
み合わせた化合物を用いることができる。
レイン電極と電気的に接続する画素電極609と、接続電極621と電気的に接続する共
通電極620とを形成する。また、ダミー層613は、TFTと重なる位置に配置され、
後に行われる一対の基板の貼り合わせ工程時にTFTにかかる圧力を分散し、緩和するこ
とができる。図6(A)では、ダミー層613は少なくともTFTのチャネル形成領域の
一部、ソース電極の一部、及びドレイン電極の一部と重なっている。ダミー層613、共
通電極620、及び画素電極609は同じ材料である。また、ここでは図示しないが、後
にFPCと接続させるための端子電極も画素電極と同一工程で同一基板上に形成する。
に形成したが、特に限定されず、例えば、金属材料からなる共通電極を形成した後、絶縁
膜を形成し、その絶縁膜の上に透明導電膜からなる画素電極を設けた構造としてもよい。
5を形成する。次いで、第1の配向膜615にラビング処理を行う。
お、必要であれば、柱状スペーサを形成する前に、カラーフィルタなどを設けてもよい。
ボラック樹脂、メラミン樹脂、ウレタン樹脂等の樹脂材料を用いる。他にも、柱状スペー
サの材料としてベンゾシクロブテン、パリレン、ポリイミドなどの有機材料、シロキサン
系ポリマー等の重合によってできた化合物材料、水溶性ホモポリマーと水溶性共重合体を
含む組成物材料等を用いることができる。また、遮光膜としての機能を持たせるために、
上述した材料にカーボンなどの顔料を含ませて黒色の樹脂としてもよい。
膜617にラビング処理を行う。
基板619に設けた柱状スペーサと、基板600に設けたダミー層613とが重なるよう
に貼り合わせ、固定する。基板間隔は、ダミー層及び柱状スペーサで決定される。本実施
の形態では、液晶材料の種類や特性によっても異なってくるが、2〜6μmとする。
を示したが、特に限定されず、各画素電極と間隔を空けて複雑に連続するパターン形状と
してもよい。複雑に連続するパターン形状としたダミー層と一部重なり、且つ、TFTと
重なるように、ダミー層及びTFTが設けられた基板600と、柱状スペーサが設けられ
た対向基板619を位置合わせすればよい。図6(A)では、柱状スペーサ612は少な
くともTFTのチャネル形成領域、ソース電極の一部、及びドレイン電極の一部と重なっ
ている。また、柱状スペーサから突出したダミー層の一部を用いて、隣り合う画素電極間
で発生する電界の乱れに起因する光漏れ、所謂ディスクリネーションを防止してもよい。
板に閉ループ形状のシール材を形成し、そのシール材に囲まれた領域に液晶材料を滴下し
た後、減圧雰囲気とし、もう一方の基板を貼り合わせる。また、液晶注入法を用いる場合
には、一対の基板を貼り合わせた後、シール材パターンの液晶注入口から毛細管現象を用
いて液晶材料を注入する。シール材にフィラーを含ませることによって一対の基板間隔を
維持してもよい。
光板を含む)、位相差板(λ/4板、λ/2板)などの光学フィルムを適宜設けてもよい
。
、IPS方式の液晶表示装置の高い歩留まりを実現できる。
る。
型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装
置(カーオーディオ、オーディオコンポ等)、ノート型パーソナルコンピュータ、ゲーム
機器、携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機又は電子書籍等
)、記録媒体を備えた画像再生装置(具体的にはDigital Versatile
Disc(DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた
装置)などが挙げられる。それら電子機器の具体例を図7、及び図8に示す。
01、支持台2002、表示部2003、ビデオ入力端子2005等を含む。表示部20
03が実施例1の液晶モジュールに相当する。なお、表示装置は、パーソナルコンピュー
タ用、TV放送受信用、双方向TV用などの全ての情報表示用表示装置が含まれる。本発
明により、1辺が1000mmを超える第5世代以降のガラス基板を用いても、大型表示
装置の高開口率、且つ高精細化を実現できる。
示部2203、キーボード2204、外部接続ポート2205、ポインティングデバイス
2206等を含む。本発明により、ノート型パーソナルコンピュータの高開口率、且つ高
精細化を実現できる。
り、本体2401、筐体2402、表示部A2403、表示部B2404、記録媒体(D
VD等)読込部2405、操作キー2406、スピーカー部2407等を含む。表示部A
2403は主として画像情報を表示し、表示部B2404は主として文字情報を表示する
。なお、記録媒体を備えた画像再生装置には家庭用ゲーム機器なども含まれる。本発明に
より、画像再生装置の高開口率、且つ高精細化を実現できる。
2にはバッテリー及び信号受信器が内蔵されており、そのバッテリーで表示部2603や
スピーカ部2607を駆動させる。バッテリーは充電器2600で繰り返し充電が可能と
なっている。また、充電器2600は映像信号を送受信することが可能で、その映像信号
をディスプレイの信号受信器に送信することができる。筐体2602は操作キー2606
によって制御する。また、図7(D)に示す装置は、操作キー2606を操作することに
よって、筐体2602から充電器2600に信号を送ることも可能であるため映像音声双
方向通信装置とも言える。また、操作キー2606を操作することによって、筐体260
2から充電器2600に信号を送り、さらに充電器2600が送信できる信号を他の電子
機器に受信させることによって、他の電子機器の通信制御も可能であり、汎用遠隔制御装
置とも言える。本発明により、ディスプレイの高開口率、且つ高精細化を実現できる。
られた本体(A)1901と、表示パネル(A)1908、バックライト部1900、表
示パネル(B)1909、スピーカ1906などが備えられた本体(B)1902とが、
蝶番1910で開閉可能に連結されている。表示パネル(A)1908と表示パネル(B
)1909は、回路基板1907やバックライト部1900と共に本体(B)1902の
筐体1903の中に収納される。表示パネル(A)1908及び表示パネル(B)190
9の画素部は筐体1903に形成された開口窓から視認できるように配置される。ここで
は、バックライト部1900と表示パネル(A)1908とが重なるように配置して透過
型の液晶表示装置としている。バックライト部1900としては、冷陰極管を用いてもよ
いし、LED素子を用いてもよい。また、バックライト部として、導光板とLED素子と
の組み合わせを用いてもよい。
て画素数などの仕様を適宜設定することができる。例えば、表示パネル(A)1908を
主画面とし、表示パネル(B)1909を副画面として組み合わせることができる。
、蝶番1910の部位に撮像素子を組み込んで、カメラ付きの携帯電話機としても良い。
また、操作スイッチ類1904、表示パネル(A)1908、表示パネル(B)1909
を一つの筐体内に納めさせた構成としてもよい。
908は、画素電極が設けられた第1の基板1920と、第1の基板と対向する第2基板
1923をシール材1922で貼り合わせている。また、シール材1922は表示部19
21を囲むように形成されていて、第1の基板と第2基板とシール材で囲まれた領域に液
晶層が設けられている。図9(A)に示す表示パネル(A)1908の液晶封止方法は、
液晶滴下法を用い、減圧下での基板貼り合わせを行っている。一対の基板間隔は、間隙材
、具体的には、球状スペーサや柱状スペーサ、またはシール材に含ませたフィラーなどに
よって保持される。なお、間隙材は、表示パネル(A)1908を駆動させる液晶モード
(TNモード、VAモード、IPSモードなど)によって適宜選択すればよい。ただし、
IPSモードは第2の基板に電極を設けなくともよいが、その他の液晶モードで第2の基
板に対向電極を設ける場合が多く、その場合、一対の基板を貼り付ける際に、対向電極と
、第1の基板に設けられた端子電極との導通を取るための接続も行う。
を示す。なお、図9(B)において、図9(A)と共通な部分には同じ符号を用いる。図
9(B)に示す表示パネルは、第1シール材1925で形成された液晶注入口から液晶を
液晶注入法などを用いて注入した後、液晶注入口を第2のシール材1926で封止してい
る。
いて、図9(A)と共通な部分には同じ符号を用いる。図9(C)のパネルは、表示部を
駆動させるための駆動IC1927が第1の基板1920に搭載されている。駆動IC1
927を第1の基板1920に搭載することで回路の集積化を行っている。
いて、図9(A)と共通な部分には同じ符号を用いる。図9(D)のパネルは、表示部1
929を駆動させるための駆動回路1928が第1の基板1920に同一基板上に形成さ
れている。駆動回路1928としては、アモルファスシリコンTFTやポリシリコンTF
Tなどを用いることができる。また、駆動回路だけでなく、その他の回路(光センサ回路
、CPUなど)を同一基板上に形成してもよい。
フィルム、例えば、偏光板、反射防止フィルム、カラーフィルタなどを重ねてもうける。
本発明においては、実施の形態に示したダミー層及び柱状スペーサをTFTと重なる位置
に配置することで、液晶表示装置の高開口率、且つ高精細化を実現できる。以上の様に、
本発明を実施して得た液晶表示装置は、あらゆる電子機器の表示部として用いても良い。
合わせることができる。
101:ソース配線
102:容量配線
103:ゲート配線
104:半導体層
105:ゲート絶縁膜
106:第2のn型半導体層
107:ドレイン電極
108:保護膜
109:画素電極
110:平坦化膜
112:柱状スペーサ
113:第1のダミー層
114:第2のダミー層
115:第1の配向膜
116:液晶層
117:第2の配向膜
118:対向電極
119:対向基板
201:第1のダミー層
202:第2のダミー層
203:第3のダミー層
204:第4のダミー層
401:第1着色層
402:第2着色層
403:第3着色層
501:ゲート配線
502:半導体層
503:ソース配線
504:ドレイン電極
505:画素電極
506:容量配線
507:ダミー層
508:柱状スペーサ
510:対向電極
511:スリット
600:基板
601:ソース配線
602:容量配線
603:ゲート配線
604:非晶質半導体膜
605:ゲート絶縁膜
606:第2のn型半導体層
607:ドレイン電極
608:保護膜
609:画素電極
610:平坦化膜
612:柱状スペーサ
613:ダミー層
615:第1の配向膜
616:液晶層
617:第2の配向膜
619:対向基板
620:共通電極
621:接続電極
1900:バックライト部
1901:本体(A)
1902:本体(B)
1903:筐体
1904:操作スイッチ類
1905:マイクロフォン
1906:スピーカ
1907:回路基板
1908:表示パネル(A)
1909:表示パネル(B)
1920:第1の基板
1921:表示部
1922:シール材
1925:第1シール材
1926:第2のシール材
1927:駆動IC
1928:駆動回路
2001:筐体
2002:支持台
2003:表示部
2005:ビデオ入力端子
2201:本体
2202:筐体
2203:表示部
2204:キーボード
2205:外部接続ポート
2206:ポインティングデバイス
2401:本体
2402:筐体
2403:表示部A
2404:表示部B
2405:読込部
2406:操作キー
2407:スピーカー部
2600:充電器
2602:筐体
2603:表示部
2606:操作キー
2607:スピーカ部
Claims (3)
- 第1の基板上方の第1の導電層と、
前記第1の導電層上方の絶縁膜と、
前記絶縁膜上方の半導体膜と、
前記半導体膜上方の第2の導電層と、
前記第2の導電層上方の透明導電層と、
前記透明導電層と同じ材料を有し、かつ、前記透明導電層と接触していない画素電極と、
前記画素電極上方の液晶層と、
前記透明導電層上方の柱状スペーサと、
前記液晶層上方および前記柱状スペーサ上方の第2の基板と、を有し、
前記第1の導電層は、ゲート配線としての機能を有し、
前記透明導電層は、前記第1の導電層と接する領域を有さず、
前記第1の導電層の少なくとも一部と、前記絶縁膜の少なくとも一部と、前記半導体膜の少なくとも一部と、前記第2の導電層の少なくとも一部と、前記透明導電層の少なくとも一部と、前記柱状スペーサの少なくとも一部と、が重なっており、
前記柱状スペーサは、前記透明導電層と重ならない領域を有し、
前記透明導電層は、前記柱状スペーサと重ならない領域を有することを特徴とする半導体装置。 - 第1の基板上方の、第1の導電層及び第2の導電層と、
前記第1の導電層上方及び前記第2の導電層上方の絶縁膜と、
前記絶縁膜上方の半導体膜と、
前記半導体膜上方の第3の導電層と、
前記第3の導電層上方の透明導電層と、
前記透明導電層と同じ材料を有し、かつ、前記透明導電層と接触していない画素電極と、
前記画素電極上方の液晶層と、
前記透明導電層上方の柱状スペーサと、
前記液晶層上方および前記柱状スペーサ上方の第2の基板と、を有し、
前記第1の導電層は、第1のゲート配線としての機能を有し、
前記第2の導電層は、前記第2のゲート配線としての機能を有し、且つ前記第1の導電層と隣接して配置され、
前記第2の導電層は、前記画素電極を挟んで、前記第1の導電層と対向するように配置され、
前記画素電極は、前記第1の導電層及び前記第2の導電層のいずれにも重ならないように配置され、
前記第1の導電層の少なくとも一部と、前記絶縁膜の少なくとも一部と、前記半導体膜の少なくとも一部と、前記第3の導電層の少なくとも一部と、前記透明導電層の少なくとも一部と、前記柱状スペーサの少なくとも一部と、が重なっており、
前記柱状スペーサは、前記透明導電層と重ならない領域を有し、
前記透明導電層は、前記柱状スペーサと重ならない領域を有することを特徴とする半導体装置。 - 第1の基板上方の第1の導電層と、
前記第1の導電層上方の絶縁膜と、
前記絶縁膜上方の半導体膜と、
前記半導体膜上方の第2の導電層と、
前記第1の導電層と交差する領域を有する第3の導電層と、
前記第2の導電層上方の透明導電層と、
前記透明導電層と同じ材料を有し、かつ、前記透明導電層と接触していない画素電極と、
前記画素電極上方の液晶層と、
前記透明導電層上方の柱状スペーサと、
前記液晶層上方および前記柱状スペーサ上方の第2の基板と、を有し、
前記第1の導電層は、ゲート配線としての機能を有し、
前記第3の導電層は、ソース配線としての機能を有し、
前記第1の導電層の少なくとも一部と、前記絶縁膜の少なくとも一部と、前記半導体膜の少なくとも一部と、前記第2の導電層の少なくとも一部と、前記透明導電層の少なくとも一部と、前記柱状スペーサの少なくとも一部と、が重なっており、
前記第3の導電層は、前記第1の導電層及び前記透明導電層のいずれにも重ならない領域を有し、
前記柱状スペーサは、前記透明導電層と重ならない領域を有し、
前記透明導電層は、前記柱状スペーサと重ならない領域を有することを特徴とする半導体装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006266287 | 2006-09-29 | ||
JP2006266287 | 2006-09-29 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015003755A Division JP5993463B2 (ja) | 2006-09-29 | 2015-01-12 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017233578A Division JP6611782B2 (ja) | 2006-09-29 | 2017-12-05 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016191963A JP2016191963A (ja) | 2016-11-10 |
JP6257716B2 true JP6257716B2 (ja) | 2018-01-10 |
Family
ID=39230122
Family Applications (23)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010247134A Active JP4679672B2 (ja) | 2006-09-29 | 2010-11-04 | 表示装置 |
JP2011045968A Active JP4927218B2 (ja) | 2006-09-29 | 2011-03-03 | 液晶表示装置 |
JP2011143749A Active JP4824140B2 (ja) | 2006-09-29 | 2011-06-29 | 半導体装置 |
JP2012024839A Active JP5351295B2 (ja) | 2006-09-29 | 2012-02-08 | 液晶表示装置 |
JP2013106785A Active JP5380628B2 (ja) | 2006-09-29 | 2013-05-21 | 半導体装置 |
JP2013203052A Active JP5499210B2 (ja) | 2006-09-29 | 2013-09-30 | 半導体装置 |
JP2013241150A Active JP5487355B1 (ja) | 2006-09-29 | 2013-11-21 | 半導体装置 |
JP2013256660A Active JP5619266B2 (ja) | 2006-09-29 | 2013-12-12 | 半導体装置 |
JP2014139606A Active JP5683057B2 (ja) | 2006-09-29 | 2014-07-07 | 半導体装置 |
JP2014154564A Active JP5622992B2 (ja) | 2006-09-29 | 2014-07-30 | 液晶表示装置 |
JP2015003755A Active JP5993463B2 (ja) | 2006-09-29 | 2015-01-12 | 半導体装置 |
JP2016161172A Active JP6257716B2 (ja) | 2006-09-29 | 2016-08-19 | 半導体装置 |
JP2017233578A Active JP6611782B2 (ja) | 2006-09-29 | 2017-12-05 | 半導体装置 |
JP2019137440A Active JP6616548B2 (ja) | 2006-09-29 | 2019-07-26 | 液晶表示装置 |
JP2019185019A Active JP6932753B2 (ja) | 2006-09-29 | 2019-10-08 | 表示装置 |
JP2019201991A Withdrawn JP2020034943A (ja) | 2006-09-29 | 2019-11-07 | 表示装置 |
JP2020167432A Active JP6845369B2 (ja) | 2006-09-29 | 2020-10-02 | 液晶表示装置 |
JP2021155826A Active JP7159421B2 (ja) | 2006-09-29 | 2021-09-24 | 液晶表示装置 |
JP2022163650A Withdrawn JP2022179669A (ja) | 2006-09-29 | 2022-10-12 | 液晶表示装置 |
JP2024009529A Active JP7490902B2 (ja) | 2006-09-29 | 2024-01-25 | 液晶表示装置 |
JP2024009531A Active JP7470263B2 (ja) | 2006-09-29 | 2024-01-25 | 液晶表示装置 |
JP2024079325A Pending JP2024103518A (ja) | 2006-09-29 | 2024-05-15 | 半導体装置 |
JP2024098024A Active JP7543595B2 (ja) | 2006-09-29 | 2024-06-18 | 液晶表示装置 |
Family Applications Before (11)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010247134A Active JP4679672B2 (ja) | 2006-09-29 | 2010-11-04 | 表示装置 |
JP2011045968A Active JP4927218B2 (ja) | 2006-09-29 | 2011-03-03 | 液晶表示装置 |
JP2011143749A Active JP4824140B2 (ja) | 2006-09-29 | 2011-06-29 | 半導体装置 |
JP2012024839A Active JP5351295B2 (ja) | 2006-09-29 | 2012-02-08 | 液晶表示装置 |
JP2013106785A Active JP5380628B2 (ja) | 2006-09-29 | 2013-05-21 | 半導体装置 |
JP2013203052A Active JP5499210B2 (ja) | 2006-09-29 | 2013-09-30 | 半導体装置 |
JP2013241150A Active JP5487355B1 (ja) | 2006-09-29 | 2013-11-21 | 半導体装置 |
JP2013256660A Active JP5619266B2 (ja) | 2006-09-29 | 2013-12-12 | 半導体装置 |
JP2014139606A Active JP5683057B2 (ja) | 2006-09-29 | 2014-07-07 | 半導体装置 |
JP2014154564A Active JP5622992B2 (ja) | 2006-09-29 | 2014-07-30 | 液晶表示装置 |
JP2015003755A Active JP5993463B2 (ja) | 2006-09-29 | 2015-01-12 | 半導体装置 |
Family Applications After (11)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017233578A Active JP6611782B2 (ja) | 2006-09-29 | 2017-12-05 | 半導体装置 |
JP2019137440A Active JP6616548B2 (ja) | 2006-09-29 | 2019-07-26 | 液晶表示装置 |
JP2019185019A Active JP6932753B2 (ja) | 2006-09-29 | 2019-10-08 | 表示装置 |
JP2019201991A Withdrawn JP2020034943A (ja) | 2006-09-29 | 2019-11-07 | 表示装置 |
JP2020167432A Active JP6845369B2 (ja) | 2006-09-29 | 2020-10-02 | 液晶表示装置 |
JP2021155826A Active JP7159421B2 (ja) | 2006-09-29 | 2021-09-24 | 液晶表示装置 |
JP2022163650A Withdrawn JP2022179669A (ja) | 2006-09-29 | 2022-10-12 | 液晶表示装置 |
JP2024009529A Active JP7490902B2 (ja) | 2006-09-29 | 2024-01-25 | 液晶表示装置 |
JP2024009531A Active JP7470263B2 (ja) | 2006-09-29 | 2024-01-25 | 液晶表示装置 |
JP2024079325A Pending JP2024103518A (ja) | 2006-09-29 | 2024-05-15 | 半導体装置 |
JP2024098024A Active JP7543595B2 (ja) | 2006-09-29 | 2024-06-18 | 液晶表示装置 |
Country Status (6)
Country | Link |
---|---|
US (2) | US8144301B2 (ja) |
JP (23) | JP4679672B2 (ja) |
KR (1) | KR101462061B1 (ja) |
CN (3) | CN103257491B (ja) |
TW (13) | TWI705287B (ja) |
WO (1) | WO2008038686A1 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2008038686A1 (en) * | 2006-09-29 | 2008-04-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP4636128B2 (ja) * | 2008-06-24 | 2011-02-23 | ソニー株式会社 | 入力装置および入力機能付き表示装置 |
TWM368249U (en) * | 2009-05-12 | 2009-11-01 | Inventec Appliances Corp | Buffering protection structure and mobile telecommunication device having the same |
JP6126775B2 (ja) | 2010-06-25 | 2017-05-10 | 株式会社半導体エネルギー研究所 | 表示装置 |
CN102402354A (zh) * | 2010-09-10 | 2012-04-04 | 敦泰科技有限公司 | 具有网状电极的电容式触摸屏 |
US20120081646A1 (en) * | 2010-09-30 | 2012-04-05 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
KR101987042B1 (ko) * | 2012-11-19 | 2019-06-10 | 엘지디스플레이 주식회사 | 박막 트랜지스터 기판 |
CN103149747B (zh) * | 2013-04-03 | 2016-05-18 | 深超光电(深圳)有限公司 | 液晶显示面板 |
JP6184765B2 (ja) * | 2013-06-20 | 2017-08-23 | 株式会社ジャパンディスプレイ | 液晶表示装置の製造方法および液晶表示装置の製造装置 |
KR20150029177A (ko) | 2013-09-09 | 2015-03-18 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
JP2016038433A (ja) | 2014-08-06 | 2016-03-22 | 株式会社ジャパンディスプレイ | 液晶表示装置 |
KR20160130078A (ko) * | 2015-04-30 | 2016-11-10 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그 제조 방법 |
JP6972538B2 (ja) * | 2016-11-14 | 2021-11-24 | 凸版印刷株式会社 | 液晶表示装置 |
CN106896602B (zh) * | 2017-03-14 | 2020-02-07 | 上海中航光电子有限公司 | 阵列基板、显示面板、显示装置及制作方法 |
CN109427251B (zh) | 2017-08-31 | 2021-08-10 | 昆山国显光电有限公司 | 一种覆盖膜及柔性显示装置 |
CN108010941B (zh) * | 2017-11-15 | 2020-08-11 | 纳晶科技股份有限公司 | 用于发光元件的封装结构及方法 |
CN110148682B (zh) * | 2019-05-30 | 2021-06-08 | 昆山国显光电有限公司 | 一种显示面板 |
CN113253520B (zh) * | 2021-04-30 | 2023-01-24 | 滁州惠科光电科技有限公司 | 一种显示面板及显示设备 |
Family Cites Families (50)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960002202B1 (ko) * | 1991-02-04 | 1996-02-13 | 가부시끼가이샤 한도다이 에네르기 겐뀨쇼 | 액정 전기 광학 장치 제작 방법 |
JPH08234212A (ja) * | 1995-02-28 | 1996-09-13 | Casio Comput Co Ltd | 液晶表示素子 |
JPH09105953A (ja) | 1995-10-12 | 1997-04-22 | Semiconductor Energy Lab Co Ltd | 液晶表示装置 |
US6900855B1 (en) | 1995-10-12 | 2005-05-31 | Semiconductor Energy Laboratory Co., Ltd. | Display device having resin black matrix over counter substrate |
JP2907137B2 (ja) | 1996-08-05 | 1999-06-21 | 日本電気株式会社 | 液晶表示装置 |
JPH1062789A (ja) * | 1996-08-23 | 1998-03-06 | Sharp Corp | 液晶表示装置及びその製造方法 |
JPH1068955A (ja) * | 1996-08-29 | 1998-03-10 | Toshiba Corp | 液晶表示素子 |
JP3394433B2 (ja) * | 1997-10-16 | 2003-04-07 | 株式会社日立製作所 | アクティブマトリクス液晶表示装置 |
JP3022471B2 (ja) * | 1998-03-20 | 2000-03-21 | 日本電気株式会社 | 反射型液晶表示装置 |
JP3661443B2 (ja) * | 1998-10-27 | 2005-06-15 | 株式会社日立製作所 | アクティブマトリクス液晶表示装置 |
JP4298131B2 (ja) * | 1999-05-14 | 2009-07-15 | 株式会社半導体エネルギー研究所 | 液晶表示装置の作製方法 |
US6952020B1 (en) * | 1999-07-06 | 2005-10-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
JP3983460B2 (ja) | 1999-07-06 | 2007-09-26 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
TW459275B (en) | 1999-07-06 | 2001-10-11 | Semiconductor Energy Lab | Semiconductor device and method of fabricating the same |
JP3285011B2 (ja) * | 1999-07-14 | 2002-05-27 | 日本電気株式会社 | 液晶表示装置 |
US7411211B1 (en) | 1999-07-22 | 2008-08-12 | Semiconductor Energy Laboratory Co., Ltd. | Contact structure and semiconductor device |
JP4637312B2 (ja) * | 2000-01-28 | 2011-02-23 | 株式会社半導体エネルギー研究所 | 液晶表示装置およびその作製方法 |
JP4712210B2 (ja) * | 2000-03-24 | 2011-06-29 | 株式会社半導体エネルギー研究所 | 表示装置 |
JP2002189217A (ja) | 2000-12-22 | 2002-07-05 | Matsushita Electric Ind Co Ltd | 液晶表示装置およびその製造方法ならびに画像表示応用装置 |
US6809012B2 (en) * | 2001-01-18 | 2004-10-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of making a thin film transistor using laser annealing |
JP3949897B2 (ja) * | 2001-01-29 | 2007-07-25 | 株式会社日立製作所 | 液晶表示装置 |
JP2002221727A (ja) | 2001-01-29 | 2002-08-09 | Casio Comput Co Ltd | スペーサ形成方法 |
JP2003131240A (ja) | 2001-10-29 | 2003-05-08 | Hitachi Ltd | 液晶表示装置 |
US6933528B2 (en) * | 2002-04-04 | 2005-08-23 | Nec Lcd Technologies, Ltd. | In-plane switching mode active matrix type liquid crystal display device and method of fabricating the same |
JP3792670B2 (ja) * | 2002-04-04 | 2006-07-05 | Nec液晶テクノロジー株式会社 | 横電界方式のアクティブマトリクス型液晶表示装置及びその製造方法 |
US7253868B2 (en) * | 2002-08-21 | 2007-08-07 | Samsung Electronics Co., Ltd. | Liquid crystal display device comprising a plurality of spacers having compression ratios gradually increasing as advancing from a center to left and right edges of display region |
JP4068485B2 (ja) | 2002-09-30 | 2008-03-26 | 株式会社東芝 | 画像合成方法、画像合成装置、画像合成プログラム |
JP2004177848A (ja) | 2002-11-29 | 2004-06-24 | Hitachi Displays Ltd | 液晶表示装置 |
JP2004252309A (ja) * | 2003-02-21 | 2004-09-09 | Seiko Epson Corp | 電気光学パネル及び電子機器 |
JP4138672B2 (ja) * | 2003-03-27 | 2008-08-27 | セイコーエプソン株式会社 | 電気光学装置の製造方法 |
US7286204B2 (en) * | 2003-03-28 | 2007-10-23 | Samsung Electronics Co., Ltd. | Spacers for display devices |
TWI258112B (en) * | 2003-09-29 | 2006-07-11 | Chi Mei Optoelectronics Corp | Display panel and method for repairing the same |
JP4360177B2 (ja) | 2003-10-30 | 2009-11-11 | セイコーエプソン株式会社 | 静止画像生成装置、静止画像生成方法、静止画像生成プログラム、および静止画像生成プログラムを記録した記録媒体 |
KR100975806B1 (ko) * | 2003-10-13 | 2010-08-13 | 삼성전자주식회사 | 액정표시장치 |
JP3892841B2 (ja) | 2003-10-27 | 2007-03-14 | 株式会社 日立ディスプレイズ | 液晶表示装置 |
TWI247959B (en) * | 2004-01-30 | 2006-01-21 | Chi Mei Optoelectronics Corp | Liquid crystal display device |
TWI258619B (en) * | 2005-02-04 | 2006-07-21 | Chi Mei Optoelectronics Corp | Liquid crystal display device, color filter substrate and protrusion structure thereof, and manufacturing method therefor |
KR100617039B1 (ko) * | 2004-02-26 | 2006-08-30 | 엘지.필립스 엘시디 주식회사 | 액정 표시 장치 및 이의 제조 방법 |
JP2005250036A (ja) | 2004-03-03 | 2005-09-15 | Seiko Epson Corp | 電気光学装置および電子機器 |
KR101086476B1 (ko) * | 2004-04-14 | 2011-11-25 | 엘지디스플레이 주식회사 | 액정표시패널 및 그 제조방법 |
KR100672652B1 (ko) * | 2004-04-30 | 2007-01-24 | 엘지.필립스 엘시디 주식회사 | 액정 표시 장치 및 이의 제조 방법 |
TWI261716B (en) * | 2004-05-13 | 2006-09-11 | Quanta Display Inc | Liquid crystal display apparatus and fabrication thereof |
KR20060013147A (ko) * | 2004-08-06 | 2006-02-09 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 제조방법 |
KR100642490B1 (ko) * | 2004-09-16 | 2006-11-02 | 엘지.필립스 엘시디 주식회사 | 유기전계발광 소자 및 그 제조방법 |
JP2006126788A (ja) * | 2004-09-29 | 2006-05-18 | Seiko Epson Corp | 液晶装置及び電子機器 |
KR101182318B1 (ko) * | 2005-02-01 | 2012-09-20 | 엘지디스플레이 주식회사 | 횡전계형 액정 표시 장치 및 이의 제조 방법 |
TWI254830B (en) * | 2005-05-11 | 2006-05-11 | Toppoly Optoelectronics Corp | A liquid crystal display device |
JP2006330470A (ja) | 2005-05-27 | 2006-12-07 | Sharp Corp | 液晶表示装置及びその製造方法 |
TWI396886B (zh) * | 2006-09-12 | 2013-05-21 | Chunghwa Picture Tubes Ltd | 液晶顯示面板及其製造方法 |
WO2008038686A1 (en) * | 2006-09-29 | 2008-04-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
-
2007
- 2007-09-19 WO PCT/JP2007/068737 patent/WO2008038686A1/en active Application Filing
- 2007-09-19 CN CN201310159591.2A patent/CN103257491B/zh active Active
- 2007-09-19 CN CN2007800269073A patent/CN101490610B/zh active Active
- 2007-09-19 CN CN201310159712.3A patent/CN103698944B/zh active Active
- 2007-09-19 KR KR1020097001273A patent/KR101462061B1/ko active IP Right Grant
- 2007-09-24 US US11/902,554 patent/US8144301B2/en not_active Expired - Fee Related
- 2007-09-28 TW TW108102242A patent/TWI705287B/zh active
- 2007-09-28 TW TW105113974A patent/TWI572959B/zh active
- 2007-09-28 TW TW109102272A patent/TWI717982B/zh active
- 2007-09-28 TW TW096136340A patent/TWI434117B/zh active
- 2007-09-28 TW TW104128391A patent/TWI545383B/zh active
- 2007-09-28 TW TW109145324A patent/TWI758023B/zh active
- 2007-09-28 TW TW105139688A patent/TWI597550B/zh active
- 2007-09-28 TW TW109123592A patent/TWI720920B/zh active
- 2007-09-28 TW TW107117602A patent/TWI656389B/zh active
- 2007-09-28 TW TW111105857A patent/TWI825591B/zh active
- 2007-09-28 TW TW102131674A patent/TWI507801B/zh active
- 2007-09-28 TW TW106114985A patent/TWI628495B/zh active
- 2007-09-28 TW TW102131676A patent/TWI507802B/zh active
-
2010
- 2010-11-04 JP JP2010247134A patent/JP4679672B2/ja active Active
-
2011
- 2011-03-03 JP JP2011045968A patent/JP4927218B2/ja active Active
- 2011-06-29 JP JP2011143749A patent/JP4824140B2/ja active Active
-
2012
- 2012-02-08 JP JP2012024839A patent/JP5351295B2/ja active Active
- 2012-03-16 US US13/421,933 patent/US8395745B2/en active Active
-
2013
- 2013-05-21 JP JP2013106785A patent/JP5380628B2/ja active Active
- 2013-09-30 JP JP2013203052A patent/JP5499210B2/ja active Active
- 2013-11-21 JP JP2013241150A patent/JP5487355B1/ja active Active
- 2013-12-12 JP JP2013256660A patent/JP5619266B2/ja active Active
-
2014
- 2014-07-07 JP JP2014139606A patent/JP5683057B2/ja active Active
- 2014-07-30 JP JP2014154564A patent/JP5622992B2/ja active Active
-
2015
- 2015-01-12 JP JP2015003755A patent/JP5993463B2/ja active Active
-
2016
- 2016-08-19 JP JP2016161172A patent/JP6257716B2/ja active Active
-
2017
- 2017-12-05 JP JP2017233578A patent/JP6611782B2/ja active Active
-
2019
- 2019-07-26 JP JP2019137440A patent/JP6616548B2/ja active Active
- 2019-10-08 JP JP2019185019A patent/JP6932753B2/ja active Active
- 2019-11-07 JP JP2019201991A patent/JP2020034943A/ja not_active Withdrawn
-
2020
- 2020-10-02 JP JP2020167432A patent/JP6845369B2/ja active Active
-
2021
- 2021-09-24 JP JP2021155826A patent/JP7159421B2/ja active Active
-
2022
- 2022-10-12 JP JP2022163650A patent/JP2022179669A/ja not_active Withdrawn
-
2024
- 2024-01-25 JP JP2024009529A patent/JP7490902B2/ja active Active
- 2024-01-25 JP JP2024009531A patent/JP7470263B2/ja active Active
- 2024-05-15 JP JP2024079325A patent/JP2024103518A/ja active Pending
- 2024-06-18 JP JP2024098024A patent/JP7543595B2/ja active Active
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6616548B2 (ja) | 液晶表示装置 | |
JP4700665B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160916 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170622 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170627 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20170824 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170905 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20170905 |
|
TRDD | Decision of grant or rejection written | ||
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20171101 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171107 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171205 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6257716 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |