JP6019332B2 - 表示装置、画像処理装置、および表示方法 - Google Patents

表示装置、画像処理装置、および表示方法 Download PDF

Info

Publication number
JP6019332B2
JP6019332B2 JP2012127015A JP2012127015A JP6019332B2 JP 6019332 B2 JP6019332 B2 JP 6019332B2 JP 2012127015 A JP2012127015 A JP 2012127015A JP 2012127015 A JP2012127015 A JP 2012127015A JP 6019332 B2 JP6019332 B2 JP 6019332B2
Authority
JP
Japan
Prior art keywords
image data
data set
image
unit
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012127015A
Other languages
English (en)
Other versions
JP2013250505A (ja
Inventor
谷野 友哉
友哉 谷野
昭士 荒木
昭士 荒木
栄寿 清水
栄寿 清水
小野 宗紀
宗紀 小野
藤城 文彦
文彦 藤城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Joled Inc
Original Assignee
Joled Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Joled Inc filed Critical Joled Inc
Priority to JP2012127015A priority Critical patent/JP6019332B2/ja
Priority to TW102116064A priority patent/TW201409448A/zh
Priority to US13/893,065 priority patent/US9214119B2/en
Priority to KR1020130058228A priority patent/KR102020814B1/ko
Priority to CN201310202718.4A priority patent/CN103458212B/zh
Publication of JP2013250505A publication Critical patent/JP2013250505A/ja
Application granted granted Critical
Publication of JP6019332B2 publication Critical patent/JP6019332B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Television Systems (AREA)

Description

本開示は、画像を表示する表示装置、そのような表示装置に用いられる画像処理装置、および表示方法に関する。
近年、CRT(Cathode Ray Tube)表示装置から液晶表示装置や有機EL(Electro- Luminescence)表示装置への置き換えが進んでいる。これらの表示装置は、いわゆるホールド型の表示デバイスである。すなわち、このような表示装置では、静止画を表示してから次の静止画を表示するまでの1フレーム期間において、同じ画像が表示され続ける。よって、観察者が、このような表示装置に表示された動体を観察する場合には、滑らかに追従しながら観察しようとしてしまうため、網膜上の像は、その1フレーム期間において、網膜の中央を横切って移動することとなる。これにより、このような表示装置において動画を観察すると、いわゆるホールドぼやけが生じ、観察者は、画質が低下したように感じてしまう。
このホールドぼやけを改善する方法について、いくつかの検討がなされている。例えば、特許文献1には、液晶表示装置において、バックライトをブリンキング駆動し、画像がホールド表示される時間を短くすることにより、ホールドぼやけの低減を図る表示装置が開示されている。また、例えば、特許文献2には、フレームレート変換を行うことにより、ホールドぼやけの低減を図る表示装置が開示されている。
特開2008−268436号公報 特開2010−56694号公報
ところで、一般、表示装置では、画質を高めることが望まれている。具体的には、例えば、高精細化が望まれ、また、動画に対する応答の観点からフレームレートをより高くすることが望まれている。
本開示はかかる問題点に鑑みてなされたもので、その目的は、画質を高めることができる表示装置、画像処理装置、および表示方法を提供することにある。
本開示の第1の表示装置は、表示部と、表示駆動部と、画像生成部とを備えている。表示駆動部は、交番する第1の画像データセットおよび第2の画像データセットに基づいて、表示部を駆動するものである。画像生成部は、入力画像信号に基づいて、フレーム間で補間処理を行いつつフレームレート変換を行うことにより、交番する第3の画像データセットおよび第4の画像データセットを生成するフレームレート変換部と、第3の画像データセットおよび第4の画像データセットのそれぞれに対して画素ライン間で平滑化するフィルタと、平滑化された第3の画像データセットに基づいて奇数ラインの画像データを分離して第1の画像データセットを生成するとともに、平滑化された第4の画像データセットに基づいて偶数ラインの画像データを分離して第2の画像データセットを生成する画像分離部とを有するものである。上記表示駆動部は、第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより表示部を駆動するとともに、第2の画像データセットに基づいて、連続し、第1のブロックに含まれる画素ラインの数と同じ数の画素ラインからなる、第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより表示部を駆動するものである。
本開示の第2の表示装置は、表示部と、表示駆動部と、画像生成部とを備えている。表示駆動部は、交番する第1の画像データセットおよび第2の画像データセットに基づいて、表示部を駆動するものである。画像生成部は、一連の入力画像データセットのそれぞれに対して画素ライン間で平滑化するフィルタと、平滑化された一連の入力画像データセットのそれぞれに基づいて、奇数ラインの画像データを分離して奇数ライン画像データセットを生成するとともに、偶数ラインの画像データを分離して偶数ライン画像データセットを生成する画像分離部と、奇数ライン画像データセットおよび偶数ライン画像データセットのうちの一方を、第1の画像データセットとし、奇数ライン画像データセットおよび偶数ライン画像データセットのうちの他方に対して、時間軸上の補間処理を行うことにより第2の画像データセットを生成するフレームレート変換部とを有するものである。上記表示駆動部は、第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより表示部を駆動するとともに、第2の画像データセットに基づいて、連続し、第1のブロックに含まれる画素ラインの数と同じ数の画素ラインからなる、第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより表示部を駆動するものである。
本開示の画像処理装置は、表示駆動部と、画像生成部とを備えている。表示駆動部は、交番する第1の画像データセットおよび第2の画像データセットのうち、第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより表示部を駆動するとともに、第2の画像データセットに基づいて、連続し、第1のブロックに含まれる画素ラインの数と同じ数の画素ラインからなる、第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより表示部を駆動するものである。画像生成部は、入力画像信号に基づいて、フレーム間で補間処理を行いつつフレームレート変換を行うことにより、交番する第3の画像データセットおよび第4の画像データセットを生成するフレームレート変換部と、第3の画像データセットおよび第4の画像データセットのそれぞれに対して画素ライン間で平滑化するフィルタと、平滑化された第3の画像データセットに基づいて奇数ラインの画像データを分離して第1の画像データセットを生成するとともに、平滑化された第4の画像データセットに基づいて偶数ラインの画像データを分離して第2の画像データセットを生成する画像分離部とを有するものである。
本開示の表示方法は、交番する第1の画像データセットおよび第2の画像データセットのうち、第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより表示部を駆動するとともに、第2の画像データセットに基づいて、連続し、第1のブロックに含まれる画素ラインの数と同じ数の画素ラインからなる、第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより表示部を駆動し、入力画像信号に基づいて、フレーム間で補間処理を行いつつフレームレート変換を行うことにより、交番する第3の画像データセットおよび第4の画像データセットを生成し、第3の画像データセットおよび第4の画像データセットのそれぞれに対して画素ライン間で平滑化し、平滑化された第3の画像データセットに基づいて奇数ラインの画像データを分離して第1の画像データセットを生成するとともに、平滑化された第4の画像データセットに基づいて偶数ラインの画像データを分離して第2の画像データセットを生成するものである。
本開示の表示装置、画像処理装置、および表示方法では、交番する第1の画像データセットおよび第2の画像データセットに基づいて表示が行われる。その際、表示部では、第1の画像データセットに基づいて第1のブロックを駆動単位とした第1の走査が行われ、第2の画像データセットに基づいて、第1のブロックと異なる第2のブロックを駆動単位とした第2の走査が行われる。
本開示の表示装置、画像処理装置、および表示方法によれば、第1のブロックを駆動単位として第1の走査を行い、第1のブロックと異なる第2のブロックを駆動単位として第2の走査を行うようにしたので、画質を高めることができる。
本開示の第1の実施の形態に係る表示装置の一構成例を表すブロック図である。 図1に示したフレームレート変換部の一動作例を表す模式図である。 図1に示したフィルタの一動作例を表す模式図である。 図1に示した画像分離部の一動作例を表す模式図である。 図1に示した表示制御部の一動作例を表す模式図である。 図1に示した表示装置の一動作例を表す模式図である。 図1に示した表示装置の一特性例を表す説明図である。 第1の実施の形態の比較例に係る表示装置の一特性例を表す説明図である。 第1の実施の形態の変形例に係る表示装置の一構成例を表すブロック図である。 第1の実施の形態の他の変形例に係る表示装置の一動作例を表す模式図である。 第2の実施の形態に係る表示装置の一構成例を表すブロック図である。 図11に示した表示装置の一動作例を表す模式図である。 第3の実施の形態に係る表示装置の一構成例を表すブロック図である。 図13に示した表示装置の一動作例を表す模式図である。 実施の形態に係る表示装置が適用されたテレビジョン装置の外観構成を表す斜視図である。 変形例に係る表示制御部の一動作例を表す模式図である。 変形例に係る表示装置の一構成例を表すブロック図である。
以下、本開示の実施の形態について、図面を参照して詳細に説明する。なお、説明は以下の順序で行う。
1.第1の実施の形態
2.第2の実施の形態
3.第3の実施の形態
4.適用例
<1.第1の実施の形態>
[構成例]
図1は、第1の実施の形態に係る表示装置の一構成例を表すものである。この表示装置1は、表示素子として有機EL表示素子を用いた、EL表示装置である。なお、本開示の実施の形態に係る画像処理装置および表示方法は、本実施の形態により具現化されるので、併せて説明する。
表示装置1は、入力部11と、フレームレート変換部12と、フィルタ13と、画像分離部14と、画像処理部15と、表示制御部16と、EL表示部17とを備えている。
入力部11は、入力インターフェースであり、外部機器から供給された画像信号に基づいて画像信号Sp0を生成し出力するものである。この例では、表示装置1に供給される画像信号は、毎秒60フレームのプログレッシブ信号である。なお、供給される画像信号のフレームレートはこれに限定されるものではなく、これに代えて、例えば毎秒50フレームであってもよい。
フレームレート変換部12は、入力部11から供給された画像信号Sp0に基づいて、フレームレート変換を行うことにより画像信号Sp1を生成するものである。このフレームレート変換は、この例では、毎秒60フレームから毎秒120フレームへ、フレームレートを2倍に変換するものである。
図2は、フレームレート変換を模式的に表すものであり、(A)はフレームレート変換前の映像を示し、(B)はフレームレート変換後の映像を示す。フレームレート変換は、時間軸上で隣り合う2つのフレーム画像Fに基づいて、時間軸上の補間処理によりフレーム画像Fiを生成し、それらのフレーム画像Fの間にそのフレーム画像Fiを挿入することにより行われる。ここで、フレーム画像F,Fiは、EL表示部17の画素数と同じ数の輝度情報からなる画像である。例えば、図2(A)に示したように、ボール9が左から右へ移動する映像の場合では、図2(B)に示したように、互いに隣り合うフレーム画像Fの間にフレーム画像Fiを挿入することにより、ボール9がより滑らかに移動するようになる。また、EL表示部17では、画素の状態1フレームの間保持し続けることに起因するいわゆるホールドぼやけが生じるが、このフレーム画像Fiを挿入することによりその影響を低減することができる。
フィルタ13は、画像信号Sp1に含まれるフレーム画像F,Fiに対して、画素ごとの輝度情報をライン間で平滑化してフレーム画像F2,Fi2をそれぞれ生成し、画像信号Sp2として出力するものである。具体的には、フィルタ13は、この例では3タップのFIR(Finite impulse response)フィルタにより構成されるものである。以下、フレーム画像Fに対して平滑化を行う場合を例に説明する。なお、フレーム画像Fiに対して平滑化を行う場合も同様である。
図3は、フィルタ13の動作を表すものである。各タップのフィルタ係数は、この例では、1:2:1の比率に設定している。フィルタ13は、フレーム画像Fのうちの互いに隣接する3つのラインの輝度情報に対して平滑化を行い、1ライン分の輝度情報を生成する。具体的には、フィルタ13は、例えば、3つのラインL(n-1),L(n),L(n+1)の輝度情報に対して、それぞれ1:2:1の重み付けを行い、フレーム画像F2のライン画像L(n)を生成する。同様に、フィルタ13は、3つのライン画像L(n),L(n+1),L(n+2)の輝度情報に対して、それぞれ1:2:1の重み付けを行い、フレーム画像F2のライン画像L(n+1)を生成する。このようにして、フィルタ13は、フレーム画像Fを平滑化してフレーム画像F2を生成する。
画像分離部14は、画像信号Sp2に含まれるフレーム画像F2から画像F3を分離するとともに、画像信号Sp2に含まれるフレーム画像Fi2から画像Fi3を分離して、画像信号Sp3として出力するものである。
図4は、画像分離部14の動作を表すものであり、(A)はフレーム画像F2から画像F3を分離する動作を示し、(B)はフレーム画像Fi2から画像Fi3を分離する動作を示す。画像分離部14は、図4(A)に示したように、画像信号Sp2に含まれるフレーム画像F2から奇数ラインのライン画像Lを分離して、この奇数ラインのライン画像Lからなる画像F3を生成する。すなわち、画像F3は、フレーム画像F2における1ライン目のライン画像L1、3ライン目のライン画像L3、5ライン目のライン画像L5などから構成されるものであり、画像F3のライン数は、フレーム画像F2のライン数の半分である。同様に、画像分離部14は、図4(B)に示したように、画像信号Sp2に含まれるフレーム画像Fi2から偶数ラインのライン画像Lを分離して、この偶数ラインのライン画像Lからなる画像Fi3を生成する。すなわち、画像Fi3は、フレーム画像Fi2における2ライン目のライン画像L2、4ライン目のライン画像L4、6ライン目のライン画像L6などから構成されるものであり、画像Fi3のライン数は、フレーム画像Fi2のライン数の半分である。
また、画像分離部14は、このように画像F3,Fi3を分離生成する際、その生成した画像が、画像F3,Fi3のどちらであるかを示す判別信号SDを生成する機能も有している。すなわち、判別信号SDは、画像分離部14が生成した画像が、フレーム画像F2の奇数ラインのライン画像Lからなる画像F3であるか、もしくはフレーム画像Fi2の偶数ラインのライン画像Lからなる画像Fi3であるかを示すものである。
画像処理部15は、画像信号Sp3に基づいて、例えば色域強調、コントラスト強調などの所定の画像処理を行い、画像信号Sp4として出力するものである。具体的には、画像処理部15は、画像信号Sp3に含まれる画像F3に対してこの所定の画像処理を行うことにより画像F4を生成するとともに、画像信号Sp3に含まれる画像Fi3に対してこの所定の画像処理を行うことにより画像Fi4を生成し、これらを画像信号Sp4として出力するようになっている。
表示制御部16は、画像信号Sp4および判別信号SDに基づいて、EL表示部17での表示動作を制御するものである。具体的には、表示制御部16は、画像信号Sp4に含まれる画像F4,Fi4に基づいてEL表示部17を制御する際、判別信号SDに従って、画像F4,Fi4とで異なる走査駆動を行うように制御する。
図5は、表示制御部16の制御動作を模式的に表すものであり、(A)は画像F4を表示する場合を示し、(B)は画像Fi4を表示する場合を示す。表示制御部16は、まず、判別信号SDに基づいて、画像信号Sp4により供給されている画像が画像F4,Fi4のどちらであるかを判別する。そして、画像F4が供給されていると判別した場合には、表示制御部16は、図5(A)に示したように、ライン画像L1を、EL表示部17の1,2ライン目に、同じ水平期間内に書き込み、ライン画像L3を、EL表示部17の3,4ライン目に、同じ水平期間内に書き込み、その他のライン画像についても同様に書き込むように制御を行う。すなわち、表示制御部16は、EL表示部17において2ラインごと(駆動単位DUごと)に走査するように制御する。また、画像Fi4が供給されていると判別した場合には、表示制御部16は、図5(B)に示したように、EL表示部17の1ライン目に、例えば黒情報(輝度情報が0)を書き込み、ライン画像L2を、EL表示部17の2,3ライン目に、同じ水平期間内に書き込み、ライン画像L4を、EL表示部17の4,5ライン目に、同じ水平期間内に書き込み、その他のライン画像についても同様に書き込むように制御を行う。すなわち、表示制御部16は、EL表示部17において2ラインごと(駆動単位DUiごと)に走査するように制御する。
その際、表示制御部16は、図5に示したように、画像F4を表示する際の駆動単位DUと、画像Fi4を表示する際の駆動単位DUiとをずらすように制御する。すなわち、駆動単位DUは、例えばEL表示部17の1,2ライン目であり、駆動単位DUiは、例えばEL表示部17の2,3ライン目であるため、互いに1ラインずれている。これにより、表示装置1では、後述するように、垂直方向の解像度の低下を抑えるようになっている。
EL表示部17は、表示素子として有機EL表示素子を用いた表示部であり、表示制御部16からの制御に基づいて表示動作を行うものである。
ここで、表示制御部16は、本開示における「表示駆動部」の一具体例に対応する。駆動単位DUは、本開示における「第1のブロック」の一具体例に対応し、駆動単位DUiは、本開示における「第2のブロック」の一具体例に対応する。フレームレート変換部12、フィルタ13、および画像分離部14は、本開示における「画像生成部」の一具体例に対応する。画像F3,F4は、本開示における「第1の画像データセット」の一具体例に対応し、画像Fi3,Fi4は、本開示における「第2の画像データセット」の一具体例に対応する。画像F,F2は、本開示における「第3の画像データセット」の一具体例に対応し、画像Fi,Fi2は、本開示における「第4の画像データセット」の一具体例に対応する。
[動作および作用]
続いて、本実施の形態の表示装置1の動作および作用について説明する。
(全体動作概要)
まず、図1を参照して、表示装置1の全体動作概要を説明する。入力部11は、外部機器から供給された画像信号に基づいて画像信号Sp0を生成する。フレームレート変換部12は、画像信号Sp0に基づいてフレームレート変換を行い、フレーム画像Fとフレーム画像Fiを交互に配列した画像信号Sp1を生成する。フィルタ13は、フレーム画像F,Fiにおける輝度情報をライン間で平滑化してフレーム画像F2,Fi2をそれぞれ生成する。画像分離部14は、フレーム画像F2から画像F3を分離し、フレーム画像Fi2から画像Fi3を分離するとともに、判別信号SDを生成する。画像処理部15は、画像F3,Fi3に対して所定の画像処理を行うことにより画像F4,Fi4をそれぞれ生成する。表示制御部16は、画像F4,Fi4、および判別信号SDに基づいて、EL表示部17での表示動作を制御する。EL表示部17は、表示制御部16からの制御に基づいて表示動作を行う。
(詳細動作)
図6は、表示装置1の詳細動作を模式的に表すものであり、(A)は画像信号Sp0に含まれるフレーム画像Fを示し、(B)は画像信号Sp1に含まれるフレーム画像F,Fiを示し、(C)は画像信号Sp2に含まれるフレーム画像F2,Fi2を示し、(D)は画像信号Sp3に含まれる画像F3,Fi3を示し、(E)はEL表示部17における表示画像D,Diを示す。ここで、例えば、F(n)は、n番目のフレーム画像Fを示し、F(n+1)は、そのフレーム画像F(n)の次に供給される、(n+1)番目のフレーム画像Fを示す。また、フレーム画像Fは、周期T(例えば、16.7[msec]=1/60[Hz])で供給される。
まず、フレームレート変換部12は、図6(B)に示したように、画像信号Sp0のフレームレートを2倍に変換する。具体的には、フレームレート変換部12は、例えば、画像信号Sp0に含まれる、時間軸上で隣り合うフレーム画像F(n),F(n+1)(図6(A))に基づいて、補間処理によりフレーム画像Fi(n)を生成する(図6(B))。そして、フレームレート変換部12は、このフレーム画像Fi(n)を、フレーム画像F(n),F(n+1)の間に挿入する。
次に、フィルタ13は、図6(C)に示したように、フレーム画像F,Fiにおける輝度情報をライン間で平滑化してフレーム画像F2,Fi2をそれぞれ生成する。具体的には、例えば、フレーム画像F(n)(図6(B))に対して平滑化を行うことによりフレーム画像F2(n)を生成するとともに、フレーム画像Fi(n) (図6(B))に対して平滑化を行うことによりフレーム画像Fi2(n)を生成する。
次に、画像分離部14は、図6(D)に示したように、フレーム画像F2における奇数ラインのライン画像Lを分離するとともに、フレーム画像Fi2における偶数ラインのライン画像Lを分離する。具体的には、画像分離部14は、例えば、フレーム画像F2(n) (図6(C))における奇数ラインのライン画像L1,L3,L5,…を分離してフレーム画像F3(n)を生成し、フレーム画像Fi2(n) (図6(C))における偶数ラインのライン画像L2,L4,L6,…を分離してフレーム画像Fi3(n)を生成する。
次に、画像処理部15は、このフレーム画像F3,Fi3に対して所定の画像処理を行うことによりフレーム画像F4,Fi4をそれぞれ生成する(図6(D))。
そして、表示制御部16は、図6(E)に示したように、フレーム画像F4,Fi4および判別信号SDに基づいて、EL表示部17での表示動作を制御する。具体的には、表示制御部16は、例えば、判別信号SDおよび奇数ラインのライン画像L1,L3,L5を含む画像F4(n) (図6(D))に基づいてライン画像L1を、EL表示部17の1,2ライン目に、同じ水平期間内に書き込み、ライン画像L3を、EL表示部17の3,4ライン目に、同じ水平期間内に書き込み、その他のライン画像についても同様に書き込むように制御を行い、EL表示部17は、その制御に基づいて表示画像D(n)を表示する(図6(E))。同様に、表示制御部16は、例えば、判別信号SDおよび偶数ラインのライン画像L2,L4,L6を含む画像Fi4(n) (図6(D))に基づいて、EL表示部17の1ライン目に、例えば黒情報(輝度情報が0)を書き込み、ライン画像L2を、EL表示部17の2,3ライン目に、同じ水平期間内に書き込み、ライン画像L4を、EL表示部17の4,5ライン目に、同じ水平期間内に書き込み、その他のライン画像についても同様に書き込むように制御を行い、EL表示部17は、その制御に基づいて表示画像Di(n)を表示する(図6(E))。
このようにして、表示装置1では、フレーム画像Fの奇数ラインのライン画像Lに基づいて、2ラインごとに走査駆動が行われ、表示画像Dが表示されるとともに、補間処理により生成されたフレーム画像Fiの偶数ラインのライン画像Lに基づいて、フレーム画像Fに係る走査駆動と1ラインずらして、2ラインごとの走査駆動が行われ、表示画像Diが表示される。そして、表示画像Dおよび表示画像Diは、交互に表示される。これにより、観察者は、表示画像D,Diの平均画像を観察することとなる。
その際、表示装置1では、2ラインごとに走査駆動を行うようにしたので、例えば、EL表示部17として高精細のものを用いた場合でも、各水平期間の時間の長さを確保できるため、画質の低下を抑えることができる。すなわち、例えば1ラインごとに走査駆動を行った場合には、表示部が高精細であるほど水平期間が短くなるため、十分に水平期間を確保できないため、画質が低下するおそれがある。一方、表示装置1では、2ラインごとに走査駆動を行うようにしたので、水平期間をより長く確保することができるため、画質が低下するおそれを低減することができる。
また、表示装置1では、駆動単位DU,DUiをずらし、互いに1ラインずれた表示画像Dと表示画像Diとを、交互に表示するようにしたので、後述するように、解像度の低下を抑えることができる。
また、表示装置1では、画像分離部14においてライン数を半減した画像F3,Fi3を生成し、この画像F3,Fi3に対して画像処理部15が所定の画像処理を行うようにしたので、ライン数を半減していない画像、すなわちEL表示部17の画素数と同じ数の輝度情報からなる画像に対して画像処理を行う場合に比べて、画像処理部15における画像処理の負担を軽減することができる。
(フィルタ13の動作)
次に、フィルタ13の動作について説明する。フィルタ13は、フレーム画像F,Fiにおける画素ごとの輝度情報をライン間で平滑化する。これにより、以下に示したように、例えば、垂直方向における輝度情報の空間周波数が高い場合において、画質の劣化を低減することができる。
図7は、静止画を扱う場合の表示装置1の動作を表すものである。この例では、フィルタ13に、垂直方向に対して一定の周期で変化する輝度情報(入力輝度Iin)を入力したときの、フィルタ13の出力における輝度情報(フィルタ出力輝度Ifout)、表示画像Dにおける輝度情報(表示輝度ID)、表示画像Diにおける輝度情報(表示輝度IDi)、表示輝度ID,IDiの平均値(表示輝度IDavg)を示している。図7において、(A)は、8ライン周期で入力輝度Iinが変化する場合を示し、(B)は、2ライン周期で入力輝度Iinが変化する場合を示す。すなわち、図7(B)は、垂直方向における輝度情報の空間周波数が高い場合を示している。また、フィルタ13の各タップのフィルタ係数は、この例では、1:2:1の比率に設定している。
まず、空間周波数がさほど高くない場合(図7(A))について説明する。フィルタ13は、入力輝度Iinを平滑化して、フィルタ出力輝度Ifoutを生成する。そして、フィルタ出力輝度Ifoutのうちの、奇数ラインにおける輝度情報Iが、2ラインごとに走査駆動されて表示され(表示輝度ID)、同様に、フィルタ出力輝度Ifoutのうちの、偶数ラインにおける輝度情報Iが、2ラインごとに走査駆動されて表示される(表示輝度IDi)。観察者は、この表示輝度IDと表示輝度IDiの平均値(平均表示輝度IDavg)を観察することとなる。
平均表示輝度IDavgは、表示輝度ID,IDiと比べ、入力輝度Iinに近い形状となるため、画質の低下を抑えることができる。すなわち、表示装置1では、図6に示したように、表示画像Dと表示画像Diとを交互に表示したが、例えば、表示画像Dのみを表示する場合、もしくは表示画像Diのみを表示する場合には、画質が低下するおそれがある。具体的には、表示画像Dのみを表示する場合には、観察者は表示輝度ID(図7(A))を観察することになり、表示画像Diのみを表示する場合には、観察者は表示輝度IDi(図7(A))を観察することになる。これらの場合、2ラインごとの走査駆動により解像度が半分になるため、表示輝度IDの形状は、入力輝度Iinの形状と異なってしまい画質が低下するおそれがある。一方、表示装置1では、互いに1ラインずれた表示画像Dと表示画像Diとを交互に表示したので、解像度の低下を抑えることができ、画質の低下を抑えることができる。
次に、空間周波数が高い場合(図7(B))について説明する。この場合には、フィルタ13は、入力輝度Iinを平滑化して、ほぼ一定のフィルタ出力輝度Ifoutを生成する。よって、表示輝度ID,IDi、平均表示輝度IDavgもまた、ほぼ一定となる。
この場合には、平均表示輝度IDavgは、入力輝度Iinとは大きく異なる形状となる。しかしながら、一般に、観察者は、人間の視覚上の分解能が十分に高くないため、このように高い空間周波数の輝度情報Iを観察できず、複数ラインの平均輝度を観察するため、殆ど問題にならない。
また、このように空間周波数が高い場合には、フィルタ13を設けることにより、次に比較例と比較して説明するように、フリッカが生じるおそれを低減することができる。
(比較例)
次に、比較例と対比して、本実施の形態の作用を説明する。本比較例に係る表示装置1Rは、フィルタ13を有しないものである。その他の構成は、本実施の形態(図1)と同様である。
図8は、表示装置1Rの動作を表すものであり、(A)は、8ライン周期で入力輝度Iinが変化する場合を示し、(B)は、2ライン周期で入力輝度Iinが変化する場合を示す。すなわち、図8は、図7(本実施の形態に係る表示装置1の場合)に対応するものである。
空間周波数がさほど高くない場合(図8(A))は、表示装置1の場合(図7(A))と同様に、平均表示輝度IDavgを、入力輝度Iinに近い形状にすることができるため、画質の低下を抑えることができる。
空間周波数が高い場合(図8(B))には、フリッカが発生し、画質が低下するおそれがある。すなわち、この例では、表示輝度IDは、入力輝度Iinのうちの、奇数ラインにおける輝度情報Iで一定になり、表示輝度IDiは、入力輝度Iinのうちの、偶数ラインにおける輝度情報Iで一定になる。よって、例えば、フレーム画像Fがラインごとに白色と黒色を交互に配置したストライプである場合には、全面白色の表示画像Dと、全面黒色の表示画像Diが、交互に60[Hz]の周期で表示されることになるため、観察者がちらつき(フリッカ)を感じるおそれがある。
一方、本実施の形態に係る表示装置1では、フィルタ13を設けたので、空間周波数が高い場合には、輝度情報がライン間で平滑化されるため、このようなフリッカが生じるおそれを低減することができる。
この例では、空間周波数が高い場合の例として、2ライン周期で入力輝度Iinが変化する場合を検討したが、より低い空間周波数を有する画像しか扱わない場合には、フィルタ13の各タップのフィルタ係数を例えば1:6:1の比率に設定するなど、平滑化の効果がより弱くなるようにしてもよい。この場合には、例えば、図7(A)において、平均表示輝度IDavgを、入力輝度Iinにより近づけることができるため、画質を高めることができる。
[効果]
以上のように本実施の形態では、2ラインごとに走査駆動を行うようにしたので、各水平期間の時間の長さを確保できるため、画質の低下を抑えることができる。
また、本実施の形態では、駆動単位DU,DUiをずらすようにしたので、互いに1ラインずれた表示画像Dと表示画像Diとを交互に表示するため、解像度の低下を抑えることができ、画質の低下を抑えることができる。
また、本実施の形態では、画像分離部が、ライン数を半減した画像を生成し、画像処理部が、その画像に対して所定の画像処理を行うようにしたので、画像処理部における画像処理の負担を軽減することができる。
また、本実施の形態では、フィルタを設けたので、フリッカが生じるおそれを低減することができ、画質の低下を抑えることができる。
[変形例1−1]
上記実施の形態では、表示装置1に供給される画像信号はプログレッシブ信号としたが、これに限定されるものではなく、これに代えて、例えば、図9に示したように、IP(Interlace/ Progressive)変換部11Aを備えることにより、インターレース信号を入力可能に構成してもよい。
[変形例1−2]
上記実施の形態では、フレームレート変換部12は、フレームレートを2倍に変換するものとしたが、これに限定されるものではなく、これに代えて、例えば、図10に示したように、フレームレートを4倍に変換してもよい。本変形例では、フレームレート変換は、時間軸上で隣り合うフレーム画像Fに基づいて補間処理により3枚のフレーム画像Fi,Fj,Fkを生成し、それらのフレーム画像Fの間にフレーム画像Fi,Fj,Fkを挿入することにより行われる。
<2.第2の実施の形態>
次に、第2の実施の形態に係る表示装置2について説明する。本実施の形態は、供給される画像信号をインターレース信号にすることにより、回路構成をよりシンプルにしたものである。なお、上記第1の実施の形態に係る表示装置1と実質的に同一の構成部分には同一の符号を付し、適宜説明を省略する。
図11は、第2の実施の形態に係る表示装置2の一構成例を表すものである。表示装置2は、フレームレート変換部22を備えている。フレームレート変換部22は、供給されたインターレース信号の画像信号Sp10(フィールド画像FA,FB)に基づいて、フレームレート変換を行うことにより、画像信号Sp12(画像F12,Fi12)を生成するものである。ここで、フィールド画像FAは奇数ラインに係るフィールド画像であり、フィールド画像FBは偶数ラインに係るフィールド画像である。また、このフレームレート変換部22は、上記第1の実施の形態に係る画像分離部14と同様に、画像F12,Fi12を生成する際、その生成した画像が、画像F12,Fi12のどちらであるかを示す判別信号SDを生成する機能も有している。
ここで、フレームレート変換部22は、本開示における「画像生成部」の一具体例に対応する。フィールド画像FAは、本開示における「奇数ライン画像データセット」の一具体例に対応し、フィールド画像FBは、本開示における「偶数ライン画像データセット」の一具体例に対応する。
図12は、表示装置2の詳細動作を模式的に表すものであり、(A)は画像信号Sp10に含まれるフィールド画像FA,FBを示し、(B)はフレームレート変換部22内において生成される画像F11を示し、(C)は画像信号Sp12に含まれる画像F12,Fi12を示し、(D)はEL表示部17における表示画像D,Diを示す。フィールド画像FA,FBは、時間T1(例えば、16.7[msec]=1/60[Hz])ごとに、交互に供給される。
まず、フレームレート変換部22は、図12(B)に示したように、画像信号Sp10に含まれるフィールド画像FA,FBのライン画像を補間する。具体的には、フレームレート変換部22は、例えば、画像信号Sp10に含まれるフィールド画像FA(n)(図12(A))に基づいて、偶数ラインのライン画像を補間することにより、画像F11(n)を生成する(図12(B))。同様に、フレームレート変換部22は、例えば、画像信号Sp10に含まれるフィールド画像FB(n+1)(図12(A))に基づいて、奇数ラインのライン画像を補間することにより、画像F11(n+1)を生成する(図12(B))。
次に、フレームレート変換部22は、図12(C)に示したように、画像F11から偶数ラインおよび奇数ラインのライン画像を分離しつつ、フレームレートを2倍に変換する。具体的には、フレームレート変換部22は、例えば、画像F11(n) (図12(B))における奇数ラインのライン画像L1,L3,L5を分離して画像F12(n)を生成するとともに(図12(C))、時間軸上で隣り合う画像F11(n),F11(n+1)(図12(B))の偶数ラインのライン画像L2,L4,L6に基づいて、補間処理により画像Fi12(n)を生成する。そして、フレームレート変換部22は、この画像Fi12(n)を、画像F12(n),F12(n+1)の間に挿入する(図12(C))。
その後、上記第1の実施の形態の場合と同様に、画像処理部15は、このフレーム画像F12,Fi12に対して所定の画像処理を行い、表示制御部16は、EL表示部17での表示動作を制御し、EL表示部17は、その制御に基づいて表示画像D,Diを表示する(図12(D))。
表示装置2では、供給される画像信号をインターレース信号にしている。これにより、必ずしもフィルタを設ける必要がない。すなわち、上記第1の実施の形態に係る表示装置1では、フィルタ13を設けない場合には、空間周波数が高いときに、フリッカが発生するおそれがあるため(図8(B))、フィルタ13を設けることが望ましい。一方、本実施の形態に係る表示装置2では、供給される画像信号がインターレース信号であるため、このような現象が生じるおそれが低い。よって、フィルタを省くことができる。
また、フィルタを省くことにより、回路構成をシンプルにすることができる。特に、例えば、上記第1の実施の形態に係る表示装置1では、上述したフリッカを低減するためには、偶数ラインのライン画像および奇数ラインのライン画像の両方を含むフレーム画像に対して平滑化を行う必要があるため、フィルタ13の後段に画像分離部15を設ける必要がある。一方、本実施の形態に係る表示装置2では、フィルタ13を省くことができるため、フレームレート変換部22において、フレームレート変換を行うと同時に、偶数ラインおよび奇数ラインのライン画像を分離することができるので、回路構成をシンプルにすることができる
以上のように本実施の形態では、供給される画像信号をインターレース信号にしたので、回路構成をシンプルにすることができる。その他の効果は、上記第1の実施の形態の場合と同様である。
<3.第3の実施の形態>
次に、第3の実施の形態に係る表示装置3について説明する。本実施の形態は、フレームレート変換の方法が、上記第1の実施の形態と異なるものである。なお、上記第1の実施の形態に係る表示装置1等と実質的に同一の構成部分には同一の符号を付し、適宜説明を省略する。
図13は、第3の実施の形態に係る表示装置3の一構成例を表すものである。表示装置3は、フィルタ31と、画像分離部32と、フレームレート変換部35とを備えている。
フィルタ31は、画像信号Sp0に含まれるフレーム画像Fにおける輝度情報をライン間で平滑化してフレーム画像F21を生成し、画像信号Sp21として出力するものである。具体的な動作は、フィルタ13と同様である。
画像分離部32は、画像信号Sp21に含まれるフレーム画像F21から、奇数ラインのライン画像を分離して画像FA22を生成するとともに、偶数ラインのライン画像を分離して画像FB22を生成するものである。また、この画像分離部32は、上記第1の実施の形態に係る画像分離部14などと同様に、画像FA22,FB22を生成する際、その生成した画像が、画像FA22,FB22のどちらであるかを示す判別信号SDを生成する機能も有している。
フレームレート変換部35は、補間画像生成部33と、マルチプレクサ(MUX)34とを有している。補間画像生成部33は、画像FB22に基づいて、時間軸上の補間処理を行い、画像Fi23を生成するものである。マルチプレクサ34は、判別信号SDに基づいて、画像FA22と画像Fi23とを交互に配置し、画像信号Sp25として出力するものである。
ここで、フィルタ31、画像分離部32、およびフレームレート変換部35は、本開示における「画像生成部」の一具体例に対応する。画像FA22は、本開示における「奇数ライン画像データセット」の一具体例に対応し、画像FB22は、本開示における「偶数ライン画像データセット」の一具体例に対応する。
図14は、表示装置3の詳細動作を模式的に表すものであり、(A)は画像信号Sp0に含まれるフレーム画像Fを示し、(B)は画像信号Sp21に含まれるフレーム画像F21を示し、(C)は画像信号Sp22に含まれる画像FA22,FB22を示し、(D)は補間画像生成部33が生成する画像Fi23を示し、(E)はEL表示部17における表示画像D,Diを示す。
まず、フィルタ31は、図14(B)に示したように、画像信号Sp0に含まれるフレーム画像Fにおける輝度情報をライン間で平滑化してフレーム画像F21を生成する。
次に、画像分離部32は、図14(C)に示したように、画像信号Sp21に含まれるフレーム画像F21から、奇数ラインのライン画像を分離して画像FA22を生成するとともに、偶数ラインのライン画像を分離して画像FB22を生成する。
次に、フレームレート変換部35は、図14(D)に示したように、フレームレートを2倍に変換する。具体的には、フレームレート変換部35の補間画像生成部33は、例えば、時間軸上で隣り合う画像FB22(n),FB22(n+1)(図14(C))に基づいて、補間処理によりフレーム画像Fi23(n)を生成する(図14(D))。そして、マルチプレクサ34は、画像FA22と画像Fi23とを交互に配置して、画像信号Sp25として出力する。
その後、上記第1の実施の形態の場合等と同様に、画像処理部15は、このフレーム画像FA22,Fi23に対して所定の画像処理を行い、表示制御部16は、EL表示部17での表示動作を制御し、EL表示部17は、その制御に基づいて表示画像D,Diを表示する(図14(E))。
表示装置3では、画像分離部32が分離した画像FA22,FB22のうちの一方(この例では画像FB22)に対してのみ補間処理を行うようにしたので、補間画像生成部33における画像処理の負荷を軽減することができる。すなわち、例えば、上記第1の実施の形態に係る表示装置1では、偶数ラインのライン画像および奇数ラインのライン画像の両方を含むフレーム画像Fに対して補間処理を行っているため、画像処理の負荷が大きくなるおそれがある。一方、本実施の形態に係る表示装置3では、図14(D)に示したように、この例では、偶数ラインのライン画像を含む画像FB22に対してのみ補間処理を行うようにしたので、補間画像生成部33における画像処理の負荷を軽減することができる。
以上のように本実施の形態では、画像分離部が分離した画像の一方にのみ補間処理を行うようにしたので、フレームレート変換部における画像処理の負担を軽減することができる。その他の効果は、上記第1の実施の形態の場合と同様である。
<4.適用例>
次に、上記実施の形態および変形例で説明した表示装置の適用例について説明する。
図15は、上記実施の形態等の表示装置が適用されるテレビジョン装置の外観を表すものである。このテレビジョン装置は、例えば、フロントパネル511およびフィルターガラス512を含む映像表示画面部510を有しており、この映像表示画面部510は、上記実施の形態等に係る表示装置により構成されている。
上記実施の形態等の表示装置は、このようなテレビジョン装置の他、デジタルカメラ、ノート型パーソナルコンピュータ、携帯電話等の携帯端末装置、携帯型ゲーム機、あるいはビデオカメラなどのあらゆる分野の電子機器に適用することが可能である。言い換えると、上記実施の形態等の表示装置は、映像を表示するあらゆる分野の電子機器に適用することが可能である。
以上、いくつかの実施の形態および変形例、ならびに電子機器への適用例を挙げて本技術を説明したが、本技術はこれらの実施の形態等には限定されず、種々の変形が可能である。
例えば、上記の各実施の形態等では、2ラインごとにEL表示部17を走査駆動したが、これに限定されるものではなく、これに代えて、例えば、図16に示したように、3ライン以上ごとにEL表示部17を走査駆動してもよい。
また、例えば、上記の各実施の形態等では、EL表示装置を構成したが、これに限定されるものではなく、これに代えて、例えば、図17に示したように、液晶表示装置を構成してもよい。この表示装置1Cは、第1の実施の形態に係る表示装置1を、液晶表示装置に適用したものであり、液晶表示部18と、バックライト19と、これらを制御する表示制御部16Cを備えている。
なお、本技術は以下のような構成とすることができる。
(1)表示部と、
交番する第1の画像データセットおよび第2の画像データセットに基づいて、前記表示部を駆動する表示駆動部と
を備え、
前記表示駆動部は、前記第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより前記表示部を駆動するとともに、前記第2の画像データセットに基づいて、連続する複数の画素ラインからなる、前記第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより前記表示部を駆動する
表示装置。
(2)入力画像信号に基づいてフレームレート変換を行うフレームレート変換部を有し、フレームレート変換された画像データに基づいて前記第1の画像データセットおよび前記第2の画像データセットを生成する画像生成部をさらに備えた
前記(1)に記載の表示装置。
(3)前記画像生成部は、前記第1の画像データセットまたは前記第2の画像データセットのいずれを生成したかを示す判別信号を生成し、
前記表示駆動部は、前記判別信号に基づいて前記第1の走査および前記第2の走査を選択的に行う
前記(2)に記載の表示装置。
(4)前記画像生成部は、画像分離部をさらに有し、
前記入力画像信号はプログレッシブ信号であり、
前記フレームレート変換部は、前記プログレッシブ信号に基づいてフレームレート変換を行うことにより、交番する第3の画像データセットおよび第4の画像データセットを生成し、
前記画像分離部は、前記第3の画像データセットに基づいて、奇数ラインの画像データを分離して前記第1の画像データセットを生成するとともに、前記第4の画像データセットに基づいて、偶数ラインの画像データを分離して前記第2の画像データセットを生成する
前記(2)または(3)に記載の表示装置。
(5)前記画像生成部は、前記第3の画像データセットおよび前記第4の画像データセットのそれぞれに対して画素ライン間で平滑化するフィルタをさらに有し、
前記画像分離部は、平滑化された前記第3の画像データセットに基づいて前記第1の画像データセットを生成するとともに、平滑化された前記第4の画像データセットに基づいて前記第2の画像データセットを生成する
前記(4)に記載の表示装置。
(6)前記第3の画像データセットおよび前記第4の画像データセットのそれぞれは、前記表示部の画素数と同じ数の画素データにより構成される
前記(4)または(5)に記載の表示装置。
(7)インターレース信号をプログレッシブ信号に変換する変換部をさらに備え、
前記入力画像信号は、前記変換部により変換されたプログレッシブ信号である
前記(4)から(6)のいずれかに記載の表示装置。
(8)前記入力画像信号は、交番する奇数ライン画像データセットおよび偶数ライン画像データセットを含むインターレース信号であり、
前記フレームレート変換部は、
前記偶数ライン画像データセットに対して画素ライン間のライン補間処理を行うことにより奇数ライン補間画像データセットを生成するとともに、前記奇数ライン画像データセットに対して前記ライン補間処理を行うことにより偶数ライン補間画像データセットを生成し、
前記奇数ライン画像データセットおよび前記奇数ライン補間画像データセットに基づいて前記第1の画像データセットを生成し、
前記偶数ライン画像データセットおよび前記偶数ライン補間画像データセットに基づいて前記第2の画像データセットを生成する
前記(2)または(3)に記載の表示装置。
(9)前記フレームレート変換部は、
前記奇数ライン画像データセットおよび前記奇数ライン補間画像データセットを前記第1の画像データセットとし、
前記偶数ライン画像データセットおよび前記偶数ライン補間画像データセットに対して時間軸上の補間処理を行うことにより前記第2の画像データセットを生成する
前記(8)に記載の表示装置。
(10)前記入力画像信号は一連の入力画像データセットを含むプログレッシブ信号であり、
前記画像生成部は、前記一連の入力画像データセットのそれぞれに基づいて、奇数ラインの画像データを分離して奇数ライン画像データセットを生成するとともに、偶数ラインの画像データを分離して偶数ライン画像データセットを生成する画像分離部をさらに有し、
前記フレームレート変換部は、前記奇数ライン画像データセットおよび前記偶数ライン画像データセットのうちの一方を、前記第1の画像データセットとし、前記奇数ライン画像データセットおよび前記偶数ライン画像データセットのうちの他方に対して、時間軸上の補間処理を行うことにより前記第2の画像データセットを生成する
前記(2)または(3)に記載の表示装置。
(11)前記画像生成部は、前記一連の入力画像データセットのそれぞれに対して画素ライン間で平滑化するフィルタをさらに有し、
前記画像分離部は、平滑化された前記一連の入力画像データセットのそれぞれに基づいて、前記奇数ライン画像データセットおよび前記偶数ライン画像データセットを生成する
前記(10)に記載の表示装置。
(12)前記画像生成部は、前記第1の画像データセットまたは前記第2の画像データセットのいずれを生成したかを示す判別信号を生成し、
前記フレームレート変換部は、前記判別信号に基づいて前記フレームレート変換を行う
前記(10)または(11)に記載の表示装置。
(13)前記第1の画像データセットおよび前記第2の画像データセットに対して所定の画像処理を行う画像処理部をさらに備え、
前記表示駆動部は、前記画像処理された前記第1の画像データセット、および前記画像処理された前記第2の画像データセットに基づいて、前記表示部を駆動する
前記(1)から(12)のいずれかに記載の表示装置。
(14)前記第1の画像データセットおよび前記第2の画像データセットのそれぞれは、前記表示部の画素数の半分の数の画素データにより構成される
前記(1)から(13)のいずれかに記載の表示装置。
(15)前記第1の表示ブロックおよび前記第2の表示ブロックは、ともに2本の画素ラインからなり、
前記第1のブロックは、前記第2のブロックと1ライン分ずれている
前記(1)から(14)のいずれかに記載の表示装置。
(16)前記表示部は、EL表示部である
前記(1)から(15)のいずれかに記載の表示装置。
(17)交番する第1の画像データセットおよび第2の画像データセットのうち、前記第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより表示部を駆動するとともに、前記第2の画像データセットに基づいて、連続する複数の画素ラインからなる、前記第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより前記表示部を駆動する表示駆動部を備えた
画像処理装置。
(18)交番する第1の画像データセットおよび第2の画像データセットのうち、前記第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより表示部を駆動するとともに、前記第2の画像データセットに基づいて、連続する複数の画素ラインからなる、前記第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより前記表示部を駆動する
表示方法。
1〜3,1A,1C…表示装置、11…入力部、11A…IP変換部、12…フレームレート変換部、13,31…フィルタ、14,32…画像分離部、15…画像処理部、16,16C…表示制御部、17…EL表示部、18…液晶表示部、19…バックライト、22,35…フレームレート変換部、33…補間画像生成部、34…マルチプレクサ(MUX)、D,Di,Dj,Dk…表示画像、DU,DUi…駆動単位、F,Fi,Fj,Fk,F2,Fi2,Fj2,Fk2…フレーム画像、FA,FB…フィールド画像、F3,Fi3,Fj3,Fk3,F4,Fi4,Fj4,Fk4,F11,Fi11,F12,Fi12,F21,FA22,FB22,Fi23…画像、Ifout…フィルタ出力輝度、Iin…入力輝度、ID,IDi…表示輝度、IDavg…平均表示輝度、L…ライン画像、SD…判別信号、Sp0,Sp1,Sp2,Sp3,Sp4,Sp10,Sp12,Sp21,Sp22,Sp25…画像信号。

Claims (11)

  1. 表示部と、
    交番する第1の画像データセットおよび第2の画像データセットに基づいて、前記表示部を駆動する表示駆動部と、
    入力画像信号に基づいて、フレーム間で補間処理を行いつつフレームレート変換を行うことにより、交番する第3の画像データセットおよび第4の画像データセットを生成するフレームレート変換部と、前記第3の画像データセットおよび前記第4の画像データセットのそれぞれに対して画素ライン間で平滑化するフィルタと、平滑化された前記第3の画像データセットに基づいて奇数ラインの画像データを分離して前記第1の画像データセットを生成するとともに、平滑化された前記第4の画像データセットに基づいて偶数ラインの画像データを分離して前記第2の画像データセットを生成する画像分離部とを有する画像生成部と
    を備え、
    前記表示駆動部は、前記第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより前記表示部を駆動するとともに、前記第2の画像データセットに基づいて、連続し、前記第1のブロックに含まれる画素ラインの数と同じ数の画素ラインからなる、前記第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより前記表示部を駆動する
    表示装置。
  2. 前記画像生成部は、前記第1の画像データセットまたは前記第2の画像データセットのいずれを生成したかを示す判別信号を生成し、
    前記表示駆動部は、前記判別信号に基づいて前記第1の走査および前記第2の走査を選択的に行う
    請求項1に記載の表示装置。
  3. 前記第3の画像データセットおよび前記第4の画像データセットのそれぞれは、前記表示部の画素数と同じ数の画素データにより構成される
    請求項1または請求項2に記載の表示装置。
  4. インターレース信号をプログレッシブ信号に変換する変換部をさらに備え、
    前記入力画像信号は、前記変換部により変換されたプログレッシブ信号である
    請求項1から請求項3のいずれか一項に記載の表示装置。
  5. 前記第1の画像データセットおよび前記第2の画像データセットに対して所定の画像処理を行う画像処理部をさらに備え、
    前記表示駆動部は、前記画像処理された前記第1の画像データセット、および前記画像処理された前記第2の画像データセットに基づいて、前記表示部を駆動する
    請求項1から請求項4のいずれか一項に記載の表示装置。
  6. 前記第1の画像データセットおよび前記第2の画像データセットのそれぞれは、前記表示部の画素数の半分の数の画素データにより構成される
    請求項1から請求項5のいずれか一項に記載の表示装置。
  7. 前記第1のブロックおよび前記第2のブロックは、ともに2本の画素ラインからなり、
    前記第1のブロックは、前記第2のブロックと1ライン分ずれている
    請求項1から請求項6のいずれか一項に記載の表示装置。
  8. 前記表示部は、EL表示部である
    請求項1から請求項7のいずれか一項に記載の表示装置。
  9. 表示部と、
    交番する第1の画像データセットおよび第2の画像データセットに基づいて、前記表示部を駆動する表示駆動部と、
    一連の入力画像データセットのそれぞれに対して画素ライン間で平滑化するフィルタと、平滑化された前記一連の入力画像データセットのそれぞれに基づいて、奇数ラインの画像データを分離して奇数ライン画像データセットを生成するとともに、偶数ラインの画像データを分離して偶数ライン画像データセットを生成する画像分離部と、前記奇数ライン画像データセットおよび前記偶数ライン画像データセットのうちの一方を、前記第1の画像データセットとし、前記奇数ライン画像データセットおよび前記偶数ライン画像データセットのうちの他方に対して、時間軸上の補間処理を行うことにより前記第2の画像データセットを生成するフレームレート変換部とを有する画像生成部と
    を備え、
    前記表示駆動部は、前記第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより前記表示部を駆動するとともに、前記第2の画像データセットに基づいて、連続し、前記第1のブロックに含まれる画素ラインの数と同じ数の画素ラインからなる、前記第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより前記表示部を駆動する
    表示装置。
  10. 交番する第1の画像データセットおよび第2の画像データセットのうち、前記第1の画像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより表示部を駆動するとともに、前記第2の画像データセットに基づいて、連続し、前記第1のブロックに含まれる画素ラインの数と同じ数の画素ラインからなる、前記第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより前記表示部を駆動する表示駆動部と、
    入力画像信号に基づいて、フレーム間で補間処理を行いつつフレームレート変換を行うことにより、交番する第3の画像データセットおよび第4の画像データセットを生成するフレームレート変換部と、前記第3の画像データセットおよび前記第4の画像データセットのそれぞれに対して画素ライン間で平滑化するフィルタと、平滑化された前記第3の画像データセットに基づいて奇数ラインの画像データを分離して前記第1の画像データセットを生成するとともに、平滑化された前記第4の画像データセットに基づいて偶数ラインの画像データを分離して前記第2の画像データセットを生成する画像分離部とを有する画像生成部と
    を備えた画像処理装置。
  11. 交番する第1の画像データセットおよび第2の画像データセットのうち、前記第1の画
    像データセットに基づいて、連続する複数の画素ラインからなる第1のブロックを駆動単位とした第1の走査を行うことにより表示部を駆動するとともに、前記第2の画像データセットに基づいて、連続し、前記第1のブロックに含まれる画素ラインの数と同じ数の画素ラインからなる、前記第1のブロックと異なる第2のブロックを駆動単位とした第2の走査を行うことにより前記表示部を駆動し、
    入力画像信号に基づいて、フレーム間で補間処理を行いつつフレームレート変換を行うことにより、交番する第3の画像データセットおよび第4の画像データセットを生成し、前記第3の画像データセットおよび前記第4の画像データセットのそれぞれに対して画素ライン間で平滑化し、平滑化された前記第3の画像データセットに基づいて奇数ラインの画像データを分離して前記第1の画像データセットを生成するとともに、平滑化された前記第4の画像データセットに基づいて偶数ラインの画像データを分離して前記第2の画像データセットを生成する
    表示方法。
JP2012127015A 2012-06-04 2012-06-04 表示装置、画像処理装置、および表示方法 Active JP6019332B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2012127015A JP6019332B2 (ja) 2012-06-04 2012-06-04 表示装置、画像処理装置、および表示方法
TW102116064A TW201409448A (zh) 2012-06-04 2013-05-06 顯示器,影像處理單元,以及顯示方法
US13/893,065 US9214119B2 (en) 2012-06-04 2013-05-13 Display, image processing unit, and display method involving frame rate conversion and blur reduction
KR1020130058228A KR102020814B1 (ko) 2012-06-04 2013-05-23 표시 장치, 화상 처리 장치 및 표시 방법
CN201310202718.4A CN103458212B (zh) 2012-06-04 2013-05-28 显示器,图像处理单元和显示方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012127015A JP6019332B2 (ja) 2012-06-04 2012-06-04 表示装置、画像処理装置、および表示方法

Publications (2)

Publication Number Publication Date
JP2013250505A JP2013250505A (ja) 2013-12-12
JP6019332B2 true JP6019332B2 (ja) 2016-11-02

Family

ID=49669707

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012127015A Active JP6019332B2 (ja) 2012-06-04 2012-06-04 表示装置、画像処理装置、および表示方法

Country Status (5)

Country Link
US (1) US9214119B2 (ja)
JP (1) JP6019332B2 (ja)
KR (1) KR102020814B1 (ja)
CN (1) CN103458212B (ja)
TW (1) TW201409448A (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015175921A (ja) * 2014-03-13 2015-10-05 株式会社ジャパンディスプレイ 表示装置
JP7106265B2 (ja) * 2017-11-20 2022-07-26 シナプティクス インコーポレイテッド 表示ドライバ、表示装置及び画像補正方法
JP7133484B2 (ja) * 2019-01-04 2022-09-08 株式会社ユニバーサルエンターテインメント 遊技機
JP7133483B2 (ja) * 2019-01-04 2022-09-08 株式会社ユニバーサルエンターテインメント 遊技機
KR20220131897A (ko) 2020-01-27 2022-09-29 소니 세미컨덕터 솔루션즈 가부시키가이샤 표시 장치 및 표시 장치의 구동 방법
KR20230099953A (ko) 2021-12-28 2023-07-05 엘지디스플레이 주식회사 표시 장치

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2912636B2 (ja) * 1989-08-04 1999-06-28 松下電器産業株式会社 2画面テレビ
US5510843A (en) * 1994-09-30 1996-04-23 Cirrus Logic, Inc. Flicker reduction and size adjustment for video controller with interlaced video output
JP3620943B2 (ja) * 1997-01-20 2005-02-16 富士通株式会社 表示方法及び表示装置
JP2000148059A (ja) * 1998-11-13 2000-05-26 Sony Corp ライン数変換処理回路およびこれを搭載した表示装置
JP4686800B2 (ja) * 1999-09-28 2011-05-25 三菱電機株式会社 画像表示装置
JP3666325B2 (ja) * 1999-12-01 2005-06-29 住友電装株式会社 ワイヤーハーネス用巻回シートの供給方法及びその供給装置
JP2001258836A (ja) * 2000-03-16 2001-09-25 Fuji Photo Optical Co Ltd 電子内視鏡装置
US6597402B1 (en) * 2000-05-10 2003-07-22 Sage, Inc. Reduced television display flicker and perceived line structure with low horizontal scan rates
JP3789113B2 (ja) * 2003-01-17 2006-06-21 キヤノン株式会社 画像表示装置
CN101437128A (zh) * 2004-08-10 2009-05-20 索尼株式会社 显示设备和显示方法
JP2006276545A (ja) * 2005-03-30 2006-10-12 Hitachi Ltd 表示装置
JP2007093660A (ja) * 2005-09-27 2007-04-12 Hitachi Displays Ltd 表示装置
US8488060B2 (en) * 2006-03-29 2013-07-16 Semiconductor Components Industries, Llc Image signal processing apparatus for converting an interlace signal to a progressive signal
JP2008268436A (ja) 2007-04-18 2008-11-06 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP4626779B2 (ja) 2008-08-26 2011-02-09 ソニー株式会社 映像信号処理装置、画像表示装置および映像信号処理方法
JP5208035B2 (ja) * 2009-04-02 2013-06-12 三菱電機株式会社 液晶表示装置
JP5526597B2 (ja) * 2009-05-19 2014-06-18 ソニー株式会社 表示装置、表示方法
JP2010271365A (ja) * 2009-05-19 2010-12-02 Sony Corp 表示制御装置、表示制御方法

Also Published As

Publication number Publication date
JP2013250505A (ja) 2013-12-12
KR102020814B1 (ko) 2019-09-16
CN103458212B (zh) 2017-09-08
US9214119B2 (en) 2015-12-15
CN103458212A (zh) 2013-12-18
US20130321487A1 (en) 2013-12-05
KR20130136383A (ko) 2013-12-12
TW201409448A (zh) 2014-03-01

Similar Documents

Publication Publication Date Title
JP6019332B2 (ja) 表示装置、画像処理装置、および表示方法
TWI276038B (en) Display device and driving method thereof
JP5131509B2 (ja) 画像表示装置、該画像表示装置に用いられる駆動回路及び駆動方法
US20130106876A1 (en) Display device and driving method thereof
JP2014134731A (ja) 表示装置、画像処理装置、画像処理方法、および電子機器
JP2011076034A (ja) 画像表示装置およびその駆動方法
JP2007093660A (ja) 表示装置
JP2007271842A (ja) 表示装置
US9704443B2 (en) Liquid crystal display apparatus and display method
US20100277641A1 (en) Image display apparatus and image display method
TWI427612B (zh) 用於驅動顯示面板之畫素的方法
WO2011125899A1 (ja) 液晶表示装置、表示方法、プログラム、および記録媒体
JP2008256954A (ja) 表示装置
WO2008062578A1 (fr) Appareil d'affichage d'image
US9892708B2 (en) Image processing to reduce hold blurr for image display
JP2009109694A (ja) 表示装置
WO2011070836A1 (ja) 表示パネル、液晶表示装置、および、駆動方法
CN101320544A (zh) 数据处理电路、液晶显示装置及其驱动方法
JP2009055340A (ja) 画像表示装置及び方法、画像処理装置及び方法
JP4795923B2 (ja) データ変換装置、その方法及びこれを備えた液晶表示装置
JP2007094008A (ja) 表示装置
JP2008009227A (ja) 画像データ出力装置及び液晶表示装置
JP2008299270A (ja) 表示装置の駆動装置、電子機器
JP2008216648A (ja) 映像表示装置、映像表示方法、および映像表示システム
CN113038235A (zh) 一种通过反转扫描消除拼接电视墙动态画面断裂的方法及系统

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20150327

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150518

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151001

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160309

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160322

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160407

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160531

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160705

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160809

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160826

R150 Certificate of patent or registration of utility model

Ref document number: 6019332

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S303 Written request for registration of pledge or change of pledge

Free format text: JAPANESE INTERMEDIATE CODE: R316303

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S803 Written request for registration of cancellation of provisional registration

Free format text: JAPANESE INTERMEDIATE CODE: R316803

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113