JP5566859B2 - 電源回路 - Google Patents
電源回路 Download PDFInfo
- Publication number
- JP5566859B2 JP5566859B2 JP2010256798A JP2010256798A JP5566859B2 JP 5566859 B2 JP5566859 B2 JP 5566859B2 JP 2010256798 A JP2010256798 A JP 2010256798A JP 2010256798 A JP2010256798 A JP 2010256798A JP 5566859 B2 JP5566859 B2 JP 5566859B2
- Authority
- JP
- Japan
- Prior art keywords
- value
- ict
- digital compensation
- smoothing circuit
- switching element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
- H02M3/1588—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0012—Control circuits using digital or numerical techniques
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
Description
図1は、第1実施形態に係る電源回路の概略構成を示すブロック図である。
図1において、電源回路には、スイッチング素子SW、平滑回路Hおよびスイッチング制御部11が設けられている。また、スイッチング素子SWと平滑回路Hとの間には、平滑回路Hに流入する電流を検出する電流センサSAが設けられている。
図2において、チャンネル電界効果トランジスタM1がオン、nチャンネル電界効果トランジスタM2はオフしている時は、検出値Isは直線的に増加し、チャンネル電界効果トランジスタM1がオフ、nチャンネル電界効果トランジスタM2はオンしている時は、検出値Isは直線的に減少するため、検出値Isの波形は三角波となり、検出値Isは局所的には線形である。
図3は、第2実施形態に係る電源回路の概略構成を示すブロック図である。
図3において、この電源回路には、図1の電源回路のスイッチング制御部11の代わりにスイッチング制御部21が設けられている。
図4は、第3実施形態に係る電源回路の概略構成を示すブロック図である。
図4において、この電源回路には、図3の電源回路のスイッチング制御部21の代わりにスイッチング制御部31が設けられている。
図5において、検出値IsのAD変換値は離散的な値をとる。そして、例えば、デジタル補償値Ictが36の場合、検出値Isが36に一致した時にコンパレータ26の比較結果Re_msbが立ち上がる。そして、コンパレータ26の比較結果Re_msbを用いてフリップフロップ28をリセットすると、検出値Isが36に一致した時に検出値Isが減少する。
図6は、第4実施形態に係る電源回路の概略構成を示すブロック図である。
図6において、この電源回路には、図4の電源回路のスイッチング制御部31の代わりにスイッチング制御部41が設けられている。
図7は、第5実施形態に係る電源回路の概略構成を示すブロック図である。
図7において、この電源回路には、図6の電源回路のスイッチング制御部41の代わりにスイッチング制御部51が設けられている。スイッチング制御部51には、図6の減算器42の代わりに減算回路52が設けられている。減算回路52は、デジタル補償値Ictから検出値IsのAD変換値を減算することができる。
図8において、検出値IsのAD変換値は離散的な値をとる。そして、例えば、デジタル補償値Ictが37の場合、検出値Isが37に一致した時にコンパレータ26の比較結果Re_msbが立ち上がる。そして、コンパレータ26の比較結果Re_msbを用いてフリップフロップ28をリセットすると、検出値Isが37に一致した時に検出値Isが減少する。
図9は、第6実施形態に係る電源回路の概略構成を示すブロック図である。
図9において、この電源回路には、図7の電源回路のスイッチング制御部51の代わりにスイッチング制御部61が設けられている。スイッチング制御部61には、図7のコンパレータ26および減算回路52の代わりに判定回路63および減算回路62が設けられている。減算回路62は、デジタル補償値Ictから検出値IsのAD変換値を減算することができる。判定回路63は、減算回路62から出力される正負符号PNに応じて、デジタル補償値Ictと検出値IsのAD変換値との大小関係を判定することができる。
図10は、第7実施形態に係る電源回路の概略構成を示すブロック図である。
図10において、この電源回路には、図4の電源回路のスイッチング制御部31の代わりにスイッチング制御部71が設けられている。スイッチング制御部71には、図4のデジタル補償器23の代わりにデジタル補償器23a、23bが設けられている。
図11は、第8実施形態に係る電源回路の概略構成を示すブロック図である。
図11において、この電源回路には、図4の電源回路のスイッチング制御部31の代わりにスイッチング制御部81が設けられている。また、この電源回路には、電流センサSAの代わりに電流センサSA´が設けられている。なお、電流センサSAは、平滑回路Hに流入する電流の瞬時値を検出するのに対し、電流センサSA´は、平滑回路Hに流入する電流の平均値を検出することができる。
図12は、第9実施形態に係る電源回路の概略構成を示すブロック図である。
図12において、この電源回路には、図3の電源回路のスイッチング制御部21の代わりにスイッチング制御部91が設けられている。
図13において、補間部92には、傾き算出部93および予測部94が設けられている。傾き算出部93は、測定値mkに基づいて測定値mkが時間とともにどの程度増加するかを示す傾きを算出することができる。予測部94は、傾き算出部93にて算出された傾きに基づいて測定値mkを補間する補間値を予測することができる。
そして、傾き算出部93において、前回の測定値mk−1と今回の測定値mkとの差分を前回の測定値mk−1と今回の測定値mkとの時間間隔で除算することで傾きmk´が算出される。そして、傾きmk´に補間周期Tを掛けることで補間値が算出される。そして、予測部94では、サンプリングクロックtrigに従って測定値mkと補間値とが順次出力されることで、補間された測定値pk(i)が図12の補間された検出値Isbとして出力される。なお、補間周期Tは、サンプリングクロックtrigの周期に対応させることができる。
図14において、例えば、測定値としてpk(0)およびpk+1(0)が得られたものとすると、pk(0)とpk+1(0)との間はpk(1)とpk(2)で補間される。
一般的には、pk(0)=mkとすると、pk(i)=pk(i−1)+T・mk´で与えることができる。ただし、kは0以上の整数、iは1以上の整数である。
図15において、補間部92には、傾き算出部93および予測部94の代わりに平滑部95および予測部96が設けられている。平滑部95は、測定値mkを平均化した値に基づいて測定値mkが時間とともにどの程度増加するかを示す傾きを算出することができる。予測部94は、平滑部95にて算出された傾きに基づいて、測定値mkを平均化した値を補間する補間値を予測することができる。
なお、平均値skに基づいて補間された測定値pk(i)は、pk(0)=skとすると、pk(i)=pk(i−1)+T・sk´で与えることができる。
図16は、第10実施形態に係る電源回路の概略構成を示すブロック図である。
図16において、この電源回路には、図12の電源回路のスイッチング制御部91の代わりにスイッチング制御部101が設けられている。ここで、スイッチング制御部101には、図12の補間部92の代わりに補間部102が設けられている。補間部102は、平滑回路Hに流入する電流の検出値IsのAD変換値に基づいて検出値Isを補間することができる。この時、補間部102は、検出値Isの特異点に基づいて補間処理をリセットすることができる。なお、検出値Isの特異点としては、検出値Isの折り返し点および検出値Isの端点を挙げることができる。
図17において、補間部102では図12の補間部92と同様に補間処理が行われる。ここで、検出値Isの特異点B1〜B3が検出されると、補間処理をリセットし、特異点B1〜B3から補間処理を再開する。
図18は、第11実施形態に係る電源回路の概略構成を示すブロック図である。
図18において、この電源回路には、図3の電源回路のスイッチング制御部21の代わりにスイッチング制御部111が設けられている。
図20は、電源回路に適用される移相器の一例を示すブロック図である。
図20において、移相器には、フリップフロップF1〜FN(Nは正の整数)およびセレクタSL1が設けられている。ここで、フリップフロップF1〜FNはN段接続され、各フリップフロップF1〜FNの出力はセレクタSL1に入力されている。
図21において、移相器には、カウンタCU、コンパレータPAおよびフリップフロップFFが設けられている。そして、サンプリングクロックSCLがカウンタCUにてカウントされ、そのカウント結果がコンパレータPAに出力される。そして、コンパレータPAにおいて、カウンタCUのカウント結果がデジタル補償値Ictの下位ビットIct_lsbと比較され、カウンタCUのカウント結果がデジタル補償値Ictの下位ビットIct_lsbと一致した時にコンパレータ16、26の比較結果Re_msbがフリップフロップFFに取り込まれることで、リセット信号Reが出力される。
図22において、バッファU1〜UNおよびセレクタSL2が設けられている。ここで、バッファU1〜UNはN段接続され、各バッファU1〜UNの出力はセレクタSL2に入力されている。
Claims (7)
- 直流を分断するスイッチング素子と、
前記スイッチング素子にて分断された直流を平滑化する平滑回路と、
前記平滑回路の出力電圧から算出されたデジタル補償値の上位ビットのDA変換値と、前記平滑回路に流入する電流の検出値とを比較し、前記デジタル補償値の下位ビットに基づいて前記比較結果の立ち上がりエッジまたは立ち下がりエッジの出力タイミングをシフトさせた信号に基づいて、前記スイッチング素子をスイッチング制御するスイッチング制御部とを備えることを特徴とする電源回路。 - 直流を分断するスイッチング素子と、
前記スイッチング素子にて分断された直流を平滑化する平滑回路と、
前記平滑回路の出力電圧から算出されたデジタル補償値と、前記平滑回路に流入する電流の検出値のAD変換値との比較結果に基づいて、前記スイッチング素子をスイッチング制御するスイッチング制御部とを備えることを特徴とする電源回路。 - 直流を分断するスイッチング素子と、
前記スイッチング素子にて分断された直流を平滑化する平滑回路と、
前記平滑回路の出力電圧から算出されたデジタル補償値の上位ビットと、前記平滑回路に流入する電流の検出値のAD変換値とを比較し、前記デジタル補償値の下位ビットに基づいて前記比較結果の立ち上がりエッジまたは立ち下がりエッジの出力タイミングをシフトさせた信号に基づいて、前記スイッチング素子をスイッチング制御するスイッチング制御部とを備えることを特徴とする電源回路。 - 直流を分断するスイッチング素子と、
前記スイッチング素子にて分断された直流を平滑化する平滑回路と、
前記平滑回路の出力電圧から算出されたデジタル補償値と、前記平滑回路に流入する電流のデジタル検出値とを比較し、
前記デジタル補償値と前記デジタル検出値との減算結果に基づいて、前記比較結果の立ち上がりエッジまたは立ち下がりエッジの出力タイミングをシフトさせた信号に基づいて、前記スイッチング素子をスイッチング制御するスイッチング制御部とを備えることを特徴とする電源回路。 - 直流を分断するスイッチング素子と、
前記スイッチング素子にて分断された直流を平滑化する平滑回路と、
前記平滑回路の出力電圧から算出されたデジタル補償値の上位ビットと、前記平滑回路に流入する電流の検出値のAD変換値とを比較し、前記比較結果に基づいてデューティの上位ビットを算出するとともに、前記デジタル補償値の下位ビットを前記デューティの下位ビットに設定し、前記デューティに基づいて前記スイッチング素子をPWM制御するスイッチング制御部とを備えることを特徴とする電源回路。 - 直流を分断するスイッチング素子と、
前記スイッチング素子にて分断された直流を平滑化する平滑回路と、
前記平滑回路に流入する電流の検出値のAD変換値に基づいて前記検出値を補間し、前記平滑回路の出力電圧から算出されたデジタル補償値と、前記補間された検出値との比較結果に基づいて、前記スイッチング素子をスイッチング制御するスイッチング制御部とを備えることを特徴とする電源回路。 - 直流を分断するスイッチング素子と、
前記スイッチング素子にて分断された直流を平滑化する平滑回路と、
前記平滑回路の出力電圧から算出されたデジタル補償値を生成し、前記のデジタル補償値に基づいて制御信号の時系列組合せを生成し、前記制御信号と、前記平滑回路に流入する電流の検出値のAD変換値との比較結果に基づいて、前記スイッチング素子をスイッチング制御するスイッチング制御部とを備えることを特徴とする電源回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010256798A JP5566859B2 (ja) | 2010-11-17 | 2010-11-17 | 電源回路 |
US13/052,350 US8854024B2 (en) | 2010-11-17 | 2011-03-21 | Power supply circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010256798A JP5566859B2 (ja) | 2010-11-17 | 2010-11-17 | 電源回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012110119A JP2012110119A (ja) | 2012-06-07 |
JP5566859B2 true JP5566859B2 (ja) | 2014-08-06 |
Family
ID=46047179
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010256798A Expired - Fee Related JP5566859B2 (ja) | 2010-11-17 | 2010-11-17 | 電源回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8854024B2 (ja) |
JP (1) | JP5566859B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10897202B2 (en) | 2019-01-25 | 2021-01-19 | Kabushiki Kaisha Toshiba | Power source circuit with output voltage control and suppression of power consumption |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102761265B (zh) * | 2011-04-29 | 2015-04-01 | 成都芯源系统有限公司 | 开关电源控制器和操作开关电源的方法 |
US20140312868A1 (en) * | 2013-04-23 | 2014-10-23 | Nvidia Corporation | Control of a soft-switched variable frequency multi-phase regulator |
US9231477B2 (en) | 2013-04-23 | 2016-01-05 | Nvidia Corporation | Control of a soft-switched variable frequency buck regulator |
JP6196834B2 (ja) | 2013-08-01 | 2017-09-13 | ローム株式会社 | スイッチング電源制御回路 |
JP6224438B2 (ja) * | 2013-11-26 | 2017-11-01 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6368489B2 (ja) * | 2014-01-06 | 2018-08-01 | ローム株式会社 | スイッチング電源制御回路 |
JP6203688B2 (ja) | 2014-08-21 | 2017-09-27 | 株式会社東芝 | 電源回路とその制御方法 |
US9705412B2 (en) * | 2015-02-26 | 2017-07-11 | Stmicroelectronics S.R.L. | Pulsed feedback switching converter |
KR102452492B1 (ko) * | 2015-05-06 | 2022-10-07 | 삼성전자주식회사 | 전압 컨버터 및 이를 포함하는 전력 관리 장치 |
US9484942B1 (en) * | 2015-06-25 | 2016-11-01 | Rohde & Schwarz Gmbh & Co. Kg | Oscilloscope with logic analyzer frontend |
US10224813B2 (en) | 2016-03-24 | 2019-03-05 | Nvidia Corporation | Variable frequency soft-switching control of a buck converter |
US10782717B1 (en) * | 2019-10-18 | 2020-09-22 | Texas Instruments Incorporated | Jitter compensation in integrated circuit devices |
CN114696621A (zh) * | 2020-12-30 | 2022-07-01 | 恩智浦美国有限公司 | 可配置控制回路布置 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5079498A (en) * | 1991-03-26 | 1992-01-07 | Vickers Systems Limited | Digital pulse-width-modulation generator for current control |
JP4098868B2 (ja) * | 1998-01-19 | 2008-06-11 | Tdk株式会社 | スイッチング電源装置 |
FR2798019B1 (fr) * | 1999-08-26 | 2002-08-16 | Cit Alcatel | Synthetiseur de frequences a boucle de phase |
JP4167811B2 (ja) * | 2001-03-05 | 2008-10-22 | Tdk株式会社 | スイッチング電源装置 |
AU2002364535A1 (en) | 2001-12-07 | 2003-06-23 | The Regents Of The University Of Colorado, A Body Corporate | Voltage controller for switching power supplies |
US6606044B2 (en) * | 2002-01-02 | 2003-08-12 | Motorola, Inc. | Method and apparatus for generating a pulse width modulated signal |
US6714151B2 (en) * | 2002-06-21 | 2004-03-30 | Fujitsu Limited | A/D converter |
JP2004343858A (ja) * | 2003-05-14 | 2004-12-02 | Canon Inc | スイッチング電源装置 |
JP2005020927A (ja) * | 2003-06-27 | 2005-01-20 | Shindengen Electric Mfg Co Ltd | Dc−dcコンバータ |
US7323855B2 (en) * | 2005-03-31 | 2008-01-29 | Silicon Laboratories Inc. | Digital pulse width modulated power supply with variable LSB |
JP2007124874A (ja) * | 2005-10-31 | 2007-05-17 | Toshiba Corp | 電源制御方法および電源装置 |
US7466254B2 (en) * | 2006-02-03 | 2008-12-16 | L&L Engineering Llc | Systems and methods for digital control utilizing oversampling |
US7840825B2 (en) * | 2006-10-24 | 2010-11-23 | International Business Machines Corporation | Method for autonomous dynamic voltage and frequency scaling of microprocessors |
JP2008199705A (ja) * | 2007-02-08 | 2008-08-28 | Toyota Motor Corp | 電流モード型スイッチング電源 |
US7525471B2 (en) | 2007-02-28 | 2009-04-28 | Exar Corporation | Wide-input windowed nonlinear analog-to-digital converter for high-frequency digitally controlled SMPS |
TWI340528B (en) * | 2007-04-03 | 2011-04-11 | Delta Electronics Inc | Resonant converter system and controlling method thereof having relatively better efficiency |
CN101682253A (zh) * | 2007-05-29 | 2010-03-24 | 国立大学法人长崎大学 | 预测控制系统 |
JP5055083B2 (ja) * | 2007-10-19 | 2012-10-24 | 日立コンピュータ機器株式会社 | デジタル制御電源装置 |
WO2009060806A2 (ja) * | 2007-11-06 | 2009-05-14 | Nagasaki University, National University Corporation | 電力変換回路制御装置 |
US8085024B2 (en) * | 2008-04-29 | 2011-12-27 | Exar Corporation | Self-tuning digital current estimator for low-power switching converters |
JP5486954B2 (ja) * | 2010-02-19 | 2014-05-07 | 株式会社東芝 | スイッチング電源装置 |
-
2010
- 2010-11-17 JP JP2010256798A patent/JP5566859B2/ja not_active Expired - Fee Related
-
2011
- 2011-03-21 US US13/052,350 patent/US8854024B2/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10897202B2 (en) | 2019-01-25 | 2021-01-19 | Kabushiki Kaisha Toshiba | Power source circuit with output voltage control and suppression of power consumption |
Also Published As
Publication number | Publication date |
---|---|
US20120119719A1 (en) | 2012-05-17 |
US8854024B2 (en) | 2014-10-07 |
JP2012110119A (ja) | 2012-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5566859B2 (ja) | 電源回路 | |
US9502976B2 (en) | Power supply circuit and control method for the same | |
JP5278817B2 (ja) | スイッチング電源装置 | |
KR101153541B1 (ko) | 디지털 전원 제어 시스템들을 위한 자기 추적 adc | |
JP5170467B2 (ja) | 予測制御システム | |
US8860593B2 (en) | Data processing system | |
JP5487438B2 (ja) | 電力変換回路の制御装置および制御方法 | |
WO2009145318A1 (ja) | A/d変換装置、およびサーボ制御装置 | |
JP5445088B2 (ja) | デジタル制御スイッチング電源装置 | |
JP2016046893A (ja) | 電源回路とその制御方法 | |
JP2010011567A (ja) | 電源装置及び電源装置の制御方法 | |
JP2009246752A (ja) | パイプラインa/d変換器 | |
JP4836603B2 (ja) | Dc−dcコンバータ | |
JP5461025B2 (ja) | Dc−dcコンバータの制御方法、dc−dcコンバータの制御回路、dc−dcコンバータ | |
JPWO2007097465A1 (ja) | 信号比較回路および電力変換装置 | |
JP2023050647A (ja) | スイッチング電源回路及び電圧検出回路 | |
KR101672894B1 (ko) | 프리휠링 스위치를 이용한 셀프트래킹 제로 전류센서 | |
WO2012132332A1 (ja) | Ad変換装置 | |
JP2010239304A (ja) | A/d変換装置 | |
WO2016143465A1 (ja) | 電流検出回路及びソレノイド駆動装置 | |
JP4993009B2 (ja) | A/d変換方法及び装置 | |
JP2006067201A (ja) | パイプラインa/d変換器およびその出力誤差補正方法 | |
JP2015097333A (ja) | サンプルホールド回路およびa/d変換器 | |
JP2020120532A (ja) | 電源回路 | |
JP5750067B2 (ja) | 制御装置及びデジタル制御電源並びに制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130205 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140131 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140204 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140402 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140520 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140618 |
|
LAPS | Cancellation because of no payment of annual fees |