JP5156434B2 - 撮像装置および撮像システム - Google Patents
撮像装置および撮像システム Download PDFInfo
- Publication number
- JP5156434B2 JP5156434B2 JP2008051122A JP2008051122A JP5156434B2 JP 5156434 B2 JP5156434 B2 JP 5156434B2 JP 2008051122 A JP2008051122 A JP 2008051122A JP 2008051122 A JP2008051122 A JP 2008051122A JP 5156434 B2 JP5156434 B2 JP 5156434B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- signal
- output line
- line
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000003384 imaging method Methods 0.000 title claims description 52
- 238000012545 processing Methods 0.000 claims description 20
- 239000004065 semiconductor Substances 0.000 claims description 9
- 238000000034 method Methods 0.000 claims description 5
- 230000004044 response Effects 0.000 claims description 5
- 230000003287 optical effect Effects 0.000 claims description 3
- 239000011159 matrix material Substances 0.000 claims description 2
- 239000000872 buffer Substances 0.000 description 20
- 238000010586 diagram Methods 0.000 description 12
- 230000003071 parasitic effect Effects 0.000 description 10
- 230000003321 amplification Effects 0.000 description 6
- 238000003199 nucleic acid amplification method Methods 0.000 description 6
- 238000012546 transfer Methods 0.000 description 4
- 239000000758 substrate Substances 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 101100459518 Bacillus subtilis (strain 168) nadE gene Proteins 0.000 description 1
- 101100393826 Dickeya dadantii (strain 3937) outB gene Proteins 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000005375 photometry Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
- H03F3/08—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light
- H03F3/082—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light with FET's
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45356—Indexing scheme relating to differential amplifiers the AAC comprising one or more op-amps, e.g. IC-blocks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45392—Indexing scheme relating to differential amplifiers the AAC comprising resistors in the source circuit of the AAC before the common source coupling
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45702—Indexing scheme relating to differential amplifiers the LC comprising two resistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45722—Indexing scheme relating to differential amplifiers the LC comprising one or more source followers, as post buffer or driver stages, in cascade in the LC
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
[第1実施形態]
図1は本発明の撮像装置の第1実施形態を示すブロック図である。
図3および図4に本発明の第2実施形態のブロック図およびタイミング図を示す。
図5は本発明の第3実施形態を示した回路図である。本実施形態は、第1と第2実施形態と増幅回路の構成が異なるものである。増幅回路の第1入力端子と第2入力端子に至るまでの構成は、図3に示す第2の実施形態と同一である。この増幅回路には、まず2つのオペアンプ501、502を有し、負の入力端子には、各々第1入力端子201と第2入力端子202に接続される。増幅回路104にはこのオペアンプのほかに、定電流源503および抵抗を有する。抵抗504と抵抗505は抵抗値R1の抵抗素子であり、抵抗506と抵抗507は抵抗値R2の抵抗素子である。本回路の電源電圧をVDDとし、抵抗504と抵抗506に流れる電流をI1とする。また、抵抗505と抵抗507に流れる電流をI2とし、抵抗504と、抵抗505の接続されている点の電位をV0とする。更に、第1共通読出し線201と第2共通読出し線202の電位それぞれ、、Vchs、Vchn、その出力をVout、VoutBとすると、増幅回路の2出力差と2入力差の関係は次のように、表わされる。
VoutB=VDD - R2*I1(2)
これらから、
Vout−VoutB =R2*(I1−I2) (3)
一方、
Vchs =VO + R1*I1 (4)
Vchn =VO + R1*I2 (5)
これらから、
Vchs−Vchn =R1*(I1−I2) (6)
(3)式と(6)式から
Vout− VoutB=(R2/R1)*( Vchs− Vchn) (7)
が得られる。
図6は本発明の第4実施形態を示した回路図である。図6において、増幅部601は、増幅回路104およびバッファ回路602を有する。
図7は本発明の第5実施形態を示した回路図である。図7において、増幅部601は、増幅回路104、バッファ回路602を有する。
上述の実施形態における列読み出し回路は、例えば画素アレイからの信号を増幅する回路や、画素アレイからの信号に含まれるノイズ成分を除去するCDS回路や、画素アレイからの信号を一時的に保持する容量などであっても良い。
図8は、前述した各実施形態の撮像装置を備える撮像システムの構成図である。撮像システムには、まず撮像面へ像を形成する光学系として、レンズのプロテクトとメインスイッチを兼ねるバリア1、被写体の光学像を撮像素子4に結像させるレンズ2、レンズ2を通った光量を可変するための絞り3がある。そして、レンズ2で結像された被写体を画像信号として取り込むための撮像装置4がある。ここで、撮像装置4は上記の各実施形態で説明した撮像装置の部分がある。さらにシステムとして、撮像装置4から出力される画像信号に各種の補正、クランプ等の処理を行う撮像信号処理回路5、撮像素子4より出力される画像信号のアナログ−ディジタル変換を行うA/D変換器6、A/D変換器6より出力された画像データを生成し、各種の補正を行いデータを圧縮する信号処理部7がある。また、撮像装置4及び撮像信号処理回路5及びA/D変換器6及び信号処理部7に各種タイミング信号を出力するタイミング発生部8から構成される。なお、5〜8の各回路は撮像装置4と同一チップ上に形成しても良い。また、各種演算とスチルビデオカメラ全体を制御する全体制御・演算部9、画像データを一時的に記憶するためのメモリ部10、記録媒体に記録又は読み出しを行うための記録媒体制御インターフェース部11、画像データの記録又は読み出しを行うための半導体メモリ等の着脱可能な記録媒体12、外部コンピュータ等と通信するための外部インターフェース(I/F)部13で撮像システムは構成される。
101 画素アレイ
103 信号処理回路
104 増幅回路
106 列読出し回路
109 入力側リセットスイッチ
110 共通読出し線
105 基準レベル供給部
112 リセットタイミング供給部
113 第1出力線
114 第2出力線
115 スイッチ
116 第1入力端子
117 第2入力端子
118 列選択スイッチ
Claims (9)
- 行列状に配列された複数の画素を有する画素アレイを備える撮像装置であって、
前記画素アレイから出力される信号を処理する信号処理回路と、
共通読出し線と、
前記共通読出し線に接続された第1入力端子、および、第2入力端子を有し、前記第1入力端子に入力される信号に応じたレベルと前記第2入力端子に供給されるレベルとの差分を増幅して、第1出力線に非反転出力信号を出力するとともに第2出力線に反転出力信号を出力する増幅部と、
リセット信号に応答して前記第1出力線と前記第2出力線とを短絡するスイッチと、
基準レベル供給部と、を備え、
前記信号処理回路は、
前記画素アレイからの信号を読み出すために、各々が前記画素アレイの列に対応して設けられた複数の列読出し回路と、
前記複数の列読出し回路のそれぞれの出力と前記共通読出し線との間にそれぞれ配置された複数の列選択スイッチと、
前記複数の列読み出し回路のそれぞれの出力と前記基準レベル供給部との間にそれぞれ配置された複数の入力側リセットスイッチと、を含み、
前記共通読出し線は、前記基準レベル供給部から供給される基準レベルによって、前記複数の列選択スイッチのうちオン状態の列選択スイッチおよび前記複数の入力側リセットスイッチのうち当該オン状態の列選択スイッチに対応する入力側リセットスイッチを通してリセットされる、
ことを特徴とする撮像装置。 - 前記第2入力端子に前記基準レベル供給部が接続されて前記基準レベルが供給されることを特徴とする請求項1に記載の撮像装置。
- 前記入力側リセットスイッチは、前記リセット信号に同期して制御されることを特徴とする請求項1又は2に記載の撮像装置。
- 前記増幅部は、前記画素アレイの複数の列に対して共通に設けられていることを特徴とする請求項1乃至3のいずれか1項に記載の撮像装置。
- 前記撮像装置は、第1出力パッド及び第2出力パッドを有する半導体チップとして構成され、
前記第1出力パッドに前記第1出力線が接続され、前記第2出力パッドに前記第2出力線が接続される
ことを特徴とする請求項1乃至4のいずれか1項に記載の撮像装置。 - 前記半導体チップは、前記リセット信号を受ける入力パッドを更に有することを特徴とする請求項5に記載の撮像装置。
- 前記第1出力線と前記第2出力線とを短絡する前記スイッチは、ゲートに供給される前記リセット信号に応答して前記第1出力線と前記第2出力線とを短絡するMOSトランジスタを含むことを特徴とする請求項1乃至6のいずれか1項に記載の撮像装置。
- 前記半導体チップは、前記リセット信号を反転させた論理レベルを有する反転リセット信号を受ける第2入力パッドを更に有し、
前記リセット信号はアクティブレベルがハイレベルであり、前記反転リセット信号はアクティブレベルがローレベルであり、
前記第1出力線と前記第2出力線とを短絡する前記スイッチは、ゲートに供給される前記リセット信号に応答して前記第1出力線と前記第2出力線とを短絡するNMOSトランジスタと、ゲートに供給される前記反転リセット信号に応答して前記第1出力線と前記第2出力線とを短絡するPMOSトランジスタとを含む、
ことを特徴とする請求項6に記載の撮像装置。 - 請求項1乃至8のいずれか1項に記載の撮像装置と、
前記撮像装置の撮像面への像を形成する光学系と、
前記撮像装置から出力された信号を処理して画像データを生成する信号処理部と
を備えることを特徴とする撮像システム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008051122A JP5156434B2 (ja) | 2008-02-29 | 2008-02-29 | 撮像装置および撮像システム |
US12/370,945 US8278613B2 (en) | 2008-02-29 | 2009-02-13 | Image sensing apparatus and image sensing system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008051122A JP5156434B2 (ja) | 2008-02-29 | 2008-02-29 | 撮像装置および撮像システム |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012267634A Division JP5462928B2 (ja) | 2012-12-06 | 2012-12-06 | 撮像装置および撮像システム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2009212604A JP2009212604A (ja) | 2009-09-17 |
JP2009212604A5 JP2009212604A5 (ja) | 2011-04-14 |
JP5156434B2 true JP5156434B2 (ja) | 2013-03-06 |
Family
ID=41012445
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008051122A Expired - Fee Related JP5156434B2 (ja) | 2008-02-29 | 2008-02-29 | 撮像装置および撮像システム |
Country Status (2)
Country | Link |
---|---|
US (1) | US8278613B2 (ja) |
JP (1) | JP5156434B2 (ja) |
Families Citing this family (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5089514B2 (ja) | 2008-07-11 | 2012-12-05 | キヤノン株式会社 | 撮像装置、及び撮像システム |
JP4617372B2 (ja) * | 2008-08-29 | 2011-01-26 | キヤノン株式会社 | 撮像装置及び撮像システム |
US8913166B2 (en) | 2009-01-21 | 2014-12-16 | Canon Kabushiki Kaisha | Solid-state imaging apparatus |
JP5215262B2 (ja) * | 2009-02-03 | 2013-06-19 | オリンパスイメージング株式会社 | 撮像装置 |
JP5538876B2 (ja) * | 2009-12-25 | 2014-07-02 | キヤノン株式会社 | 固体撮像装置 |
JP5484208B2 (ja) | 2010-06-14 | 2014-05-07 | キヤノン株式会社 | 撮像装置 |
JP5814539B2 (ja) | 2010-11-17 | 2015-11-17 | キヤノン株式会社 | 撮像装置 |
JP5864990B2 (ja) | 2011-10-03 | 2016-02-17 | キヤノン株式会社 | 固体撮像装置およびカメラ |
JP5967915B2 (ja) | 2011-12-09 | 2016-08-10 | キヤノン株式会社 | 固体撮像装置の駆動方法 |
JP5967944B2 (ja) | 2012-01-18 | 2016-08-10 | キヤノン株式会社 | 固体撮像装置およびカメラ |
JP6023437B2 (ja) | 2012-02-29 | 2016-11-09 | キヤノン株式会社 | 固体撮像装置及びカメラ |
JP6174901B2 (ja) | 2013-05-10 | 2017-08-02 | キヤノン株式会社 | 固体撮像装置及びカメラ |
JP2015080178A (ja) | 2013-10-18 | 2015-04-23 | キヤノン株式会社 | 撮像素子、撮像装置、カメラ、および、撮像装置の駆動方法 |
JP6300488B2 (ja) | 2013-10-22 | 2018-03-28 | キヤノン株式会社 | 撮像装置、固体撮像素子及びカメラ |
JP6391290B2 (ja) | 2014-05-08 | 2018-09-19 | キヤノン株式会社 | 撮像装置 |
JP6109125B2 (ja) | 2014-08-20 | 2017-04-05 | キヤノン株式会社 | 半導体装置、固体撮像装置、および撮像システム |
US9979916B2 (en) | 2014-11-21 | 2018-05-22 | Canon Kabushiki Kaisha | Imaging apparatus and imaging system |
JP6539149B2 (ja) | 2015-08-13 | 2019-07-03 | キヤノン株式会社 | 撮像装置及び撮像システム |
US9900539B2 (en) | 2015-09-10 | 2018-02-20 | Canon Kabushiki Kaisha | Solid-state image pickup element, and image pickup system |
JP6674219B2 (ja) | 2015-10-01 | 2020-04-01 | キヤノン株式会社 | 固体撮像装置及び撮像システム |
JP6603558B2 (ja) | 2015-11-25 | 2019-11-06 | キヤノン株式会社 | 撮像素子および撮像装置 |
EP3174286B1 (en) | 2015-11-25 | 2021-01-06 | Canon Kabushiki Kaisha | Image sensor and image capturing apparatus |
JP6632421B2 (ja) | 2016-02-22 | 2020-01-22 | キヤノン株式会社 | 固体撮像装置および撮像装置 |
JP6738200B2 (ja) | 2016-05-26 | 2020-08-12 | キヤノン株式会社 | 撮像装置 |
US10319765B2 (en) | 2016-07-01 | 2019-06-11 | Canon Kabushiki Kaisha | Imaging device having an effective pixel region, an optical black region and a dummy region each with pixels including a photoelectric converter |
JP6833531B2 (ja) | 2017-01-30 | 2021-02-24 | キヤノン株式会社 | 固体撮像装置 |
JP2023042081A (ja) | 2021-09-14 | 2023-03-27 | キヤノン株式会社 | 光電変換装置 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4241527B2 (ja) * | 1999-02-25 | 2009-03-18 | キヤノン株式会社 | 光電変換素子 |
JP3793016B2 (ja) | 2000-11-06 | 2006-07-05 | キヤノン株式会社 | 固体撮像装置及び撮像システム |
JP3870088B2 (ja) * | 2001-12-26 | 2007-01-17 | キヤノン株式会社 | 固体撮像装置及びシステム |
JP4404241B2 (ja) | 2002-02-12 | 2010-01-27 | ソニー株式会社 | 固体撮像装置およびその出力方法 |
JP2003283269A (ja) * | 2002-03-27 | 2003-10-03 | Matsushita Electric Ind Co Ltd | 差動増幅回路 |
JP2004186790A (ja) * | 2002-11-29 | 2004-07-02 | Sony Corp | 固体撮像装置及びその駆動方法 |
JP4514188B2 (ja) | 2003-11-10 | 2010-07-28 | キヤノン株式会社 | 光電変換装置及び撮像装置 |
JP3793202B2 (ja) | 2004-02-02 | 2006-07-05 | キヤノン株式会社 | 固体撮像装置 |
JP4067054B2 (ja) | 2004-02-13 | 2008-03-26 | キヤノン株式会社 | 固体撮像装置および撮像システム |
JP2006174091A (ja) * | 2004-12-16 | 2006-06-29 | Olympus Corp | 差動増幅回路及びそれを用いたデジタルカメラシステム |
JP4416668B2 (ja) | 2005-01-14 | 2010-02-17 | キヤノン株式会社 | 固体撮像装置、その制御方法及びカメラ |
JP4459064B2 (ja) | 2005-01-14 | 2010-04-28 | キヤノン株式会社 | 固体撮像装置、その制御方法及びカメラ |
JP2006197392A (ja) | 2005-01-14 | 2006-07-27 | Canon Inc | 固体撮像装置、カメラ、及び固体撮像装置の駆動方法 |
JP4459099B2 (ja) | 2005-03-18 | 2010-04-28 | キヤノン株式会社 | 固体撮像装置及びカメラ |
JP4794877B2 (ja) | 2005-03-18 | 2011-10-19 | キヤノン株式会社 | 固体撮像装置及びカメラ |
JP4459098B2 (ja) | 2005-03-18 | 2010-04-28 | キヤノン株式会社 | 固体撮像装置及びカメラ |
JP4677258B2 (ja) | 2005-03-18 | 2011-04-27 | キヤノン株式会社 | 固体撮像装置及びカメラ |
WO2006118184A1 (ja) * | 2005-04-28 | 2006-11-09 | Nec Corporation | 半導体装置 |
JP4838550B2 (ja) * | 2005-08-09 | 2011-12-14 | ラピスセミコンダクタ株式会社 | 表示駆動回路 |
JP4110193B1 (ja) | 2007-05-02 | 2008-07-02 | キヤノン株式会社 | 固体撮像装置および撮像システム |
JP4991436B2 (ja) | 2007-08-02 | 2012-08-01 | キヤノン株式会社 | 撮像装置及び撮像システム |
US20090039956A1 (en) * | 2007-08-07 | 2009-02-12 | Micron Technology, Inc. | Amplifier circuits, imager, system and method of operation |
JP2009141631A (ja) | 2007-12-05 | 2009-06-25 | Canon Inc | 光電変換装置及び撮像装置 |
-
2008
- 2008-02-29 JP JP2008051122A patent/JP5156434B2/ja not_active Expired - Fee Related
-
2009
- 2009-02-13 US US12/370,945 patent/US8278613B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20090218477A1 (en) | 2009-09-03 |
US8278613B2 (en) | 2012-10-02 |
JP2009212604A (ja) | 2009-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5156434B2 (ja) | 撮像装置および撮像システム | |
JP4818018B2 (ja) | 光電変換装置及びそれを用いた撮像システム | |
JP6760064B2 (ja) | 比較器、ad変換器、固体撮像装置、電子機器、および比較器の制御方法 | |
US8159573B2 (en) | Photoelectric conversion device and imaging system | |
JP5142696B2 (ja) | 光電変換装置、及び光電変換装置を用いた撮像システム | |
US7554591B2 (en) | Photoelectric conversion apparatus and image sensing system using the same | |
TWI478578B (zh) | 固態影像拾取器件、驅動其之方法、用於其之信號處理方法、以及影像拾取裝置 | |
JP4956084B2 (ja) | 光電変換装置及びそれを用いた撮像システム | |
US9497403B2 (en) | Solid-state imaging apparatus and camera | |
JP4677310B2 (ja) | イメージセンサの検出回路 | |
US20030218117A1 (en) | Photoelectric conversion device | |
JP5251592B2 (ja) | 固体撮像装置、撮像装置、半導体装置 | |
JP2010087802A (ja) | 固体撮像装置の駆動方法 | |
JP2009225004A (ja) | 固体撮像装置 | |
US9549138B2 (en) | Imaging device, imaging system, and driving method of imaging device using comparator in analog-to-digital converter | |
US8582003B2 (en) | Solid-state imaging apparatus | |
JP2003234957A (ja) | 固体撮像装置およびその出力方法 | |
US7791660B2 (en) | Solid-state image sensing device and image sensing device | |
JP2014033363A (ja) | 撮像装置 | |
JP5106596B2 (ja) | 撮像装置 | |
JP5462928B2 (ja) | 撮像装置および撮像システム | |
JP5070945B2 (ja) | 固体撮像装置、撮像装置 | |
US9854191B2 (en) | Solid-state image sensor and driving method | |
JP5177198B2 (ja) | 物理情報取得方法および物理情報取得装置 | |
WO2015182326A1 (ja) | リアクタンス性負荷の駆動回路及びその駆動方法、並びに、電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110224 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110224 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120606 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120611 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120803 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121109 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121210 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151214 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5156434 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151214 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |