JP5064632B2 - 相互接続構造を形成するための方法及び装置 - Google Patents

相互接続構造を形成するための方法及び装置 Download PDF

Info

Publication number
JP5064632B2
JP5064632B2 JP2001577599A JP2001577599A JP5064632B2 JP 5064632 B2 JP5064632 B2 JP 5064632B2 JP 2001577599 A JP2001577599 A JP 2001577599A JP 2001577599 A JP2001577599 A JP 2001577599A JP 5064632 B2 JP5064632 B2 JP 5064632B2
Authority
JP
Japan
Prior art keywords
layer
base pad
passivation layer
stud
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2001577599A
Other languages
English (en)
Other versions
JP2004501504A (ja
JP2004501504A5 (ja
Inventor
ビー. ミストリー、アディ
チョウドリー、リーナ
ケイ. ポズダー、スコット
エイ. ハーゲン、デボラ
ジー. コール、レベッカ
アナンサナラヤナン、カーティック
エフ. カーニー、ジョージ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP USA Inc
Original Assignee
NXP USA Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP USA Inc filed Critical NXP USA Inc
Publication of JP2004501504A publication Critical patent/JP2004501504A/ja
Publication of JP2004501504A5 publication Critical patent/JP2004501504A5/ja
Application granted granted Critical
Publication of JP5064632B2 publication Critical patent/JP5064632B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05166Titanium [Ti] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05181Tantalum [Ta] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05184Tungsten [W] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05557Shape in side view comprising protrusions or indentations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/11444Manufacturing methods by blanket deposition of the material of the bump connector in gaseous form
    • H01L2224/1145Physical vapour deposition [PVD], e.g. evaporation, or sputtering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • H01L2224/11472Profile of the lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/119Methods of manufacturing bump connectors involving a specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/119Methods of manufacturing bump connectors involving a specific sequence of method steps
    • H01L2224/11912Methods of manufacturing bump connectors involving a specific sequence of method steps the bump being used as a mask for patterning other parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13006Bump connector larger than the underlying bonding area, e.g. than the under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13075Plural core members
    • H01L2224/13076Plural core members being mutually engaged together, e.g. through inserts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83101Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus as prepeg comprising a layer connector, e.g. provided in an insulating plate member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01009Fluorine [F]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/04944th Group
    • H01L2924/04941TiN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/04955th Group
    • H01L2924/04953TaN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Description

【0001】
本発明は、集積回路のパッケージングに関する。より詳細には、標準的な下地バンプ金属(under bump metallurgy )のないスタッド及びバンプの構造、並びに加工に関する。
【0002】
(背景)
本発明は、集積回路チップ上に、スタッド及びバンプなどを有する相互接続構造を形成するためのプロセス及び構造に関する。半導体産業において現在、下地バンプ金属(UBM:under bump metal)がベースパッドの上部に形成されており、このベースパッドは典型的にはアルミニウム又は銅、又はこれらの合金である。UBMは一般に、クロム層、クロム銅(CrCu)層、銅(Cu)層、及び金(Au)層からなり、蒸着により形成したバンプスタッド(evaporative bump stud )の下部に存在する。メッキ形成されたバンプの場合、UBMは通常、窒化チタンタングステン(TiWN)層、チタンタングステン(TiW)層、及び銅層から構成され、スタッドの下部に存在する。この下地バンプ金属は、はんだ拡散防止バリアとして用いられ、これによりベースパッドとスタッドとの間で密着性が向上し、かつ応力が緩和される。
【0003】
本発明は、UBMを必要としない相互接続構造を提供することにより、プロセス工程と製造コストの削減、及び信頼性の向上がもたらされる。本発明では、実質的に同一の基材を使用して、スタッドをベースパッドに直接形成する。本発明の利点としては、実質的に同等の基材をスタッドとボンドパッドとに使用することにより、スタッドとベースパッド間の密着性の問題を生じることなく、応力を緩和できることと、プロセス工程とコストを削減できることとがある。
【0004】
図面を引用して本発明を説明しているのは、例示が目的であり、限定するためではない。図面において、同一の符号は類似する要素を示している。
当業者は、図面が簡略化、明確化を目的としたものであり、必ずしも実寸どおりに記載されているわけではないことを理解する。例えば、図中の一部の要素は、本発明の実施の形態の理解を深めるように、強調のため他の要素と比較して寸法を誇張して記載されていることがある。
【0005】
(図面の詳細な説明)
図1に、タンタルなどのバリア層12をベースパッド14の下に有する相互接続構造10を示す。また、バリア金属としては、窒化タンタル、タングステン、窒化タングステン、窒化チタンシリコン、窒化タンタルシリコン、ニッケルなどの金属も利用することができる。バリア層12は、ベースパッド14の材料が基板(図示なし)内に拡散するのを防止するために使用される。ベースパッド14の導電性基材は銅であることが望ましい。しかし、ベースパッド14の基材は、銅合金、ニッケルバナジウム、又は、その基材が導電性金属であり、はんだ材料と悪性の反応を起こして好ましからざる影響を与えることがない任意の材料でもよい。例えば、はんだに含まれるスズは、ベースパッド14の基材(銅など)と反応して、金属性のもろいスズ/銅化合物を生成することがある。スズが銅欠乏の状態になく、十分な銅が存在していれば、前記材料を使用することが可能である。基材は、ベースパッド14を形成する材料の主成分と定義されている。例えば、銅合金は、若干のドーパント成分を含む銅を主成分として有する。
【0006】
ベースパッド14上には、約50ナノメートルのPEN(プラズマ窒化物)層などの、絶縁性バリア−シード層、すなわちエッチストップ層16が存在する。エッチストップ層16上には、約450ナノメートルの膜厚を有する酸窒化シリコン(SiON)層などの、パッシベーション層18が存在する。この相互接続構造では、通常、チップ上に複数のボンドパッド14、すなわちベースパッドを備え、これらは互いにテトラエチルオルソシリケート(TEOS、すなわちSi(OC)などの絶縁性材料(図示なし)により隔離されている。上記絶縁性材料は、フッ素添加TEOS(FTEOS)や、任意の低誘電率材料(多孔性酸化物など)でもよい。構造10は、フォトレジスト19によりパターン形成される。ベースパッド14の上部のパッシベーション層18がエッチングされて、ベースパッド14の領域上のパッシベーション層18の残留膜厚が、例えば約50ナノメートルとなる。エッチングに使用した化学物質によって、パッシベーション層の側面が垂直形状となることも、図2のパッシベーション層18のように傾斜を有することもある。
【0007】
図3に示すように、パッシベーション層上にポリイミド等の弾性層20が堆積され、第二フォトレジスト層23が堆積されてパターン形成される。フォトレジストパターン形成プロセスの一部として、ポリイミドもパターン形成される。ポリイミドは、後続のパッシベーションのエッチングの際のマスクとして残されたまま、続いて、フォトレジストの剥離試験が実施される。弾性層20及びパッシベーション層18は、通常のエッチングプロセスを使用することで、同時にエッチングされる。エッチングにより、図4A及び図4Bに示す2つの実施の形態のいずれかが得られる。フォトレジスト層23に示すフォトレジストパターンを使用した場合、弾性層20の端部とパッシベーション層18の端部とは、図4Aにあるように、ほぼ同じ点で終端している。これを端部間被覆(edge-to-edge coverage )と呼ぶ。フォトレジスト層21のような、開口部の狭いフォトレジストパターンを使用した場合、図4Bに示すように、パッシベーション層18の端部が弾性層20で被覆される。図4A及び図4Bでは、弾性層20及びパッシベーション層18の端部形状は傾斜を有している。弾性層20及びパッシベーション層18の湾曲した端部形状は、図2に示されるエッチングプロセス工程で使用するエッチング用の化学物質に間接的に依存し、図4A及び4Bに示されるエッチングプロセス工程で使用する化学物質に直接的に依存する。図2の、パッシベーション層18のエッチングに使用するエッチング用の化学物質によって、図3に示す弾性層20の堆積時の弾性層20の形状が決定される。この端部形状には、傾斜を有する壁面によって、端部に貯留する汚染物質の量が減少するという利点がある。別法として、弾性層20とパッシベーション層18がほぼ垂直の端部形状を有し得るが、端部に貯留する汚染物質の量が増大する。
【0008】
弾性層20及びパッシベーション層18のエッチング後に、図5のようにエッチストップ層16のエッチングが実施され、ベースパッド14の開口部が画定される。図5に示す実施の形態では、弾性層20及びパッシベーション層18はマスクとして使用される。その後、高周波プレクリーンが実施され、図4A又は図4Bのプロセス工程の実行時及びその後にボンドパッド14上に成長した自然金属酸化膜層が除去される。この酸化膜層の膜厚は、例えば約10ナノメートルである。
【0009】
図6のように、真空状態を解除することなく、シード層15がウェハー10上にスパッタされる。シード層15は、ベースパッド14の導電性基材と実質的に同等の材料からなる。ベースパッド14は銅の基材から形成されると示したが、この例では、シード層15も銅の基材からなる。ベースパッド14に関して説明したとおり、銅合金、ニッケルバナジウム、又は基材が導電性金属であり、はんだ材料と反応を起こして好ましからざる影響を与えることがなく、シード層15の材料がベースパッド14の基材と実質的に同等である他の材料をシード層15に使用することができる。例えば、スパッタ形成したシード層15の膜厚は100ナノメートル未満である。シード層15が薄ければ、後のプロセス工程においてエッチングがより容易になるため、シード層15を薄くスパッタ形成することは有益である。本発明の実施の形態において、スパッタ形成したシード層15は、電気的導通を提供するとともに、ウェハー基板のための接着層の役割を果たす。
【0010】
図7において、フォトレジスト層24が形成されている。図8のように、ベースパッド14と連続するようにスタッド17が形成される。スタッド17は、ベースパッド14と実質的に同一の導電性基材からなる。スタッド17は、電気メッキ、蒸着、又はスパッタリングなどにより、ベースパッド14の開口部を介して形成される。ベースパッド14が銅の基材からなる前述の実施例では、スタッド17の導電性基材は銅が好ましい。しかし、スタッド17の基材は、銅合金、ニッケルバナジウム、又は基材が導電性金属であり、はんだ材料と反応を起こして好ましからざる影響を与えることがなく、ベースパッド14の基材と実質的に同等である任意の材料でもよい。図では、スタッド17の上部表面が、フォトレジスト層24の上部表面よりも下方にある。スタッド17の厚みは充分厚く、デバイスの耐用寿命の間にはんだ材料によって完全に消費されないことが望ましい。例えば、携帯電話端末用デバイスでは、スタッド17は約5マイクロメートルを超える。
【0011】
図9において、電気メッキ又は蒸着により、スタッド17上にはんだ層26が形成される。一般に、使用される材料は鉛を90重量パーセント以上、スズを10重量パーセント含有する高有鉛−スズ、鉛を63重量パーセント、スズを37重量パーセント含有する鉛−スズ共晶である。他のはんだとして、スズ銀、スズ銀銅、スズ銀ビスマスなどの環境に配慮した無鉛はんだも使用し得る。図10において、フォトレジスト層24が除去され、通常のエッチングプロセスによってシード層15が除去される。図11において、使用したはんだ材料に適した温度プロファイルを用いて、はんだ層26がリフローされ、後続のリフロー実装のために、はんだ構造が露出される。一般に、スタッド17を取り巻くバンプ、すなわち球体は、リフロープロセスにより形成される。一実施の形態では、図11に示した構造が半導体基板内部に電子デバイスを形成するフリップチップ構造上における、制御された折り畳み可能なチップ接続、すなわちダイと基板との間の電気的接続として使用されている。
【0012】
本発明の別の実施の形態では、はんだ層26を形成せずに、別の構造に対する後続の実装のためにスタッド17が露出される。このため、図8のプロセス工程の後に、図12に示すように、通常のエッチングプロセスを使用してフォトレジスト層24が除去される。通常のプロセスを使用してシード層15がエッチングされ、図13に示すようにスタッド17が形成される。シード層15のエッチング時に、スタッド17も一部エッチングされる。しかし、エッチング量があまり問題とならないか、或いはシード層17のエッチング時にエッチングされるスタッド17の量を補うようにスタッド17が厚く形成されている。
【0013】
図14から図16に、蒸着によりスタッド17を形成する場合を特に示す。1つの実施の形態では、図5のエッチングプロセス工程の後に、モリブデン等のマスク51が弾性層20上に形成される。図15において、スタッド17が所望の厚みが得られるまで蒸着によって形成されている。このとき、スタッド17の基材は、ベースパッド14の基材と実質的に同等である。スタッド17を形成するための蒸着プロセスにおいて、基材の蒸着層53がマスク51上に形成され得、蒸着層53はその後除去される。図16のように、必要であれば鉛−スズをスタッド17上に蒸着することで、はんだ層19が形成される。マスク51が除去され、続いて別の構造への実装のためにはんだ層19がリフローされ得る。図14から図16に示した実施の形態においては、スタッド層及びはんだ層に対し電気的バスが不要であるため、シード層15は必要とされない。
【0014】
図17A及び図17Bに、スタッド17(はんだ層又ははんだ構造を有さない)が続いて別の構造に実装される場合を示す。例えば、その上部に形成された電子デバイス、例えばフリップチップダイを有する半導体基板30は、本発明による複数の相互接続構造32を包含し、その相互接続構造は、半導体基板30に電気的に接合されている。この複数の相互接続構造32は、導電フィラー34を包む絶縁マトリックス36からなる材料を用いて、テストボード40上に存在する複数の導電パッド38に接続されている。熱及び圧力が加えられると、図17Bに示すように相互接続構造32と導電パッド38とが整合することにより、導電フィラー34は、複数の相互接続構造32とテストボード40上の複数の導電パッド38とを電気的に接続する。
【0015】
一般に、フリップチップ構造の相互接続構造の製造及びパッケージングにおける後続のプロセス工程には、はんだ構造又はバンプをリフロー実装するための熱の付加、ベースパッドと半導体構造の電子デバイス間での適切な相互接続の形成、ボード又は半導体構造へのスタッドのボンディングすなわち実装がある。後続のプロセス工程は従来技術であり、ここに繰り返す必要はない。同様に、ここに開示されている主要なプロセス工程は、当業者に明らかな他の工程と組み合わされ得る。説明のため、単一のスタッドとバンプのみを示したが、実際の実施においては、当業界で広く実施されているように、単一の相互接続構造上に複数のスタッドとバンプが形成されることが理解される。
【0016】
前述の詳細説明においては、特定の実施の形態を引用して本発明を説明した。しかし、特許請求の範囲に記載された本発明の範囲から逸脱せずに、本発明を様々に修正及び変更し得るということは、通常の知識を有する当業者は理解するだろう。したがって、本明細書や図面は、限定的な意味を有するのではなく例証的な意味を有すると解釈される。この種の修正はすべて、本発明の範囲内に含まれるとされる。
【0017】
特定の実施の形態に関し、利益、他の利点、及び問題に対する解決策を上記に記載した。しかし、利益、他の利点、問題に対する解決策、及びいかなる利益、利点、解決策をもたらす、又はより明白にし得るいかなる要素は、特許請求の範囲の一部又は全ての、決定的、必要とされる、又は不可欠な特徴或いは要素として構成されていない。ここに使用されている、「を備える」や「を備えた」という表現、又はこれらの変形は、非排他的な包含を表すためのものであり、一連の要素を備えるプロセス、方法、物品、又は装置は、これらの一連の要素を有するのみならず明示的に記載されていない、又は固有のプロセス、方法、物品、装置などの要素を有する可能性がある。
【図面の簡単な説明】
【図1】 相互接続構造を形成するための連続プロセス工程の断面図。
【図2】 相互接続構造を形成するための連続プロセス工程の断面図。
【図3】 相互接続構造を形成するための連続プロセス工程の断面図。
【図4A】 本発明に基づく、相互接続構造のエッチングを含む連続プロセス工程の断面図。
【図4B】 本発明に基づく、相互接続構造のエッチングを含む連続プロセス工程の断面図。
【図5】 本発明に基づく、相互接続構造のエッチングを含む連続プロセス工程の断面図。
【図6】 本発明に基づく、スタッドを形成するための連続プロセス工程の断面図。
【図7】 本発明に基づく、スタッドを形成するための連続プロセス工程の断面図。
【図8】 本発明に基づく、スタッドを形成するための連続プロセス工程の断面図。
【図9】 本発明に基づく、はんだ構造を形成するための連続プロセス工程の断面図。
【図10】 本発明に基づく、はんだ構造を形成するための連続プロセス工程の断面図。
【図11】 本発明に基づく、はんだ構造を形成するための連続プロセス工程の断面図。
【図12】 本発明に基づく、はんだ構造を使用せずに、スタッドをさらに形成するための連続プロセス工程の断面図。
【図13】 本発明に基づく、はんだ構造を使用せずに、スタッドをさらに形成するための連続プロセス工程の断面図。
【図14】 本発明の別の実施の形態に基づく、スタッド及びはんだ構造を形成するための連続プロセス工程の断面図。
【図15】 本発明の別の実施の形態に基づく、スタッド及びはんだ構造を形成するための連続プロセス工程の断面図。
【図16】 本発明の別の実施の形態に基づく、スタッド及びはんだ構造を形成するための連続プロセス工程の断面図。
【図17A】 本発明に基づく、本発明の応用例の断面図。
【図17B】 本発明に基づく、本発明の応用例の断面図。

Claims (7)

  1. その上に形成された電子デバイスを有する半導体基板と、
    前記半導体基板上に存在し、前記電子デバイスと電気的に接続されたベースパッドと、
    前記ベースパッドと前記半導体基板との間のバリア層と、
    半導体基板上に存在するパッシベーション層であって、前記ベースパッド上に開口部を画定する端部を有する前記パッシベーション層と、
    前記パッシベーション層上に形成される弾性層であって、前記弾性層は前記ベースパッド上に開口部を画定する端部を有し、前記パッシベーション層及び前記弾性層の端部形状は前記開口部に向かってテーパ状に傾斜する形状であり、前記パッシベーション層の前記端部が前記弾性層で被覆されている、前記弾性層と、
    前記開口部を通じて前記ベースパッドから延びるように同ベースパッド上に形成されるスタッドであって、前記スタッドと前記ベースパッドとは連続するように形成され、かつ同一の導電性基材からなる、前記スタッドと、を備えるフリップチップ構造。
  2. 前記パッシベーション層の前記端部と前記弾性層の前記端部とが同じ位置で終端している請求項1に記載のフリップチップ構造。
  3. スタッド上に形成された、次工程のリフロー実装のために露出されているはんだ構造を更に備える請求項1に記載のフリップチップ構造。
  4. 半導体基板上に設けられる相互接続構造を形成するための方法において、
    ベースパッドを形成する工程と、
    前記ベースパッド上にパッシベーション層を形成する工程と、
    前記ベースパッド上でパッシベーション層をエッチングして、同エッチングされたパッシベーション層の部分をその周囲のパッシベーション層の部分よりも薄膜化する工程と、
    前記パッシベーション層上に弾性層を形成する工程と、
    前記パッシベーション層の薄膜化された部分それに対応する前記弾性層の部分とをエッチングして、パッシベーション層と弾性層とに開口部を形成する工程であって、パッシベーション層及び弾性層は前記開口部を画定する端部を有し、前記パッシベーション層及び前記弾性層の端部形状は前記開口部に向かってテーパ状に傾斜する形状であり、前記パッシベーション層の前記端部が前記弾性層で被覆されている、前記工程と、
    前記ベースパッドから前記開口部を介して延びるスタッドを、前記ベースパッド上に直接形成する工程であって、前記スタッドと前記ベースパッドとは連続するように形成され、かつ同一の導電性基材からなる、前記工程と、を備える方法。
  5. 請求項4に記載の方法において、前記スタッドを形成する工程が、
    (a)前記ベースパッドと同一の導電性基材のシード層を前記ベースパッド及び前記弾性層上にスパッタすることと、前記シード層は、前記ベースパッド上に前記開口部を介してスパッタされることと、
    (b)前記ベースパッドと同一の導電性基材を使用して、電気メッキによりスタッドを前記ベースパッドから延長させることと、
    (c)前記スタッドの周縁の外側にある、前記弾性層上の前記シード層を除去することとをさらに備える方法。
  6. 半導体基板上に設けられる相互接続構造を形成するための方法において、
    ベースパッドを形成する工程と、
    前記ベースパッド上にパッシベーション層を形成する工程と、
    前記ベースパッド上でパッシベーション層をエッチングして、同エッチングされたパッシベーション層の部分をその周囲のパッシベーション層の部分よりも薄膜化する工程と、
    前記パッシベーション層上に弾性層を形成する工程と、
    前記パッシベーション層の薄膜化された部分それに対応する前記弾性層の部分とをエッチングして、パッシベーション層と弾性層とに第一開口部を形成する工程であって、パッシベーション層及び弾性層は前記第一開口部を画定する端部を有し、前記パッシベーション層及び前記弾性層の端部形状は前記開口部に向かってテーパ状に傾斜する形状であり、前記パッシベーション層の前記端部が前記弾性層で被覆されている、前記工程と、
    前記ベースパッドと同一の導電性基材のシード層を前記ベースパッド及び前記弾性層上にスパッタする工程であって、前記シード層は、前記ベースパッド上に前記第一開口部を介してスパッタされる、前記工程と、
    前記シード層上にフォトレジスト部分を形成する工程であって、前記フォトレジスト部分は、前記ベースパッド上に第二開口部を提供する、前記工程と、
    前記ベースパッドと同一の導電性基材を使用して、電気メッキにより、前記ベースパッドから前記第一開口部及び前記第二開口部を介してスタッドを延長させる工程であって、前記スタッドと前記ベースパッドとは連続するように形成される、前記工程と、
    前記フォトレジスト部分を除去する工程と、
    前記スタッドの周縁の外側の、前記弾性層上の前記シード層を除去する工程とを備える方法。
  7. 請求項5又は6に記載の方法において、前記パッシベーション層の前記端部と前記弾性層の前記端部とが同じ位置で終端するように、前記弾性層と前記パッシベーション層とがエッチングされる方法。
JP2001577599A 2000-04-18 2001-04-06 相互接続構造を形成するための方法及び装置 Expired - Lifetime JP5064632B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/551,312 2000-04-18
US09/551,312 US6429531B1 (en) 2000-04-18 2000-04-18 Method and apparatus for manufacturing an interconnect structure
PCT/US2001/011319 WO2001080303A2 (en) 2000-04-18 2001-04-06 Method and apparatus for manufacturing an interconnect structure

Publications (3)

Publication Number Publication Date
JP2004501504A JP2004501504A (ja) 2004-01-15
JP2004501504A5 JP2004501504A5 (ja) 2008-05-22
JP5064632B2 true JP5064632B2 (ja) 2012-10-31

Family

ID=24200750

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001577599A Expired - Lifetime JP5064632B2 (ja) 2000-04-18 2001-04-06 相互接続構造を形成するための方法及び装置

Country Status (7)

Country Link
US (1) US6429531B1 (ja)
JP (1) JP5064632B2 (ja)
KR (1) KR100818902B1 (ja)
CN (1) CN1291468C (ja)
AU (1) AU2001251415A1 (ja)
TW (1) TW490775B (ja)
WO (1) WO2001080303A2 (ja)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6642136B1 (en) * 2001-09-17 2003-11-04 Megic Corporation Method of making a low fabrication cost, high performance, high reliability chip scale package
US8021976B2 (en) 2002-10-15 2011-09-20 Megica Corporation Method of wire bonding over active area of a semiconductor circuit
US6815324B2 (en) * 2001-02-15 2004-11-09 Megic Corporation Reliable metal bumps on top of I/O pads after removal of test probe marks
US6818545B2 (en) * 2001-03-05 2004-11-16 Megic Corporation Low fabrication cost, fine pitch and high reliability solder bump
US8158508B2 (en) * 2001-03-05 2012-04-17 Megica Corporation Structure and manufacturing method of a chip scale package
TWI313507B (en) 2002-10-25 2009-08-11 Megica Corporatio Method for assembling chips
US7099293B2 (en) * 2002-05-01 2006-08-29 Stmicroelectronics, Inc. Buffer-less de-skewing for symbol combination in a CDMA demodulator
TWI245402B (en) 2002-01-07 2005-12-11 Megic Corp Rod soldering structure and manufacturing process thereof
US6614117B1 (en) * 2002-06-04 2003-09-02 Skyworks Solutions, Inc. Method for metallization of a semiconductor substrate and related structure
KR100476301B1 (ko) * 2002-07-27 2005-03-15 한국과학기술원 전기도금법에 의한 반도체 소자의 플립칩 접속용 ubm의형성방법
US6878633B2 (en) * 2002-12-23 2005-04-12 Freescale Semiconductor, Inc. Flip-chip structure and method for high quality inductors and transformers
JP2004247530A (ja) * 2003-02-14 2004-09-02 Renesas Technology Corp 半導体装置及びその製造方法
US7470997B2 (en) * 2003-07-23 2008-12-30 Megica Corporation Wirebond pad for semiconductor chip or wafer
US7394161B2 (en) * 2003-12-08 2008-07-01 Megica Corporation Chip structure with pads having bumps or wirebonded wires formed thereover or used to be tested thereto
US8067837B2 (en) * 2004-09-20 2011-11-29 Megica Corporation Metallization structure over passivation layer for IC chip
US8294279B2 (en) 2005-01-25 2012-10-23 Megica Corporation Chip package with dam bar restricting flow of underfill
JP4219951B2 (ja) * 2006-10-25 2009-02-04 新光電気工業株式会社 はんだボール搭載方法及びはんだボール搭載基板の製造方法
JP4682964B2 (ja) * 2006-10-30 2011-05-11 株式会社デンソー 半導体装置およびその製造方法
US20120248599A1 (en) * 2011-03-28 2012-10-04 Ring Matthew A Reliable solder bump coupling within a chip scale package
US9324667B2 (en) 2012-01-13 2016-04-26 Freescale Semiconductor, Inc. Semiconductor devices with compliant interconnects
KR102315276B1 (ko) 2014-10-06 2021-10-20 삼성전자 주식회사 집적회로 소자 및 그 제조 방법

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5071518A (en) 1989-10-24 1991-12-10 Microelectronics And Computer Technology Corporation Method of making an electrical multilayer interconnect
JP3141364B2 (ja) * 1992-05-06 2001-03-05 住友電気工業株式会社 半導体チップ
KR960011855B1 (ko) * 1992-10-08 1996-09-03 삼성전자 주식회사 반도체장치의 범프 형성방법
US5466635A (en) 1994-06-02 1995-11-14 Lsi Logic Corporation Process for making an interconnect bump for flip-chip integrated circuit including integral standoff and hourglass shaped solder coating
US5447264A (en) * 1994-07-01 1995-09-05 Mcnc Recessed via apparatus for testing, burn-in, and/or programming of integrated circuit chips, and for placing solder bumps thereon
JPH0837190A (ja) * 1994-07-22 1996-02-06 Nec Corp 半導体装置
JP2701751B2 (ja) * 1994-08-30 1998-01-21 日本電気株式会社 半導体装置の製造方法
EP0751566A3 (en) * 1995-06-30 1997-02-26 Ibm Metal thin film barrier for electrical connections
DE19616373A1 (de) 1996-04-24 1997-08-14 Fraunhofer Ges Forschung Herstellung galvanisch abgeformter Kontakthöcker
JPH1092924A (ja) * 1996-09-18 1998-04-10 Toshiba Corp 半導体装置及びその製造方法
JPH10209154A (ja) * 1997-01-21 1998-08-07 Oki Electric Ind Co Ltd 半導体装置
US6441487B2 (en) * 1997-10-20 2002-08-27 Flip Chip Technologies, L.L.C. Chip scale package using large ductile solder balls
US6251528B1 (en) * 1998-01-09 2001-06-26 International Business Machines Corporation Method to plate C4 to copper stud
US5977632A (en) * 1998-02-02 1999-11-02 Motorola, Inc. Flip chip bump structure and method of making
US6075290A (en) 1998-02-26 2000-06-13 National Semiconductor Corporation Surface mount die: wafer level chip-scale package and process for making the same
US5943597A (en) * 1998-06-15 1999-08-24 Motorola, Inc. Bumped semiconductor device having a trench for stress relief
JP2000091369A (ja) 1998-09-11 2000-03-31 Sony Corp 半導体装置及びその製造方法
US6218732B1 (en) 1998-09-15 2001-04-17 Texas Instruments Incorporated Copper bond pad process
JP3577419B2 (ja) * 1998-12-17 2004-10-13 新光電気工業株式会社 半導体装置およびその製造方法
US6180505B1 (en) 1999-01-07 2001-01-30 International Business Machines Corporation Process for forming a copper-containing film
JP2000228006A (ja) * 1999-02-05 2000-08-15 Alps Electric Co Ltd ボンディングパットおよびバンプを用いた接合体、および磁気ヘッド装置

Also Published As

Publication number Publication date
CN1473359A (zh) 2004-02-04
KR20020091210A (ko) 2002-12-05
WO2001080303A2 (en) 2001-10-25
CN1291468C (zh) 2006-12-20
JP2004501504A (ja) 2004-01-15
TW490775B (en) 2002-06-11
WO2001080303A3 (en) 2002-02-21
AU2001251415A1 (en) 2001-10-30
US6429531B1 (en) 2002-08-06
KR100818902B1 (ko) 2008-04-04

Similar Documents

Publication Publication Date Title
JP5064632B2 (ja) 相互接続構造を形成するための方法及び装置
US6417089B1 (en) Method of forming solder bumps with reduced undercutting of under bump metallurgy (UBM)
US6790759B1 (en) Semiconductor device with strain relieving bump design
US8405199B2 (en) Conductive pillar for semiconductor substrate and method of manufacture
US8258055B2 (en) Method of forming semiconductor die
US7834454B2 (en) Electronic structures including barrier layers defining lips
EP1134805B1 (en) Solder bump fabrication methods and structure including a titanium barrier layer
US6511901B1 (en) Metal redistribution layer having solderable pads and wire bondable pads
US6853076B2 (en) Copper-containing C4 ball-limiting metallurgy stack for enhanced reliability of packaged structures and method of making same
US6590295B1 (en) Microelectronic device with a spacer redistribution layer via and method of making the same
US7456090B2 (en) Method to reduce UBM undercut
US9165898B2 (en) Method of manufacturing semiconductor device with through hole
TWI582930B (zh) 積體電路裝置及封裝組件
TWI411079B (zh) 半導體晶粒及形成導電元件之方法
US11894330B2 (en) Methods of manufacturing a semiconductor device including a joint adjacent to a post
US20070200251A1 (en) Method of fabricating ultra thin flip-chip package
US7112522B1 (en) Method to increase bump height and achieve robust bump structure
US20020086520A1 (en) Semiconductor device having bump electrode
US20090014897A1 (en) Semiconductor chip package and method of manufacturing the same
US6429046B1 (en) Flip chip device and method of manufacture
US20050026416A1 (en) Encapsulated pin structure for improved reliability of wafer
JP2008091774A (ja) 半導体装置

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20040927

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080402

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080402

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100601

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100608

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20100908

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20100915

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101008

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110830

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111130

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120717

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120809

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 5064632

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150817

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term