JP4867346B2 - 高周波増幅器 - Google Patents

高周波増幅器 Download PDF

Info

Publication number
JP4867346B2
JP4867346B2 JP2005515460A JP2005515460A JP4867346B2 JP 4867346 B2 JP4867346 B2 JP 4867346B2 JP 2005515460 A JP2005515460 A JP 2005515460A JP 2005515460 A JP2005515460 A JP 2005515460A JP 4867346 B2 JP4867346 B2 JP 4867346B2
Authority
JP
Japan
Prior art keywords
impedance
signal
frequency band
frequency
branching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005515460A
Other languages
English (en)
Other versions
JPWO2005048448A1 (ja
Inventor
和明 国弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2005515460A priority Critical patent/JP4867346B2/ja
Publication of JPWO2005048448A1 publication Critical patent/JPWO2005048448A1/ja
Application granted granted Critical
Publication of JP4867346B2 publication Critical patent/JP4867346B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • H03F1/565Modifications of input or output impedances, not otherwise provided for using inductive elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/111Indexing scheme relating to amplifiers the amplifier being a dual or triple band amplifier, e.g. 900 and 1800 MHz, e.g. switched or not switched, simultaneously or not
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/387A circuit being added at the output of an amplifier to adapt the output impedance of the amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/417A switch coupled in the output circuit of an amplifier being controlled by a circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Microwave Amplifiers (AREA)

Description

本発明は、高周波増幅器に関し、複数の異なる周波数帯域の入力信号を増幅することができる高周波増幅器に関する。
近年、携帯電話や無線ローカルエリアネットワーク(LAN)システムにおいて、一台の端末機で複数の周波数帯域のRF信号を扱いたいという要求がある。このような用途に用いる高周波(RF)増幅器として、従来はたとえば図1に示すようにそれぞれのRF信号の周波数帯域f1,f2,・・・,fn毎に専用の増幅器11,12,・・・,1nとインピーダンス変換回路21,22,・・・,2nとを並設するのが一般的であった。
図1に示した構成では、周波数帯域毎に専用の増幅器11,12,・・・,1nを並設しているため、それぞれ異なる周波数帯域のRF信号の増加に伴い専用の増幅器11,12,・・・,1nの部品数等が増えてしまい、増幅器全体の実装面積やコストが増加するという問題がある。
上記のような問題を解消するものとして、たとえば特開平11−97946号公報に開示されるように、一つの増幅器で2つの周波数帯域のRF信号を増幅する技術がある。該公報に開示される技術は、図1と共通する部分に同一符号を付して説明すると、図2に示すように、インピーダンス整合回路2とインピーダンス変換回路21,22との間の増幅器1の出力をスイッチ回路5で切り分けて2つの周波数帯域のRF信号の増幅を実現したり、図3に示すように、第1の帯域通過ファイル61と第2の帯域通過ファイル62とで切り分けて2つの周波数帯域のRF信号の増幅を実現したりするものである。
特開平11−97946号公報に開示されるものは、インピーダンスの低い増幅器1の出力端でそれぞれ異なる周波数帯域のRF信号を図2に示すスイッチ回路5や図3に示す第1の帯域通過ファイル61及び第2の帯域通過ファイル62で分岐しているため、スイッチ回路5や第1の帯域通過ファイル61及び第2の帯域通過ファイル62での損失による影響が大きくなってしまうという問題がある。
ちなみに、スイッチ回路5や第1の帯域通過ファイル61及び第2の帯域通過ファイル62でそれぞれの周波数帯域のRF信号を分岐させるものでは、特に3つ以上の周波数帯域のRF信号を分岐させようとすると、分岐すべきRF信号の複数が増えるほど、損失が増大してしまう傾向がある。
本発明が解決しようとする問題点は、一つの増幅器で複数の周波数帯域のRF信号を増幅し、それぞれの周波数帯域のRF信号を分岐させようとすると、損失が増大してしまい、その損失による増幅器の特性劣化が大きくなってしまう点である。
本発明の高周波増幅器は、入力された複数の異なる周波数帯域を含む第1の信号を増幅する増幅手段と、
前記増幅された複数の周波数帯域の信号のうち最も高い周波数帯域の第2の信号とそれ以外の周波数帯域を含む第3の信号とを分岐する複数の分岐手段と、
前記第2の信号を前記第2の信号を出力する出力端子の負荷インピーダンスに変換する複数のインピーダンス変換手段とを備え、
前記複数の分岐手段の各々によって、前記周波数帯域の高さに応じた前記分岐が最も高い周波数帯域の信号の分岐から最も低い周波数帯域の信号の分岐の順に行われ
前記複数のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記付加インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われることを特徴とする。
本発明の他の形態による高周波増幅器は、入力された複数の異なる周波数帯域を含む第1の信号を増幅する増幅手段と、
前記増幅された複数の周波数帯域の信号のうち最も高い周波数帯域の第2の信号とそれ以外の周波数帯域を含む第3の信号とを分岐する複数の分岐手段と、
前記第2の信号を前記第2の信号を出力する出力端子の負荷インピーダンスに変換する複数の第1のインピーダンス変換手段と、
入力された複数の周波数帯域の信号のうち最も高い周波数帯域の第4の信号とそれ以外の周波数帯域を含む第5の信号とを合成して前記増幅手段へ出力する複数の合成手段と、
前記第4の信号を前記第4の信号を入力する入力端子の信号源インピーダンスに変換する複数の第2のインピーダンス変換手段とを備え、
前記複数の分岐手段の各々によって、前記周波数帯域の高さに応じた前記分岐が、最も高い周波数帯域の信号の分岐から最も低い周波数帯域の信号の分岐の順に行われ、
前記複数の第1のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記負荷インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われ、
前記複数の合成手段の各々によって、前記周波数帯域の高さに応じた前記合成が、最も低い周波数帯域の信号の合成から最も高い周波数帯域の信号の合成の順に行われ、
前記複数の第2のインピーダンス変換手段の各々によって前記周波数帯域の高さに応じた前記信号源インピーダンスへの変換が低いインピーダンスから高いインピーダンスへと順に行われることを特徴とする。
本発明の他の形態による高周波増幅器は、入力された複数の異なる周波数帯域を含む信号を増幅する増幅手段と、
前記入力された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを合成して前記増幅手段へ出力する複数の合成手段と、
前記合成される最も高い周波数帯域の信号を入力端子の信号源インピーダンスに変換する複数のインピーダンス変換手段とを備え、
前記複数の合成手段の各々によって、前記周波数帯域の高さに応じた前記合成が、最も低い周波数帯域の信号の合成から最も高い周波数帯域の信号の合成の順に行われ、
前記複数のインピーダンス変換手段の各々によって前記周波数帯域の高さに応じた前記信号源インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われることを特徴とする。
この場合、前記複数の異なる周波数帯域の数は、3以上であるとしてもよい。
本発明の他の形態による高周波増幅器は、入力された複数の異なる周波数帯域を含む信号を増幅する、第1の増幅手段及び第2の増幅手段と、
前記第1の増幅手段によって増幅された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを分岐する複数の分岐手段と、
前記分岐された最も高い周波数帯域の信号を出力端子の負荷インピーダンスに変換する複数の第1のインピーダンス変換手段と、
前記入力された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを合成して前記第2の増幅手段へ出力する複数の合成手段と、
前記合成される最も高い周波数帯域の信号を入力端子の信号源インピーダンスに変換する複数の第2のインピーダンス変換手段とを備え、
前記複数の分岐手段の各々によって、前記周波数帯域の高さに応じた前記分岐が、最も高い周波数帯域の信号の分岐から最も低い周波数帯域の信号の分岐の順に行われ、
前記複数の第1のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記負荷インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われ
前記複数の合成手段の各々によって、前記周波数帯域の高さに応じた前記合成が、最も低い周波数帯域の信号の合成から最も高い周波数帯域の信号の合成の順に行われ、
前記複数の第2のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じ前記信号源インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われる高周波増幅器であって、
前記第1の増幅手段及び第2の増幅手段はカスケード接続され、前記第1の増幅手段と第2の増幅手段との間に、前記分岐手段及び第1のインピーダンス変換手段が設けられていることを特徴とする。
本発明の他の形態による高周波増幅器は、入力された複数の異なる周波数帯域を含む信号を増幅する、第1の増幅手段及び第2の増幅手段と、
前記第1の増幅手段によって増幅された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを分岐する複数の分岐手段と、
前記分岐された最も高い周波数帯域の信号を出力端子の負荷インピーダンスに変換する複数の第1のインピーダンス変換手段と、
前記入力された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを合成して前記第2の増幅手段へ出力する複数の合成手段と、
前記合成される最も高い周波数帯域の信号を入力端子の信号源インピーダンスに変換する複数の第2のインピーダンス変換手段とを備え、
前記複数の分岐手段の各々によって、前記周波数帯域の高さに応じた前記分岐が、最も高い周波数帯域の信号の分岐から最も低い周波数帯域の信号の分岐の順に行われ、
前記複数の第1のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記負荷インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われ、
前記複数の合成手段の各々によって、前記周波数帯域の高さに応じた前記合成が、最も低い周波数帯域の信号の合成から最も高い周波数帯域の信号の合成の順に行われ、
前記複数の第2のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記信号源インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われる高周波増幅器であって、
前記第1の増幅手段及び第2の増幅手段はカスケード接続され、前記第1の増幅手段と第2の増幅手段との間に、前記合成手段及び第2のインピーダンス変換手段が設けられていることを特徴とする。
また、前記分岐手段と出力端子との間に、少なくとも一つの補助増幅器が設けられているとしてもよい。
また、前記合成手段と入力端子との間に、少なくとも一つの補助増幅器が設けられているとしてもよい。
また、前記第1のインピーダンス変換手段は、少なくとも2つ以上の周波数帯域の信号に対して共通に高インピーダンスへの変換を行うとしてもよい。
また、前記第2のインピーダンス変換手段は、少なくとも2つ以上の周波数帯域の信号に対して共通に高インピーダンスへの変換を行うとしてもよい。
また、前記分岐手段と出力端子との間に、補助インピーダンス変換回路が設けられているとしてもよい。
また、前記合成手段と入力端子との間に、補助インピーダンス変換回路が設けられているとしてもよい。
また、前記分岐手段は、高域フィルタと低域フィルタとからなるとしてもよい。
また、前記合成手段は、高域フィルタと低域フィルタとからなるとしてもよい。
また、前記低域フィルタの少なくとも一つは、対となる高域フィルタで分岐した高い周波数帯域の信号に対して、選択的にインピーダンスを高くする構成とされているとしてもよい。
また、前記高域フィルタの少なくとも一つは、対となる低域フィルタで分岐した信号の中で最も高い周波数域の信号に対し選択的に接地する構成とされているとしてもよい。
また、前記分岐手段は、電界効果トランジスタを用いたスイッチで構成されているとしてもよい。
また、前記合成手段は、電界効果トランジスタを用いたスイッチで構成されているとしてもよい。
また、前記分岐手段は、PINダイオードを用いたスイッチで構成されているとしてもよい。
また、前記合成手段は、PINダイオードを用いたスイッチで構成されているとしてもよい。
また、前記周波数帯域に対応した出力端子とグランドの間にスイッチが設けられており、ある周波数帯域の信号が増幅され、出力端子から負荷側に伝達されているときは、それ以外の周波数帯域に対応する出力端子のうち少なくともひとつは、スイッチによって接地する接地手段を有するとしてもよい。
また、前記接地手段は、電界効果トランジスタを用いたスイッチで構成されているとしてもよい。
また、前記接地手段は、PINダイオードを用いたスイッチで構成されているとしてもよい。
また、前記複数の異なる周波数帯域の信号が、第1の周波数帯と第1の周波数帯の1.5乃至2.5倍の範囲に含まれる第2の周波数帯の信号を含んでいるとき、増幅された前記第1の周波数帯の信号が出力端子から負荷側に伝達されているときは、前記第2の周波数帯の出力端子を前記接地手段で接地するとしてもよい。
また、前記周波数帯域に対応した出力端子は、負荷インピーダンスと同じ特性インピーダンスを持つ伝送線路を介してグランドとの間にスイッチが設けられており、該伝送線路の長さは、スイッチがオンしてグランドに接続されているとき、第1の増幅手段の出力端から負荷側をみたインピーダンスが、該周波数帯域において短絡条件になるように決められるとしてもよい。
本発明の高周波増幅器は、周波数帯域の高さに応じた分岐と負荷インピーダンスへの変換とが、最も高い周波数帯域から最も低い周波数帯域に順に行われるようにしたので、一つの増幅器で増幅された複数の周波数帯域を含む信号を分岐しても、それぞれの信号を目的のインピーダンスに変換することができ、さらに信号の損失による影響を小さくすることができる。
従来の高周波増幅器の一例を示す図である。 従来の高周波増幅器の他の例を示す図である。 従来の高周波増幅器の他の例を示す図である。 本発明の高周波増幅器の実施形態1を示す図である。 本発明の高周波増幅器の実施形態2を示す図である。 図5のA点、B点、C点におけるインピーダンスを説明するためのスミス図表である。 図5のA点、B点、D点、E点におけるインピーダンスを説明するためのスミス図表である。 図5のA点、B点、D点、F点におけるインピーダンスを説明するためのスミス図表である。 図5の高周波増幅器の構成を変えた場合の実施形態3を示す図である。 図9のC点における反射特性とA点からC点への通過特性とを示す図である。 図9のE点における反射特性とA点からE点への通過特性とを示す図である。 図9のF点における反射特性とA点からF点への通過特性とを示す図である。 図4の高周波増幅器の構成を変えた場合の実施形態4を示す図である。 図9の高周波増幅器の構成を変えた場合の実施形態5を示す図である。 図9のA点から負荷側を見たインピーダンスを説明するためのスミス図表である。 図14のA点から負荷側を見たインピーダンスを説明するためのスミス図表である。 実施形態5の副次的な効果を説明するための出力電力特性を示す図である。 図14の高周波増幅器の構成を変えた場合の実施形態6を示す図である。 図5の構成を変えた場合の実施形態7を示す図である。 図4の構成を変えた場合の実施形態8を示す図である。 図4の構成を変えた場合の実施形態9を示す図である。 図4の構成を変えた場合の実施形態10を示す図である。
本発明は、一つの増幅器によって増幅されたn個の異なる周波数(f1>f2>・・・>fm>・・・>fn)を含むRF信号に対し、増幅器の出力インピーダンスよりも高いインピーダンスに変換してから最も高い周波数f1のRF信号とそれよりも低い周波数を含むRF信号とに分岐し、周波数f1よりも低い周波数を含むRF信号に対して増幅器の出力インピーダンスよりも高いインピーダンスに変換してから最も高い周波数f2のRF信号とそれよりも低い周波数を含むRF信号とに分岐するといった高インピーダンスへの変換と周波数の高さに応じた分岐とを最も低い周波数fnまで行うことにより、複数の周波数帯域のRF信号の増幅を行わせるようにしたものである。
次に、本発明の実施の形態について図面を参照して詳細に説明する。
(実施形態1)
図4は、本発明による高周波増幅器の第1の実施形態を示す図である。
図4に示すように、本実施形態の高周波増幅器は、増幅器1、インピーダンス整合回路2、インピーダンス変換回路21,22,23,・・・、補助インピーダンス変換回路7n、高域フィルタ31,32,33,・・・、低域フィルタ41,42,43,・・・を備えている。
インピーダンス整合回路2は、入力端子を介して入力されたn個の異なる周波数(f1>f2>・・・>fm>・・・>fn)を含むRF信号に対してのインピーダンス整合を行う。
第1の増幅手段としての増幅器1は、インピーダンス整合回路2でインピーダンス整合のとられたn個の異なる周波数(f1>f2>・・・>fm>・・・,>fn)を含むRF信号に対しての増幅を行う。
インピーダンス変換回路21は、増幅器1で増幅されたn個の異なる周波数(f1>f2>・・・>fm>・・・>fn)を含むRF信号を、増幅器1の出力インピーダンスよりも高く、負荷インピーダンス(たとえば50オーム)よりも低いインピーダンスに変換する。
インピーダンス変換回路22は、低域フィルタ41で分岐された周波数f1よりも低い周波数を含むRF信号を、高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換する。
インピーダンス変換回路23は、低域フィルタ42で分岐された周波数f2よりも低い周波数のRF信号を、高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換する。
インピーダンス変換回路および低域フィルタは組み合わされて使用されるもので、図4にはインピーダンス変換回路21〜23および低域フィルタ41〜43による3組までの構成が示されているが、さらに多段に構成されていて、前段の低域フィルタにより分岐された周波数よりも低い周波数のRF信号をインピーダンス変換回路で高インピーダンスに変換することが行なわれている。
補助インピーダンス変換回路7nは、前段の図示しない低域フィルタで分岐された最も低い周波数fnのRF信号を、負荷インピーダンス(たとえば50オーム)に変換する。なお、これらインピーダンス変換回路21,22,23,・・・、補助インピーダンス変換回路7nは、第1のインピーダンス変換手段を構成している。
高域フィルタ31は、インピーダンス変換回路21により増幅器1の出力インピーダンスよりも高いインピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換された周波数f1を通す。この際、周波数f1に対するインピーダンスが、まだ負荷インピーダンスより低い場合は、高域フィルタ31によって、さらにインピーダンス変換がなされ、負荷インピーダンスに整合する。高域フィルタ32は、インピーダンス変換回路22により高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換された周波数f2を通す。この際、f2に対するインピーダンスが、まだ負荷インピーダンスより低い場合は、高域フィルタ32によって、さらにインピーダンス変換がなされ、負荷インピーダンスに整合する。
高域フィルタ33は、インピーダンス変換回路23により高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換された周波数f3を通す。この際、周波数f3に対するインピーダンスが、まだ負荷インピーダンスより低い場合は、高域フィルタ33によって、さらにインピーダンス変換がなされ、負荷インピーダンスに整合する。
低域フィルタ41は、インピーダンス変換回路21により増幅器1の出力インピーダンスよりも高いインピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換された周波数f1より低い周波数を含むRF信号を通す。低域フィルタ42は、インピーダンス変換回路22により高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換された周波数f2より低い周波数を含むRF信号を通す。低域フィルタ43は、インピーダンス変換回路23により高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換された周波数f3より低い周波数を含むRF信号を通す。なお、これら高域フィルタ31,32,33,・・・、低域フィルタ41,42,43,・・・は、第1の分岐手段を構成している。
すなわち、実施形態1では、一つの増幅器1によって増幅されたn個の異なる周波数(f1>f2>・・・>fm>・・・>fn)を含むRF信号を、増幅器1の出力インピーダンスよりも高いインピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換してから、最も高い周波数f1のRF信号とそれよりも低い周波数を含むRF信号とに分岐し、周波数f1よりも低い周波数を含むRF信号に対して増幅器1の出力インピーダンスよりも高いインピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換してから、最も高い周波数f2のRF信号とそれよりも低い周波数を含むRF信号とに分岐するといった高インピーダンスへの変換と周波数の高さに応じた分岐とを最も低い周波数fnまで行うことにより、複数の周波数帯域のRF信号の増幅を行い、さらに分岐した各周波数毎に、たとえば50オームにインピーダンスに整合を行なうこととしている。
ここで、整合を行なうインピーダンスを50オームとしているが、これはあくまでも一例であり、増幅器1の出力インピーダンスよりも高い他の値としてもよいことは勿論である。また、フィルタ31,32,33,・・・及び低域フィルタ41,42,43,・・・の前段にインピーダンス変換回路21,22,23,・・・を設けているが、これに限らず、インピーダンス変換回路21,22,23,・・・を高域フィルタ31,32,33,・・・の出力側に設けてもよい。
また、高域フィルタ31,32,33,・・・の出力側に他の補助インピーダンス変換回路を追加してもよい。また、高域フィルタ31,32,33,・・・及び低域フィルタ41,42,43,・・・の前段にインピーダンス変換回路21,22,23,・・・、補助インピーダンス変換回路7nを設けているが、回路の条件によってはインピーダンス変換回路21以外のインピーダンス変換回路22,23,・・・、補助インピーダンス変換回路7nを省いてもよい。
次に、上述した構成の高周波増幅器の作用について説明する。
まず、入力端子を介してn個の異なる周波数(f1>f2>・・・>fm>・・・>fn)を含むRF信号が入力されると、そのRF信号はインピーダンス整合回路2で広帯域に亘ってインピーダンス整合がとられた後、増幅器1によって増幅される。増幅器1によって増幅されたRF信号は、インピーダンス変換回路21により、増幅器1の出力インピーダンスよりも高いインピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換され、最も高い周波数f1のRF信号が高域フィルタ31を通過して出力される。このとき、f1に対するインピーダンスが、まだ負荷インピーダンスより低い場合は、高域フィルタ31によって、さらにインピーダンス変換がなされ、負荷インピーダンスに整合する。さらに、周波数f1より低い周波数を含むRF信号は、低域フィルタ41を通過した後、インピーダンス変換回路22によって高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換される。
インピーダンス変換回路22によって高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換された最も高い周波数f2は高域フィルタ32を通過して出力される。このとき、f2に対するインピーダンスが、まだ負荷インピーダンスより低い場合は、高域フィルタ32によって、さらにインピーダンス変換がなされ、負荷インピーダンスに整合する。さらに、周波数f2より低い周波数を含むRF信号は低域フィルタ42を通過した後、インピーダンス変換回路23によって高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換される。
インピーダンス変換回路23によって高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換された最も高い周波数f3は高域フィルタ33を通過して出力される。このとき、f3に対するインピーダンスが、まだ負荷インピーダンスより低い場合は、高域フィルタ33によって、さらにインピーダンス変換がなされ、負荷インピーダンスに整合する。さらに、周波数f3より低い周波数を含むRF信号が低域フィルタ43を通過した後、後段の図示しないインピーダンス変換回路によって高インピーダンス(≦負荷インピーダンス:たとえば50オーム)に変換される。
そして、このような高インピーダンス(≦負荷インピーダンス:たとえば50オーム)への変換と、周波数の高さに応じた分岐とが最も低い周波数fnまで順次行われることにより、各周波数毎に50オームへのインピーダンス整合がとられる。
ここで、インピーダンス変換回路21,22,23,・・・2nを、インダクタ(L)と容量(C)で構成されるフィルタ回路とし、各周波数を低インピーダンスから高インピーダンスに変換する際、そのインピーダンスは周波数の関数になっており、同じLC回路に対しては周波数が高いほどインピーダンスの変換比も高くなる。たとえば、図4のA点から増幅器1側を見たインピーダンスZAは周波数の関数になっており、周波数f1,f2,・・・,fn(f1>f2>・・・,>fm>・・・>fn)に対して、ZA(f1)>ZA(f2)>・・・>ZA(fm)・・・>ZA(fn)となっている。
したがって、図4に示すように、高い周波数から順次分岐し、m番目の周波数fm(m=2,3,・・・,n)に対しては、インピーダンス変換回路21,22,・・・,2mと低域フィルタ41,42,・・・4(m−1)と高域フィルタ3mとで、徐々に高いインピーダンスに変換しながら、最終的に各周波数を50オームに整合させる構成を採用することで、n個の異なる周波数(f1>f2>・・・>fm>・・・>fn)を含むRF信号を分岐しても、それぞれのRF信号が小さい損失で取り出される。
また、インピーダンス変換回路21,22,・・・,2nや高域フィルタ31,32,・・・3n、低域フィルタ41,42,・・・4nを通過することによって発生する損失が大きい高周波のRF信号ほどインピーダンス変換回路21,22,23,・・・2nや高域フィルタ31,32,・・・3n、低域フィルタ41,42,・・・4nの通過段数が少ないため、RF信号の損失低減に有利である。
また、m番目の低域フィルタ4mの中に、m番目の周波数fmに対して選択的にインピーダンスが大きくなるような共振回路を導入し、m番目の高域フィルタ3mの中にm+1番目の周波数fm+1に対して選択的に接地するような共振回路を導入する構成としてもよい。この場合には各周波数帯域のRF信号を確実に分離でき、他端子への別の周波数の信号漏れがなくなる。
このように、実施形態1では、一つの増幅器1によって増幅されたn個の異なる周波数(f1>f2>・・・>fm>・・・>fn)を含むRF信号に対し、増幅器1の出力インピーダンスよりも高いインピーダンスに変換してから、最も高い周波数f1のRF信号とそれよりも低い周波数を含むRF信号とに分岐し、周波数f1よりも低い周波数を含むRF信号に対して増幅器1の出力インピーダンスよりも高いインピーダンスに変換してから、最も高い周波数f2のRF信号とそれよりも低い周波数を含むRF信号とに分岐するといった高インピーダンスへの変換と周波数の高さに応じた分岐とを最も低い周波数fnまで行い、さらに分岐したそれぞれの周波数に対して個別にインピーダンス整合をとるようにしたので、一つの増幅器1で増幅された複数の周波数帯域を含む信号を最小の損失で効率良く分岐、増幅することができる。
また、一つの増幅器1で増幅された複数の周波数帯域を含む信号を最小の損失で取り出すことができるので、結果としてそれぞれのRF信号の周波数帯域毎に専用の増幅器を並設する必要がなく、増幅器の部品数等が増えてしまうことによる増幅器の実装面積やコストが増加するといった問題も解消される。
また、RF信号がインピーダンス変換回路21,22,23,・・・や高域フィルタ31,32,33・・・、低域フィルタ41,42,43・・・を通過することによって発生する損失が顕著な高周波のRF信号ほど通過段数が少なくなるため、インピーダンス変換回路21,22,23,・・・や高域フィルタ31,32,33・・・、低域フィルタ41,42,43・・・によるロスの影響を小さくでき、結果として増幅器1の性能を向上させることができる。
また、高インピーダンスへの変換と周波数の高さに応じた分岐とを最も低い周波数fnまで行う構成であるため、増幅できる周波数帯域の数に制限がなく、様々な応用に適用可能となる。
(実施形態2)
図5は、本発明の高周波増幅器の実施形態2を示す図、図6〜図8は、図5の各点A〜Fにおけるインピーダンスを説明するためのスミス図表である。なお、以下に説明する図において、図4と共通する部分には同一符号を付し重複する説明を省略する。
図5は、図4の増幅器1の出力側の構成の一例を示すものであって、たとえば3つの周波数f1,f2,f3(f1>f2>f3)を含むRF信号を、たとえば50オームに整合するために、インピーダンス変換回路21、高域フィルタ31,32、低域フィルタ41,42を備えた場合を示している。ここで、たとえば周波数f1=5.2GHz、周波数f2=2.4GHz、周波数f3=1.8GHzとする。
このような構成では、インピーダンス変換回路21によって高インピーダンス(≦50オーム)に変換された3つの周波数f1,f2,f3を含むRF信号のうち、周波数f1は高域フィルタ31を通過して50オームにインピーダンス整合されて出力される。周波数f2,f3は、低域フィルタ41を通過すると、周波数f2が高域フィルタ32を通過して50オームにインピーダンス整合されて出力される。また、周波数f3が低域フィルタ42を通過して50オームにインピーダンス整合されて出力される。
ここで、周波数f1,f2,f3に対するインピーダンスの軌跡を、図6〜図8のスミス図表上に示す。図6は、図5のA点、B点、C点の軌跡を示し、図7は、図5のA点、B点、D点、E点の軌跡を示し、図8は、図5のA点、B点、D点、F点の軌跡を示している。
ちなみに、携帯電話や無線LAN等に用いられる増幅器1の出力インピーダンス(図5のA点から増幅器1側を見たインピーダンス)は、通常、数オーム以下になっている。これを、3つの周波数f1,f2,f3に共通なインピーダンス変換回路21を通過させると、図5のB点での周波数f1に対するインピーダンスは、数十オームまで変換される(図6のB点)。さらに、周波数f1を高域フィルタ31を通過させることにより、周波数f1に対するインピーダンスは50オームに変換される(図6のC点)。
このとき、高域フィルタ31は、周波数f1のみを通過させ、周波数f2及び周波数f3を通過させないように設計されている。また、低域フィルタ41は、周波数f1を遮断し周波数f2及び周波数f3を通過させるように設計されている。したがって、図5のB点での周波数f2及び周波数f3を含むRF信号は、高域フィルタ32と低域フィルタ42とでそれぞれ分岐される。ここで、図7に示すように、B点における周波数f2に対するインピーダンスは、周波数f1に対するインピーダンスより低く、数オームである。
したがって、周波数f2及び周波数f3を含むRF信号は、低域フィルタ41を通して、数十オームに変換され(図7のD点)、さらに周波数f2が高域フィルタ32を通して50オームに変換される(図7のE点)。
高域フィルタ32では、周波数f2のみを通過させ、周波数f3を通過させないよう設計されており、周波数f3のRF信号がD点で低域フィルタ42に分岐される。D点における周波数f3に対するインピーダンスは、十数オーム(図8のD点)であり、低域フィルタ42を通して50オームに変換される(図8のF点)。
このように、実施形態2では、たとえば3つの周波数f1,f2,f3を含むRF信号を、たとえば50オームに整合するために、インピーダンス変換回路21、高域フィルタ31,32、低域フィルタ41,42を備えた構成としている。図6〜図8のインピーダンスの軌跡を見ると分かるように、高い周波数から、順次、複数の周波数のRF信号を分岐し整合をとることにより、各点におけるインピーダンスはスミス図表の中心に向かって単調に増加し、各周波数帯域に対して最も効率的に50オームへの整合をとることができる。
また、RF信号がインピーダンス変換回路21等を通過する際に発生する損失の影響が大きい高周波ほど、インピーダンス変換回路21等の通過段数が少なくされるため、上述したように、信号の損失による影響を解消することができる。
なお、実施形態2では、図4のインピーダンス変換回路22,23が省略されているが、これは条件によって使用しなくてもよいことを示している。
(実施形態3)
図9は、図5の高周波増幅器の構成を変えた実施形態3を示す図、図10〜図12は、図9の各点A〜Fにおける通過特性を説明するための図である。
実施形態3では、図5の高域フィルタ31,32や低域フィルタ41,42に特定の周波数を減衰させるための回路を設けている。すなわち、図9に示すように、低域フィルタ41内に、LC並列共振回路41aを設け、その共振周波数(≒1/2π√LC)を周波数f1の近傍になるように設定している。同様に、低域フィルタ42内に、LC並列共振回路42aを設け、その共振周波数(≒1/2π√LC)を周波数f2の近傍になるように設定している。
ここで、B点から分岐された回路側を見たインピーダンスが、周波数f1に対して極めて大きくなり、周波数f1のRF信号は図6のC点に達するようになるため、周波数f1のRF信号を効率良く出力端子から出力することができる。また、周波数f2の出力端子に周波数f1が混入しないので、システムに悪影響を与えることもない。同様に、D点以降に分岐された回路を見たときのインピーダンスが、周波数f2に対して極めて大きくなり、周波数f2のRF信号は図7のE点に達するようになるため、周波数f2のRF信号を効率良く出力端子から出力することができる。
一般に、m番目の低域フィルタ4mの中に、m番目の周波数fmに対してインピーダンスが大きくなるような共振回路を導入することにより、各周波数を確実に分離できる。
また、図9に示すように、高域フィルタ31内に、LC直列共振回路31aを設け、その共振周波数(≒1/2π√LC)を周波数f2近傍になるように設定している。同様に、高域フィルタ32内に、LC直列共振回路32aを設け、その共振周波数(≒1/2π√LC)を周波数f3近傍になるように設定している。
ここで、たとえばB点からC点方向に漏れた周波数f2,f3のRF信号のほとんどが接地されるので、C点に周波数f2,f3のRF信号が混入しない。そのため、システムに悪影響を与えることがなく、周波数f1の信号を効率良く取り出すことができる。同様に、たとえばD点からE点方向に漏れた周波数f3のRF信号のほとんどが接地されるので、E点に周波数f3のRF信号が混入しない。そのため、システムに悪影響を与えることがなく、周波数f2の信号を効率良く取り出すことができる。
一般に、m番目の高域フィルタ3mの中に、(m+1)番目以降の周波数f(m+1)以降に対して接地させるような共振回路を導入することにより、各周波数を確実に分離できる。
このような構成は、たとえば携帯電話の900MHz帯を使用するGSM(Global System for Mobile Communication)及び1.8GHz帯を使用するDCS(Digital Cellular System)や、無線LANの2.4GHz帯を使用するIEEE802.11b/g規格システム及び5GHz帯を使用するIEEE802.11a規格システム等に有効である。
このような構成では、増幅器1の出力インピーダンスであるたとえば(5.0−j1.8)オームを50オームに変換した場合、図10に示すような特性が得られる。すなわち、図10は、図9のC点における反射特性とA点からC点への通過特性とを示している。図10(a)に示すように、周波数f1=5.2GHzでの反射量は最小になり、図10(b)に示すように、通過量は最大になっていることが分かる。また、図10(a)に示すように、周波数f2=2.4GHzでの反射量は最大になり、図10(b)に示すように、通過量は最小になっていることが分かる。つまり、効率的に周波数f1のRF信号が選択され、図9のC点に取り出されることが分かる。
また、図11には、図9のE点における反射特性とA点からE点への通過特性とを示している。図11(a)に示すように、周波数f2=2.4GHzでの反射量は最小になり、図11(b)に示すように、通過量は最大になっていることが分かる。また、図11(a)に示すように、周波数f1=5.2GHzと周波数f3=1.8GHzとでの反射量は最大になり、図11(b)に示すように、通過量は最小になっていることが分かる。つまり、効率的に周波数f2のRF信号が選択され、図9のE点に取り出されることが分かる。
また、図12には、図9のF点における反射特性とA点からF点への通過特性とを示している。図12(a)に示すように、周波数f3=1.8GHzでの反射量は最小になり、図12(b)に示すように、通過量は最大になっていることが分かる。また、図12(a)に示すように、周波数f1=5.2GHzとf2=2.4GHzでの反射量は最大になり、図12(b)に示すように、通過量は極小になっていることが分かる。つまり、効率的に周波数f3のRF信号が選択され、図9のF点に取り出されることが分かる。
(実施形態4)
図13は、図4の高周波増幅器の構成を変えた実施形態4を示す図である。実施形態4では、図4の各周波数に対応した出力端子に、接地スイッチ81,82,83…を設けている。
接地スイッチ81は、周波数f1以外の信号が増幅され、出力端子から負荷側に伝達されているときオンになり、f1の出力端子とグランド間とを短絡することにより、周波数f1以外の信号やその高調波などの不要波が、f1の出力端子から負荷側に洩れるのを防ぐ。逆に、高周波増幅器が周波数f1の信号を増幅し、f1の出力端子から負荷側に信号を伝達するときは、接地スイッチ81はオフになる。
接地スイッチ82は、周波数f2以外の信号が増幅され、出力端子から負荷側に伝達されているときオンになり、f2の出力端子とグランド間とを短絡することにより、周波数f2以外の信号やその高調波などの不要波が、f2の出力端子から負荷側に洩れるのを防ぐ。逆に、高周波増幅器が周波数f2の信号を増幅し、f2の出力端子から負荷側に信号を伝達するときは、接地スイッチ82はオフになる。
接地スイッチ83は、周波数f3以外の信号が増幅され、出力端子から負荷側に伝達されているときオンになり、f3の出力端子とグランド間とを短絡することにより、周波数f3以外の信号やその高調波などの不要波が、f3の出力端子から負荷側に洩れるのを防ぐ。逆に、高周波増幅器が周波数f3の信号を増幅し、f3の出力端子から負荷側に信号を伝達するときは、接地スイッチ83はオフになる。
すなわち、実施形態4では、増幅していない周波数に対応する出力端子をスイッチで接地することにより、他の周波数帯域数号や、その高調波などの不要波が負荷側に洩れるのを抑制し、システムに悪影響を与えるのを防いでいる。このように、複数の周波数帯域を含む信号の分岐と負荷インピーダンスへの変換を、最も高い周波数から低い周波数に順に行い、さらに出力端子の接地スイッチを組み合わせることにより、図2や図3に示した従来の構成に比べ、使用していない出力端子に洩れる不要波を除去する効果が著しく改善し、システムの動作が安定する。
また、図2に示した従来例では、増幅して出力すべき信号を減衰させないための低ロスと、不要波を他方の使用していない出力端子に洩らさないようにするための高アイソレーションの両方の特性がスイッチ5に要求され、技術的に極めて困難であるのに対し、本発明の構成では、接地スイッチは、不要波を接地すればよいので、ロスはある程度大きくても問題なく、アイソレーションのみが重要となるので、スイッチに要求される性能が低く、技術的に実現しやすいという利点もある。
ここで、接地スイッチをオン・オフする制御信号は、例えばベースバンドから受けることができる。尚、このスイッチは、電界効果トランジスタを用いても、PINダイオードを用いてもよい。
(実施形態5)
図14は、図9の高周波増幅器の実施の形態を変えた実施形態5を示す図であり、図15と図16は、図14の接地スイッチ81,82,83のオン・オフの組み合わせにより増幅端Aから負荷側をみたインピーダンスZAがどのように変化するかを説明するための図であり、図17はその副次的な効果を説明するための図である。
実施形態5では、図9の周波数f1に対応した出力端子に、接地スイッチ81を周波数f2に対応した出力端子に、接地スイッチ82を、周波数f3に対応した出力端子に、接地スイッチ83を設けている。
周波数f1を増幅し、出力端子から負荷側に信号を伝達しているときは、スイッチ81をオフにし、スイッチ82と83をオンにし接地する。
同様に、周波数f2を増幅し、出力端子から負荷側に信号を伝達しているときは、スイッチ82をオフにし、スイッチ81と83をオンにし接地する。
同様に、周波数f3を増幅し、出力端子から負荷側に信号を伝達しているときは、スイッチ83をオフにし、スイッチ81と82をオンにし接地する。
このようにすることにより、信号を負荷側に伝達していない出力端子から不要な信号が負荷側に洩れるのを抑制し、システムに悪影響を及ぼすことが無い。
このような構成は、携帯電話の900MHz帯を使用するGSM及び1.8GHz帯を使用するDCSや、無線LANの2.4GHz帯を使用するIEEE802.11b/g規格システム及び5GHz帯を使用するIEEE802.11a規格システム等に有効である。
図15に示したのは、周波数f2=2.4GHzの信号を増幅しているとき、スイッチ81、82、83をすべてオフにした場合(すなわち図9と同じ状態)の図14のA点から負荷側をみたインピーダンスを示すスミス図表である。
図16に示したのは、周波数f2=2.4GHzの信号を増幅しているとき、スイッチ82のみをオフ、スイッチ81と83をオンにして、f1=5.2GHzとf3=1.8GHzの出力端子を接地した場合の図14のA点から負荷側をみたインピーダンスZLを示すスミス図表である。
両者を比べると、f2=2.4GHzに対するインピーダンスは(9.3+j8.8)Ωと変わらないが、f2=2.4GHzの2倍に相当する4.8GHzのインピーダンスを比較すると、図15では、(7.8+j1.4)Ωなのに対し、図16では、(0.0056+j2.0)Ωと短絡に近い条件になっている。これは、f1=5.2GHzをスイッチ81で接地することによって、5.2GHz近傍の周波数に対するインピーダンスが短絡条件に近くなるためである。一般に、高周波増幅器では、増幅する信号の周波数の2倍高調波のインピーダンスが短絡の条件になると、出力電圧振幅波形が、理想的なサイン波に近づき、増幅器1での余分な電力消費が抑えられるので効率が向上する。
図17に示したのは、図15のスイッチ81,82,83すべてをオフにした場合(塗りつぶし)と図16のスイッチ81と83をオンにして接地した場合(白抜き)に対応したf2=2.4GHzの出力電力特性である。スイッチ81と83をオンにした場合は、最大効率が41.7%から47.2%へと5%以上向上している。これは、スイッチ81をオンにして、f1=5.2GHzの出力端子を接地することによって、図14のA点からみたf2=2.4GHzの2倍に相当する4.8GHzのインピーダンスZLが短絡条件に近くなったためである。
すなわち、図14に示した構成は、不要波を未使用の出力端子に洩らさないという効果に加え、増幅器の効率を向上させるという副次的な効果も期待できる。一般に、図13の形態において、複数の周波数帯域を含む信号の中に、m番目の周波数fmの(1.5〜2.5)倍に相当する周波数fkが含まれているときは、周波数fmを増幅しているとき、周波数fkの出力端子を接地することによって、周波数fmの2倍の高調波に対するインピーダンスが短絡条件に近くなるので、fmを増幅しているときの高周波増幅器の効率が向上するという副次的な効果をもたらす。
このような効果が期待できるアプリケーションの組み合わせには、無線LANのIEEE802.11b/g(2.4GHz)に対するIEEE802.11a(4.9〜5.8GHz)や、GSM(880〜915MHz)に対するDCS(1.71〜1.78GHz)、PCS(1.85〜1.91GHz)、WCDMA(Wideband Code Division Multiple Access:1.92〜1.98GHz)などの組み合わせが考えられる。
(実施形態6)
図18は、図14の高周波増幅器の実施の形態を変えた実施形態6を示す図である。
実施形態6では、周波数帯域f1の出力端子Cは、システムの負荷インピーダンス(例えば50オーム)と同じ特性インピーダンスZ0、位相回転θ1相当の長さを持つ伝送線路91を介して、接地スイッチ81が設けられている。このとき、位相回転量θ1は、接地スイッチ81をオンにしたときに、増幅器の出力Aから負荷側をみたインピーダンスZLが、周波数帯域f1において短絡条件になるように調整される。
同様に、周波数帯域f2の出力端子Eは、システムの負荷インピーダンス(例えば50オーム)と同じ特性インピーダンスZ0と位相回転θ2相当の長さを持つ伝送線路92を介して、接地スイッチ82が設けられている。このとき、位相回転量θ2は、接地スイッチ82をオンにしたときに、増幅器の出力Aから負荷側をみたインピーダンスZLが、周波数帯域f2において短絡条件になるように調整される。
同様に、周波数帯域f3の出力端子Fは、システムの負荷インピーダンス(例えば50オーム)と同じ特性インピーダンスZ0と位相回転θ3相当の長さの伝送線路92を介して、接地スイッチ83が設けられている。このとき、位相回転量θ3は、接地スイッチ83をオンにしたときに、増幅器の出力Aから負荷側をみたインピーダンスZLが、周波数帯域f3において短絡条件になるように調整される。
このような構成をとることにより、図15〜14で示した図14の副次的な効果である2倍高調波短絡条件が、より正確に満たされるので、効果が一層顕著になる。
(実施形態7)
図19は、図5の構成を変えた実施形態7を示す図である。
図5では、周波数f1〜f3の分離を低域フィルタ41,42と高域フィルタ31,32の組み合わせで行っているが、実施形態7ではこれを能動スイッチで構成している。
すなわち、図19に示すように、補助インピーダンス変換回路71,72,73の前段に電界効果トランジスタ51,52,53を能動スイッチとして用いている。
このような構成では、周波数f1を増幅する場合、電界効果トランジスタ51のVg1をオンにし、電界効果トランジスタ52のVg2と電界効果トランジスタ53のVg3とをオフにする。周波数f2を増幅するときは、電界効果トランジスタ52のVg2をオンにし、電界効果トランジスタ51のVg1と電界効果トランジスタ53のVg3とをオフにする。周波数f3を増幅するときは、電界効果トランジスタ53のVg3をオンにし、電界効果トランジスタ51のVg1と電界効果トランジスタ52のVg2とをオフにする。
ここでは、能動スイッチである電界効果トランジスタ51,52,53にインピーダンスを変換する機能がないため、各電界効果トランジスタ51,52,53と出力端子との間に補助インピーダンス変換回路71,72,73を設けている。
このように、実施形態7では、補助インピーダンス変換回路71,72,73の前段に電界効果トランジスタ51,52,53を能動スイッチとして用いる構成としたので、上述したように、高インピーダンスへの変換と周波数の高さに応じた分岐とを行うことができる。
なお、実施形態7では、補助インピーダンス変換回路71,72,73の前段に電界効果トランジスタ51,52,53を能動スイッチとして用いる構成とした場合について説明したが、電界効果トランジスタ51,52,53をPINダイオードとしてもよい。
(実施形態8)
図20は、図4の構成を変えた実施形態8を示す図である。
図4においては、増幅器1の出力側に、インピーダンス変換回路21,22,23,・・・、補助インピーダンス変換回路7n、高域フィルタ31,32,33,・・・、低域フィルタ41,42,43,・・・を設けているが、実施形態8ではこれらを増幅器1の入力側にも設けた場合を示している。なお、増幅器1の入力側に設けられたインピーダンス変換回路21,22,23,・・・は、第2のインピーダンス変換手段を構成し、増幅器1の入力側に設けられた高域フィルタ31,32,33,・・・、低域フィルタ41,42,43,・・・は合成手段を構成している。
このような構成では、n個の異なる周波数f1,f2,・・・,fn(f1>f2>・・・>fn)が、それぞれの入力端子から入力されると、増幅器1の入力側に設けられた各インピーダンス変換回路21,22,23,・・・、補助インピーダンス変換回路7nによってインピーダンス変換された周波数f1,f2,・・・,fnを含むRF信号が上記同様に、増幅器1によって増幅され、その後、上述したように、高インピーダンスへの変換と周波数の高さに応じた分岐とが最も低い周波数fnまで行われる。
このように、実施形態8では、増幅器1の入力側に、インピーダンス変換回路21,22,23,・・・、補助インピーダンス変換回路7n、高域フィルタ31,32,33,・・・、低域フィルタ41,42,43,・・・を設けた構成としたので、上記と同様に、高インピーダンスへの変換と周波数の高さに応じた分岐とインピーダンス整合とを行うことができる。
(実施形態9)
図21は、図4の構成を変えた実施形態9を示す図である。
図21に示すように、実施形態9では、異なる3つの周波数f1,f2,f3(f1>f2>f3)が入力される場合を示しており、インピーダンス整合回路2の入力側に、増幅器1,11、インピーダンス整合回路2、インピーダンス変換回路21,22、高域フィルタ31,32、低域フィルタ41,42、補助インピーダンス変換回路73を設けている。ここで、増幅器1は、第2の増幅器を構成している。
このような構成では、周波数f1のみがインピーダンス整合回路2によって整合がとられ、さらに増幅器11によって増幅された後、インピーダンス変換回路21にて他の周波数f2,f3と合成されるようになっている。つまり、カスケードに接続された多段の増幅器1,11の段間に高インピーダンスへの変換と周波数の高さに応じた合成とを行う上述した回路が組み込まれている。
ここで、このような構成が有効になる例としては、無線LANと携帯電話との組み合わせが挙げられる。ここでは、たとえば周波数f1,f2,f3を無線LANIEEE802.11a規格で使用する周波数f1=5GHz帯、IEEE802.11b/gで使用する周波数f2=2.4GHz帯、携帯電話DCSで使用する周波数f3=1.8GHz帯とする。
一般に、高い周波数ほど増幅器1段あたりの利得が低いので、増幅段を増やす必要があるが、この例では、周波数f1=5GHz帯の無線LANのみ3段増幅構成とし、周波数f2,f3に対しては2段増幅構成となる。
このように、実施形態9では、インピーダンス整合回路2の入力側に、点線で囲んで示すように、増幅器1,11、インピーダンス整合回路2、インピーダンス変換回路21,22、高域フィルタ31,32、低域フィルタ41,42、補助インピーダンス変換回路73を設けた構成としたので、たとえば5GHzでは、所望の利得が得られるとともに、低い周波数で不必要に高い利得になることがなく、安定した増幅動作が得られる。なお、増幅器1,11を設置する位置や数は、この例に限らず、アプリケーションによって最適な利得が得られるようすることで、適宜変更可能である。
(実施形態10)
図22は、図4の構成を変えた実施形態10を示す図である。
実施形態10では、出力パワーに合わせて増幅器の大きさと段数を変えるようにしており、図22に示すように、インピーダンス変換回路21の出力側に増幅器11、補助増幅器13、補助インピーダンス変換回路71,72,73が組み込まれている。
このような構成では、異なる3つの周波数f1,f2,f3(f1>f2>f3)を含むRF信号が増幅器11によって増幅された後、上述したように、高インピーダンスへの変換と周波数の高さに応じた分岐とが行われる。
ここで、それぞれの周波数f1,f2,f3は、補助インピーダンス変換回路71,72,73を通して50オームに変換され、それぞれの出力端子から出力される。ただし、周波数f3のみについては補助増幅器13でさらに増幅している。
このような、構成が有効になる例としては、無線LANと携帯電話との組み合わせが挙げられる。ここでは、周波数f1,f2をIEEE802.11a/b/g規格の無線LAN信号とし、周波数f3をGSM規格の携帯電話信号とする。
前者では、増幅器11に必要とされる出力パワーは、0.3ワット程度であるのに対し、GSM規格の携帯電話での増幅器11に必要とされる出力パワーは、その約10倍の2〜3ワットである。両者を同じ増幅器11で増幅しようとすると、小さいパワーを出力する際の増幅器11の効率が悪くなる。
そこで、実施形態10のように、高インピーダンスへの変換と周波数の高さに応じた分岐とが行われる構成をとることにより、各アプリケーションにおいては最適な補助増幅器13の大きさが選択されることになり、それぞれの周波数f1,f2,f3に対して高い効率を得ることができる。
このように、実施形態10では、出力パワーに合わせて増幅器の大きさと段数を変えるようにしたので、各アプリケーションにおいては最適な補助増幅器13の大きさが選択されることになり、それぞれの周波数f1,f2,f3に対して高い効率を得ることができる。なお、補助増幅器13を設置する位置や数は、この例に限らず、アプリケーションによって最適な出力パワーが得られるように適宜変更可能である。
なお、実施形態8,6では、増幅器1の出力側に加え、その入力側にも、インピーダンス変換回路21,22,23,・・・、補助インピーダンス変換回路73,7n、高域フィルタ31,32,33,・・・、低域フィルタ41,42,43,・・・等を設けた構成とした場合について説明したが、これらの例に限らず、増幅器1の入力側にのみ、インピーダンス変換回路21,22,23,・・・、補助インピーダンス変換回路73,7n、高域フィルタ31,32,33,・・・、低域フィルタ41,42,43,・・・等を設け、複数の周波数(f1>f2>・・・>fm>・・・>fn)を含むRF信号を増幅器1で増幅した後、単一の出力端子から取り出すような構成としてもよい。

Claims (25)

  1. 入力された複数の異なる周波数帯域を含む第1の信号を増幅する増幅手段と、
    前記増幅された複数の周波数帯域の信号のうち最も高い周波数帯域の第2の信号とそれ以外の周波数帯域を含む第3の信号とを分岐する複数の分岐手段と、
    前記第2の信号を前記第2の信号を出力する出力端子の負荷インピーダンスに変換する複数のインピーダンス変換手段とを備え、
    前記複数の分岐手段の各々によって、前記周波数帯域の高さに応じた前記分岐が最も高い周波数帯域の信号の分岐から最も低い周波数帯域の信号の分岐の順に行われ
    前記複数のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記付加インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われることを特徴とする高周波増幅器。
  2. 入力された複数の異なる周波数帯域を含む第1の信号を増幅する増幅手段と、
    前記増幅された複数の周波数帯域の信号のうち最も高い周波数帯域の第2の信号とそれ以外の周波数帯域を含む第3の信号とを分岐する複数の分岐手段と、
    前記第2の信号を前記第2の信号を出力する出力端子の負荷インピーダンスに変換する複数の第1のインピーダンス変換手段と、
    入力された複数の周波数帯域の信号のうち最も高い周波数帯域の第4の信号とそれ以外の周波数帯域を含む第5の信号とを合成して前記増幅手段へ出力する複数の合成手段と、
    前記第4の信号を前記第4の信号を入力する入力端子の信号源インピーダンスに変換する複数の第2のインピーダンス変換手段とを備え、
    前記複数の分岐手段の各々によって、前記周波数帯域の高さに応じた前記分岐が、最も高い周波数帯域の信号の分岐から最も低い周波数帯域の信号の分岐の順に行われ、
    前記複数の第1のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記負荷インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われ、
    前記複数の合成手段の各々によって、前記周波数帯域の高さに応じた前記合成が、最も低い周波数帯域の信号の合成から最も高い周波数帯域の信号の合成の順に行われ、
    前記複数の第2のインピーダンス変換手段の各々によって前記周波数帯域の高さに応じた前記信号源インピーダンスへの変換が低いインピーダンスから高いインピーダンスへと順に行われることを特徴とする高周波増幅器。
  3. 入力された複数の異なる周波数帯域を含む信号を増幅する増幅手段と、
    前記入力された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを合成して前記増幅手段へ出力する複数の合成手段と、
    前記合成される最も高い周波数帯域の信号を入力端子の信号源インピーダンスに変換する複数のインピーダンス変換手段とを備え、
    前記複数の合成手段の各々によって、前記周波数帯域の高さに応じた前記合成が、最も低い周波数帯域の信号の合成から最も高い周波数帯域の信号の合成の順に行われ、
    前記複数のインピーダンス変換手段の各々によって前記周波数帯域の高さに応じた前記信号源インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われることを特徴とする高周波増幅器。
  4. 前記複数の異なる周波数帯域の数は、3以上であることを特徴とする請求項1乃至請求項3のいずれか一項に記載の高周波増幅器。
  5. 入力された複数の異なる周波数帯域を含む信号を増幅する、第1の増幅手段及び第2の増幅手段と、
    前記第1の増幅手段によって増幅された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを分岐する複数の分岐手段と、
    前記分岐された最も高い周波数帯域の信号を出力端子の負荷インピーダンスに変換する複数の第1のインピーダンス変換手段と、
    前記入力された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを合成して前記第2の増幅手段へ出力する複数の合成手段と、
    前記合成される最も高い周波数帯域の信号を入力端子の信号源インピーダンスに変換する複数の第2のインピーダンス変換手段とを備え、
    前記複数の分岐手段の各々によって、前記周波数帯域の高さに応じた前記分岐が、最も高い周波数帯域の信号の分岐から最も低い周波数帯域の信号の分岐の順に行われ、
    前記複数の第1のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記負荷インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われ
    前記複数の合成手段の各々によって、前記周波数帯域の高さに応じた前記合成が、最も低い周波数帯域の信号の合成から最も高い周波数帯域の信号の合成の順に行われ、
    前記複数の第2のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じ前記信号源インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われる高周波増幅器であって、
    前記第1の増幅手段及び第2の増幅手段はカスケード接続され、前記第1の増幅手段と第2の増幅手段との間に、前記分岐手段及び第1のインピーダンス変換手段が設けられていることを特徴とする高周波増幅器。
  6. 入力された複数の異なる周波数帯域を含む信号を増幅する、第1の増幅手段及び第2の増幅手段と、
    前記第1の増幅手段によって増幅された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを分岐する複数の分岐手段と、
    前記分岐された最も高い周波数帯域の信号を出力端子の負荷インピーダンスに変換する複数の第1のインピーダンス変換手段と、
    前記入力された複数の周波数帯域の信号のうち最も高い周波数帯域の信号とそれ以外の周波数帯域を含む信号とを合成して前記第2の増幅手段へ出力する複数の合成手段と、
    前記合成される最も高い周波数帯域の信号を入力端子の信号源インピーダンスに変換する複数の第2のインピーダンス変換手段とを備え、
    前記複数の分岐手段の各々によって、前記周波数帯域の高さに応じた前記分岐が、最も高い周波数帯域の信号の分岐から最も低い周波数帯域の信号の分岐の順に行われ、
    前記複数の第1のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記負荷インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われ、
    前記複数の合成手段の各々によって、前記周波数帯域の高さに応じた前記合成が、最も低い周波数帯域の信号の合成から最も高い周波数帯域の信号の合成の順に行われ、
    前記複数の第2のインピーダンス変換手段の各々によって、前記周波数帯域の高さに応じた前記信号源インピーダンスへの変換が、低いインピーダンスから高いインピーダンスへと順に行われる高周波増幅器であって、
    前記第1の増幅手段及び第2の増幅手段はカスケード接続され、前記第1の増幅手段と第2の増幅手段との間に、前記合成手段及び第2のインピーダンス変換手段が設けられていることを特徴とする高周波増幅器。
  7. 前記分岐手段と出力端子との間に、少なくとも一つの補助増幅器が設けられていることを特徴とする請求項1、請求項2、請求項5、請求項6のいずれか一項に記載の高周波増幅器。
  8. 前記合成手段と入力端子との間に、少なくとも一つの補助増幅器が設けられていることを特徴とする請求項2、請求項3、請求項5、請求項6のいずれか一項に記載の高周波増幅器。
  9. 前記第1のインピーダンス変換手段は、前記分岐手段の入力側に備えられ、少なくとも2つ以上の周波数帯域の信号に対して共通に、前記第1の増幅手段から負荷側に向かって高インピーダンスへの変換を行うことを特徴とする請求項1、請求項2、請求項5乃至請求項7のいずれか一項に記載の高周波増幅器。
  10. 前記第2のインピーダンス変換手段は、前記合成手段の出力側に備えられ、少なくとも2つ以上の周波数帯域の信号に対して共通に、信号源側から前記第2の増幅手段に向かって低インピーダンスへの変換を行うことを特徴とする請求項2、請求項3、請求項5乃至請求項8のいずれか一項に記載の高周波増幅器。
  11. 前記分岐手段と出力端子との間に、補助インピーダンス変換回路が設けられていることを特徴とする請求項1、請求項2、請求項5乃至請求項7、請求項9のいずれか一項に記載の高周波増幅器。
  12. 前記合成手段と入力端子との間に、補助インピーダンス変換回路が設けられていることを特徴とする請求項2、請求項3、請求項5乃至請求項8、請求項10のいずれか一項に記載の高周波増幅器。
  13. 前記分岐手段は、高域フィルタと低域フィルタとからなることを特徴とする請求項1、請求項2、請求項5乃至請求項7、請求項9、請求項11のいずれか一項に記載の高周波増幅器。
  14. 前記合成手段は、高域フィルタと低域フィルタとからなることを特徴とする請求項2、請求項3、請求項5乃至請求項8、請求項10、請求項12のいずれか一項に記載の高周波増幅器。
  15. 前記低域フィルタの少なくとも一つは、対となる高域フィルタで分岐した高い周波数帯域の信号に対して、選択的にインピーダンスを高くする構成とされていることを特徴とする請求項13又は請求項14に記載の高周波増幅器。
  16. 前記高域フィルタの少なくとも一つは、対となる低域フィルタで分岐した信号の中で最も高い周波数域の信号に対し選択的に接地する構成とされていることを特徴とする請求項13又は請求項14に記載の高周波増幅器。
  17. 前記分岐手段は、電界効果トランジスタを用いたスイッチで構成されていることを特徴とする請求項1、請求項2、請求項5乃至請求項7、請求項9、請求項11のいずれか一項に記載の高周波増幅器。
  18. 前記合成手段は、電界効果トランジスタを用いたスイッチで構成されていることを特徴とする請求項2、請求項3、請求項5乃至請求項8、請求項10、請求項12のいずれか一項に記載の高周波増幅器。
  19. 前記分岐手段は、PINダイオードを用いたスイッチで構成されていることを特徴とする請求項1、請求項2、請求項5乃至請求項7、請求項9、請求項11のいずれかに記載の高周波増幅器。
  20. 前記合成手段は、PINダイオードを用いたスイッチで構成されていることを特徴とする請求項2、請求項3、請求項5乃至請求項8、請求項10、請求項12のいずれか一項に記載の高周波増幅器。
  21. 前記周波数帯域に対応した出力端子とグランドの間にスイッチが設けられており、ある周波数帯域の信号が増幅され、出力端子から負荷側に伝達されているときは、それ以外の周波数帯域に対応する出力端子のうち少なくともひとつは、スイッチによって接地する接地手段を有することを特徴とする求項1、請求項2、請求項4乃至請求項20のいずれか一項に記載の高周波増幅器。
  22. 前記接地手段は、電界効果トランジスタを用いたスイッチで構成されていることを特徴とする請求項21に記載の高周波増幅器。
  23. 前記接地手段は、PINダイオードを用いたスイッチで構成されていることを特徴とする請求項21に記載の高周波増幅器。
  24. 前記複数の異なる周波数帯域の信号が、第1の周波数帯と第1の周波数帯の1.5乃至2.5倍の範囲に含まれる第2の周波数帯の信号を含んでいるとき、増幅された前記第1の周波数帯の信号が出力端子から負荷側に伝達されているときは、前記第2の周波数帯の出力端子を前記接地手段で接地することを特徴とする請求項21に記載の高周波増幅器。
  25. 前記周波数帯域に対応した出力端子は、負荷インピーダンスと同じ特性インピーダンスを持つ伝送線路を介してグランドとの間にスイッチが設けられており、該伝送線路の長さは、スイッチがオンしてグランドに接続されているとき、第1の増幅手段の出力端から負荷側をみたインピーダンスが、該周波数帯域において短絡条件になるように決められることを特徴とする請求項21乃至請求項24のいずれか一項に記載の高周波増幅器。
JP2005515460A 2003-11-13 2004-11-12 高周波増幅器 Expired - Fee Related JP4867346B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005515460A JP4867346B2 (ja) 2003-11-13 2004-11-12 高周波増幅器

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP2003383209 2003-11-13
JP2003383209 2003-11-13
JP2004164831 2004-06-02
JP2004164831 2004-06-02
PCT/JP2004/016864 WO2005048448A1 (ja) 2003-11-13 2004-11-12 高周波増幅器
JP2005515460A JP4867346B2 (ja) 2003-11-13 2004-11-12 高周波増幅器

Publications (2)

Publication Number Publication Date
JPWO2005048448A1 JPWO2005048448A1 (ja) 2007-05-31
JP4867346B2 true JP4867346B2 (ja) 2012-02-01

Family

ID=34593945

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005515460A Expired - Fee Related JP4867346B2 (ja) 2003-11-13 2004-11-12 高周波増幅器

Country Status (4)

Country Link
US (1) US7362171B2 (ja)
JP (1) JP4867346B2 (ja)
CN (1) CN1902816B (ja)
WO (1) WO2005048448A1 (ja)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007125895A1 (ja) * 2006-04-27 2007-11-08 Nec Corporation 増幅回路
JP2007312031A (ja) * 2006-05-17 2007-11-29 Matsushita Electric Ind Co Ltd 電子デバイス
US7598827B2 (en) * 2006-06-19 2009-10-06 Maxim Integrated Products Harmonic termination of power amplifiers using BAW filter output matching circuits
JP4841394B2 (ja) * 2006-10-18 2011-12-21 パナソニック株式会社 電力増幅器
US7719352B2 (en) * 2007-03-13 2010-05-18 Qualcomm Incorporated Active circuits with isolation switches
JP5022792B2 (ja) * 2007-07-02 2012-09-12 株式会社日立国際電気 Dcdcコンバータユニット、電力増幅器、及び基地局装置
JP2011055241A (ja) * 2009-09-01 2011-03-17 Panasonic Corp 高周波電力増幅器
US8953504B2 (en) 2009-09-22 2015-02-10 Universite De Quebec En Abitibi Temiscamingue Repeater for time division duplexed signal, and corresponding multi-band regeneration and network
JPWO2012102284A1 (ja) * 2011-01-28 2014-06-30 株式会社村田製作所 送信モジュール
KR20130127782A (ko) * 2012-05-15 2013-11-25 삼성전기주식회사 스위칭 회로 및 이를 포함하는 무선통신 시스템
JP6056515B2 (ja) * 2013-02-01 2017-01-11 株式会社村田製作所 パワーアンプモジュール
US9166534B2 (en) * 2013-12-17 2015-10-20 Qualcomm Incorporated Tunable loadline
US9225300B2 (en) * 2014-04-30 2015-12-29 Freescale Semiconductor, Inc. Configurable power amplifier and related construction method
CN107689778B (zh) * 2016-08-05 2022-03-01 株式会社村田制作所 高频模块以及通信装置
US10910714B2 (en) 2017-09-11 2021-02-02 Qualcomm Incorporated Configurable power combiner and splitter
TWI654849B (zh) * 2017-11-14 2019-03-21 立積電子股份有限公司 載波聚合電路

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5262401A (en) * 1975-11-19 1977-05-23 Victor Co Of Japan Ltd Multi-channel frequency dividing filter
JPS5321547A (en) * 1976-08-12 1978-02-28 Sharp Corp Frequency dividing filter
JPS5364018A (en) * 1976-11-19 1978-06-08 Hitachi Ltd Speaker system
JPS62155536A (ja) * 1985-12-27 1987-07-10 Casio Comput Co Ltd トリミング機能付半導体集積回路
JPH10112618A (ja) * 1996-10-04 1998-04-28 Mitsubishi Electric Corp 出力可変多段電力増幅装置
JPH10145298A (ja) * 1996-11-08 1998-05-29 Kokusai Denshin Denwa Co Ltd <Kdd> 波長多重通信用光分波装置
JPH1197946A (ja) * 1997-09-17 1999-04-09 Matsushita Electric Ind Co Ltd 複数周波数帯域高効率線形電力増幅器
JPH11112363A (ja) * 1997-09-29 1999-04-23 Icom Inc 電力増幅回路
JP2000252773A (ja) * 1999-03-02 2000-09-14 Yagi Antenna Co Ltd 広帯域高周波増幅装置
JP2002141764A (ja) * 2000-11-01 2002-05-17 Hitachi Metals Ltd 周波数分波回路、およびアンテナスイッチ積層モジュール複合部品
JP2003008385A (ja) * 2001-06-18 2003-01-10 Murata Mfg Co Ltd 複合型lcフィルタ回路及び複合型lcフィルタ部品
JP2003115736A (ja) * 2001-10-05 2003-04-18 Murata Mfg Co Ltd 3分波・合波器
JP2003168996A (ja) * 2001-11-30 2003-06-13 Matsushita Electric Ind Co Ltd 高周波回路装置
JP2003198418A (ja) * 2001-12-26 2003-07-11 Kyocera Corp 高周波スイッチ回路
JP2003204284A (ja) * 2001-10-30 2003-07-18 Matsushita Electric Ind Co Ltd 高周波スイッチ、および高周波無線機器

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62155536U (ja) * 1986-03-26 1987-10-02
JP3037850B2 (ja) * 1993-04-30 2000-05-08 アルプス電気株式会社 高周波増幅器
US5774017A (en) * 1996-06-03 1998-06-30 Anadigics, Inc. Multiple-band amplifier
US5973557A (en) * 1996-10-18 1999-10-26 Matsushita Electric Industrial Co., Ltd. High efficiency linear power amplifier of plural frequency bands and high efficiency power amplifier
US6121840A (en) * 1996-12-24 2000-09-19 Murata Manufacturing Co., Ltd. High-frequency amplifier
US6298244B1 (en) * 1997-07-03 2001-10-02 Ericsson Inc. Dual-band, dual-mode power amplifier
DE19823060C2 (de) * 1998-05-22 2001-02-22 Ericsson Telefon Ab L M Leistungsverstärker-Ausgangsschaltung
US6466768B1 (en) * 1999-06-11 2002-10-15 Conexant Systems, Inc. Multi-band filter system for wireless communication receiver
US6236274B1 (en) * 2000-01-04 2001-05-22 Industrial Technology Research Institute Second harmonic terminations for high efficiency radio frequency dual-band power amplifier
US7027777B2 (en) * 2001-10-30 2006-04-11 Matsushita Electric Industrial Co., Ltd. High frequency switch and high frequency radio communication apparatus
JP2003168739A (ja) * 2001-12-03 2003-06-13 Mitsubishi Electric Corp 高周波増幅器
KR20030056243A (ko) * 2001-12-27 2003-07-04 삼성전기주식회사 트리플렉서 회로 및 이를 구현한 적층칩형 트리플렉서
TW200518345A (en) * 2003-08-08 2005-06-01 Renesas Tech Corp Semiconductor device

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5262401A (en) * 1975-11-19 1977-05-23 Victor Co Of Japan Ltd Multi-channel frequency dividing filter
JPS5321547A (en) * 1976-08-12 1978-02-28 Sharp Corp Frequency dividing filter
JPS5364018A (en) * 1976-11-19 1978-06-08 Hitachi Ltd Speaker system
JPS62155536A (ja) * 1985-12-27 1987-07-10 Casio Comput Co Ltd トリミング機能付半導体集積回路
JPH10112618A (ja) * 1996-10-04 1998-04-28 Mitsubishi Electric Corp 出力可変多段電力増幅装置
JPH10145298A (ja) * 1996-11-08 1998-05-29 Kokusai Denshin Denwa Co Ltd <Kdd> 波長多重通信用光分波装置
JPH1197946A (ja) * 1997-09-17 1999-04-09 Matsushita Electric Ind Co Ltd 複数周波数帯域高効率線形電力増幅器
JPH11112363A (ja) * 1997-09-29 1999-04-23 Icom Inc 電力増幅回路
JP2000252773A (ja) * 1999-03-02 2000-09-14 Yagi Antenna Co Ltd 広帯域高周波増幅装置
JP2002141764A (ja) * 2000-11-01 2002-05-17 Hitachi Metals Ltd 周波数分波回路、およびアンテナスイッチ積層モジュール複合部品
JP2003008385A (ja) * 2001-06-18 2003-01-10 Murata Mfg Co Ltd 複合型lcフィルタ回路及び複合型lcフィルタ部品
JP2003115736A (ja) * 2001-10-05 2003-04-18 Murata Mfg Co Ltd 3分波・合波器
JP2003204284A (ja) * 2001-10-30 2003-07-18 Matsushita Electric Ind Co Ltd 高周波スイッチ、および高周波無線機器
JP2003168996A (ja) * 2001-11-30 2003-06-13 Matsushita Electric Ind Co Ltd 高周波回路装置
JP2003198418A (ja) * 2001-12-26 2003-07-11 Kyocera Corp 高周波スイッチ回路

Also Published As

Publication number Publication date
US7362171B2 (en) 2008-04-22
CN1902816B (zh) 2010-04-28
WO2005048448A1 (ja) 2005-05-26
JPWO2005048448A1 (ja) 2007-05-31
US20070063766A1 (en) 2007-03-22
CN1902816A (zh) 2007-01-24

Similar Documents

Publication Publication Date Title
JP4867346B2 (ja) 高周波増幅器
CN107112953B (zh) 用于放大射频信号的功率放大器
JP4464919B2 (ja) 整合回路
JP5453120B2 (ja) マルチバンド整合回路、およびマルチバンド電力増幅器
US7750757B2 (en) Matching circuit
EP3046254B1 (en) Power amplifier and transmission apparatus
JP4394498B2 (ja) 高周波回路装置及びそれを用いた移動体通信端末
KR101237580B1 (ko) 전력 증폭기
US7650163B2 (en) Impedance matching circuit for a multi-band radio frequency device
KR101594192B1 (ko) 멀티 밴드 전력 증폭기를 위하여 효율적으로 경로를 아이솔레이팅 시킬 수 있는 임피던스 정합 회로
CN108233973B (zh) 通信模块
CN113285684B (zh) 推挽功率放大系统及射频前端模组
JP2006521060A (ja) 負荷の変動に強い無線周波(rf)増幅器
JP4838572B2 (ja) 安定化回路、マルチバンド増幅回路
JP2005143089A (ja) バランス型増幅回路および高周波通信装置
EP3046253B1 (en) Doherty amplifier and transmission apparatus
JP2011015242A (ja) 高周波電力増幅器
US10666207B1 (en) Broadband harmonic matching network using low-pass type broadband matching
JP2018085635A (ja) 電力増幅器
WO2014087479A1 (ja) 高周波電力増幅器
JP4670741B2 (ja) 電力増幅装置
JP2006005848A (ja) 電力増幅器及び高周波通信装置
CN113572439B (zh) 功率放大电路
JP3969911B2 (ja) 負帰還増幅回路
JP2011166363A (ja) 広帯域高出力増幅器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20071010

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100331

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100526

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110104

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110303

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111018

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111031

R150 Certificate of patent or registration of utility model

Ref document number: 4867346

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141125

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees