JP4841800B2 - デジタルd級オーディオ増幅器 - Google Patents

デジタルd級オーディオ増幅器 Download PDF

Info

Publication number
JP4841800B2
JP4841800B2 JP2002520407A JP2002520407A JP4841800B2 JP 4841800 B2 JP4841800 B2 JP 4841800B2 JP 2002520407 A JP2002520407 A JP 2002520407A JP 2002520407 A JP2002520407 A JP 2002520407A JP 4841800 B2 JP4841800 B2 JP 4841800B2
Authority
JP
Japan
Prior art keywords
digital
amplifier
value
waveform
accumulator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002520407A
Other languages
English (en)
Other versions
JP2004507140A5 (ja
JP2004507140A (ja
Inventor
アルリック、ジョン、ダブリュ.
Original Assignee
アルリック、ジョン、ダブリュ.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by アルリック、ジョン、ダブリュ. filed Critical アルリック、ジョン、ダブリュ.
Publication of JP2004507140A publication Critical patent/JP2004507140A/ja
Publication of JP2004507140A5 publication Critical patent/JP2004507140A5/ja
Application granted granted Critical
Publication of JP4841800B2 publication Critical patent/JP4841800B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • H02M7/538Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a push-pull configuration
    • H02M7/53803Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a push-pull configuration with automatic control of output voltage or current
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/303Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters using a switching device
    • H03F1/304Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters using a switching device and using digital means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/52Circuit arrangements for protecting such amplifiers
    • H03F1/523Circuit arrangements for protecting such amplifiers for amplifiers using field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2171Class D power amplifiers; Switching amplifiers with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2175Class D power amplifiers; Switching amplifiers using analogue-digital or digital-analogue conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/351Pulse width modulation being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/78A comparator being used in a controlling circuit of an amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Description

【0001】
本発明は、一般的には、D級電力増幅器に関し、特に、デジタル入力D級増幅器に関する。
【0002】
(発明の背景)
オーディオ増幅器は、初期のラジオ以来、A級構成およびA−B級構成を用いて製造されてきた。これらの増幅器は、最も簡単に実現され、真空管およびトランジスタを用いて製造されてきた。これらのA級およびA−B級増幅器は、簡単かつ容易に製造されるが、非効率的である。それらの出力段は、約40%の効率で動作し、熱を発生する。これは、入力電力100ワットにつき、それらが約40Wしか出力しないことを意味する。
【0003】
(しばしばスイッチング増幅器と呼ばれる)D級増幅器の概念は、数十年にわたって公知であり、D級増幅器は、1960年代から比較的に低い搬送周波数を容認できる制御システムにおいて使用されてきた。1970年代の中頃には、本願における共同発明者の一人が最初の商業的に成功したD級アナログ入力オーディオ増幅器を開発した。D級は、高効率、低発熱かつ最終的には改善された音質の利点を有する。欠点は、増大する複雑性およびRF放射であった。D級増幅器の部分を集積回路形式で実現し、その増幅器を薄板金の箱内に収納することにより複雑性およびRF放射は、それぞれ減少した。
【0004】
アナログ入力を有するD級増幅器は、多年にわたり製造されてきた。1990年代の終期には、実際にアナログ入力オーディオD級増幅器の活動の急上昇があった。エネルギの使用が少なく、かつ、熱の発生が少ないことは、例えば、一般に5つまたはそれ以上のオーディオ・チャネルが使用されるマルチ・チャネル・ホームシアタ増幅器における重要な考慮点である。
【0005】
オーディオ信号源は、今やデジタル式のものに変化しつつある。レコードは、ほとんど完全にコンパクト・ディスク(以後「CD」と記す)およびデジタル・オーディオ・テープ(以後「DAT」と記す)に置き換えられており、ビデオ・テープは、デジタル・ビデオ・ディスク(以後「DVD」と記す)に置き換えられつつある。TVは、直接放映TVの出現によりデジタル式のものになりつつある。コンピュータ・オーディオは、本来デジタル式のものである。
【0006】
本発明は、従って、デジタル/アナログ変換なしにデジタル信号源(例えば、CD、DVD、DAT)の出力を受入れることができる増幅器に関する。CD、DVDおよびDATならびに将来のフォーマットを有する将来のメディアのデジタル出力を直接受入れることができるオーディオ増幅器は、デジタル・アナログ変換器を用いる必要を解消し、改善された音質を提供するので、極めて望ましい。
本発明のさらなる目的は、低コストのデジタル集積回路により実現できる好ましい設計を有する増幅器を提供することである。
【0007】
(発明の要約)
本発明のデジタルD級オーディオ増幅器は、デジタル・オーディオ入力を受入れ、D/A変換器を用いることなく、それらの入力を増幅する。簡単にいうと、デジタル・オーディオ入力は、処理されて、そのオーディオ入力の前のオーディオ入力との関係の誤差値が作られる。この誤差値は、搬送波信号をパルス幅変調するために用いられ、デジタル変調された搬送波は、低域フィルタされるので、増幅器出力は、スピーカを駆動できるアナログ電圧を含む。
本発明のこれらの特徴および他の特徴は、実施例の以下の説明から明らかとなり、図面は、その一部をなす。
【0008】
(実施例の説明)
図1には、本発明により構成されたデジタル・オーディオ増幅器の概略ブロック図が示されている。この増幅器は、デジタル変調システムを含み、この変調システムは、さらに、3つの主要ブロック、すなわち、パルス幅変調器100、電力スイッチング部200および出力低域フィルタ300を含む。この増幅器は、その入力118がデジタル信号源に結合されるように意図されており、その出力においては、入力118におけるデジタル・オーディオ値をスピーカまたは他の負荷を駆動できる復調されたアナログ出力信号310に変換する。
【0009】
このシステムは、出力低域フィルタ300から出発すれば、最も容易に理解できる。この低域フィルタへの入力は、(好ましくは500KHzの)高周波方形波であり、これはパルス幅変調されている。例えば、図2Aに示されているように、50%のデューティ・サイクルを有する方形波は、時間の1/2は、正となり、時間の1/2は、負となる。そのような入力の場合、フィルタ300の出力は、0ボルトの平均値およびこの低域フィルタを通過したなんらかの残存搬送波を有する。
【0010】
パルス幅変調がこの方形波入力を変化させて、図2Bに示されているように、それが1/2よりも長い時間の間、正に留まる(すなわち、デューティ・サイクルが増大する)ようにすれば、低域フィルタへの入力電圧の時間平均は、正になり始めて、このフィルタの出力は、正方向に増大し、電源(またはレール)電圧により制限される。負の出力電圧は、図2Cに示されているような、負の平均出力電圧を与えるような対応するデューティ・サイクルにより得られる。
このフィルタの出力は、次の方程式に従って、方形波のデューティ・サイクルにより定められる。
【0011】
【数1】
o=V((t1−t2)/(t1+t2))
ただし、
o=出力電圧
V=レール電圧
1=方形波が正であるサイクル時間
2=方形波が負であるサイクル時間
レール電圧は、定数であると考えられるので、出力電圧は、次の方程式に従ってデューティ・サイクルに正比例する。
【0012】
【数2】
o=kd
ただし、
k=レール電圧の値
d=デューティ比
【0013】
図1に示されているフィルタ300のすぐ前には、電力スイッチング部200があり、これは、好ましくは2つの電力スイッチ、すなわち、MOSFET210、212を含む。1つのMOSFET210は、正レールVと低域フィルタ300への入力との間に接続されている。他のMOSFET212は、負レール−Vと低域フィルタ300への入力との間に接続されている。一時に1つのMOSFETのみが導通し、一方が導通している時は、他方は導通していない。実際には、「オーバーラップ」がありえないよう保証するために、いくらかの「アンダーラップ」が設計に含まれていてもよい。換言すれば、2つのMOSFETが同時に伝導していないよう保証するために注意が必要である。その理由は、正レールと負レールとの間の抵抗が小さくなり、スイッチを損傷することがありうるからである。従って、この回路は、最悪の場合において、双方のMOSFETが伝導するのではなく、むしろ短時間の間、伝導しないように設計される。
【0014】
当業者は、両MOSFETからの出力が方形波であり、MOSFET210が導通している時は、方形波の正の部分がフィルタに供給され、MOSFET212が導通している時は、方形波の負の部分がフィルタに供給されることを認める。従って、方形波の振幅は、本質的に正レール電圧および負レール電圧の振幅である。MOSFET210は、その入力Qが正である時に導通する。MOSFET212は、その入力Qバーが負である時に導通する。これら2つのスイッチのそれぞれの導通時間は、すぐ前の変調器部100により制御され、これは、それによりフィルタに印加される方形波のデューティ・サイクルを変化させる。
【0015】
両MOSFETは、500KHzの好ましい搬送波速度で交互にターン・オンおよびターン・オフされる。これは、低域フィルタの帯域幅を十分に超えるので搬送波は、実質的に減衰されるが、オーディオ信号は、スピーカへの通過を許容される。500KHzの周波数は、高過ぎる周波数から起こりうる過度の加熱を避け、また低過ぎる周波数から起こりうるスピーカにおける可聴検出可能な信号を避けるために、便宜的に選択されたものである。
【0016】
変調器部100の目的は、増幅器へのデジタル・オーディオ入力118を変調器のデジタル入力のアナログ表示である増幅器出力電圧310を生じるパルス幅変調信号に変換することである。変調器部100は、アキュムレータ102を含み、その出力は、比較器104に結合している。アキュムレータ102は、2つの入力ノードを有する。アキュムレータ102の第1のノードは、マルチプレクサ110を経て2つのレジスタ106、108の選択された一方に接続される。アキュムレータの第2のノードは、加算器112に接続されている。以下に説明するように、アキュムレータは、その第1のノードに搬送信号を受け、その信号は、第2のノードを経てのオーディオ信号により変調される。
【0017】
オーディオ信号がないものと仮定し、増幅器がアイドルである時の変調器部の説明をする。簡単にいうと、比較器104の出力は、アキュムレータ102の出力が上位トリップ・レベルおよび下位トリップ・レベルに交互に達する時、状態QおよびQバーの間でトグルする。アキュムレータは、次々にカウントを累算し、それが比較器をトリップするカウントに達すると、アキュムレータは、逆方向のカウントを開始し、それが他方のトリップ・レベルに達するまで続け、このプロセスを繰返す。アイドル・モードにおいては、アキュムレータがそのカウントに達する速度は、レール電圧の値により決定され、図2Aに示されている50%のデューティ・サイクルを有する方形波を発生する。
【0018】
アキュムレータは、それが上位トリップ・レベルに達するまでに50ステップをなしてクロック・アップされ、それが下位トリップ・レベルに達するまでに50ステップをなしてクロック・ダウンされる。好ましいクロック速度は、48MHzである。上方への50クロックのそれぞれにレール電圧値を表示するアキュムレータの合計に対しデジタル値が加算される。それに応じて正レール値は、方形波214の正部分に分圧回路網115およびA/D変換器116を経てアキュムレータに帰還され、レジスタ106にデジタル値として記憶される。
【0019】
比較器が上位レベルにおいてトリップする時、その出力Qバーは、MOSFET212を導通状態にし、一方、出力Qは、MOSFET210を非導通状態にする。負レール電圧の値は、方形波214の負部分中に分圧回路網115およびA/D変換器を経て帰還され、レジスタ108にデジタル値として記憶される。アキュムレータは、比較器をトリップする時には、マルチプレクサ110をもトリップし、さらに第1のアキュムレータ入力ノードをレジスタ106からレジスタ108にスイッチする。それぞれのクロックパルスにより、アキュムレータは、累算された合計からレジスタ108の値を下位トリップレベルに達するまで減算し、下位トリップレベルに達すると、比較器およびマルチプレクサは、トリップされて再びプロセスを繰返す。
【0020】
この実施例においては、アキュムレータのレール電圧は、それぞれ公称+80ボルトおよひ−80ボルトであり、26,000程度のデジタル値がその電圧値に対して便宜的に割当てられる。このデジタル値は、A/D変換器がそのカウント範囲内において動作することを保証するために選択される。現在の場合は、変換器は、28,000の値まで変換できるので、変換器のカウント範囲内で動作すべく26,000の値が選択されたのである。
【0021】
50クロックの終了時には、レール電圧が公称値にあるものとして、カウントは、140万になる。カウントは、トリップ値である。従って、アキュムレータは、140万(すなわち、50クロック×26,000カウント毎クロック)までカウント・アップし、その時点で、その値が比較器104をトリップし、MOSFET210をターンオフし、MOSFET220をターンオンして、方形波の負部分を発生させる。マルチプレクサは、レジスタ108に至るアキュムレータの入力ノードをスイッチし、アキュムレータは、それぞれのクロックパルスにより下位トリップ値に向かって減少し始める。それぞれのクロックパルスにより26,000(程度)は、カウントがいずれの方向に行われるかにより、アキュムレータの合計に加算され、または合計から減算される。
【0022】
要約すると、アキュムレータ102は、トリップ・レベル間においてカウント・アップした後にカウント・ダウンする。トリップ・レベルの値は、レール電圧が変化する時も一定値に留まり、50クロックのカウントをスイッチ・ポイント間に維持するために加算され、減算される増分の大きさは、レール電圧の変化に比例して変化するようになっている。あるいは、トリップ・レベルがレール電圧の変化とともに変化し、増分が一定値に保たれるようにすることもできる。A/D変換器116は、両MOSFETが500KHzでスイッチされている期間中に出力をオーバ・サンプリングするので、レジスタ120には32,000サンプルが置かれる。
【0023】
変調器部に対する入力118へのデジタル・オーディオ信号の印加は、電力スイッチング部200の出力214にパルス幅変調された出力を発生させる。デジタル・オーディオ値118は、変調器部入力118に入力され、そこでオーバ・サンプリングされる。図示の実施例においては、オーバ・サンプリングは、44KHzの速度で行われる。これは、オーディオ・データが失われないことを保証するナイキスト速度よりも十分に高く、便宜上、アキュムレータ102のクロック速度と同じ速度である。SPDIF信号のような入力デジタル・オーディオ信号は、そのクロック周波数に位相同期し、ヘッダに基づくオーディオ情報を並列データ・ストリームにデコードすることにより受取られる。このPWMシステムのクロックは、118におけるクロック速度に同期される。このデータ・ストリームは、次に音量制御の機能を行うデジタル・マルチプレクサに供給される。商業上の実施のためには必要であるが、受信手段および音量制御を実施するための特定の様式は、本発明にとって重要であるとは考えられず、当業者は、他の設計および実施を本発明の範囲から逸脱することなく使用できることを認識する。
【0024】
それぞれのオーディオ信号値は、レジスタ111に、次に加算器112にクロック入力され、増幅器出力信号310のデジタル化された値と比較される。出力信号310は、分圧器回路網119およびA/D変換器120を経て適宜に帰還され、レジスタ122に保持され、加算器の反転入力にクロック入力される。加算器112の出力は、デジタル誤差信号εであり、帰還ループは、これをゼロに向けて駆動する。
【0025】
誤差信号εは、アキュムレータに印加され、アキュムレータが保持している合計に値を加算し、または合計から値を減算する。その結果、アキュムレータは、アイドル・モードにある時よりも早く、または遅くトリップ値に達することになる。いずれの場合においても、その変化の結果、両MOSFETは、早く、または遅くスイッチされ、それに応じて方形波のパルス幅が変化する。デジタル入力値が変化すると、それに応じてεも変化し、方形波のパルス幅が変化する。このようにして、デジタル入力信号118は、500KHzの搬送波214をパルス幅変調する。
【0026】
電力スイッチング部の出力に得られるパルス幅変調は、方形波のデューティ・サイクルを変化させるために、その信号の平均電圧を変化させる。パルス幅変調された500KHzの方形波の搬送波は、低域フィルタ300によりフィルタされ、その搬送波を減衰させて変動するオーディオ信号のみを通過させ、増幅器が接続されているスピーカを駆動する。
【0027】
当業者は、増幅器に対する入力118が並列オーディオ・データであり、それに関連するフレーム同期およびクロックは、前に除去されており、それはフロント・エンドD/A変換を必要とする従来のデジタル・オーディオ増幅器において用いられてきた技術の従来の様式で処理できることを認識する。ここでの増幅器は、32Khzから96Khzまで、すなわち、システムク・ロック周波数の半分までの任意の速度の任意の通常のオーディオ・データを受入れる。フレーム同期信号は、このオーディオ・データをレジスタ111にクロック入力し、このデータを増幅器に印加する。増幅器は、安定性およびタイミングを考慮して、フレーム同期信号のN倍のクロック速度でフレーム同期信号に対し同期して動作する。このクロックは、フレーム同期信号に対し位相同期し、かつ変調器がパルス幅の補正を搬送周波数のわずかな百分率として行えるよう十分に大きい係数を乗算する。
【0028】
さらに、A/D変換器116、120のサンプリング速度は、増幅器のクロックに同期していることも認識される。A/D主サイクルは、A/D変換器の変換時間に依存する。1主A/Dサイクルは、Eoを3回サンプリングするが、方形波V+、V−および出力電流は、1回サンプリングされる。Eoおよび電源レールがオーディオ帯域幅の最大速度で変調されるものと仮定すると、A/D変換速度は、40Khzの最小サンプリング速度でナイキストを満足しなければならない。別の機構は、3つの個々のA/D変換器を用い、サンプリングされる電圧形式のそれぞれに対して1つずつ用いられ、マルチプレクサの制御のオーバヘッドおよび関連する波形の整定時間を除去する。
要約すると、変調誤差信号εは、上述のように次の方程式により発生される。
【0029】
【数3】
ε=Ein+方形波+Eo
ただし、Einは、レジスタ111にクロック入力されるデジタル・オーディオ値である。
【0030】
和Ein+Eoは、レジスタ112に含まれ、レジスタ112は、データがサブ・サンプリングされる時にデータ入力をアキュムレータに対して調整するための1次保持を行う。方形波214は、A/D変換器116により順次サンプリングされた正および負のレール電圧のデジタル値により表される。これらの値は、それぞれレジスタ106、108に記憶される。マルチプレクサ110は、電力スイッチに対するデジタル制御を行うQ出力およびQバー出力により制御される。M1の出力は、出力電力スイッチに印加される方形波のデジタル表示である。Qがアクティブである時は、正レールが出力フィルタに印加され、マルチプレクサ110は、レジスタ106を選択する。Qバーがアクティブである時は、負レールが出力フィルタに印加され、マルチプレクサ110は、レジスタ108を選択する。
【0031】
パルス幅変調信号QおよびQバーは、変調誤差εを累算することにより発生される。アキュムレータの出力は、デジタル比較器回路104に供給され、この回路の入力は、ヒステリシス(すなわち、上位トリップ・レベルと下位トリップ・レベルとの間の差)を含み、そのヒステリシスは、ゼロ・カウントに関して対称である。入力信号がなく出力電圧がないときは、アキュムレータは、出力低域フィルタの入力への方形波信号を積分して、比較器への入力におけるヒステリシスにより設定される限度を有する三角波を発生する。このヒステリシスは、事実上、好ましくは500Khzである変調周波数または搬送波に対し上限を設定する。これにより、入力電圧118は、適正な出力電圧310を得るために必要なデューティ・サイクルを形成するための正しい時刻において比較器がトリップするように、アキュムレータのカウント速度を制御する。アキュムレータへの第3の入力は、増幅器の出力電圧310で、これは、出力電圧の誤差を補正するための帰還の形式のものである。
【0032】
比較器の出力は、電力スイッチ210、212へのQ信号およびQバー信号を発生する。比較器がアキュムレータの値が現在のヒステリシスを超えたことを示す信号を発生すると、駆動MOSFETは、動作が停止され、必要なオフ時間(アンダーラップ)が好ましくは強制的に置かれて、一時に1つのMOSFETのみがオン状態にあることが保証される。ヒステリシスのもう1つの値が選択され、もう1つのMOSFETが使用可能になると、方形波の逆符号の値がフィルタに印加される。比較器がアキュムレータの値がもう1つのヒステリシスを超えたことを示す信号を発生すると、このプロセスが繰返される。
【0033】
増幅器の入力段(図示せず)は、オフ・ザ・シェルフSDPIF入力プロセッサ集積回路を用いることができる。この入力段は、デジタル入力データ・ストリームに対する位相同期を行い、データ・サンプリング速度(〜3MHz)でフレーム同期信号、lxクロックを発生する。このサンプリング・クロックは、次に位相同期ループにより乗算されて周波数を増し、デジタル増幅器の動作クロック周波数を発生する。
【0034】
本増幅器においても、デジタル音量制御が用いられる。増幅器の入力段は、入力段からの直列データを並列デジタル・ワードに変換する音量制御装置に含まれる回路に供給する。この並列ワードは、Vinと呼ばれる音量制御回路へのデジタル入力である。音量制御装置は、次の方程式により便宜的に定められるデジタル乗算器である。
【0035】
【数4】
o=(Vin*利得)/(スケール・ファクタ)
【0036】
利得は、ROMルックアップ・テーブルとして装置化され、ステレオ・システムにおいて見出される典型的な非線形制御を提供する。スケール・ファクタは、増幅器の出力のための小数点を設定する。16ビットのオーディオ・システムにおいては、スケール・ファクタは、216であり、24ビット・システムにおいては、スケール・ファクタは、224である。代表的な機構として、このシステムは、増幅器のために32の音量ステップを提供する。
【0037】
ROMルックアップ・テーブルのアドレスは、並列デジタル出力を有するノブから得られ、またはデジタル・パルスを出力する音量増/減ボタンまたは音量ノブにより増加されるカウンタである。このルックアップ・テーブルは、0においてVoがゼロとなり、31においてVoが最大値(例えば、16ビット・システムにおいては16ビット、24ビット・システムにおいては24ビットなど)となるような指数関数により発生される。ROMルックアップの出力は、単調なもので、音量制御が増加すればROMアドレスも増加し、ひいては乗算器に対し、より大きい利得を選択する。
【0038】
図3に示されている新しい限流機構は、帰還制御システムの形式でデジタル増幅器に含まれる。オーディオ電力増幅器は、出力の短絡および低い負荷インピーダンスによる過度の電流から保護される必要がある。増幅器の利得をAとすると、正常な動作中には、デジタル入力信号は、出力が入力信号のA倍であるように指令する。
【0039】
増幅器の出力が偶然に短絡するか、または負荷インピーダンスが極めて低く、入力が高い出力電圧を指令すれば、増幅器の電力出力部は、過度の電流により損傷される。増幅器およびスピーカの部品を保護するためには、負荷電流を事前設定値に制限する。例えば、500ワットの増幅器においては、電流限度は、50アンペアに設定される。従って、ここで説明する新しい態様のスイッチング・スキームは、前述のデジタル入力D級増幅器または任意の他のD級増幅器に適応する電流または電力制限を提供する。さらに、この電流保護システムは、主変調器と同じICに配置することができる。
【0040】
これを行うために、負荷電流を検出してデジタル化する。入力が過度な出力電流の指令を試みた時、この限流変調器は、電力出力部の制御を引き継ぐ。この限流PWM変調器は、出力に故障が存在していて入力が過度の電流を指令する限り、出力を定電流に駆動するためのゲート制御信号を発生する。さらに、最初の出力電流限度は、比較的高く設定され、時間の関数として減少される。例えば、それは50アンペアで開始され、100msの間、50アンペアに留まり、その後、次の1秒の間、直線的に減少し、次に2秒までは、さらに勾配を減じて一定の電流限度値、すなわち増幅器が無期限に安全に出力しうる電流を維持する。この時間に負荷インピーダンスがモニタされ、短絡が除去された時は、電流限度は、通常の50アンペアにリセットされる。
【0041】
あるいは、出力電流を制限するPWM信号は、主PWM変調器を無効にするためのデジタル化された出力電流を用いることにより得られる。しかし、このアプローチには実質的な欠点がある。主PWM変調器、すなわち、デジタル入力信号をPWM信号に変換する変調器は、可変出力周波数を有する。極めて高い電流において、これは、高いスイッチング損失を生じる。高い出力電流において、定周波数変調器は、遥かにより効率的であり、従って、より信頼性がある。この定走行周波数は、スイッチング損失を最小化するために十分に低く、かつ出力フィルタが負荷における搬送波電流を制限するために十分に高く選択される。換言すれば、入力が過度な出力電流を指令した時に、限流変調器は、出力電流が事前設定された電流限度レベル以下に低下するまで制御を続ける。
【0042】
主変調器がスイッチング周波数が電力要求の関数として変化する可変走行周波数変調器であれば、走行周波数は、低下し、出力低域フィルタのカットオフ周波数に近づく。これが起こった時は、出力フィルタは、もはや出力スイッチ・トランジスタを過度な電流から保護することができず、その結果、出力トランジスタの故障が起こる。実際には、可変周波数変調器は、300から700KHzの無負荷走行周波数を有し、極めて高い出力電力の場合は、ゼロまで低下する。周波数がゼロまで低下した時は、出力フィルタのインダクタにおける電流は、無限大に近づき、出力スイッチトランジスタは、故障する。本発明は、増幅器が限流モードにスイッチした時に限流変調器が固定周波数で動作し、スイッチング損失、すなわち、1つのトランジスタがターン・オフし反対側のトランジスタがターン・オンする間の損失を最小化するような解決法を提供する。スイッチング周波数または遷移を半分にすると、スイッチング損失は、半分になる。これは、伝導損、すなわち、トランジスタがオン状態にある間の損失に対して効果をもたない。
【0043】
変調器が定周波数変調器であれば、正常電圧増幅モードにおいて最適であるスイッチング周波数は、限流モードにおいて最適ではない。電圧モードにおける最適周波数は、250KHzから700KHzの範囲にあるが、限流モードにおける最適周波数は、できるだけ低く、しかし出力フィルタのカットオフ周波数よりも約2オクターブ高い125KHzほどである。125KHzは、低域フィルタのカットオフ周波数よりも約1.5オクターブ高く、負荷が短絡した時にインダクタが効果的なインピーダンスを提供することを可能にする。
【0044】
この限流変調器の実施は、事実上、全てデジタル・ロジックにより行われる。低コストのデジタル・ロジックの存在により、それは実際的なものとなる。オーディオ入力信号は、デジタル形式のものである。全ての他の信号、すなわち、出力の電圧および電流、レール電圧および温度は、アナログ形式のものである。これらは適宜デジタル化され、デジタル・プロセッサに入力される。これは、それぞれの入力に対する1つのA−D変換器の使用またはアナログ・マルチプレクサおよび1つのA−D変換器の使用を含むいくつかの機構により行うことができる。8ビットの精度は、十分すぎるものである。設計は、好ましくは、算術機能および論理機能のような機能をゲート接続に変換するVHDLのような高レベル・コードによる。
【0045】
変調器が電力スイッチング部をデューティ・サイクル変調して定電流または定電力を供給するように変調器を形成することを含む方法を実施するためには、複数の構成が存在する。ここでは、定電流の方法が説明されている。定電力変調器は、次の方程式によりデジタル化された電流信号を方形化することにより実現される。
【0046】
【数5】
P=I2
【0047】
図3には、本発明により構成された限流変調器の実施例が示されており、PWM信号を発生するためにデジタル比較器を用いている。この比較器への入力の1つは、増幅器の出力電流の低域通過されデジタル化された表示である。第2の入力は、アップ/ダウン・カウンタにより形成されたデジタル三角パルスであり、その三角パルスの周波数は、所望の搬送周波数(すなわち、500KHz)である。
【0048】
電流限度を設定するために、定数が三角パルスに加算され、比較器の出力に現れるPWM信号を変化させる。この比較器の出力は、主変調器からのPWM制御信号とAND演算され、限流モードにおいて限流変調器が過電流の存在する時に出力の制御を引き継ぐことを保証するようにする。アナログ検出部品における変化に適応するために、別の限流変調器が用いられ、その1つは、正電流のためのものであり、第2のものは、負電流のためのものである。これら2つのPWM信号は、次に過電圧信号および過温度信号とAND演算され、レール電圧が2つの事前設定レベルを超えていれば、または、そのレベルより低ければ、または、ヒートシンクの温度が高くなり過ぎれば、PWM信号を禁止して増幅器をターン・オフする。
【0049】
A−D変換器のコストがかなりのものであれば、このシステムは、1つのA−D変換器のみを用いて実現することができる。さまざまな信号(出力、電流、方形波、レールおよび温度)は、増幅器および限流の性能を最適化するために、さまざまなシーケンスでサンプリングされる。
【0050】
出力電流は、低域フィルタされ、変調信号がスイッチング雑音により占有されないことを保証し、一方、レール電圧および温度のような変数は、低域フィルタされて、それらが電流および過電圧保護回路を偽トリガしないように保証する。
ANDゲートに対する3つの入力は、それぞれのスイッチがターン・オンすると、3つの入力が全てHIになるように構成されている。
【0051】
以上の説明は、当業者が本発明を実施することを可能にする詳細な内容を含むが、この説明は本来、例示のためのものであり、これらの教示を役立てる当業者にとっては、多くの改変および変形が明らかであることを認識すべきである。例えば、当業者にとっては、パルス密度変調および移相変調のような同等な変調技術は、公知であり、デジタル化されたオーディオ入力信号を用い、その信号を処理するためにD/A変換器を用いることなく、スピーカのような負荷を駆動するのに、ここで示したパルス幅変調技術の代わりに用いることができる。さらに、他のレール電圧および電力レベルも、他のサンプリング速度と同様に、本発明の範囲内にある。
従って、本発明は、添付の特許請求の範囲によってのみ定められるように意図されており、特許請求の範囲は、従来技術に照らして許される限り広く解釈されるように意図されている。
【図面の簡単な説明】
【図1】 本発明により構成されたデジタル入力増幅器の概略ブロック図である。
【図2】 AからCは、パルス幅変調の効果を示す方形波のグラフ表示である。
【図3】 本発明により構成されたデジタル入力増幅器における限流構造の概略ブロック図である。

Claims (9)

  1. デジタル化されたオーディオ信号を受入れデジタル・アナログ変換器なしにスピーカのような負荷を駆動するオーディオ増幅器において、
    (a)複数のデジタル・オーディオ入力値の形式のデジタル化されたオーディオ信号を受取る手段と、
    (b)電気パルス波形を発生する第1の電気回路手段であって、
    累算されたデジタル和を記憶するアキュムレータと、
    連続するタイミング・パルスを発生するクロックと、
    動作可能な時に前記タイミング・パルスに応答し、デジタル値を前記累算されたデジタル和に前記累算されたデジタル和が上位トリップ・レベルに達するまで繰返して加算する第1の手段と、
    動作可能な時に前記タイミング・パルスに応答し、デジタル値を前記累算されたデジタル和から前記累算されたデジタル和が下位トリップ・レベルに達するまで繰返して減算する第2の手段と、
    前記累算された和の前記上位トリップ・レベルへの到達に応答して前記第2の手段を動作可能にし且つ前記第1の手段を動作不能にし、前記累算された和の前記下位トリップ・レベルへの到達に応答して前記第1の手段を動作可能にし且つ前記第2の手段を動作不能にする手段と、
    を含む前記第1の電気回路手段と、
    (c)前記デジタル化されたオーディオ信号に応じて前記波形のパルスをパルス幅変調して変調波形内にオーディオ情報が含まれるようにするデジタル回路手段と、
    (d)前記変調波形に対して動作し前記デジタル化されたオーディオ信号のアナログ表示を発生する復調手段と、
    を含む前記増幅器。
  2. 前記第1の手段が動作可能である時は上位値を有し、前記第2の手段が動作可能である時は下位値を有する周期的電気波形を発生する双安定回路手段を含む請求項1記載の増幅器。
  3. 前記クロック・パルスに応答して前記デジタル・オーディオ入力値を示す正または負の値をそれぞれ前記アキュムレータに加算し、前記波形がそれぞれの周期において前記第1および第2の値にある期間を変化させる第3の手段を含む請求項2記載の増幅器。
  4. 上位レール電圧および下位レール電圧を確立する電源手段であって、前記波形の前記上位値および下位値は、それぞれレール電圧にほぼ比例している前記電源手段と、
    前記レール電圧の大きさに応答して前記第1および第2の手段の動作可能な一方により前記累算されたデジタル和に適用されるデジタル値を調整し、波形の周期毎のクロック・パルスの数をレール電圧が変化しても実質的に一定に保つ手段と、
    を含む請求項3記載の増幅器。
  5. 上位レール電圧および下位レール電圧を確立する電源手段であって、前記波形の前記上位値および下位値は、それぞれレール電圧にほぼ比例している前記電源手段と、
    前記レール電圧の大きさに応答して前記上位トリップ・レベルおよび下位トリップ・レベルを変化させ、波形の周期毎のクロック・パルスの数をレール電圧が変化しても実質的に一定に保つ手段と、
    を含む請求項3記載の増幅器。
  6. 前記復調手段は、前記波形におけるデューティ・サイクルの変化に応答して、スピーカのような負荷を駆動し対応して変化するアナログ信号レベルを発生する請求項3記載の増幅器。
  7. 前記クロック・パルスに応答して前記デジタル・オーディオ入力値を示す正または負の値をそれぞれ前記アキュムレータに加算し、前記アキュムレータが近づくトリップ・レベルに到達するのに要する時間を変化させる第3の加算器手段を含む請求項1記載の増幅器。
  8. 複数のデジタル・オーディオ入力値を受入れ、デジタル・アナログ変換なしに前記入力値を示す変調信号を発生するデジタル変調器において、
    (a)(1)デジタル値を記憶するアキュムレータと、
    (2)前記記憶された値を上位トリップ・レベルと下位トリップ・レベルとの間で上方に、次に下方に周期的に増加させる手段と、
    (3)前記記憶された値が上方に増加している間は、第1のパルス・レベルを有し、前記記憶された値が下方に増加している間は、第2のパルス・レベルを有する電気波形を発生する手段と、
    を含む実質的に方形波である波形を発生する手段と、
    (b)(1)加算器、
    (2)レジスタ手段、
    (3)前記デジタル・オーディオ入力値をサンプリングする手段、
    (4)前記サンプリングされたオーディオ入力値を示す正および負のデジタル値を前記アキュムレータに加算し、前記アキュムレータが近づいているトリップ・レベルに到達するのに要する時間を変化させ、前記受入れオーディオ値に応じて前記波形をパルス幅変調する手段、
    を有するパルス幅変調手段と、
    を含む前記変調器。
  9. レジスタ手段と、
    前記サンプリングされた入力値を前記レジスタにクロック入力する手段であって、前記加算手段が前記レジスタ手段に電気的に結合され前記デジタル入力値を受取る前記クロック入力手段と、
    前記加算手段の出力を前記アキュムレータに結合する手段と、
    前記加算手段に結合され、アドレス指定手段が前記サンプリングされた入力値と前記増幅器の出力との間の差を示す出力デジタル値を発生する帰還手段と、
    を含む請求項8記載の変調器。
JP2002520407A 2000-08-14 2001-08-03 デジタルd級オーディオ増幅器 Expired - Fee Related JP4841800B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/638,465 2000-08-14
US09/638,465 US6498531B1 (en) 2000-08-14 2000-08-14 Digital class-D audio amplifier
PCT/US2001/024502 WO2002015393A2 (en) 2000-08-14 2001-08-03 Digital class-d audio amplifier

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2011097483A Division JP5342599B2 (ja) 2000-08-14 2011-04-25 デジタルd級オーディオ増幅器

Publications (3)

Publication Number Publication Date
JP2004507140A JP2004507140A (ja) 2004-03-04
JP2004507140A5 JP2004507140A5 (ja) 2005-03-17
JP4841800B2 true JP4841800B2 (ja) 2011-12-21

Family

ID=24560146

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2002520407A Expired - Fee Related JP4841800B2 (ja) 2000-08-14 2001-08-03 デジタルd級オーディオ増幅器
JP2011097483A Expired - Fee Related JP5342599B2 (ja) 2000-08-14 2011-04-25 デジタルd級オーディオ増幅器

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2011097483A Expired - Fee Related JP5342599B2 (ja) 2000-08-14 2011-04-25 デジタルd級オーディオ増幅器

Country Status (7)

Country Link
US (1) US6498531B1 (ja)
EP (1) EP1310041B1 (ja)
JP (2) JP4841800B2 (ja)
KR (1) KR100847075B1 (ja)
AT (1) ATE380409T1 (ja)
DE (1) DE60131755T2 (ja)
WO (1) WO2002015393A2 (ja)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6819912B2 (en) * 2001-11-05 2004-11-16 Freescale Semiconductor, Inc. Variable frequency switching amplifier and method therefor
US7146015B2 (en) * 2001-12-12 2006-12-05 Motorola Inc. Frequency threshold audio activity detector
DE602004013940D1 (de) * 2003-03-21 2008-07-03 D2Audio Corp Systeme und verfahren zum schutz von audioverstärkerschaltungen
US7590251B2 (en) * 2003-03-21 2009-09-15 D2Audio Corporation Clip detection in PWM amplifier
US7706545B2 (en) * 2003-03-21 2010-04-27 D2Audio Corporation Systems and methods for protection of audio amplifier circuits
US7929718B1 (en) 2003-05-12 2011-04-19 D2Audio Corporation Systems and methods for switching and mixing signals in a multi-channel amplifier
US7515072B2 (en) 2003-09-25 2009-04-07 International Rectifier Corporation Method and apparatus for converting PCM to PWM
KR100609266B1 (ko) * 2003-11-03 2006-08-04 삼성전자주식회사 폴트 감지 방법 및 이를 수행하기 위한 회로, 폴트에 따른파워앰프 회로 보호 방법 및 폴트를 감지하는 파워 앰프
EP1709733A4 (en) * 2004-01-07 2009-01-07 Plantronics IMPROVED FEED REJECTION FOR PULSE WIDTH MODULATION AMPLIFIERS AND AUTOMATIC GAIN CONTROL
WO2005109631A1 (en) * 2004-05-10 2005-11-17 Koninklijke Philips Electronics N.V. Overcurrent limiting method and device
US7286010B2 (en) * 2006-01-26 2007-10-23 D2Audio Corporation Systems and methods for over-current protection
JP4909363B2 (ja) * 2006-02-07 2012-04-04 ディー2オーディオ コーポレイション Pwmフィードバック/フィードフォワード保護
US7957489B2 (en) * 2006-02-17 2011-06-07 Canon Kabushiki Kaisha Digital amplifier and television receiving apparatus
US7400191B2 (en) 2006-04-07 2008-07-15 Manuel De Jesus Rodriguez Switching power amplifier
FR2905774A1 (fr) * 2006-09-08 2008-03-14 Shaktiware Soc Par Actions Sim Generateur de tension programmable
US7576604B2 (en) * 2006-12-15 2009-08-18 Bin Xu All-digital class-D audio amplifier
US7391346B1 (en) 2007-02-05 2008-06-24 Sigmatel, Inc. Switching amplifier system and method
US7705672B1 (en) 2007-02-12 2010-04-27 Manuel De Jesus Rodriguez Buck converters as power amplifier
KR100855685B1 (ko) * 2007-04-02 2008-09-03 주식회사 디엠비테크놀로지 다이렉트 디지털 d급 증폭기를 이용한 오디오 시스템
WO2009088886A2 (en) 2007-12-31 2009-07-16 Intersil Americas Inc. Systems and methods for improved over-current clipping
EP2096753B1 (en) * 2008-02-29 2011-11-30 STMicroelectronics (Grenoble) SAS Switching amplifier
DE112009001227T5 (de) * 2008-05-21 2011-04-07 Silicon Laboratories, Inc., Austin Prädiktive Rückkopplungskompensation für PWM-Schaltverstärker
US20100188136A1 (en) * 2009-01-27 2010-07-29 Rockford Corporation Dynamic thermal management system and method
KR20110036371A (ko) 2009-10-01 2011-04-07 삼성전자주식회사 오디오 증폭기
US9002032B2 (en) 2010-06-14 2015-04-07 Turtle Beach Corporation Parametric signal processing systems and methods
KR101871360B1 (ko) * 2011-03-09 2018-06-26 삼성전자주식회사 오디오 신호 출력 방법 및 그에 따른 오디오 신호 출력 장치
US8421535B2 (en) * 2011-08-08 2013-04-16 Adamson Systems Engineering Inc. Method and apparatus for reducing distortion in Class D amplifier
ITRM20110609A1 (it) * 2011-11-17 2013-05-18 St Ericsson Sa Digital class-d amplifier and digital signal processing method
WO2013106596A1 (en) * 2012-01-10 2013-07-18 Parametric Sound Corporation Amplification systems, carrier tracking systems and related methods for use in parametric sound systems
WO2013158298A1 (en) 2012-04-18 2013-10-24 Parametric Sound Corporation Parametric transducers related methods
US8934650B1 (en) 2012-07-03 2015-01-13 Turtle Beach Corporation Low profile parametric transducers and related methods
US8903104B2 (en) 2013-04-16 2014-12-02 Turtle Beach Corporation Video gaming system with ultrasonic speakers
US9332344B2 (en) 2013-06-13 2016-05-03 Turtle Beach Corporation Self-bias emitter circuit
US8988911B2 (en) 2013-06-13 2015-03-24 Turtle Beach Corporation Self-bias emitter circuit
NL2016605B1 (en) 2016-04-14 2017-11-02 Axign B V Digital audio converter and amplifier controller.
CN108718198B (zh) * 2018-08-07 2023-11-03 上海艾为电子技术股份有限公司 一种数字模拟转换器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58157221A (ja) * 1982-03-13 1983-09-19 Nippon Gakki Seizo Kk パルス幅変調回路
JPH06303049A (ja) * 1993-04-14 1994-10-28 Mitsubishi Electric Corp Pwm増幅器
JP2000500625A (ja) * 1995-11-13 2000-01-18 アポジー・テクノロジー・インコーポレイテツド 三状態パワースイッチへの小さい入力信号の線形化のためのデジタル信号処理

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS593611U (ja) * 1982-06-29 1984-01-11 ヤマハ株式会社 パルス幅変調増幅回路
US4683439A (en) * 1986-01-09 1987-07-28 Honeywell Inc. Digitally driven switching power amplifier system
US5406284A (en) 1992-12-31 1995-04-11 Monolith Technologies Corporation Methods and apparatus for the quantization and analog conversion of digital signals
US5610553A (en) * 1993-03-02 1997-03-11 Kirn; Larry Switching amplifier with impedance transformation output stage
JPH06303061A (ja) * 1993-04-16 1994-10-28 Sony Corp 電子機器の調整装置
CA2109755C (en) 1993-11-23 2004-11-02 John Barry French Composite bridge amplifier with output overload and thermal protection
US5559467A (en) 1995-01-27 1996-09-24 The Regents Of The University Of California Digital, pulse width modulation audio power amplifier with noise and ripple shaping
DE19619208A1 (de) * 1996-05-11 1997-11-13 Klugbauer Heilmeier Josef Digitaler Verstärker
US5973368A (en) 1996-06-05 1999-10-26 Pearce; Lawrence G. Monolithic class D amplifier
JP3514978B2 (ja) * 1998-07-31 2004-04-05 シャープ株式会社 ディジタルスイッチングアンプ
US6127885A (en) * 1998-08-31 2000-10-03 Cello, Limited Class D amplifiers including transition zone modulation
JP2002171140A (ja) * 2000-12-01 2002-06-14 Mitsubishi Electric Corp オーディオ信号増幅出力回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58157221A (ja) * 1982-03-13 1983-09-19 Nippon Gakki Seizo Kk パルス幅変調回路
JPH06303049A (ja) * 1993-04-14 1994-10-28 Mitsubishi Electric Corp Pwm増幅器
JP2000500625A (ja) * 1995-11-13 2000-01-18 アポジー・テクノロジー・インコーポレイテツド 三状態パワースイッチへの小さい入力信号の線形化のためのデジタル信号処理

Also Published As

Publication number Publication date
KR20030031154A (ko) 2003-04-18
ATE380409T1 (de) 2007-12-15
US6498531B1 (en) 2002-12-24
EP1310041B1 (en) 2007-12-05
WO2002015393A2 (en) 2002-02-21
EP1310041A2 (en) 2003-05-14
JP5342599B2 (ja) 2013-11-13
JP2011142697A (ja) 2011-07-21
DE60131755T2 (de) 2008-11-13
WO2002015393A3 (en) 2002-05-10
DE60131755D1 (de) 2008-01-17
KR100847075B1 (ko) 2008-07-18
JP2004507140A (ja) 2004-03-04

Similar Documents

Publication Publication Date Title
JP4841800B2 (ja) デジタルd級オーディオ増幅器
US10008994B2 (en) Audio amplifier system
US6356151B1 (en) Multiple channel class D audio amplifier
JP4950223B2 (ja) 入力音声信号に超音波信号を加えることによってデジタルアンプの性能を改善するためのシステム及び方法
US7965141B2 (en) Class D audio amplifier
EP0932932B1 (en) Device for amplifying digital signals
US9203312B2 (en) Voltage regulating device with feedback for current inversion
US20030122605A1 (en) Current limiting circuit
KR20070046937A (ko) 증폭기 장치 및 방법
WO2000059109A1 (en) Class d digital amplifier
JP2013211891A (ja) オーディオ帯域のノイズ成分が小さい三角波を生成するための方法および装置
KR20050037507A (ko) 다중위상 임피던스 변환 증폭기
CN102571000B (zh) 放大器及放大器控制方法
KR20210114990A (ko) 확성기용 전류 검출 회로
KR100453708B1 (ko) 고효율 스위칭 증폭기
Park et al. A novel controller for switching audio power amplifier with digital input
JPH07175541A (ja) 太陽電池の系統連系インバータ
US20190044487A1 (en) Class-d amplifier and audio playback apparatus
JP2006074099A (ja) Pwm変調回路およびそのpwm変調回路を用いたd級アンプ
JP2018186688A (ja) 制御装置
JP2005033344A (ja) ディジタルアンプ
JPH05252042A (ja) 低周波増幅回路
JP2011228943A (ja) 高周波増幅装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080801

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100706

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100730

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20101224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110425

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20110608

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110906

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111005

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141014

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees