KR100855685B1 - 다이렉트 디지털 d급 증폭기를 이용한 오디오 시스템 - Google Patents

다이렉트 디지털 d급 증폭기를 이용한 오디오 시스템 Download PDF

Info

Publication number
KR100855685B1
KR100855685B1 KR1020070032553A KR20070032553A KR100855685B1 KR 100855685 B1 KR100855685 B1 KR 100855685B1 KR 1020070032553 A KR1020070032553 A KR 1020070032553A KR 20070032553 A KR20070032553 A KR 20070032553A KR 100855685 B1 KR100855685 B1 KR 100855685B1
Authority
KR
South Korea
Prior art keywords
analog
class
amplifier
signal
digital
Prior art date
Application number
KR1020070032553A
Other languages
English (en)
Inventor
정동열
김북규
한웅석
Original Assignee
주식회사 디엠비테크놀로지
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 디엠비테크놀로지 filed Critical 주식회사 디엠비테크놀로지
Priority to KR1020070032553A priority Critical patent/KR100855685B1/ko
Application granted granted Critical
Publication of KR100855685B1 publication Critical patent/KR100855685B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones
    • H04R3/002Damping circuit arrangements for transducers, e.g. motional feedback circuits
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L21/00Speech or voice signal processing techniques to produce another audible or non-audible signal, e.g. visual or tactile, in order to modify its quality or its intelligibility
    • G10L21/02Speech enhancement, e.g. noise reduction or echo cancellation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R5/00Stereophonic arrangements
    • H04R5/04Circuit arrangements, e.g. for selective connection of amplifier inputs/outputs to loudspeakers, for loudspeaker detection, or for adaptation of settings to personal preferences or hearing impairments

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computational Linguistics (AREA)
  • Quality & Reliability (AREA)
  • Health & Medical Sciences (AREA)
  • Audiology, Speech & Language Pathology (AREA)
  • Human Computer Interaction (AREA)
  • Multimedia (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 다이렉트 디지털 D급 증폭기(Direct Digital Class-D Amplifier)를 이용한 오디오 시스템에 관한 것이다.
본 발명은 디지털 오디오 음원을 스피커를 통해 재생하는 오디오 시스템에 있어서, 디지털 오디오 음원을 디지털 프로세싱 처리하고 펄스 폭 변조(PWM: Pulse Width Modulation, 이하 'PWM'이라 칭함) 신호로 변환하여 출력하는 디지털 오디오 프로세서; PWM 신호를 아날로그 신호로 변환하여 출력하는 PWM-아날로그 컨버터(PWM-to-Analog Converter); 및 아날로그 신호를 증폭하여 스피커로 출력하는 아날로그 D급 증폭기(Analog Class-D Amplifier)를 포함하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 제공한다.
본 발명에 의하면, 대량 양산이 가능하고 구조가 간단한 디지털 오디오 프로세서를 사용하면서도 귀환 회로를 구비하여 음질과 왜율이 좋은 아날로그 D급 증폭기를 사용할 수 있기 때문에, 구현이 간소해 지면서 가격 경쟁력이 좋을 뿐만 아니라 음질과 왜율이 좋은 오디오 시스템을 구현할 수 있다.
디지털, 음원, 앰프, 증폭기, 컨버터, 클럭, 동기, PCM, PWM, Clock

Description

다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템{Audio System by Using Direct Digital Class-D Amplifier}
도 1은 본 발명의 제 1 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 간략하게 나타낸 블록 구성도,
도 2는 본 발명의 제 2 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 간략하게 나타낸 블록 구성도,
도 3은 본 발명의 제 3 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 간략하게 나타낸 블록 구성도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
110: 디지털 오디오 음원 120: 디지털 오디오 프로세서
122: 디지털 신호 프로세서 124: PCM-PWM 컨버터
130: PWM-아날로그 컨버터 140: 아날로그 D급 증폭기
142: 귀환 회로 150: 스피커
320: 클럭 동기화부
본 발명은 다이렉트 디지털 D급 증폭기(Direct Digital Class-D Amplifier)를 이용한 오디오 시스템에 관한 것이다. 더욱 상세하게는, 귀환(Feedback) 회로를 구비하여 음질과 왜율(THD: Total Harmonic Distortion)이 좋은 아날로그 D급 증폭기를 이용한 오디오 시스템과 디지털 프로세서로부터 출력되는 펄스 폭 변조(PWM: Pulse Width Modulation, 이하 'PWM'이라 칭함) 신호를 증폭하여 출력함으로써 디지털 프로세서를 그대로 활용하여 구현하기 쉽고 가격 경쟁력이 좋은 디지털 D급 증폭기를 이용한 오디오 시스템의 장점을 취합하여 구조가 간단하고 가격 경쟁력이 좋을 뿐만 아니라 음질과 왜율이 좋은 오디오 시스템에 관한 것이다.
오디오 증폭기의 종류는 바이어스(Bias)에 따라 A급, AB급, B급, C급 및 D급이 있다. 여기서, D급 증폭기는 PWM 파형의 신호를 이용한 방식으로 스위칭 시간을 달리함으로써 신호를 제어 및 증폭하므로 스위칭 잡음이 발생하기 쉽지만, 소형화가 가능하고 전력 효율을 높일 수 있다.
D급 증폭기는 입력되는 신호의 종류에 따라 아날로그 D급 증폭기와 디지털 D급 증폭기로 구분할 수 있다. 두 가지의 D급 증폭기는 모두 PWM 파형의 신호를 이용하여 스위칭함으로써 증폭하는 것이지만, 입력 신호가 아날로그 신호인지 또는 디지털 신호인지 여부에 따라 분류된다. 특히 디지털 D급 증폭기를 풀 디지털 증폭기(Full Digital Amplifier)라고도 한다.
아날로그 D급 중폭기는 디지털 음원으로부터 디지털 신호를 수신한 디지털 신호 프로세서(DSP: Digital Signal Processor)가 디지털 프로세싱을 처리한 것을 고해상도의 디지털-아날로그 컨버터(Digital-to-Analog Converter)를 통해 변환된 아날로그 신호를 입력받아 PWM 스위칭을 통해 증폭하는데, 이때 아날로그 D급 증폭기는 출력되는 아날로그 신호를 다시 아날로그 신호의 입력으로 귀환하여 제어하는 귀환 회로를 추가로 구비할 수 있으며, 이를 통해 출력되는 아날로그 신호의 왜율을 줄일 수 있다. 따라서, 아날로그 D급 증폭기를 이용한 오디오 시스템은 출력 신호의 왜율이 좋고 음질이 좋은 장점이 있다.
하지만, 아날로그 D급 증폭기를 이용한 오디오 시스템은 전술한 바와 같이 고해상도의 디지털-아날로그 컨버터를 사용해야 하기 때문에 구조가 복잡해 지는 단점이 있으며, 통상적으로 디지털 신호 프로세서와 디지털-아날로그 컨버터가 하나의 칩으로 구현되는 점을 감안할 때, 오디오 시스템을 구축하기 위해서는 아날로그 D급 증폭기를 고려한 프로세서 칩을 대량으로 양산하기 어려운 측면이 있으며, 그로 인해 구현이 어렵고 가격 경쟁력이 좋지 않은 단점이 있다.
또한, 디지털 D급 증폭기는 디지털 음원으로부터 디지털 신호를 수신한 디지털 신호 프로세서가 디지털 프로세싱을 처리하여 펄스 코드 변조(PCM: Pulse Code Modulation, 이하 'PCM'이라 칭함) 신호로 출력한 것을 PCM-PWM 컨버터를 이용하여 PWM 신호로 변환된 디지털 신호를 그대로 증폭하고, 저역 통과 필터(LPF: Low Pass Filter) 등을 통해 아날로그 신호로 변환하여 스피커를 통해 출력한다.
이러한 디지털 D급 증폭기를 이용한 오디오 시스템은 통상적으로 디지털 신호 프로세서와 PCM-PWM 컨버터가 하나의 칩으로 구현되어 대량 양산되는 점을 고려할 때, 디지털 음원을 그대로 프로세싱할 수 있어 구조가 간단하고 가격 경쟁력이 좋은 장점이 있는 반면, 아날로그 D급 증폭기를 이용한 오디오 시스템과 같이 귀환 회로를 구비하지 않아 음질이 좋지 않고 왜율이 나쁜 단점이 있다.
정리하면, 디지털 D급 증폭기를 이용한 오디오 시스템은 아날로그 D급 증폭기를 이용한 오디오 시스템보다 구현하기가 쉽고 가격 경쟁력이 좋은 반면, 음질이 현격히 저하되는 반면, 아날로그 D급 증폭기를 이용한 오디오 시스템은 디지털 D급 증폭기를 이용한 오디오 시스템보다 음질이 현격히 좋은 반면, 구현하기가 어렵고 가격 경쟁력이 낮은 단점이 있다.
따라서, 이러한 아날로그 D급 증폭기와 디지털 D급 증폭기의 장점을 취합하여 음질과 왜율이 좋으면서도 구현이 쉽고 가격 경쟁력이 좋은 오디오 시스템의 구현이 절실히 요구되는 실정이나 아직까지 이러한 오디오 시스템은 구현되지 않고 있다.
이러한 요구에 부응하기 위해 본 발명은, 귀환 회로를 구비하여 음질과 왜율이 좋은 아날로그 D급 증폭기를 이용한 오디오 시스템과 디지털 프로세서로부터 출력되는 PWM 신호를 증폭하여 출력함으로써 디지털 프로세서를 그대로 활용하여 구조가 간단하고 가격 경쟁력이 좋은 디지털 D급 증폭기를 이용한 오디오 시스템의 장점을 취합하여 구조가 간단하고 가격 경쟁력이 좋을 뿐만 아니라 음질과 왜율이 좋은 오디오 시스템을 제공하는 데 그 주된 목적이 있다.
이러한 목적을 달성하기 위해 본 발명은, 디지털 오디오 음원을 스피커를 통해 재생하는 오디오 시스템에 있어서, 디지털 오디오 음원을 디지털 프로세싱 처리 하고 펄스 폭 변조(PWM: Pulse Width Modulation, 이하 'PWM'이라 칭함) 신호로 변환하여 출력하는 디지털 오디오 프로세서; PWM 신호를 아날로그 신호로 변환하여 출력하는 PWM-아날로그 컨버터(PWM-to-Analog Converter); 및 아날로그 신호를 증폭하여 스피커로 출력하는 아날로그 D급 증폭기(Analog Class-D Amplifier)를 포함하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 제공한다.
또한, 본 발명의 다른 목적에 의하면, 디지털 오디오 음원을 스피커를 통해 재생하는 오디오 시스템에 있어서, 디지털 오디오 음원을 디지털 프로세싱 처리하고 펄스 폭 변조(PWM: Pulse Width Modulation, 이하 'PWM'이라 칭함) 신호로 변환하여 출력하는 디지털 오디오 프로세서; PWM 신호를 아날로그 신호로 변환하여 출력하는 PWM-아날로그 컨버터(PWM-to-Analog Converter); 아날로그 신호를 증폭하여 스피커로 출력하는 아날로그 D급 증폭기(Analog Class-D Amplifier); 및 PWM 신호의 기준 주파수와 아날로그 D급 증폭기의 기준 주파수를 동기화하는 클럭 동기화부를 포함하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 제공한다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면들을 참조하여 상세히 설명한다. 우선 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경 우에는 그 상세한 설명은 생략한다.
도 1은 본 발명의 제 1 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 간략하게 나타낸 블록 구성도이다.
본 발명의 바람직한 실시예에 따른 다이렉트 디지털 D급 증폭기(Direct Digital Class-D Amplifier)를 이용한 오디오 시스템은 디지털 오디오 음원(110), 디지털 오디오 프로세서(120), 펄스 폭 변조(PWM: Pulse Width Modulation, 이하 'PWM'이라 칭함)-아날로그 컨버터(PWM-to-Analog Converter, 130), 아날로그 D급 증폭기(140) 및 스피커(150)를 포함하여 구성된다.
디지털 오디오 음원(110)은 MP3(MPEG Audio Layer-3), OGG(Ogg Vorbis), FLAC(Free Lossless Audio Codec), WAVE, APE(Monkey's Audio) 등 디지털로 구현되거나 압축된 음원을 말한다. 이러한 디지털 오디오 음원(110)은 아날로그 신호의 크기를 미리 정해진 시간 간격 대에서 정해진 단계만큼의 범위로 샘플링(Sampling)한 것으로 펄스 코드 변조(PCM: Pulse Code Modulation, 이하 'PCM'이라 칭함) 신호로 저장된다. 따라서, 디지털 오디오 음원(110)은 PCM 신호로 코딩되어 있으며(압축된 경우에도 PCM 신호가 압축된 형태), PCM 신호가 디지털 오디오 프로세서(120)로 입력된다.
디지털 오디오 프로세서(120)는 디코딩(Decoding) 기능, 복수 디지털 입력의 처리 기능, 밸런스드(Balanced) 출력 기능, 볼륨(Volume) 제어 기능, 이퀄라이저(Equalizer) 기능, 음향 효과(Sound Effect) 기능 등을 수행하는 디지털 처리 수단으로서, 디지털 오디오 음원으로부터 수신한 PCM 신호를 처리하고 PWM 신호로 변 환하여 출력한다. 디지털 오디오 프로세서(120)는 디지털 신호 프로세서(DSP: Digital Signal Processor, 122)와 PCM-PWM 컨버터(124)를 포함하며, 디지털 신호 프로세서(122)와 PCM-PWM 컨버터(124)는 각각 다른 칩(Chip)으로 구현될 수도 있고, 하나의 칩으로 구현될 수 있다.
PWM-아날로그 컨버터(130)는 디지털 오디오 프로세서(120)로부터 출력되는 PWM 신호를 아날로그 신호로 변환하여 출력한다. 이러한 PWM-아날로그 컨버터(130)로서는 저역 통과 필터(LPF: Low Pass Filter)를 사용할 수 있지만, 반드시 이에 한정되는 것은 아니며, 다양한 형태로 구현이 가능하다.
아날로그 D급 증폭기(140)는 PWM-아날로그 컨버터(130)로부터 출력되는 아날로그 신호를 증폭하여 그 출력을 스피커(150)로 출력하는 증폭기이다. 이를 위해 아날로그 D급 증폭기(140)는 전류 제어 PWM 회로, 피모스 트랜지스터(PMOS Transistor), 엔모스 트랜지스터(NMOS Transistor), 이득 증폭부, 캐패시터, 인덕터 등을 포함할 수 있으며, 전류 제어 PWM 회로의 PWM 제어에 따라 피모스 트랜지스터와 엔모스 트랜지스터를 구동하여 아날로그 신호를 증폭한다. 아날로그 D급 증폭기(140)는 당업자라면 이를 구현할 수 있으므로 상세한 설명은 생략한다.
또한, 아날로그 D급 증폭기(140)는 귀환 회로(142)를 추가로 포함할 수 있으며, 귀환 회로(142)를 이용하여 스피커(150)로 출력되는 아날로그 신호를 입력 신호로 귀환하여 귀환 제어를 수행하고, 이러한 귀환 제어를 통해 음질과 왜율을 향상시킬 수 있다.
또한, 아날로그 D급 증폭기(140)는 출력 신호의 위상을 진상-지상 보상하여 귀환 시킴으로써 발진 주파수를 증가시키며 또한 오차 증폭기의 대역폭을 제어함으로써 발진 주파수를 조절하고 출력신호의 변화에 따른 발진 주파수의 변화를 감소시킬 수 있는 위상 진상-지상 보상기를 추가로 포함할 수 있다. 이러한 위상 진상-지상 보상기는 한국등록특허 제0508062호에 상세히 설명되어 있으므로 상세한 설명은 생략한다.
도 2는 본 발명의 제 2 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 간략하게 나타낸 블록 구성도이다.
본 발명의 제 2 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템은 도 1을 통해 전술한 본 발명의 제 1 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템과 모든 구성 요소는 동일하다. 다만, 본 발명의 제 2 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템은 PWM-아날로그 컨버터(130)와 아날로그 D급 증폭기(140)가 하나의 칩(210)으로 구현된 것을 나타낸 것이다.
즉, 본 발명의 제 2 실시예에서는 디지털 신호 프로세서(122)와 PCM-PWM 컨버터(124)가 하나의 칩으로 구현되어 양산되는 디지털 오디오 프로세서(120)와 PWM-아날로그 컨버터(130)와 아날로그 D급 증폭기(140)를 하나의 칩으로 양산하여 연결하여 두 개의 칩으로 회로를 구성함으로써, 대량 양산되는 디지털 오디오 프로세서(120)를 사용할 수 있으므로 구현이 간소하고 경제적일 뿐만 아니라 귀환 회로를 구비할 수 있어 음질과 왜율이 좋아, 아날로그 D급 증폭기의 장점과 디지털 D급 증폭기의 장점을 모두 취할 수 있다.
도 3은 본 발명의 제 3 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템을 간략하게 나타낸 블록 구성도이다.
본 발명의 제 3 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템은 도 2를 통해 전술한 제 2 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템의 모든 구성 요소를 포함할 뿐만 아니라, 클럭 동기화(Clock Synchronizer)부(320)를 추가로 포함하여 구성된다.
따라서, 본 발명의 제 3 실시예에 따른 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템에서 PWM-아날로그 컨버터(130), 아날로그 D급 증폭기(140) 및 클럭 동기화부(320)는 각각 독립적으로 구현될 수도 있고, 하나의 칩(310)으로 구현될 수도 있지만, 구현을 간소화하기 위해서는 하나의 칩으로 구현하는 것이 바람직하다.
클럭 동기화부(320)는 PCM-PWM 컨버터(124)로부터 출력되는 PWM 신호의 기준 주파수를 추출하여 아날로그 D급 증폭기(140)의 전류 제어 PWM 회로의 기준 주파수로서 입력하여, PCM-PWM 컨버터(124)에서 PWM 신호의 기준 주파수를 조절함으로써 아날로그 D급 증폭기(140)의 기준 주파수를 함께 제어할 수 있으며, 이를 통해 전자 방해(EMI: Electromagnetic Interference)를 줄이거나 AM 잡음의 영향을 줄일 수 있도록 제어하는 것을 용이하게 할 수 있다.
즉, 클럭 동기화부(320)가 없다면 전자 방해를 줄이거나 AM 잡음의 영향을 줄이기 위해서, 통상적인 아날로그 D급 증폭기(140)의 전류 제어 PWM 회로의 기준 주파수를 변경해야 하므로, 기준 주파수를 두 곳(PCM-PWM 컨버터(124)와 아날로그 D급 증폭기(140))에서 제어해야 하지만, 클럭 동기화부(320)를 추가로 구비함으로써 기준 주파수를 한 곳(PCM-PWM 컨버터(124))에서만 제어해도 되는 효과가 있다.
이상에서 설명한 바와 같이, 통상적인 아날로그 D급 증폭기를 이용한 오디오 시스템에서는 좋은 음질과 왜율을 보장할 수 있지만, 디지털 오디오 프로세서에서 고해상도의 디지털-아날로그 컨버터를 사용해야 하기 때문에 디지털 오디오 프로세서의 구현이 어렵고 가격 경쟁력이 저하되는 문제점이 있고, 또한 통상적인 디지털 D급 증폭기를 이용한 오디오 시스템에서는 디지털 오디오 음원으로부터 디지털 신호를 수신하여 디지털 프로세싱 처리하여 PWM 신호로 출력하는 대량 양산이 가능하고 구조가 간단한 디지털 오디오 프로세서를 사용할 수 있지만, 음질과 왜율이 좋지 않은 문제점이 있었다.
하지만, 본 발명에 따르면, 대량 양산이 가능하고 구조가 간단한 디지털 오디오 프로세서를 사용하면서도 귀환 회로를 구비하여 음질과 왜율이 좋은 아날로그 D급 증폭기를 사용할 수 있기 때문에, 구현이 간소해 지면서 가격 경쟁력이 좋을 뿐만 아니라 음질과 왜율이 좋은 오디오 시스템을 구현할 수 있다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석 되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
이상에서 설명한 바와 같이 본 발명에 의하면, 대량 양산이 가능하고 구조가 간단한 디지털 오디오 프로세서를 사용하면서도 귀환 회로를 구비하여 음질과 왜율이 좋은 아날로그 D급 증폭기를 사용할 수 있기 때문에, 구현이 간소해 지면서 가격 경쟁력이 좋을 뿐만 아니라 음질과 왜율이 좋은 오디오 시스템을 구현할 수 있다.
또한, 디지털 오디오 프로세서뿐만 아니라 PWM-아날로그 컨버터와 아날로그 D급 증폭기를 하나의 칩으로 구현함으로써, 두 개의 칩으로 효율이 좋은 오디오 시스템을 구현할 수 있어, 구현이 쉽고 대량 양산이 가능하며, 가격 경쟁력을 높일 수 있다.
또한, 디지털 오디오 프로세서로부터 출력되는 PWM 신호의 기준 주파수와 아날로그 D급 증폭기의 PWM 제어를 위한 기준 주파수를 동기화할 수 있어, 디지털 오디오 프로세서로부터 출력되는 PWM 신호의 기준 주파수를 제어하는 것만으로도 오디오 시스템이 EMI와 AM 잡음에 의한 영향을 받는 것을 용이하게 제어하여 줄일 수 있다.

Claims (9)

  1. 디지털 오디오 음원을 스피커를 통해 재생하는 오디오 시스템에 있어서,
    상기 디지털 오디오 음원을 디지털 프로세싱 처리하고 펄스 폭 변조(PWM: Pulse Width Modulation, 이하 'PWM'이라 칭함) 신호로 변환하여 출력하는 디지털 오디오 프로세서;
    상기 PWM 신호를 아날로그 신호로 변환하여 출력하는 PWM-아날로그 컨버터(PWM-to-Analog Converter); 및
    상기 아날로그 신호를 증폭하여 상기 스피커로 출력하는 아날로그 D급 증폭기(Analog Class-D Amplifier)
    를 포함하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
  2. 디지털 오디오 음원을 스피커를 통해 재생하는 오디오 시스템에 있어서,
    상기 디지털 오디오 음원을 디지털 프로세싱 처리하고 펄스 폭 변조(PWM: Pulse Width Modulation, 이하 'PWM'이라 칭함) 신호로 변환하여 출력하는 디지털 오디오 프로세서;
    상기 PWM 신호를 아날로그 신호로 변환하여 출력하는 PWM-아날로그 컨버터(PWM-to-Analog Converter);
    상기 아날로그 신호를 증폭하여 상기 스피커로 출력하는 아날로그 D급 증폭 기(Analog Class-D Amplifier); 및
    상기 PWM 신호의 기준 주파수와 상기 아날로그 D급 증폭기의 기준 주파수를 동기화하는 클럭 동기화부
    를 포함하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 디지털 오디오 프로세서는,
    상기 디지털 오디오 음원으로부터 펄스 코드 변조(PCM: Pulse Code Modulation, 이하 'PCM'이라 칭함) 신호를 수신하면 디지털 프로세싱 처리하여 PCM 신호로 출력하는 디지털 신호 프로세서(DSP: Digital Signal Processor); 및
    상기 디지털 신호 프로세서로부터 상기 PCM 신호를 수신하면 상기 PCM 신호를 상기 PWM 신호로 변환하는 PCM-PWM 컨버터
    를 포함하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
  4. 제 3 항에 있어서,
    상기 디지털 신호 프로세서 및 상기 PCM-PWM 컨버터는 하나의 칩으로 구현되는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
  5. 제 1 항 또는 제 2 항에 있어서, 상기 아날로그 D급 증폭기는,
    상기 스피커로 출력되는 아날로그 신호를 입력으로 귀환하여 귀환 제어를 수행하는 귀환(Feedback) 회로를 추가로 포함하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
  6. 제 1 항 또는 제 2 항에 있어서, 상기 아날로그 D급 증폭기는,
    자기 발진 주파수(Self Oscillated Frequency)를 조절하는 위상 진상-지상 보상기를 추가로 포함하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
  7. 제 1 항에 있어서,
    상기 PWM-아날로그 컨버터 및 상기 아날로그 D급 증폭기는 하나의 칩으로 구현되는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
  8. 제 2 항에 있어서,
    상기 PWM-아날로그 컨버터, 상기 아날로그 D급 증폭기 및 상기 클럭 동기화부는 하나의 칩으로 구현되는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
  9. 제 2 항에 있어서, 상기 클럭 동기화부는,
    상기 PWM 신호의 기준 주파수를 수신하여 상기 아날로그 D급 증폭기의 기준 주파수로서 입력하는 것을 특징으로 하는 다이렉트 디지털 D급 증폭기를 이용한 오디오 시스템.
KR1020070032553A 2007-04-02 2007-04-02 다이렉트 디지털 d급 증폭기를 이용한 오디오 시스템 KR100855685B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070032553A KR100855685B1 (ko) 2007-04-02 2007-04-02 다이렉트 디지털 d급 증폭기를 이용한 오디오 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070032553A KR100855685B1 (ko) 2007-04-02 2007-04-02 다이렉트 디지털 d급 증폭기를 이용한 오디오 시스템

Publications (1)

Publication Number Publication Date
KR100855685B1 true KR100855685B1 (ko) 2008-09-03

Family

ID=40022193

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070032553A KR100855685B1 (ko) 2007-04-02 2007-04-02 다이렉트 디지털 d급 증폭기를 이용한 오디오 시스템

Country Status (1)

Country Link
KR (1) KR100855685B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980068755A (ko) * 1997-02-24 1998-10-26 윤덕용 혼합형 증폭기
KR20030031154A (ko) * 2000-08-14 2003-04-18 존 더블유 울릭 디지털 d급 오디오 증폭기
JP2004274712A (ja) 2002-10-02 2004-09-30 Dialog Semiconductor Gmbh ディジタル・フィードバック付きd級増幅器
KR100508062B1 (ko) 2002-10-10 2005-08-17 주식회사 디엠비테크놀로지 자기 발진 주파수를 높이기 위한 위상 진상-지상 보상기를구비하는 디지털 오디오 증폭기
JP2006262261A (ja) 2005-03-18 2006-09-28 Yamaha Corp D級増幅器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980068755A (ko) * 1997-02-24 1998-10-26 윤덕용 혼합형 증폭기
KR20030031154A (ko) * 2000-08-14 2003-04-18 존 더블유 울릭 디지털 d급 오디오 증폭기
JP2004274712A (ja) 2002-10-02 2004-09-30 Dialog Semiconductor Gmbh ディジタル・フィードバック付きd級増幅器
KR100508062B1 (ko) 2002-10-10 2005-08-17 주식회사 디엠비테크놀로지 자기 발진 주파수를 높이기 위한 위상 진상-지상 보상기를구비하는 디지털 오디오 증폭기
JP2006262261A (ja) 2005-03-18 2006-09-28 Yamaha Corp D級増幅器

Similar Documents

Publication Publication Date Title
US7498876B2 (en) Amplifier having half-wave tracking power rails
ATE425581T1 (de) Klasse-d verstärker
US20140369529A1 (en) Switched-Mode Audio Amplifier Employing Power-Supply Audio- Modulation
TW201004130A (en) Efficient power amplifier
US7345608B2 (en) Delta-Sigma DAC
CN101023580A (zh) 音频功率放大器ic和具备该音频功率放大器ic的音频系统
WO2001041298A3 (en) Control scheme for distortion reduction
CN103296983B (zh) 具有改进的线性的级联d类放大器
MY134155A (en) Digital power amplifier
TW200707897A (en) Amplifier circuit having a compensating amplifier unit for improving loop gain and linearity
US7492218B2 (en) Digital amplifier apparatus and method of resetting a digital amplifier apparatus
KR100855685B1 (ko) 다이렉트 디지털 d급 증폭기를 이용한 오디오 시스템
US8054979B2 (en) Audio system for improving a signal to noise ratio
CN101399559B (zh) 声音信号处理装置
US8306245B2 (en) Multi-mode audio amplifiers
US8249272B2 (en) Audio playback apparatus
JP2019024153A (ja) デジタルアンプ
JP6509726B2 (ja) 可変の供給電圧のためのスイッチング増幅器
JP2006093872A (ja) Eer変調増幅装置
KR102055568B1 (ko) 디지털필터를 적용한 d급 전력 증폭기의 스피커 전류 구동장치
US7138859B2 (en) Signal processing device and class D amplifier that can reduce radiation noise even if the number of channels of a digital audio signal inputted thereto increases
EP1530288B1 (en) Power amplification circuit
CN101212205A (zh) 音频输出放大器的电压变动补偿装置
JP2002368716A (ja) Ofdm高能率電力増幅器
WO2019008628A1 (ja) 増幅装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120802

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130819

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140821

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150806

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160816

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170811

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180822

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190813

Year of fee payment: 12