JP4798753B2 - 表示制御回路および表示制御方法 - Google Patents
表示制御回路および表示制御方法 Download PDFInfo
- Publication number
- JP4798753B2 JP4798753B2 JP2005055029A JP2005055029A JP4798753B2 JP 4798753 B2 JP4798753 B2 JP 4798753B2 JP 2005055029 A JP2005055029 A JP 2005055029A JP 2005055029 A JP2005055029 A JP 2005055029A JP 4798753 B2 JP4798753 B2 JP 4798753B2
- Authority
- JP
- Japan
- Prior art keywords
- gradation
- voltage
- switch
- capacitor
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0673—Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
図1から図4を参照して第1の実施の形態を説明する。図1は、本発明による表示制御回路と表示パネルの構成を示すブロック図である。ここで、表示パネル30は単色の16階調表示をするものを例示する。表示制御回路8は、ガンマ回路10と階調選択駆動回路20−1〜Nとを備え、表示データD−1〜Nを表示パネル30に表示する。表示パネル30に供給される駆動信号VO−1〜Nの電圧は、ガンマ回路10で生成され、階調配線VT1〜VT8を介して供給される階調電圧V1〜V16から選択される。選択された階調電圧は電力増幅されて表示パネル30に供給される。ここでNは表示パネル30の1ラインの画素数に対応する。また、符号の“−”以降に続く部分は回路番号を示し、以降、これらの回路を区別しない場合は省略して説明する。
図5から図7を参照して第2の実施の形態を説明する。第2の実施の形態は、多色表示に関し、赤(R)、緑(G)、青(B)の3原色の階調電圧が独立して生成される。図5は、第2の実施の形態に係る表示制御回路と表示パネルの構成を示すブロック図である。表示制御回路は、ガンマ回路11と階調選択駆動回路21−1〜Nとを備え、表示データD−1〜Nを表示パネル30に表示する。表示パネル30は、1画素を3色(赤:R、緑:G、青:B)で表示する。ここでは、各成分は16階調であるとして説明する。
10、11 ガンマ回路
20−1〜N 階調選択駆動回路
20R−1、20G−1、20B−1、20X−n 階調選択駆動回路
21−1〜N 階調選択駆動回路
22、22−1、22−n 階調セレクタ回路
22R−1、22G−1、22B−1、22X−n 階調セレクタ回路
24−1、24−n デコーダ回路
24R−1、24G−1、24B−1、24X−n デコーダ回路
30 表示パネル
31−1〜N パネル負荷
31R−1、31G−1、31B−1 パネル負荷
32−1〜N 画素
34、34−1、34R−1、34X 抵抗/配線抵抗
35、35−1、35R−1、35X コンデンサ/配線容量
40、40−1、40−n、49、49−1 駆動回路
40X−n、40R−1、40G−1、40B−1 駆動回路
41 増幅器
43 コンデンサ
45、46、47、48 スイッチ
S1〜S16 スイッチ
R1〜R16 抵抗
CK、CKR、CKG、CKB 階調切替タイミング信号
DT、DT−1、DT−n 階調選択信号
DTX、DTX−n、DTR−1、DTG−1、DTB−1 階調選択信号
Vref1−Vref2 基準電圧
V1〜V16 階調電圧
VT1〜VT16 階調配線
VTM−1〜N、 選択階調信号
VTX−1〜N、VTR−1、VTG−1、VTB−1 選択階調信号
VO−1〜N 駆動信号
VOX−1〜N、VOR−1、VOG−1、VOB−1 駆動信号
φ、φ−1、φ−n スイッチ切替信号
φX、φX−n、φR−n、φG−n、φB−n スイッチ切替信号
Claims (6)
- 複数の階調電圧を生成し、複数の階調配線の各々に前記複数の階調電圧を時分割的に出力するガンマ回路と、
画素データに基づいて選択される階調電圧を画素駆動信号として表示装置に出力する選択駆動回路と
を具備し、
前記選択駆動回路は、
前記複数の階調配線のうちの1つの階調配線を選択し、選択された前記1つの階調配線により供給される時分割的に多重化された前記複数の階調電圧を出力する選択回路と、
前記複数の階調電圧のうち先に供給される階調電圧を記憶するアナログメモリを有し、前記記憶された階調電圧と前記複数の階調電圧とのいずれかを前記画素データに基づいて選択して出力する駆動回路と
を含み、
前記駆動回路は、
前記アナログメモリとしてアナログ電圧を保持するキャパシタと、
前記キャパシタに供給する電圧を供給/遮断する第1スイッチと、
前記第1スイッチを介して前記キャパシタに記憶すべき電圧を供給する増幅器と、
前記選択回路から前記増幅器に入力される階調電圧を供給/遮断する第2スイッチと、
前記キャパシタに記憶された電圧を前記増幅器に供給/遮断する第3スイッチと
を備え、
前記第1スイッチと前記第2スイッチとを閉成し、前記第3スイッチを開放して前記選択回路から入力される階調電圧を、前記増幅器を介して前記キャパシタに記憶させ、
前記第1スイッチと前記第2スイッチとを開放し、前記第3スイッチを閉成して前記キャパシタに記憶させた電圧を、前記増幅器を介して再生させて出力する
表示制御回路。 - 前記複数の階調電圧は、前記ガンマ回路が生成する階調電圧のうち、偶数階調の階調電圧と奇数階調の階調電圧である
請求項1に記載の表示制御回路。 - 前記複数の階調電圧は、前記ガンマ回路が生成する階調電圧のうち、複数の原色の階調を設定する階調電圧である
請求項1または請求項2に記載の表示制御回路。 - 複数の階調電圧を生成するステップと、
生成された前記複数の階調電圧を複数の階調配線の各々に時分割して転送するステップと、
転送された前記複数の階調電圧から表示装置に表示する表示データに基づいて表示階調電圧を選択するステップと、
前記表示階調電圧を選択するステップで選択された前記複数の階調電圧の1つをアナログメモリに記憶するステップと、
前記表示階調電圧を選択するステップで選択された階調電圧と前記記憶するステップで記憶した階調電圧のいずれかを選択し、切り替えて出力するステップと
を具備し、
切り替えて出力するステップは、
前記アナログメモリとして機能するキャパシタにアナログ電圧を保持させるステップと、
前記キャパシタに供給する電圧を第1スイッチによって供給/遮断するステップと、
前記第1スイッチを介して前記キャパシタに記憶すべき電圧を増幅器から供給するステップと、
前記複数の階調電圧を出力するステップにおいて前記増幅器に入力される階調電圧を第2スイッチによって供給/遮断するステップと、
前記キャパシタに記憶された電圧を前記増幅器に第3スイッチによって供給/遮断するステップと
を備え、
前記第1スイッチと前記第2スイッチとを閉成し、前記第3スイッチを開放して前記選択回路から入力される階調電圧を、前記増幅器を介して前記キャパシタに記憶させ、前記第1スイッチと前記第2スイッチとを開放し、前記第3スイッチを閉成して前記キャパシタに記憶させた電圧を、前記増幅器を介して再生して出力する
表示制御方法。 - 前記複数の階調電圧は、前記生成するステップで生成される階調電圧のうち、偶数階調の階調電圧と奇数階調の階調電圧である
請求項4に記載の表示制御方法。 - 前記複数の階調電圧は、前記生成するステップで生成される階調電圧のうち、複数の原色の階調を設定する階調電圧である
請求項4または請求項5に記載の表示制御方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005055029A JP4798753B2 (ja) | 2005-02-28 | 2005-02-28 | 表示制御回路および表示制御方法 |
US11/362,138 US7683871B2 (en) | 2005-02-28 | 2006-02-27 | Display control circuit |
CNB2006100093410A CN100550111C (zh) | 2005-02-28 | 2006-02-28 | 显示控制电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005055029A JP4798753B2 (ja) | 2005-02-28 | 2005-02-28 | 表示制御回路および表示制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006243061A JP2006243061A (ja) | 2006-09-14 |
JP4798753B2 true JP4798753B2 (ja) | 2011-10-19 |
Family
ID=36931575
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005055029A Expired - Fee Related JP4798753B2 (ja) | 2005-02-28 | 2005-02-28 | 表示制御回路および表示制御方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7683871B2 (ja) |
JP (1) | JP4798753B2 (ja) |
CN (1) | CN100550111C (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090085617A1 (en) * | 2007-09-27 | 2009-04-02 | Infineon Technologies Ag | Ramp voltage circuit |
JP5363895B2 (ja) * | 2009-07-23 | 2013-12-11 | ルネサスエレクトロニクス株式会社 | 信号線駆動回路及び液晶表示装置 |
CN103582910B (zh) * | 2011-05-31 | 2016-09-28 | 夏普株式会社 | 显示装置的驱动电路以及驱动方法 |
CN102693705A (zh) * | 2012-01-18 | 2012-09-26 | 矽创电子股份有限公司 | 面板驱动电路 |
CN102682715B (zh) * | 2012-04-26 | 2014-07-09 | 京东方科技集团股份有限公司 | 灰阶电压产生电路和方法、源极驱动芯片、液晶显示装置 |
KR20150124102A (ko) * | 2014-04-28 | 2015-11-05 | 삼성전자주식회사 | 구동 회로 및 이를 포함하는 표시 장치 |
JP6439393B2 (ja) * | 2014-11-07 | 2018-12-19 | セイコーエプソン株式会社 | ドライバー及び電子機器 |
JP6439419B2 (ja) | 2014-12-05 | 2018-12-19 | セイコーエプソン株式会社 | ドライバー及び電子機器 |
CN107886921B (zh) * | 2017-12-05 | 2020-07-31 | 深圳市华星光电技术有限公司 | 源极驱动器及其实现多灰阶绑点电压组合的方法、驱动电路 |
KR102477593B1 (ko) * | 2017-12-14 | 2022-12-14 | 주식회사 디비하이텍 | 소스 드라이버 및 이를 포함하는 디스플레이 장치 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04136983A (ja) * | 1990-09-28 | 1992-05-11 | Sharp Corp | 表示装置の駆動回路 |
JP2743683B2 (ja) | 1991-04-26 | 1998-04-22 | 松下電器産業株式会社 | 液晶駆動装置 |
JPH0535200A (ja) * | 1991-07-31 | 1993-02-12 | Hitachi Ltd | 表示装置とその駆動方法 |
JPH09138670A (ja) * | 1995-11-14 | 1997-05-27 | Fujitsu Ltd | 液晶表示装置の駆動回路 |
JP3418676B2 (ja) * | 1998-04-13 | 2003-06-23 | シャープ株式会社 | 液晶駆動回路 |
JP2000003159A (ja) * | 1998-06-15 | 2000-01-07 | Oki Electric Ind Co Ltd | 液晶ディスプレイの階調駆動回路 |
JP3993725B2 (ja) * | 1999-12-16 | 2007-10-17 | 松下電器産業株式会社 | 液晶駆動回路,半導体集積回路及び液晶パネル |
JP4449189B2 (ja) * | 2000-07-21 | 2010-04-14 | 株式会社日立製作所 | 画像表示装置およびその駆動方法 |
JP4675485B2 (ja) * | 2001-02-09 | 2011-04-20 | ルネサスエレクトロニクス株式会社 | 液晶駆動用半導体集積回路および液晶表示装置 |
US7136058B2 (en) * | 2001-04-27 | 2006-11-14 | Kabushiki Kaisha Toshiba | Display apparatus, digital-to-analog conversion circuit and digital-to-analog conversion method |
KR100815898B1 (ko) * | 2001-10-13 | 2008-03-21 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
KR100864917B1 (ko) * | 2001-11-03 | 2008-10-22 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
JP2004325716A (ja) * | 2003-04-24 | 2004-11-18 | Sharp Corp | カラー画像表示のための駆動回路およびこれを備えた表示装置 |
JP4263153B2 (ja) * | 2004-01-30 | 2009-05-13 | Necエレクトロニクス株式会社 | 表示装置、表示装置の駆動回路およびその駆動回路用半導体デバイス |
JP4643954B2 (ja) * | 2004-09-09 | 2011-03-02 | ルネサスエレクトロニクス株式会社 | 階調電圧生成回路及び階調電圧生成方法 |
KR100670494B1 (ko) * | 2005-04-26 | 2007-01-16 | 매그나칩 반도체 유한회사 | 액정표시장치의 구동회로 및 구동방법 |
JP4878795B2 (ja) * | 2005-08-16 | 2012-02-15 | ルネサスエレクトロニクス株式会社 | 表示制御回路および表示制御方法 |
-
2005
- 2005-02-28 JP JP2005055029A patent/JP4798753B2/ja not_active Expired - Fee Related
-
2006
- 2006-02-27 US US11/362,138 patent/US7683871B2/en active Active
- 2006-02-28 CN CNB2006100093410A patent/CN100550111C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7683871B2 (en) | 2010-03-23 |
JP2006243061A (ja) | 2006-09-14 |
US20060192793A1 (en) | 2006-08-31 |
CN100550111C (zh) | 2009-10-14 |
CN1828714A (zh) | 2006-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4798753B2 (ja) | 表示制御回路および表示制御方法 | |
US8836629B2 (en) | Image display apparatus and image display method | |
US5764225A (en) | Liquid crystal display with two separate power sources for the scan and signal drive circuits | |
KR100843523B1 (ko) | 액정 디스플레이 디바이스의 동작 방법, 액정 디스플레이 디바이스, 및 lcd 패널 | |
US7079106B2 (en) | Signal output device and display device | |
US6184855B1 (en) | Liquid crystal display panel driving device | |
US20060007213A1 (en) | Apparatus and method for LCD panel drive for achieving time-divisional driving and inversion driving | |
JPH11175028A (ja) | 液晶表示装置、液晶表示装置の駆動回路、および液晶表示装置の駆動方法 | |
US7760176B2 (en) | Method and apparatus for time-divisional display panel drive | |
JP2004133402A (ja) | ガンマ補正の駆動システム | |
US7133004B2 (en) | Flat display device | |
JPWO2002056288A1 (ja) | カラー画像表示装置 | |
JPS602385A (ja) | 感熱記録装置 | |
JP2007114514A (ja) | 表示装置 | |
JPH09138670A (ja) | 液晶表示装置の駆動回路 | |
KR102515138B1 (ko) | 감마 기준 전압 생성 회로, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
JP4525343B2 (ja) | 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法 | |
KR102682574B1 (ko) | 디스플레이를 위한 시스템 | |
KR101503107B1 (ko) | 적응형 프로그래머블 감마 탭 전압 발생 장치 | |
JP2003084719A (ja) | 表示パネル駆動装置 | |
KR102681643B1 (ko) | 디스플레이를 위한 구동 장치 | |
JP2890964B2 (ja) | 液晶表示装置 | |
WO2022138372A1 (ja) | 駆動回路及び表示装置 | |
US12112710B2 (en) | Display driver and display device | |
JP2007240895A (ja) | 表示装置用駆動回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080118 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110202 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110218 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110419 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110516 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110714 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110801 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110801 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140812 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |