JP6439393B2 - ドライバー及び電子機器 - Google Patents

ドライバー及び電子機器 Download PDF

Info

Publication number
JP6439393B2
JP6439393B2 JP2014226885A JP2014226885A JP6439393B2 JP 6439393 B2 JP6439393 B2 JP 6439393B2 JP 2014226885 A JP2014226885 A JP 2014226885A JP 2014226885 A JP2014226885 A JP 2014226885A JP 6439393 B2 JP6439393 B2 JP 6439393B2
Authority
JP
Japan
Prior art keywords
voltage
circuit
data
driving
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014226885A
Other languages
English (en)
Other versions
JP2016090882A5 (ja
JP2016090882A (ja
Inventor
森田 晶
晶 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2014226885A priority Critical patent/JP6439393B2/ja
Priority to US14/925,321 priority patent/US10002582B2/en
Priority to CN201510746763.5A priority patent/CN105590596B/zh
Publication of JP2016090882A publication Critical patent/JP2016090882A/ja
Publication of JP2016090882A5 publication Critical patent/JP2016090882A5/ja
Application granted granted Critical
Publication of JP6439393B2 publication Critical patent/JP6439393B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Description

本発明は、ドライバー及び電子機器等に関する。
プロジェクターや情報処理装置、携帯型情報端末等の種々の電子機器において表示装置(例えば液晶表示装置)が用いられている。このような表示装置では高精細化が進んでおり、それに伴ってドライバーが1つの画素を駆動する時間が短くなっている。例えば、電気光学パネル(例えば液晶表示パネル)を駆動する手法として相展開駆動がある。この駆動手法では、例えば1回に8本のソース線を駆動し、それを160回繰り返して1280本のソース線を駆動する。WXGA(1280×768画素)のパネルを駆動する場合、上記160回の駆動(即ち水平走査線1本の駆動)を768回繰り返すことになる。リフレッシュレートを60Hzとすると、単純計算で1画素あたりの駆動時間は約135ナノ秒である。実際には、画素を駆動しない期間(例えばブランキング期間等)があるため、1画素あたりの駆動時間は約70ナノ秒程度と更に短くなる。
特開2000−341125号公報 特開2001−156641号公報
上記のような画素の駆動時間の短縮にともなって、アンプ回路によって時間内にデータ電圧の書き込みを終えることが困難になりつつある。このような課題を解決する駆動手法として、キャパシターの電荷再分配により電気光学パネルを駆動する手法(以下、容量駆動と呼ぶ)が考えられる。例えば、特許文献1、2には、キャパシターの電荷再分配をD/A変換に利用した技術が開示されている。D/A変換回路では、駆動側の容量と負荷側の容量が共にICに内蔵されており、それらの容量の間で電荷再分配が生じる。例えば、このようなD/A変換回路の負荷側の容量をIC外部の電気光学パネルの容量に置き換え、ドライバーとして用いたとする。この場合、ドライバー側の容量と電気光学パネル側の容量との間で電荷再分配が行われる。
このように電荷再分配を用いる容量駆動では、自在に電荷を供給できるアンプ回路に比べてデータ電圧の精度が低下するという課題がある。このような課題を解決する駆動手法として、容量駆動による高速な駆動を開始した後に更にアンプ回路により高精度なデータ電圧を出力する手法(以下、電圧駆動と呼ぶ)が考えられる。この場合、階調データに対応した電圧をアンプ回路に出力するD/A変換回路が設けられる。
しかしながら、D/A変換回路の出力(アンプ回路の入力)が、階調データに対応した電圧にセトリングする時間が長い場合、それを受けるアンプ回路の出力がデータ電圧にセトリングする時間が長くなるという課題がある。そのため、画素の書き込み時間内に高精度なデータ電圧を書き込めない可能性がある。
本発明の幾つかの態様によれば、電圧駆動においてアンプ回路の出力のセトリング時間を短縮することが可能なドライバー及び電子機器等を提供できる。
本発明の一態様は、階調データに対応する第1〜第nのキャパシター駆動電圧(nは2以上の自然数)を第1〜第nのキャパシター駆動用ノードに出力するキャパシター駆動回路と、前記第1〜第nのキャパシター駆動用ノードとデータ電圧出力端子との間に設けられる第1〜第nのキャパシターを有するキャパシター回路と、前記階調データに対応するデータ電圧を前記データ電圧出力端子に出力する電圧駆動を行う電圧駆動回路と、前記電圧駆動の開始前に前記電圧駆動回路の入力ノードを前記データ電圧出力端子の電圧に対応する電圧に設定する補助用電圧設定回路と、を含むドライバーに関係する。
本発明の一態様によれば、電圧駆動回路による電圧駆動の開始前に、補助用電圧設定回路により電圧駆動回路の入力ノードがデータ電圧出力端子の電圧に対応する電圧に設定される。これにより、電圧駆動回路の入力を補助用電圧設定回路により高速にセトリングさせることが可能となり、電圧駆動においてアンプ回路の出力のセトリング時間を短縮することが可能となる。
また本発明の一態様では、前記補助用電圧設定回路は、前記電圧駆動回路の前記入力ノードと前記データ電圧出力端子の間に設けられるスイッチ回路を有してもよい。
このようにすれば、スイッチ回路がオンになることで電圧駆動回路の入力ノードとデータ電圧出力端子を接続できる。データ電圧出力端子は容量駆動によりデータ電圧が出力されるので、スイッチ回路を介して高速な容量駆動によって電圧駆動回路の入力ノードを充電できる。
また本発明の一態様では、前記補助用電圧設定回路の前記スイッチ回路は、前記電圧駆動の開始前にオンからオフになってもよい。
電圧駆動の開始前にスイッチ回路がオンになることで、電圧駆動の開始前に電圧駆動回路の入力電圧をデータ電圧に対応する電圧に設定できる。これにより、電圧駆動を開始してから電圧駆動回路の出力が正確なデータ電圧にセトリングするまでの時間を短くできる。
また本発明の一態様では、前記補助用電圧設定回路の前記スイッチ回路は、前記容量駆動の開始以後にオンになり、前記電圧駆動の開始前にオフになってもよい。
補助用電圧設定回路のスイッチ回路を介して電圧駆動回路の出力と入力が接続された場合、電圧駆動回路の出力が確定しなくなる。この点、本発明の一態様によれば、スイッチ回路が電圧駆動の開始前にオフになることで、電圧駆動回路が出力を開始する前に電圧駆動回路の入力ノードとデータ電圧出力端子を遮断できる。
また本発明の一態様では、前記電圧駆動回路は、前記データ電圧を出力するアンプ回路と、記アンプ回路の出力と前記データ電圧出力端子との間に設けられる電圧駆動用スイッチ回路と、を有してもよい。
アンプ回路による駆動よりも容量駆動の方が高速であるため、電圧駆動と容量駆動を同時に行うと、アンプ回路の出力に引っ張られてデータ電圧への漸近が遅くなる。この点、本発明の一態様によれば、電圧駆動用スイッチ回路を設けたことで、アンプ回路の出力とデータ電圧出力端子を遮断して、高速な容量駆動によりデータ電圧を出力することが可能になる。
また本発明の一態様では、前記電圧駆動用スイッチ回路は、前記補助用電圧設定回路の前記スイッチ回路がオンしている期間ではオフになってもよい。
また本発明の一態様では、前記電圧駆動用スイッチ回路は、前記電圧駆動の開始時にオンになってもよい。
このようにすれば、電圧駆動回路の入力ノードとデータ電圧出力端子が接続されている期間(補助用電圧設定回路のスイッチ回路がオンになっている期間)において、アンプ回路の出力とデータ電圧出力端子を遮断できる。これにより、アンプ回路の出力と入力がスイッチ回路を介して短絡されることを防止できる。
また本発明の一態様では、複数の基準電圧から前記階調データに対応する基準電圧を選択し、前記選択された基準電圧を前記電圧駆動回路の前記入力ノードに出力するD/A変換回路を含んでもよい。
このようにD/A変換回路は電圧駆動回路の入力ノードに基準電圧を出力するものである。本発明の一態様によれば、その入力ノードの基準電圧への変化を補助用電圧設定回路により補助することができる。これにより、電圧駆動回路の入力ノードを高速に基準電圧に到達させることができる。
また本発明の一態様では、前記複数の基準電圧を生成する基準電圧生成回路を含み、前記D/A変換回路は、前記補助用電圧設定回路の前記スイッチ回路がオンになる期間において、前記電圧駆動回路の前記入力ノードと前記基準電圧生成回路の出力との間を遮断する入力ノード遮断用スイッチ回路を有してもよい。
基準電圧生成回路の出力と電圧駆動回路の入力ノードが接続された状態で補助用電圧設定回路のスイッチ回路がオンになった場合、基準電圧生成回路の出力とデータ電圧出力端子が短絡される。この場合、容量駆動の電荷保存が保たれない可能性がある。この点、本発明の一態様によれば、補助用電圧設定回路のスイッチ回路がオンになる期間では入力ノード遮断用スイッチ回路がオフになるので、基準電圧生成回路の出力とデータ電圧出力端子の間を遮断できる。
また本発明の一態様では、前記D/A変換回路は、前記複数の基準電圧から前記階調データに対応する基準電圧を選択する選択回路を有し、前記入力ノード遮断用スイッチ回路は、前記選択回路の出力と前記電圧駆動回路の前記入力ノードとの間に設けられてもよい。
このようにすれば、選択回路により、複数の基準電圧から階調データに対応する基準電圧を選択できる。そして、その選択回路の出力と電圧駆動回路の入力ノードとの間に入力ノード遮断用スイッチ回路を設けることで、基準電圧生成回路の出力と電圧駆動回路の入力ノードの間を遮断できる。
また本発明の一態様では、前記D/A変換回路は、前記複数の基準電圧から前記階調データに対応する基準電圧を選択する選択回路を有し、前記入力ノード遮断用スイッチ回路は、前記選択回路を構成するスイッチ回路であってもよい。
このように、入力ノード遮断用スイッチ回路を選択回路と別に設けるのではなく、選択回路を構成するスイッチ回路を入力ノード遮断用スイッチ回路として兼用することで、入力ノード遮断用スイッチ回路を実現してもよい。
また本発明の一態様では、前記データ電圧出力端子と基準電圧のノードとの間に設けられる可変容量回路を含み、前記可変容量回路の容量と電気光学パネル側容量を加算した容量と、前記キャパシター回路の容量とが、所与の容量比関係になるように、前記可変容量回路の容量が設定されていてもよい。
このようにすれば、電気光学パネル側容量が異なる場合であっても、それに応じて可変容量回路の容量を調整することによって所与の容量比関係が実現され、その容量比関係に対応した所望のデータ電圧の範囲を実現できる。即ち、種々の接続環境(例えば、ドライバーに接続される電気光学パネルの機種や、ドライバーが実装されるプリント基板の設計等)において汎用可能な容量駆動を実現できる。
また本発明の他の態様は、上記のいずれかに記載されたドライバーを含む電子機器に関係する。
ドライバーの第1構成例。 図2(A)、図2(B)は、階調データに対応するデータ電圧の説明図。 ドライバーの第2構成例。 比較例のシミュレーション結果。 ドライバーの第2構成例の詳細な構成例。 第2構成例の補助用電圧設定回路についての動作タイミングチャート。 第2構成例のシミュレーション結果。 第2構成例の電圧駆動回路についての動作タイミングチャート。 図9(A)〜図9(C)は、第1構成例におけるデータ電圧の説明図。 ドライバーの第3構成例。 図11(A)〜図11(C)は、第3構成例におけるデータ電圧の説明図。 ドライバーの詳細な構成例。 検出回路の詳細な構成例。 可変容量回路の容量を設定する処理のフローチャート。 図15(A)、図15(B)は、可変容量回路の容量を設定する処理の説明図。 ドライバーの第2の詳細な構成例。 第2の詳細な構成例の動作タイミングチャート。 第2の詳細な構成例の動作タイミングチャート。 ドライバーの第3の詳細な構成例と、電気光学パネルの詳細な構成例と、ドライバーと電気光学パネルの接続構成例。 ドライバーと電気光学パネルの動作タイミングチャート。 電子機器の構成例。
以下、本発明の好適な実施の形態について詳細に説明する。なお以下に説明する本実施形態は特許請求の範囲に記載された本発明の内容を不当に限定するものではなく、本実施形態で説明される構成の全てが本発明の解決手段として必須であるとは限らない。
1.ドライバーの第1構成例
図1に、本実施形態のドライバーの第1構成例を示す。このドライバー100は、キャパシター回路10、キャパシター駆動回路20、データ電圧出力端子TVQを含む。なお以下では、キャパシターの容量値を表す符号として、そのキャパシターの符号と同一の符号を用いる。
ドライバー100は、例えば集積回路装置(IC)により構成される。集積回路装置は、例えばシリコン基板に回路が形成されたICチップ、或はICチップがパッケージに収納された装置に対応する。ドライバー100の端子(データ電圧出力端子TVQ等)は、ICチップのパッド或はパッケージの端子に対応する。
キャパシター回路10は、第1〜第nのキャパシターC1〜Cn(nは2以上の自然数)を含む。またキャパシター駆動回路20は、第1〜第nの駆動部DR1〜DRnを含む。なお以下では、n=10の場合を例にとって説明するが、nは2以上の自然数であればよい。例えばnは、階調データのビット数と同数に設定すればよい。
キャパシターC1〜C10の第iのキャパシター(iはn=10以下の自然数)の一端は、キャパシター駆動ノードNDRiに接続され、第iのキャパシターの他端は、データ電圧出力ノードNVQに接続される。データ電圧出力ノードNVQはデータ電圧出力端子TVQに接続されるノードである。キャパシターC1〜C10は、2の累乗で重み付けされた容量値を有している。具体的には第iのキャパシターCiの容量値は2(i−1)×C1である。
第1〜第10の駆動部DR1〜DR10の第iの駆動部DRiの入力ノードには、階調データGD[10:1]の第iのビットGDiが入力される。第iの駆動部DRiの出力ノードは、第iのキャパシター駆動ノードNDRiである。階調データGD[10:1]は第1〜第10のビットGD1〜GD10(第1〜第nのビット)で構成され、ビットGD1がLSBに対応し、ビットGD10がMSBに対応する。
第iの駆動部DRiは、ビットGDiが第1論理レベルの場合に第1電圧レベルを出力し、ビットGDiが第2論理レベルの場合に第2電圧レベルを出力する。例えば、第1論理レベルは“0”(ローレベル)、第2論理レベルは“1”(ハイレベル)、第1電圧レベルは低電位側電源VSSの電圧(例えば0V)、第2電圧レベルは高電位側電源VDDの電圧(例えば15V)である。例えば、第iの駆動部DRiは、入力された論理レベル(例えばロジック電源の3V)を駆動部DRiの出力電圧レベル(例えば15V)にレベルシフトするレベルシフターや、そのレベルシフターの出力をバッファリングするバッファー回路で構成される。
以上のように、キャパシターC1〜C10の容量値は、階調データGD[10:1]のビットGD1〜GD10の桁に応じた2の累乗で重み付けされている。そして、駆動部DR1〜DR10が、ビットGD1〜GD10に応じて0V又は15Vを出力することで、その電圧によりキャパシターC1〜C10が駆動される。この駆動によってキャパシターC1〜C10と電気光学パネル側容量CPとの間で電荷再分配が生じ、その結果としてデータ電圧出力端子TVQにデータ電圧が出力される。
電気光学パネル側容量CPは、データ電圧出力端子TVQから見える容量の合計である。例えば、電気光学パネル側容量CPは、プリント基板の寄生容量である基板容量CP1と、電気光学パネル200内の寄生容量や画素容量であるパネル容量CP2と、を加算したものである。
具体的には、ドライバー100は集積回路装置としてリジッド基板に実装され、そのリジッド基板にフレキシブル基板が接続され、そのフレキシブル基板に電気光学パネル200が接続される。このリジッド基板やフレキシブル基板には、ドライバー100のデータ電圧出力端子TVQと電気光学パネル200のデータ電圧入力端子TPNとを接続する配線が設けられている。この配線の寄生容量が基板容量CP1である。また図19で後述するように、電気光学パネル200には、データ電圧入力端子TPNに接続されたデータ線と、ソース線と、データ線をソース線に接続するスイッチ素子と、ソース線に接続される画素回路と、が設けられる。スイッチ素子は例えばTFT(Thin Film Transistor)で構成され、ソース・ゲート間に寄生容量がある。データ線には多数のスイッチ素子が接続されるため、データ線には多数のスイッチ素子の寄生容量が付く。また、データ線やソース線とパネル基板との間に寄生容量が存在する。また、液晶表示パネルでは液晶の画素に容量がある。これらを加算したものがパネル容量CP2である。
電気光学パネル側容量CPは、例えば50pF〜120pFである。後述するように、キャパシター回路10の容量CO(キャパシターC1〜C10の容量の合計)と電気光学パネル側容量CPの比を1:2にするため、キャパシター回路10の容量COは25pF〜60pFとなる。集積回路に内蔵する容量としては大きいが、例えばMIM(Metal Insulation Metal)キャパシターを縦に2〜3段積み上げる断面構造にすることで、キャパシター回路10の容量COを実現できる。
2.データ電圧
次に、階調データGD[10:1]に対してドライバー100が出力するデータ電圧について説明する。ここでは、キャパシター回路10の容量CO(=C1+C2+・・・C10)がCP/2に設定されているとする。
図2(A)に示すように、第iのビットGDiが“0”の場合には駆動部DRiは0Vを出力し、第iのビットGDiが“1”の場合には駆動部DRiは15Vを出力する。図2(A)には、GD[10:1]=“1001111111b”(末尾のbは“”内の数が2進数であることを示す)の場合を例に示している。
まず、駆動の前に初期化を行う。即ち、GD[10:1]=“0000000000b”に設定して駆動部DR1〜DR10に0Vを出力させ、電圧VQ=VC=7.5Vを設定する。VC=7.5Vは初期化電圧である。
この初期化においてデータ電圧出力ノードNVQに蓄積された電荷は、以後の駆動時にも保存されるので、電荷保存から図2(A)の式FEが求められる。式FEにおいて符号GDiはビットGDiの値(“0”又は“1”)を表すものとする。式FEの右辺第2項を見ると、階調データGD[10:1]が1024階調のデータ電圧(5V×0/1023、5V×1/1023、5V×2/1023、・・・、5V×1023/1023)に変換されることが分かる。図2(B)には、一例として階調データGD[10:1]の上位3ビットを変化させたときのデータ電圧(出力電圧VQ)を示す。
なお、以上では正極性駆動を例にとって説明したが、本実施形態では負極性駆動を行ってもよい。また正極性駆動と負極性駆動を交互に行う反転駆動を行ってもよい。負極性駆動では、初期化においてキャパシター駆動回路20の駆動部DR1〜DR10の出力を全て15Vに設定し、出力電圧VQ=VC=7.5Vを設定する。そして、階調データGD[10:1]の各ビットの論理レベルを反転(“0”を“1”に、“1”を“0”に)してキャパシター駆動回路20に入力し、容量駆動を行う。この場合、階調データGD[10:1]=“000h”(末尾のhは“”内の数が16進数であることを示す)に対してVQ=7.5Vが出力され、階調データGD[10:1]=“3FFh”に対してVQ=2.5Vが出力され、データ電圧範囲は7.5V〜2.5Vとなる。
以上のようにして、キャパシター回路10の容量COと電気光学パネル側容量CPとの間で電荷再分配させ、容量駆動を行うことで、階調データGD[10:1]に対応するデータ電圧を出力できる。電荷再分配により駆動を行うことで、フィードバック制御により電圧をセトリングさせるアンプ駆動に比べて高速なセトリングが可能となる。
3.比較例
さて、電気光学パネル200の駆動では、画像を表示する前にソース線にプリチャージ電圧を書き込むプリチャージ駆動が行われる。これは、全てのソース線を一旦同じ電圧にしてから表示用の駆動を開始して表示画質を向上させるためである。容量駆動では、このプリチャージ駆動のために、データ電圧出力ノードNVQの電荷の保存が崩れてデータ電圧に誤差が生じるという課題がある。この点について以下に説明する。
まず、図19と図8を用いて、電気光学パネル200の構成とその駆動手法について簡単に説明する。
以下、データ線DL1とソース線SL1を例に説明する。図19に示すように、電気光学パネル200のデータ線DL1は、ドライバー100のデータ線駆動回路DD1に駆動される。データ線駆動回路DD1は、図1のキャパシター回路10とキャパシター駆動回路20に対応する。データ線DL1はスイッチ素子SWEP1介してソース線SL1に接続されている。
図8に示すように、まずスイッチ素子SWEP1がオンになり、データ線駆動回路DD1がプリチャージ電圧VPRを出力し、データ線DL1とソース線SL1がプリチャージ電圧VPRに設定される。次に、スイッチ素子SWEP1がオフになってデータ線駆動回路DD1が初期化電圧VCを出力し、データ線DL1がプリチャージ電圧VPRに設定される。次に、データ線駆動回路DD1が容量駆動を開始し、データ線DL1がデータ電圧SV1で駆動される。次に、スイッチ素子SWEP1がオンになってデータ線DL1とソース線SL1が接続され、ソース線SL1にデータ電圧SV1が書き込まれる。
第1構成例で説明したように、データ線DL1(データ電圧出力ノードNVQ)を初期化電圧VCで初期化した後は、データ線DL1の電荷が保存され、初期化電圧VCを基準としたデータ電圧が出力される。しかしながら、スイッチ素子SWEP1がオンになってデータ線DL1とソース線SL1が接続されるとき、ソース線SL1はプリチャージ電圧VPRなので(データ線DL1のソース電圧SV1と異なるため)、データ線DL1の電荷の保存が崩れてしまう。そのため、データ線DL1の電圧はSV1からずれてSV1’となり、所望のソース電圧SV1に対して誤差が生じる。
そこで本実施形態のドライバー100は、図3で後述するように基準電圧生成回路60とD/A変換回路70と電圧駆動回路80を含む。そして、キャパシター回路10による容量駆動を行って出力電圧VQがデータ電圧に近づいた後に、電圧駆動回路80のアンプ回路AMVDによる電圧駆動を行う。D/A変換回路70は階調データGD[10:1]をD/A変換して出力し、それを受けてアンプ回路AMVDがデータ電圧を出力する。図8に示すように、電圧駆動の開始はソース線SL1のスイッチ素子SWEP1がオンになる前である。
このように容量駆動により高速にデータ電圧に近づけた後にアンプ回路AMVDによる駆動を行うことで、容量駆動のみの場合に比べて高精度にデータ電圧を出力できる。即ち、上述のようにスイッチ素子SWEP1がオンすることでデータ線DL1の電圧に誤差が生じる(SV1’)が、アンプ回路AMVDが電圧SV1を出力することで、その誤差を解消して正確な電圧SV1に戻すことができる。
しかしながら、アンプ回路AMVDはフィードバックによって出力電圧AMQを制御しているため、入力電圧AMIのセトリングに時間がかかってしまうと、それに伴って出力電圧AMQのセトリング時間も延びてしまう。具体的には、基準電圧生成回路60は抵抗素子RD1〜RD1024の抵抗分割によって基準電圧VR1〜VR1024を生成しており、そのうちの1つがD/A変換回路70により選択される。そのため、基準電圧生成回路60の抵抗とアンプ回路AMVDの入力ノードNAMIの寄生容量とでRCの時定数が決定され、その時定数で入力ノードNAMIの電圧がセトリングすることになる。入力ノードNAMIには、アンプ回路AMVDの入力ゲート容量や、D/A変換回路70のスイッチ素子SWD1〜SWD1024のゲート−ソース(又はゲート−ドレイン)間の容量などが寄生している。
また、図16等で後述するように、基準電圧生成回路60には複数のD/A変換回路(DAAM1、DAAM2など)及びアンプ回路(AMVD1、AMVD2など)が接続されている。D/A変換回路は、基準電圧生成回路60の抵抗分圧のタップとアンプ回路の入力ノードとをスイッチ素子で接続するため、各D/A変換回路の出力が基準電圧生成回路60を介して相互にカップリングした状態となっている。そのため、あるD/A変換回路の出力(アンプ回路の入力)がセトリングしていない場合、それが他のD/A変換回路の出力にも影響してクロストークを生じてしまう。このような点からもD/A変換回路の出力(アンプ回路の入力)を高速にセトリングさせることは重要である。
図4に、本実施形態のドライバーの比較例におけるD/A変換回路の出力(AMI)及びアンプ回路の出力(AMQ)のシミュレーション結果を示す。比較例の構成は、後述する図3の構成例において本実施形態の補助用電圧設定回路85を含まない構成である。
図4には、初期化電圧VC=7.5Vからデータ電圧の最大値12.5Vに上昇させるときのシミュレーション結果を示す。時間ta1においてD/A変換回路70がD/A変換結果である12.5Vをアンプ回路AMVDの入力ノードNAMIに出力し始める。そうすると、アンプ回路AMVDの入力電圧AMIが上昇していき、時間ta2で入力電圧AMIが12.5Vに達する。時間ta2は、例えばRCの時定数τに対して6τに相当する。ta2−ta1は約30nsであり、アンプ回路AMVDの出力電圧AMQが12.5Vに正確にセトリングするためには、30nsよりも更に時間がかかることになる。WXGAでは画素の書き込み時間は70nsなので、セトリング可能であっても30nsは長い上、WXGAよりも高精細化するためには問題点となる。
4.ドライバーの第2構成例
図3に、上記のような課題を解決できる本実施形態のドライバーの第2構成例を示す。このドライバー100は、キャパシター回路10、キャパシター駆動回路20、基準電圧生成回路60、D/A変換回路70(電圧選択回路)、電圧駆動回路80、補助用電圧設定回路85、データ電圧出力端子TVQを含む。なお、既に説明した構成要素と同一の構成要素には同一の符号を付し、その構成要素については適宜説明を省略する。
補助用電圧設定回路85は、データ電圧出力端子TVQの電圧(データ電圧)に対応する電圧を電圧駆動回路80の入力ノードNAMIに設定する回路である。即ち、階調データGD[10:1]に対応するデータ電圧が容量駆動によりデータ電圧出力端子TVQから出力されるが、そのデータ電圧出力端子TVQの電圧に対応する電圧を補助用電圧設定回路85は出力する。
データ電圧出力端子TVQの電圧は、容量駆動により出力される電圧なので、階調データGD[10:1]に対応するデータ電圧に相当する。即ち、データ電圧出力端子TVQの電圧に対応する電圧は、データ電圧に対応する電圧である。図3の例では電圧駆動回路80はボルテージフォロアなので、電圧駆動回路80の入力電圧AMI(D/A変換回路70の出力電圧)はデータ電圧である。この場合、補助用電圧設定回路85はデータ電圧或いは、それに近い電圧を、データ電圧出力端子TVQの電圧に対応する電圧として出力する。最終的にはD/A変換回路70が電圧駆動回路80の入力電圧AMIを決めるので、補助用電圧設定回路85の出力とD/A変換回路70の出力は一致しなくてよい。
補助用電圧設定回路85は、容量駆動の開始前に、データ電圧出力端子TVQの電圧に対応する電圧を出力する。即ち、D/A変換回路70の出力を補助する。これにより、D/A変換回路70の出力(電圧駆動回路80の入力)が所望の電圧にセトリングするまでの時間が、D/A変換回路70のみの場合に比べて短縮される。電圧駆動回路80の入力のセトリング時間が短縮されることで、電圧駆動回路80の出力のセトリング時間が短縮され、データ電圧の書き込みを高速化できる。
基準電圧生成回路60は、階調データの各値に対応する基準電圧(階調電圧)を生成する回路である。例えば、10ビットの階調データGD[10:1]に対応して1024階調の基準電圧VR1〜VR1024を生成する。
具体的には、基準電圧生成回路60は、高電位側電源と初期化電圧VC(コモン電圧)のノードとの間に直列接続された第1〜第1024の抵抗素子RD1〜RF1024を含む。そして、抵抗素子RD1〜RF1024のタップから、電圧分割により得られた第1〜第1024の基準電圧VR1〜VR1024を出力する。
D/A変換回路70は、基準電圧生成回路60からの複数の基準電圧の中から、階調データGD[10:1]に対応する基準電圧を選択する回路である。選択された基準電圧は電圧駆動回路80の入力ノードNAMIに入力電圧AMIとして出力される。
具体的には、D/A変換回路70は、基準電圧VR1〜VR1024が一端に供給される第1〜第1024のスイッチ素子SWD1〜SWD1024を含む。スイッチ素子SWD1〜SWD1024の他端は共通接続されている。スイッチ素子SWD1〜SWD1024のうち、いずれか1つが階調データGD[10:1]に対応してオンになり、そのスイッチ素子に供給される基準電圧が電圧AMIとして出力される。スイッチ素子SWD1〜SWD1024のオン・オフ制御信号は、例えば図12の制御回路40から供給される。或いは、D/A変換回路70が階調データGD[10:1]をデコードするデコーダーを有し、制御回路40からデコーダーに階調データGD[10:1]が入力されてもよい。
なお、D/A変換回路70の構成は図3に限定されない。例えば、スイッチ素子を多段に設けて勝ち抜き方式での選択を行うトーナメント方式であってもよい。トーナメント方式では、例えば16個の基準電圧から1つ選択するセレクターを2段(16×16=256)重ね、それにより選択された4個の基準電圧から1つ選択するセレクター(256×4=1024)を3段目に設ける。
電圧駆動回路80は、D/A変換回路70からの電圧AMIを増幅し、その増幅した電圧をデータ電圧出力端子TVQへ出力する(電圧駆動)。電圧駆動回路80は、アンプ回路AMVD、電圧駆動用スイッチ回路SWAMを含む。
アンプ回路AMVDは演算増幅回路を有し、その演算増幅回路は例えばボルテージフォロアに構成される。そのボルテージフォロアの入力には、D/A変換回路70からの電圧AMIが入力される。
電圧駆動用スイッチ回路SWAMは、アンプ回路AMVDの出力とデータ電圧出力ノードNVQの接続・遮断を行う回路である。電圧駆動用スイッチ回路SWAMは、例えば1つのスイッチ素子で構成されてもよいし、或いは複数のスイッチ素子を含む回路で構成されてもよい。電圧駆動用スイッチ回路SWAMのオン・オフ制御信号は、例えば図12の制御回路40(不図示のタイミングコントローラー)から供給される。
5.第2構成例の詳細構成
図5に、上記ドライバーの第2構成例の詳細な構成例を示す。なお、既に説明した構成要素と同一の構成要素には同一の符号を付し、その構成要素については適宜説明を省略する。
補助用電圧設定回路85は、データ電圧出力ノードNVQとアンプ回路AMVDの入力ノードNAMIとの間に設けられるスイッチ回路SWASを有する。スイッチ回路SWASがオンになると、データ電圧出力ノードNVQと入力ノードNAMIが接続され、容量駆動の出力電圧がスイッチ回路SWASを介して入力ノードNAMIに供給される。スイッチ回路SWASがオフになると、データ電圧出力ノードNVQと入力ノードNAMIが遮断される。
D/A変換回路70は、スイッチ素子SWD1〜SWD1024を有する選択回路75と、選択回路75の出力とアンプ回路AMVDの入力ノードNAMIとの間に設けられるスイッチ回路SWBL(入力ノード遮断用スイッチ回路)と、を含む。スイッチ回路SWBLがオンになると、選択回路75の出力と入力ノードNAMIが接続され、選択回路75の出力電圧DAQ(D/A変換回路70の出力)が入力ノードNAMIに供給される。スイッチ回路SWBLがオフになると、選択回路75の出力と入力ノードNAMIが遮断される。
スイッチ回路SWAS、SWBLは、スイッチ素子(例えば、N型トランジスターやP型トランジスター等)であってもよいし、複数のスイッチ素子で構成される回路(例えば、N型トランジスターとP型トランジスターを組み合わせたトランスファーゲート)であってもよい。スイッチ回路SWAS、SWBLのオン・オフ制御信号は、例えば図12の制御回路40が出力する。
6.動作
図6に、上記詳細な構成例の補助用電圧設定回路についての動作タイミングチャートを示す。なおスイッチ回路SWAM、SWAS、SWBLは、ハイレベルでオンを表し、ローレベルでオフを表すものとする。
図6に示すように、キャパシター駆動回路20に階調データGD[10:1]が入力されるとキャパシター回路10による容量駆動が開始される。この容量駆動の開始時において、補助用電圧設定回路85のスイッチ回路SWASがオンになり、データ電圧出力ノードNVQとアンプ回路AMVDの入力ノードNAMIが接続される。このとき、電圧駆動回路80のスイッチ回路SWAMはオフであり、アンプ回路AMVDの出力とデータ電圧出力ノードNVQは遮断されている。即ち、アンプ回路AMVDの入力電圧AMIは、容量駆動の出力に連動する。
また、容量駆動の開始時にはD/A変換回路70のスイッチ回路SWBLがオフであり、D/A変換回路70の出力とアンプ回路AMVDの入力ノードNAMIは遮断されている。即ち、アンプ回路AMVDの入力ノードNAMIはハイインピーダンス状態であり、入力ノードNAMIの寄生容量が容量駆動によって充電される。
以上のように補助用電圧設定回路85のスイッチ回路SWASがオンになることで、アンプ回路AMVDの入力ノードNAMIが容量駆動によって充電され、入力ノードNAMIの電圧AMIがデータ電圧に急速に漸近する。
スイッチ回路SWASがオフになった後、D/A変換回路70のスイッチ回路SWBLと電圧駆動回路80のスイッチ回路SWAMがオンになる。補助用電圧設定回路85によってアンプ回路AMVDの入力電圧AMIはD/A変換回路70の出力(データ電圧)とほぼ同じ電圧になっているので、D/A変換回路70のスイッチ回路SWBLがオンした後に速やかにアンプ回路AMVDの入力電圧AMIがデータ電圧にセトリングする。そして、電圧駆動回路80のスイッチ回路SWAMがオンになることで電圧駆動が開始される。
D/A変換回路70の選択回路75は、容量駆動の開始時にD/A変換を開始しており、スイッチ回路SWBLがオンになるまでに、出力電圧DAQはデータ電圧に近づいている。スイッチ回路SWBLがオフのときにはアンプ回路AMVDの入力ノードNAMIの寄生容量が見えないので、出力電圧DAQのセトリングは速くなる。そのため、スイッチ回路SWBLがオンしたときには、選択回路75の出力電圧DAQとアンプ回路の入力電圧AMIはほぼ同じ電圧になっており、アンプ回路の入力電圧AMIが高速にセトリングされる。
なお、スイッチ回路SWASのオン期間は、補助用電圧設定回路85により電圧AMIが十分にデータ電圧に接近する期間に設定しておけばよい。例えば、補助用電圧設定回路85により電圧AMIが急峻に変化する期間だけスイッチ回路SWSをオンさせておいてもよいし、その変化の時定数に基づいて(例えば時定数の数倍等の)オン期間を設定してもよい。
図7に、本実施形態におけるD/A変換回路の出力(AMI)及びアンプ回路の出力(AMQ)のシミュレーション結果を示す。図7には、初期化電圧VC=7.5Vからデータ電圧の最大値12.5Vに上昇させるときのシミュレーション結果を示す。
時間tb1において補助用電圧設定回路85が容量駆動の出力をアンプ回路AMVDの入力ノードNAMIに接続し、アンプ回路AMVDの入力電圧AMIが急速に上昇する。時間tb1から約10ns後の時間tb2には、入力電圧AMIが12.5Vに達する。図4で説明した比較例では12.5Vに達するまで30nsかかっており、本実施形態では、その時間を約1/3に短縮できている。そして、図4の比較例においてアンプ回路AMVDの出力電圧AMQが12.5Vになる時間ta3よりも、図7の本実施形態においてアンプ回路AMVDの出力電圧AMQが12.5Vになる時間tb3の方が速い。このようにアンプ回路AMVDの入力電圧AMIが早くセトリングすることで、その分だけアンプ回路AMVDの出力電圧AMQを早くセトリングさせることが可能となり、画素の書き込み時間内に正確なデータ電圧を出力できる。
次に、電圧駆動回路80の動作について説明する。図8に、ドライバーの第2構成例の電圧駆動回路についての動作タイミングチャートを示す。以下では、図19に示すデータ線DL1、スイッチ素子SWEP1、ソース線SL1、SL9を例にとって説明する。
まず、プリチャージ駆動と初期化電圧VCによる初期化とを行う。次に、容量駆動を開始してデータ線DL1をデータ電圧SV1で駆動する。容量駆動を開始してから期間T1が経過した後に電圧駆動回路80のスイッチ回路SWAMをオンにして、アンプ回路AMVDがデータ電圧SV1と同じ電圧でデータ線DL1を駆動する。次に、スイッチ素子SWEP1がオン(スイッチ回路SWAMのオンと同時でもよい)になり、データ線DL1にソース線SL1が接続される。上述したようにデータ線DL1の電圧がSV1’になるが、電圧駆動回路80によりデータ電圧SV1が供給されるので、ソース線SL1にはデータ電圧SV1が書き込まれる。
次に、スイッチ素子SWEP1がオフになり、その後に電圧駆動回路80のスイッチ回路SWAMがオフになる。スイッチ回路SWAMがオンしている期間を、電圧駆動を行う期間T2とする。
ソース線SL9についても上記と同様にして駆動される。即ち、電圧駆動の期間T2が終了した後に容量駆動が開始され、データ線DL1にデータ電圧SV9が出力される。期間T1が経過した後、スイッチ回路SWAMがオンになり、アンプ回路AMVDがデータ電圧SV9と同じ電圧でデータ線DL1を駆動する。次に、スイッチ素子SWEP9がオンになり、ソース線にデータ電圧SV9が書き込まれる。
このように電圧駆動回路80が電圧駆動を行うことで、容量駆動のみを用いる場合に比べて、ソース線SL1、SL9に書き込まれるデータ電圧SV1、SV9の誤差を小さくできる。
以上の実施形態によれば、ドライバー100はキャパシター駆動回路20とキャパシター回路10と電圧駆動回路80と補助用電圧設定回路85とを含む。キャパシター駆動回路20は、階調データGD[10:1]に対応する第1〜第10のキャパシター駆動電圧(0V又は15V)を第1〜第10のキャパシター駆動用ノードNDR1〜NDR10に出力する。キャパシター回路10は、第1〜第10のキャパシター駆動用ノードNDR1〜NDR10とデータ電圧出力端子TVQとの間に設けられる第1〜第10のキャパシターC1〜C10を有する。電圧駆動回路80は、階調データGD[10:1]に対応するデータ電圧をデータ電圧出力端子TVQに出力する電圧駆動を行う。そして、補助用電圧設定回路85は、電圧駆動の開始前に電圧駆動回路80の入力ノードNAMIをデータ電圧出力端子TVQの電圧(データ電圧)に対応する電圧に設定する。
さて、比較例で説明したように、D/A変換回路70の出力電圧のセトリング時間は、基準電圧生成回路60の抵抗と入力ノードNAMIの寄生抵抗とのCR時定数でおおよそ決まる。このセトリング時間を短くするには、基準電圧生成回路60の抵抗値を下げる必要があるが、抵抗値を下げるとラダー抵抗を流れる電流が増加し、消費電流が増えるという課題がある。また、基準電圧生成回路60の抵抗値を下げすぎると、配線抵抗による電圧ドロップが大きくなり、例えば基準電圧生成回路60を介したチャンネル間のクロストークが発生する等の課題がある。
この点、本実施形態によれば、補助用電圧設定回路85が電圧駆動回路80の入力ノードNAMIをデータ電圧出力端子TVQの電圧に対応する電圧に設定することで、入力ノードNAMIの電圧AMIをD/A変換回路70の出力電圧に高速に近づけることが可能となる。D/A変換回路70とは別の経路で電圧駆動回路80の入力電圧AMIを変化させるので、基準電圧生成回路60の抵抗を小さくする必要がない。即ち、消費電流の増加等の問題なく、D/A変換回路70よりも高速なセトリングを実現できる。
ここで、データ電圧出力端子TVQの電圧に対応する電圧とは、上述したようにデータ電圧(容量駆動により出力される電圧)に対応する電圧である。即ち、電圧駆動回路80によってデータ電圧(或いは、それに近い電圧)に変換される電圧であり、D/A変換回路70の出力電圧と同じ(或いは、近い)電圧である。
なお、図5では補助用電圧設定回路85がスイッチ回路SWASである場合を例に説明したが、補助用電圧設定回路85の構成はこれに限定されず、データ電圧に対応する電圧を出力できる回路であればよい。例えば、キャパシター回路10及びキャパシター駆動回路20と同様の構成の補助用キャパシター回路及び補助用キャパシター駆動回路を電圧駆動回路80の入力ノードNAMIに設けてもよい。そして、補助用キャパシター駆動回路が階調データGD[10:1]に対応する補助用キャパシター駆動電圧を出力し、補助用キャパシター回路と入力ノードNAMIの寄生容量との間で電荷再分配させることで、データ電圧に対応する電圧を出力してもよい。例えば、補助用キャパシター回路の容量と入力ノードNAMIの寄生容量との比を1:2に設定しておけばよい。
また本実施形態では、図5に示すように、補助用電圧設定回路85は、電圧駆動回路80の入力ノードNAMIとデータ電圧出力端子TVQの間に設けられるスイッチ回路SWASを有する。
このようにすれば、スイッチ回路SWASがオンになることで電圧駆動回路80の入力ノードNAMIとデータ電圧出力端子TVQを接続できる。データ電圧出力端子TVQは容量駆動によりデータ電圧が出力されるので、スイッチ回路SWASを介して入力ノードNAMIにデータ電圧に対応する電圧を設定できる。そして、高速な容量駆動によって入力ノードNAMIが充電されるので、電圧駆動回路80の入力電圧AMIを高速にセトリングできる。
また本実施形態では、補助用電圧設定回路85のスイッチ回路SWASは、電圧駆動の開始前にオンからオフになる。
電圧駆動の開始前にスイッチ回路SWASがオンになり、電圧駆動回路80の入力ノードNAMIとデータ電圧出力端子TVQが接続されることで、電圧駆動の開始前に電圧駆動回路80の入力電圧AMIをデータ電圧に対応する電圧に設定できる。これにより、電圧駆動を開始してから電圧駆動回路80の出力が正確なデータ電圧にセトリングするまでの時間を短くできる。
また本実施形態では、補助用電圧設定回路85のスイッチ回路SWASは、容量駆動の開始以後にオンになり、電圧駆動の開始前にオフになる。
容量駆動の開始とは、キャパシター駆動回路20が階調データGD[10:1]に対応するキャパシター駆動電圧を出力し始めることである。例えば、図12のデータ出力回路42の不図示の出力ラッチが階調データGD[10:1]をキャパシター駆動回路20へ出力するが、その出力ラッチが階調データGD[10:1]をラッチした(出力した)タイミングが容量駆動の開始タイミングである。
スイッチ回路SWASが電圧駆動の開始前にオフになることで、電圧駆動回路80がデータ電圧を出力する前に電圧駆動回路80の入力ノードNAMIとデータ電圧出力端子TVQを遮断できる。これにより、電圧駆動回路80の出力がスイッチ回路SWASを介して入力ノードNAMIにフィードバックされることを防止できる。例えば図3や図5では電圧駆動回路80はボルテージフォロアを含み、ボルテージフォロアの出力が演算増幅回路の非反転入力端子にスイッチ回路SWASを介してフィードバックされる構成となっている。このフィードバックは正帰還であり、ボルテージフォロアの出力を不安定にさせるが、本実施形態では、このような正帰還の状態になることがない。
また本実施形態では、電圧駆動回路80は、データ電圧を出力するアンプ回路AMVDと、アンプ回路AMVDの出力とデータ電圧出力端子TVQとの間に設けられる電圧駆動用スイッチ回路SWAMと、を有する。具体的には、電圧駆動回路80は、キャパシター駆動回路20とキャパシター回路10により電気光学パネル200を駆動する容量駆動が開始された後に、電圧駆動を行う。即ち、容量駆動が開始された後に電圧駆動用スイッチ回路SWAMがオンになる。
アンプ回路AMVDによる駆動よりも容量駆動の方が高速であるため、電圧駆動と容量駆動を同時に行うと、アンプ回路AMVDの出力に引っ張られてデータ電圧への漸近が遅くなる。この点、本実施形態によれば、スイッチ回路SWAMを設けたことで、アンプ回路AMVDの出力とデータ電圧出力端子TVQを遮断することが可能となる。即ち、第1期間(図8のT1)においてスイッチ回路SWAMをオフにして容量駆動によりデータ電圧に近い電圧まで高速に近づけた後に、第2期間(図8のT2)においてスイッチ回路SWAMをオンにしてアンプ回路AMVDの高精度な出力をデータ電圧出力端子TVQに接続できる。これにより、高速な容量駆動と高精度なアンプ駆動を両立できる。
また本実施形態では、電圧駆動用スイッチ回路SWAMは、補助用電圧設定回路85のスイッチ回路SWASがオンしている期間(図6のSWASで“H”の期間)ではオフになる。
また本実施形態では、電圧駆動用スイッチ回路SWAMは、電圧駆動の開始時にオンになる。
このようにすれば、電圧駆動回路80の入力ノードNAMIとデータ電圧出力端子TVQが接続されている期間(SWASがオンの期間)において、アンプ回路AMVDの出力とデータ電圧出力端子TVQを遮断できる。これにより、アンプ回路AMVDの出力と入力がスイッチ回路SWASを介して短絡されることを防止できる。アンプ回路AMVDの入力と出力が短絡された場合にはアンプ回路AMVDの出力が確定しなくなるが、本実施形態では、そのような状況は起きない。
また本実施形態では、ドライバー100はD/A変換回路70を含む。D/A変換回路70は、複数の基準電圧VR1〜VR1024から階調データGD[10:1]に対応する基準電圧を選択し、その選択された基準電圧を電圧駆動回路80の入力ノードNAMIに出力する。
このようにD/A変換回路70は電圧駆動回路80の入力ノードNAMIに基準電圧を出力するものである。本実施形態では、補助用電圧設定回路85を設けることで、入力ノードNAMIの基準電圧への変化を補助することができる。これにより、D/A変換回路70のみを用いる場合に比べて、入力ノードNAMIを素早く基準電圧に到達させることができる。
また本実施形態では、ドライバー100は、複数の基準電圧VR1〜VR1024を生成する基準電圧生成回路60を含む。D/A変換回路70は入力ノード遮断用スイッチ回路SWBLを有する。入力ノード遮断用スイッチ回路SWBLは、補助用電圧設定回路85のスイッチ回路SWASがオンになる期間(図6のSWASで“H”の期間)において、電圧駆動回路80の入力ノードNAMIと基準電圧生成回路60の出力との間を遮断する。
基準電圧生成回路60の出力(ラダー抵抗のタップ)と電圧駆動回路80の入力ノードNAMIが接続されている場合、補助用電圧設定回路85のスイッチ回路SWASがオンになると基準電圧生成回路60の出力とデータ電圧出力端子TVQが短絡されてしまう。データ電圧出力端子TVQは容量駆動により駆動されているため、電荷を出し入れできる基準電圧生成回路60が接続されると、容量駆動の電荷保存が保たれない可能性がある。
この点、本実施形態によれば、補助用電圧設定回路85のスイッチ回路SWASがオンになる期間では入力ノード遮断用スイッチ回路SWBLにより電圧駆動回路80の入力ノードNAMIと基準電圧生成回路60の出力との間を遮断できる。これにより、容量駆動から基準電圧生成回路60の出力を遮断できる。
また本実施形態では、D/A変換回路70は、複数の基準電圧VR1〜VR1024から階調データGD[10:1]に対応する基準電圧を選択する選択回路75を有する。入力ノード遮断用スイッチ回路SWBLは、選択回路75の出力と電圧駆動回路80の入力ノードNAMIとの間に設けられる。
このようにすれば、選択回路75により、複数の基準電圧VR1〜VR1024から階調データGD[10:1]に対応する基準電圧を選択できる。そして、その選択回路75の出力と電圧駆動回路80の入力ノードNAMIとの間に入力ノード遮断用スイッチ回路SWBLを設けることで、基準電圧生成回路60の出力と入力ノードNAMIの間を遮断できる。
なお、入力ノード遮断用スイッチ回路の構成は、上記に(図5の構成に)限定されない。例えば、入力ノード遮断用スイッチ回路は、選択回路75を構成するスイッチ回路であってもよい。この場合、スイッチ素子SWD1〜SWD1024を全てオフすることでD/A変換回路70の出力と入力ノードNAMIを遮断し、入力ノード遮断用スイッチ回路の機能を実現する。或いは、上述したトーナメント方式を採用した場合、例えばトーナメントの最上段(D/A変換回路70の出力側の段)のスイッチ素子を全てオフすることでD/A変換回路70の出力と入力ノードNAMIを遮断し、入力ノード遮断用スイッチ回路の機能を実現してもよい。
7.ドライバーの第3構成例
次に、図1で説明した第1構成例におけるデータ電圧について再考する。図2(A)では、キャパシター回路10の容量COと電気光学パネル側容量CPの比が1:2に設定されていることを前提としていたが、ここでは比が1:2でない場合も含めてデータ電圧の最大値を考える。以下で説明するように、種々の電気光学パネル200に対して汎用のドライバー100を作ろうとすると、比を1:2に保てなくなり、一定のデータ電圧範囲を出力できないという課題がある。
図9(A)に示すように、まずキャパシター回路10の初期化を行う。即ち、階調データGD[10:1]=“000h”(末尾のhは“”内の数が16進数であることを示す)を設定して駆動部DR1〜DR10の全ての出力を0Vに設定する。また図9(A)の式FAに示すように電圧VQ=VC=7.5Vを設定する。この初期化においてキャパシター回路10の容量COと電気光学パネル側容量CPに蓄積された電荷の総量は、以降のデータ電圧出力において保存される。これにより、初期化電圧VC(コモン電圧)を基準としたデータ電圧が出力されることになる。
図9(B)に示すように、データ電圧の最大値が出力されるのは、階調データGD[10:1]=“3FFh”を設定して駆動部DR1〜DR10の全ての出力を15Vに設定した場合である。このときのデータ電圧は電荷保存の法則から求めることができ、図9(B)の式FBに示す値となる。
図9(C)に示すように、所望のデータ電圧範囲が例えば5Vであるとする。初期化電圧VC=7.5Vが基準なので、最大値は12.5Vである。このデータ電圧が実現されるのは、式FBからCO/(CO+CP)=1/3の場合である。即ち、電気光学パネル側容量CPに対して、キャパシター回路10の容量CO=CP/2(即ち、CP=2CO)に設定しておけばよい。ある特定の電気光学パネル200と実装基板に対しては、このようにCO=CP/2に設計することで、5Vのデータ電圧範囲を実現できる。
しかしながら、電気光学パネル側容量CPは電気光学パネル200の種類や実装基板の設計に応じて50pF〜120pF程度の幅をもっている。また同一種類の電気光学パネル200及び実装基板であっても、複数の電気光学パネルを接続する場合には(例えばプロジェクターではR、G、Bの3つの電気光学パネルを接続する)、各電気光学パネルとドライバーの接続配線の長さが異なるため、基板容量CP1が同一になるとは限らない。
例えば、ある電気光学パネル200と実装基板に対してキャパシター回路10の容量COをCP=2COとなるように設計したとする。このキャパシター回路10に対して別種の電気光学パネルや実装基板を接続した場合、CP=CO/2や、CP=5COとなる可能性がある。CP=CO/2の場合、図9(C)に示すように、データ電圧の最大値が17.5Vになり、電源電圧15Vを超えてしまう。この場合、データ電圧の範囲だけでなくドライバー100や電気光学パネル200の耐圧の観点からも問題がある。また、CP=5COの場合、データ電圧の最大値が10Vとなり、十分なデータ電圧範囲が得られない。
このように、キャパシター回路10の容量COを電気光学パネル側容量CPに応じて設定した場合、その電気光学パネル200や実装基板に対してドライバー100が専用設計になってしまうという課題がある。即ち、電気光学パネル200の種類や実装基板の設計が変わるたびに、それ専用のドライバー100を設計し直さなければならない。
図10に、上記のような課題を解決できる本実施形態のドライバーの第3構成例を示す。このドライバー100は、キャパシター回路10、キャパシター駆動回路20、可変容量回路30を含む。なお、既に説明した構成要素と同一の構成要素には同一の符号を付し、その構成要素については適宜説明を省略する。
可変容量回路30は、データ電圧出力ノードNVQに接続される容量であり、その容量値を可変に設定できる回路である。具体的には、可変容量回路30は、第1〜第mのスイッチ素子SWA1〜SWAm(mは2以上の自然数)、第1〜第mの調整用キャパシターCA1〜CAmを含む。なお以下ではm=6の場合を例に説明する。
第1〜第6のスイッチ素子SWA1〜SWA6は、例えばP型又はN型のMOSトランジスターや、或はP型MOSトランジスターとN型MOSトランジスターを組み合わせたトランスファーゲートで構成される。スイッチ素子SWA1〜SWA6の第sのスイッチ素子SWAs(sはm=6以下の自然数)の一端は、データ電圧出力ノードNVQに接続される。
第1〜第6の調整用キャパシターCA1〜CA6は、2の累乗で重み付けされた容量値を有している。具体的には調整用キャパシターCA1〜CA6の第sの調整用キャパシターCAsの容量値は2(s−1)×CA1である。第sの調整用キャパシターCAsの一端は、第sのスイッチ素子SWAsの他端に接続される。第sの調整用キャパシターCAsの他端は、低電位側電源(広義には、基準電圧のノード)に接続される。
例えば、CA1=1pFに設定した場合、スイッチ素子SWA1のみがオンした状態では可変容量回路30の容量は1pFであり、スイッチ素子SWA1〜SWA6の全てがオンした状態では可変容量回路30の容量は63pF(=1pF+2pF+・・・+32pF)である。容量値が2の累乗で重み付けされているため、スイッチ素子SWA1〜SWA6のオン・オフ状態に応じて1pF〜63pFの間で1pF(CA1)ステップで、可変容量回路30の容量を設定することができる。
8.第3構成例におけるデータ電圧
本実施形態のドライバー100が出力するデータ電圧について説明する。ここではデータ電圧の範囲(データ電圧の最大値)について説明する。
図11(A)に示すように、まずキャパシター回路10の初期化を行う。即ち、駆動部DR1〜DR10の全ての出力を0Vに設定し、電圧VQ=VC=7.5V(式FC)を設定する。この初期化においてキャパシター回路10の容量COと可変容量回路の容量CAと電気光学パネル側容量CPに蓄積された電荷の総量は、以降のデータ電圧出力において保存される。
図11(B)に示すように、データ電圧の最大値が出力されるのは、駆動部DR1〜DR10の全ての出力を15Vに設定した場合である。このときのデータ電圧は図11(B)の式FDに示す値となる。
図11(C)に示すように、所望のデータ電圧範囲が例えば5Vであるとする。データ電圧の最大値12.5Vが実現されるのは、式FDからCO/(CO+(CA+CP))=1/3、即ちCA+CP=2COの場合である。CAは可変容量回路の容量なので、自在に設定可能であり、与えられたCPに対してCA=2CO−CPに設定することができる。即ち、ドライバー100に接続する電気光学パネル200の種類や、実装基板の設計がどのようなものであっても、データ電圧の範囲をいつも7.5V〜12.5Vに設定することが可能となる。
以上の第3構成例によれば、ドライバー100は可変容量回路30を含む。可変容量回路30は、データ電圧出力端子TVQと基準電圧(低電位側電源の電圧、0V)のノードとの間に設けられる。そして、可変容量回路30の容量CAと電気光学パネル側容量CPを加算した容量CA+CP(以下、被駆動側の容量と呼ぶ)と、キャパシター回路10の容量CO(以下、駆動側の容量と呼ぶ)とが、所与の容量比関係(例えばCO:(CA+CP)=1:2)になるように、可変容量回路30の容量CAが設定されている。
ここで、可変容量回路30の容量CAは、可変容量回路30の可変の容量に対して設定された容量値である。図10の例では、スイッチ素子SWA1〜SWA6のうちオンになっているスイッチ素子に接続された調整用キャパシターの容量を合計したものである。また、電気光学パネル側容量CPは、データ電圧出力端子TVQに対して外部に接続される容量(寄生容量、回路素子の容量)である。図10の例では、基板容量CP1とパネル容量CP2である。また、キャパシター回路10の容量COは、キャパシターC1〜C10の容量を合計したものである。
また、所与の容量比関係とは、駆動側の容量COと被駆動側の容量CA+CPとの比の関係である。これは、各容量の値が測定されている(明確に容量値が決定されている)場合の容量比に限定されない。例えば、所与の階調データGD[10:1]に対する出力電圧VQから推定される容量比であってもよい。電気光学パネル側容量CPは通常、事前に測定値が得られているものではないので、そのままでは可変容量回路30の容量CAを決定できない。そのため、図14で後述するように、例えば階調データGD[10:1]の中央値“200h”に対してVQ=10Vが出力されるように可変容量回路30の容量CAを決定する。この場合、結果的に容量比CO:(CA+CP)=1:2になっていると推定され、この比と容量CAから容量CPを推定できる(推定できるが、容量CPは知らなくてよい)。
さて、図1等で説明した第1構成例では、ドライバー100の接続環境(実装基板の設計や電気光学パネル200の種類)が変わると、その度に設計変更が必要であるという課題があった。
この点、第3構成例によれば、可変容量回路30を設けることで、ドライバー100の接続環境に依存しない汎用のドライバー100を実現できる。即ち、電気光学パネル側容量CPが異なる場合であっても、それに応じて可変容量回路30の容量CAを調整することによって、所与の容量比関係(例えばCO:(CA+CP)=1:2)を実現できる。この容量比関係によってデータ電圧の範囲(図11(A)〜図11(C)の例では7.5V〜12.5V)が決まるので、接続環境に依存しないデータ電圧の範囲を実現できる。
また、本実施形態では、キャパシター駆動回路20は、階調データGD[10:1]の第1〜第10のビットGD1〜GD10に基づいて、前記第1〜第10のキャパシター駆動電圧の各駆動電圧として第1電圧レベル(0V)又は第2電圧レベル(15V)を出力する。そして、所与の容量比関係は、第1電圧レベルと第2電圧レベルの電圧差(15V)と、データ電圧出力端子TVQに出力されるデータ電圧(出力電圧VQ)との間の電圧関係によって決定される。
例えば、図11(A)〜図11(C)の例では、データ電圧出力端子TVQに出力されるデータ電圧の範囲が5V(7.5V〜12.5V)である。この場合、第1電圧レベルと第2電圧レベルの電圧差(15V)とデータ電圧の範囲(5V)との間の電圧関係が実現されるように所与の容量比関係が決定される。即ち、容量COと容量CA+CPによる分圧(電圧分割)によって15Vが5Vに分圧される容量比CO:(CA+CP)=1:2が、所与の容量比関係となる。
このようにすれば、第1電圧レベルと第2電圧レベルの電圧差(15V)と、データ電圧出力端子TVQに出力されるデータ電圧(範囲5V)との間の電圧関係から、所与の容量比関係CO:(CA+CP)=1:2を決定できる。逆に、所与の容量比関係が実現されているか否かは、電圧関係を調べれば判定できることになる。即ち、電気光学パネル側容量CPが分かっていなくても、電圧関係から容量比CO:(CA+CP)=1:2を実現する可変容量回路30の容量CAを決定できることになる(例えば図14のフロー)。
9.ドライバーの詳細な構成例
図12に、本実施形態のドライバーの詳細な構成例を示す。このドライバー100は、データ線駆動回路110、基準電圧生成回路60、制御回路40を含む。データ線駆動回路110は、補助用電圧設定回路85、D/A変換回路70、電圧駆動回路80、容量駆動回路90、検出回路50を含む。容量駆動回路90は、キャパシター回路10、キャパシター駆動回路20、可変容量回路30を含む。制御回路40は、データ出力回路42、インターフェース回路44、可変容量制御回路46、レジスター部48を含む。なお、既に説明した構成要素と同一の構成要素には同一の符号を付し、その構成要素については適宜説明を省略する。
データ線駆動回路110は、1つのデータ電圧出力端子TVQに対応して1つ設けられる。ドライバー100は複数のデータ線駆動回路と複数のデータ電圧出力端子を含むが、図12では1つだけ図示している。基準電圧生成回路60は、複数のデータ線駆動回路(複数のD/A変換回路)に対して共通に設けられる。
インターフェース回路44は、ドライバー100を制御する表示コントローラー300(広義には、処理部)とドライバー100との間のインターフェース処理を行う。例えば、LVDS(Low Voltage Differential Signaling)等のシリアル通信によるインターフェース処理を行う。この場合、インターフェース回路44は、シリアル信号を入出力するI/O回路と、制御データや画像データをシリアル/パラレル変換するシリアル/パラレル変換回路と、を含む。また、表示コントローラー300から入力されてパラレルデータに変換された画像データをラッチするラインラッチを含む。ラインラッチは、例えば1度に1本の水平走査線に対応する画像データをラッチする。
データ出力回路42は、水平走査線に対応する画像データの中から、キャパシター駆動回路20と補助用キャパシター駆動回路84へ出力する階調データGD[10:1]を取り出し、データDQ[10:1]として出力する。また、その階調データGD[10:1]をデータDQ2[10:1]としてD/A変換回路70へ出力する。データ出力回路42は、例えば、電気光学パネル200の駆動タイミングを制御するタイミングコントローラーと、水平走査線に対応する画像データから階調データGD[10:1]を選択する選択回路と、選択された階調データGD[10:1]をデータDQ[10:1]としてラッチする出力ラッチと、選択された階調データGD[10:1]をデータDQ2[10:1]としてラッチする出力ラッチと、を含む。図19等で後述する相展開駆動を行う場合、出力ラッチは、1度に8画素分(データ線DL1〜DL8の本数分)の階調データGD[10:1]をラッチする。この場合、タイミングコントローラーは、相展開駆動の駆動タイミングに合わせて選択回路や出力ラッチの動作タイミングを制御する。また、インターフェース回路44によって受信された画像データに基づいて水平同期信号や垂直同期信号を生成してもよい。また、電気光学パネル200のスイッチ素子(SWEP1等)のオン・オフを制御するための信号(ENBX)や、ゲート駆動(電気光学パネル200の水平走査線の選択)を制御する信号を、電気光学パネル200に対して出力してもよい。
検出回路50は、データ電圧出力ノードNVQの電圧VQを検出する。具体的には、所与の検出電圧と電圧VQとを比較し、その結果を検出信号DETとして出力する。例えば、電圧VQが検出電圧以上である場合にはDET=“1”を出力し、電圧VQが検出電圧より小さい場合にはDET=“0”を出力する。
可変容量制御回路46は、検出信号DETに基づいて可変容量回路30の容量を設定する。この設定処理のフローは図14で後述する。可変容量制御回路46は、可変容量回路30の制御信号として設定値CSW[6:1]を出力する。この設定値CSW[6:1]は第1〜第6のビットCSW6〜CSW1(第1〜第mのビット)で構成される。ビットCSWs(sはm=6以下の自然数)は、可変容量回路30のスイッチ素子SWAsに入力される。例えばビットCSWs=“0”の場合にはスイッチ素子SWAsがオフになり、ビットCSWs=“1”の場合にはスイッチ素子SWAsがオンになる。設定処理を行う場合、可変容量制御回路46は検出用データBD[10:1]を出力する。そして、データ出力回路42は検出用データBD[10:1]を出力データDQ[10:1]としてキャパシター駆動回路20へ出力する。
レジスター部48は、設定処理により設定された可変容量回路30の設定値CSW[6:1]を記憶する。レジスター部48はインターフェース回路44を介して表示コントローラー300からアクセス可能に構成される。即ち、表示コントローラー300はレジスター部48から設定値CSW[6:1]を読み出すことができる。或は、表示コントローラー300がレジスター部48に設定値CSW[6:1]を書き込める構成としてもよい。
図13に、検出回路50の詳細な構成例を示す。検出回路50は、検出電圧Vh2を生成する検出電圧生成回路GCDTと、データ電圧出力ノードNVQの電圧VQと検出電圧Vh2とを比較するコンパレーターOPDTと、を有する。
検出電圧生成回路GCDTは、例えば抵抗素子による電圧分割回路等により予め決められた検出電圧Vh2を出力する。或は、レジスター設定等により可変の検出電圧Vh2を出力してもよい。この場合、検出電圧生成回路GCDTは、レジスター設定値をD/A変換するD/A変換回路であってもよい。
10.可変容量回路の容量を設定する処理
図14に、可変容量回路30の容量を設定する処理のフローチャートを示す。この処理は、例えばドライバー100に電源を投入した際の立ち上げ時(初期化処理)において行う。
図14に示すように、処理を開始すると、設定値CSW[6:1]=“3Fh”を出力し、可変容量回路30のスイッチ素子SWA1〜SWA6を全てオンにする(ステップS1)。次に、検出用データBD[10:1]=“000h”を出力し、キャパシター駆動回路20の駆動部DR1〜DR10の出力を全て0Vに設定する(ステップS2)。次に、出力電圧VQを初期化電圧VC=7.5Vに設定する(ステップS3)。この初期化電圧VCは、図16で後述するように例えば外部から端子TVCを介して供給される。
次に、可変容量回路30の容量を仮設定する(ステップS4)。例えば、設定値CSW[6:1]=“1Fh”を設定する。この場合、スイッチ素子SWA6がオフ、スイッチ素子SWA5〜SWA1がオンになるので、容量は最大値の半分になる。次に、出力電圧VQへの初期化電圧VCの供給を解除する(ステップS5)。次に、検出電圧Vh2を所望の電圧に設定する(ステップS6)。例えば、検出電圧Vh2=10Vを設定する。
次に、検出用データBD[10:1]のMSBをBD10=“0”からBD10=“1”に変化させる(ステップS7)。次に、出力電圧VQが検出電圧Vh2=10V以上であるか否かを検出する(ステップS8)。
ステップS8において出力電圧VQが検出電圧Vh2=10Vより小さい場合、ビットBD10=“0”に戻す(ステップS9)。次に、設定値CSW[6:1]=“1Fh”を“−1”して“1Eh”とし、可変容量回路30の容量を1段階小さくする(ステップS10)。次に、ビットBD10=“1”を設定する(ステップS11)。次に、出力電圧VQが検出電圧Vh2=10V以下であるか否かを検出する(ステップS12)。出力電圧VQが検出電圧Vh2=10V以下である場合にはステップS9に戻り、出力電圧VQが検出電圧Vh2=10Vより大きい場合には処理を終了する。
ステップS8において出力電圧VQが検出電圧Vh2=10V以上である場合、ビットBD10=“0”に戻す(ステップS13)。次に、設定値CSW[6:1]=“1Fh”を“+1”して“20h”とし、可変容量回路30の容量を1段階大きくする(ステップS14)。次に、ビットBD10=“1”を設定する(ステップS15)。次に、出力電圧VQが検出電圧Vh2=10V以上であるか否かを検出する(ステップS16)。出力電圧VQが検出電圧Vh2=10V以上である場合にはステップS13に戻り、出力電圧VQが検出電圧Vh2=10Vより小さい場合には処理を終了する。
図15(A)、図15(B)に、上記のステップS8〜S16により設定値CSW[6:1]が決定される様子を模式的に示す。
上記のフローでは検出用データBD[10:1]のMSBをBD10=“1”に設定し、そのときの出力電圧VQと検出電圧Vh2=10Vを比較している。BD[10:1]=“200h”は階調データ範囲“000h”〜“3FFh”の中央値であり、検出電圧Vh2=10Vはデータ電圧範囲7.5V〜12.5Vの中央値である。即ち、BD10=“1”にしたときに出力電圧VQが検出電圧Vh2=10Vに一致していれば、正しい(所望の)データ電圧が得られていることになる。
図15(A)に示すように、仮設定値CSW[6:1]=“1Fh”においてステップS8で“NO”であった場合、VQ<Vh2である。この場合、出力電圧VQを上昇させる必要がある。図11(B)の式FDから可変容量回路30の容量CAを小さくすれば出力電圧VQが上昇することが分かるので、設定値CSW[6:1]を“1”ずつ小さくしていく。そして、最初にVQ≧Vh2となる設定値CSW[6:1]=“1Ah”で停止する。これにより、検出電圧Vh2に直近の出力電圧VQが得られる設定値CSW[6:1]を決定できる。
図15(B)に示すように、仮設定値CSW[6:1]=“1Fh”においてステップS8で“YES”であった場合、VQ≧Vh2である。この場合、出力電圧VQを下降させる必要がある。図11(B)の式FDから可変容量回路30の容量CAを大きくすれば出力電圧VQが上昇することが分かるので、設定値CSW[6:1]を“1”ずつ大きくしていく。そして、最初にVQ<Vh2となる設定値CSW[6:1]=“24h”で停止する。これにより、検出電圧Vh2に直近の出力電圧VQが得られる設定値CSW[6:1]を決定できる。
以上の処理により得られた設定値CSW[6:1]を、最終的な設定値CSW[6:1]として決定し、その設定値CSW[6:1]をレジスター部48に書き込む。容量駆動により電気光学パネル200を駆動する際には、レジスター部48に記憶された設定値CSW[6:1]で可変容量回路30の容量が設定される。
なお、本実施形態では可変容量回路30の設定値CSW[6:1]をレジスター部48に記憶させる場合を例に説明したが、これに限定されるものでない。例えば、設定値CSW[6:1]をRAM等のメモリーに記憶させてもよいし、ヒューズ(例えば、製造時にレーザー等で切断して設定値を設定する)により設定値CSW[6:1]を設定してもよい。
11.ドライバーの第2の詳細な構成例
図16に、本実施形態のドライバー100の第2の詳細な構成例を示す。なお、ここでは補助用電圧設定回路85の図示を省略している。
このドライバー100は、アンプ回路AMVD1、AMVD2、D/A変換回路DAAM1、DAAM2、スイッチ回路SWAM1、SWAM2、基準電圧生成回路60、プリチャージ用端子TPR、初期化電圧用端子TVC(コモン電圧用端子)、データ電圧出力端子TVQ1、TVQ2、プリチャージ用D/A変換回路DAPR、プリチャージ用アンプ回路AMPR、容量駆動回路CDD1、CDD2、プリチャージ用スイッチ素子SWPR1、SWPR2、初期化用スイッチ素子SWVC11、SWVC12、SWVC21、SWVC22、出力用スイッチ素子SWVQ1、SWVQ2、ポストチャージ用スイッチ素子SWPOS1、SWPOS2を含む。
容量駆動回路CDD1とD/A変換回路DAAM1とアンプ回路AMVD1とスイッチ回路SWAM1は、図12のデータ線駆動回路110に対応している。同様に、容量駆動回路CDD2とD/A変換回路DAAM2とアンプ回路AMVD2とスイッチ回路SWAM2は、図12のデータ線駆動回路110に対応している。図16では、2つのみ記載しているが、実際にはドライバー100は電気光学パネル200のデータ線と同数(又は同数以上)のデータ線駆動回路を有する。同様に、データ電圧出力端子や、各種スイッチ素子も、データ線駆動回路と同数含まれる。
初期化電圧用端子TVCには、例えば外部の電源回路等から初期化電圧VC(コモン電圧)が供給される。
なお、初期化電圧VCを供給する手法は初期化電圧用端子TVCに限定されない。例えば、ドライバー100は、初期化電圧VCを出力する初期化電圧用アンプ回路を含んでもよい。
プリチャージ用端子TPRは、プリチャージ用アンプ回路AMPRの出力に接続される。プリチャージ用D/A変換回路DAPRがプリチャージの設定値(例えばレジスター値)をD/A変換してプリチャージ電圧VPRを生成し、そのプリチャージ電圧VPRでプリチャージ用アンプ回路AMPRがプリチャージ用端子TPRを駆動する。プリチャージ電圧VPRは、例えば初期化電圧VCよりも低い電圧(負極性駆動のデータ電圧範囲7.5V〜2.5Vの範囲内)である。
プリチャージ用端子TPRには、外部のプリチャージ用キャパシターCPRが接続されている。プリチャージ用キャパシターCPRは、プリチャージ電圧VPRに対応する電荷を蓄積しており、プリチャージ時にデータ線に対して電荷を供給する。このプリチャージ用キャパシターCPRを設けることでプリチャージ電圧VPRを平滑化できるので、プリチャージ用アンプ回路AMPRの電荷供給能力を下げることができる。即ち、プリチャージを行うとプリチャージ用キャパシターCPRが電荷を放出するが、その次のプリチャージを行うまでの間に、プリチャージ用アンプ回路AMPRがプリチャージ用キャパシターCPRの電荷を補充できればよい。
図17に、ドライバー100の第2の詳細な構成例の動作タイミングチャートを示す。図17では、スイッチ素子の符号末尾の数字を省略している。例えば“SWPR”はプリチャージ用スイッチ素子SWPR1、SWPR2を表す。スイッチ素子のタイミングチャートにおいてハイレベルはスイッチ素子のオン状態を表し、ローレベルはスイッチ素子のオフ状態を表す。
図17に示すように、電気光学パネル200の駆動はプリチャージ、初期化、データ電圧出力、ポストチャージの順に行う。この一連の動作は、例えば1つの水平走査期間に行う。
プリチャージ期間では、プリチャージ用スイッチ素子SWPR1、SWPR2がオンになり、データ電圧出力端子TVQ1、TVQ2からプリチャージ電圧VPRが出力される。
初期化期間は第1〜第3の初期化期間に分かれている。この第1〜第3の初期化期間ではDQ[10:1]=“000h”(DQ2[10:1]=“000h”)に設定されており、キャパシター駆動回路20の駆動部DR1〜DR10は全て0Vを出力している。またアンプ回路AMVD1、AMVD2は初期化電圧VCを出力している。
第1の初期化期間では、初期化用スイッチ素子SWVC11、SWVC12がオンになり、容量駆動回路CDD1、CDD2の出力(キャパシターC1〜C10の一端)が初期化電圧VCに設定される。これにより、キャパシター回路10と可変容量回路30の電荷が初期化される。また、ポストチャージ用スイッチ素子SWPOS1、SWPOS2がオンになり、データ電圧出力端子TVQ1、TVQ2が共通接続される。
第2の初期化期間では、初期化用スイッチ素子SWVC21、SWVC22とポストチャージ用スイッチ素子SWPOS1、SWPOS2がオンになり、データ電圧出力端子TVQ1、TVQ2から初期化電圧VCが出力される。これにより、電気光学パネル側容量CPの電荷が初期化される。
第3の初期化期間では、出力用スイッチ素子SWVQ1、SWVQ2とスイッチ回路SWAM1、SWAM2がオンになり、アンプ回路AMVD1の出力と容量駆動回路CDD1の出力とデータ電圧出力端子TVQ1が接続され、アンプ回路AMVD2の出力と容量駆動回路CDD2の出力とデータ電圧出力端子TVQ2が接続される。また、初期化用スイッチ素子SWVC11、SWVC12、SWVC21、SWVC22とポストチャージ用スイッチ素子SWPOS1、SWPOS2がオンになり、データ電圧出力端子TVQ1、TVQ2から初期化電圧VCが出力される。
データ電圧出力期間では、DQ[10:1]=GD[10:1](DQ2[10:1]=GD[10:1])に設定されている。そして、出力用スイッチ素子SWVQ1、SWVQ2がオンになり、階調データGD[10:1]に対応したデータ電圧がデータ電圧出力端子TVQ1、TVQ2から出力される。データ電圧出力期間の詳細は後述する。
ポストチャージ期間は第1のポストチャージ期間、第2のポストチャージ期間に分かれている。第1のポストチャージ期間、第2のポストチャージ期間では、DQ[10:1]=DPOS[10:1](DQ2[10:1]=DPOS[10:1])に設定されている。DPOS[10:1]はポストチャージ用データである。
第1のポストチャージ期間では、出力用スイッチ素子SWVQ1、SWVQ2とポストチャージ用スイッチ素子SWPOS1、SWPOS2がオンになり、ポストチャージ用データDPOS[10:1]に対応したデータ電圧がデータ電圧出力端子TVQ1、TVQ2から出力される。
第2のポストチャージ期間では、更にスイッチ回路SWAM1、SWAM2がオンになり、アンプ回路AMVD1、AMVD2が、ポストチャージ用データDPOS[10:1]に対応したデータ電圧をデータ電圧出力端子TVQ1、TVQへ出力する。
図18に、データ電圧出力期間における動作タイミングチャートを示す。データ電圧出力期間は第1〜第160の出力期間に分かれている。なお、電気光学パネル200が図19に示す構成である場合を例に説明する。
第1の出力期間では、階調データGD[10:1]としてソース線SL1〜SL8に対応する階調データを出力する。例えば、データ出力回路42の出力ラッチに階調データがラッチされたタイミングが容量駆動の開始タイミングである。ソース線SL1〜SL8に対応する階調データをラッチした後にスイッチ回路SWAM1、SWAM2がオンになり、アンプ回路AMVD1、AMVD2が階調データに対応したデータ電圧を出力する。
スイッチ回路SWAM1、SWAM2がオンになっている期間(電圧駆動の期間)に信号ENBXがオン(アクティブ)になり、電気光学パネル200のソース線SL1〜SL8が駆動される。信号ENBXは、電気光学パネル200のデータ線とソース線を接続するスイッチ素子をオン・オフ制御するための制御信号である。
スイッチ回路SWAM1、SWAM2がオフになった後、次の第2の出力期間に移行する。第2の出力期間では、階調データGD[10:1]としてソース線SL9〜SL16に対応する階調データを出力する。次に、スイッチ回路SWAM1、SWAM2がオンになり、信号ENBXがオン(アクティブ)になり、電気光学パネル200のソース線SL9〜SL16が駆動される。以降、第3〜第160の出力期間において同様の動作を行い、第1のポストチャージ期間に移行する。
12.相展開駆動の手法
次に、電気光学パネル200の駆動手法について説明する。以下では相展開駆動を例にとって説明するが、本実施形態のドライバー100が行う駆動手法は相展開駆動に限定されない。
図19に、ドライバーの第3の詳細な構成例と、電気光学パネルの詳細な構成例と、ドライバーと電気光学パネルの接続構成例を示す。
ドライバー100は、制御回路40、第1〜第kのデータ線駆動回路DD1〜DDk(kは2以上の自然数)を含む。データ線駆動回路DD1〜DDkは、それぞれ図12のデータ線駆動回路110に対応する。なお以下ではk=8の場合を例に説明する。
制御回路40は、データ線駆動回路DD1〜DD8の各データ線駆動回路に対して、対応する階調データを出力する。また制御回路40は、制御信号(例えば図20のENBX等)を電気光学パネル200に出力する。
データ線駆動回路DD1〜DD8は、階調データをデータ電圧に変換し、そのデータ電圧を出力電圧VQ1〜VQ8として電気光学パネル200のデータ線DL1〜DL8へ出力する。
電気光学パネル200は、データ線DL1〜DL8(第1〜第kのデータ線)、スイッチ素子SWEP1〜SWEP(tk)、ソース線SL1〜SL(tk)を含む。tは2以上の自然数であり、以下ではt=160(即ちtk=160×8=1280(WXGA))の場合を例に説明する。
スイッチ素子SWEP1〜SWEP1280のうちスイッチ素子SWEP((j−1)×k+1)〜SWEP(j×k)の一端は、データ線DL1〜DL8に接続される。jはt=160以下の自然数である。例えばj=1の場合にはスイッチ素子SWEP1〜SWEP8である。
スイッチ素子SWEP1〜SWEP1280は、例えばTFT(Thin Film Transistor)等で構成され、ドライバー100からの制御信号に基づいて制御される。例えば、電気光学パネル200は不図示のスイッチ制御回路を含み、そのスイッチ制御回路がENBX等の制御信号に基づいてスイッチ素子SWEP1〜SWEP1280のオン・オフを制御する。
図20に、図19のドライバー100と電気光学パネル200の動作タイミングチャートを示す。
プリチャージ期間では、信号ENBXがハイレベルになり、スイッチ素子SWEP1〜SWEP1280が全てオンになる。そして、ソース線SL1〜SL1280の全てがプリチャージ電圧VPRに設定される。
初期化期間では、信号ENBXがローレベルになり、スイッチ素子SWEP1〜SWEP1280が全てオフになる。そして、データ線DL1〜DL8が初期化電圧VC=7.5Vに設定される。ソース線SL1〜SL1280はプリチャージ電圧VPRのままである。
データ電圧出力期間の第1の出力期間では、ソース線SL1〜SL8に対応する階調データがデータ線駆動回路DD1〜DD8に入力される。そして、キャパシター回路10とキャパシター駆動回路20による容量駆動と電圧駆動回路80による電圧駆動が行われ、データ線DL1〜DL8がデータ電圧SV1〜SV8で駆動される。容量駆動と電圧駆動の開始後、信号ENBXがハイレベルになり、スイッチ素子SWEP1〜SWEP8がオンになる。そして、ソース線SL1〜SL8がデータ電圧SV1〜SV8で駆動される。このとき、不図示のゲートドライバーにより1本のゲート線(水平走査線)が選択されており、その選択されたゲート線とデータ線DL1〜DL8に接続される画素回路にデータ電圧SV1〜SV8が書き込まれる。なお図20には例としてデータ線DL1、ソース線SL1の電位を示す。
第2出力期間では、ソース線SL9〜SL16に対応する階調データがデータ線駆動回路DD1〜DD8に入力される。そして、キャパシター回路10とキャパシター駆動回路20による容量駆動と電圧駆動回路80による電圧駆動が行われ、データ線DL1〜DL8がデータ電圧SV9〜SV16で駆動される。容量駆動と電圧駆動の開始後、信号ENBXがハイレベルになり、スイッチ素子SWEP9〜SWEP16がオンになる。そして、ソース線SL9〜SL16がデータ電圧SV9〜SV16で駆動される。このとき、選択されたゲート線とデータ線DL9〜DL16に接続される画素回路にデータ電圧SV9〜SV16が書き込まれる。なお図20には例としてデータ線DL1、ソース線SL9の電位を示す。
以降、同様にして第3出力期間、第4出力期間、・・・、第160出力期間においてソース線SL17〜SL24、SL25〜SL32、・・・、SL1263〜SL1280が駆動され、ポストチャージ期間に移行する。
13.電子機器
図21に、本実施形態のドライバー100を適用できる電子機器の構成例を示す。本実施形態の電子機器として、例えばプロジェクターや、テレビション装置、情報処理装置(コンピューター)、携帯型情報端末、カーナビゲーションシステム、携帯型ゲーム端末等の、表示装置を搭載する種々の電子機器を想定できる。
図21に示す電子機器は、ドライバー100、電気光学パネル200、表示コントローラー300(第1処理部)、CPU310(第2処理部)、記憶部320、ユーザーインターフェース部330、データインターフェース部340を含む。
電気光学パネル200は例えばマトリックス型の液晶表示パネルである。或は、電気光学パネル200は自発光素子を用いたEL(Electro-Luminescence)表示パネルであってもよい。ユーザーインターフェース部330は、ユーザーからの種々の操作を受け付けるインターフェース部である。例えば、ボタンやマウス、キーボード、電気光学パネル200に装着されたタッチパネル等で構成される。データインターフェース部340は、画像データや制御データの入出力を行うインターフェース部である。例えばUSB等の有線通信インターフェースや、或は無線LAN等の無線通信インターフェースである。記憶部320は、データインターフェース部340から入力された画像データを記憶する。或は、記憶部320は、CPU310や表示コントローラー300のワーキングメモリーとして機能する。CPU310は、電子機器の各部の制御処理や種々のデータ処理を行う。表示コントローラー300はドライバー100の制御処理を行う。例えば、表示コントローラー300は、データインターフェース部340や記憶部320から転送された画像データを、ドライバー100が受け付け可能な形式に変換し、その変換された画像データをドライバー100へ出力する。ドライバー100は、表示コントローラー300から転送された画像データに基づいて電気光学パネル200を駆動する。
なお、上記のように本実施形態について詳細に説明したが、本発明の新規事項および効果から実体的に逸脱しない多くの変形が可能であることは当業者には容易に理解できるであろう。従って、このような変形例はすべて本発明の範囲に含まれるものとする。例えば、明細書又は図面において、少なくとも一度、より広義または同義な異なる用語(第1論理レベル、第2論理レベル)と共に記載された用語(ローレベル、ハイレベル)は、明細書又は図面のいかなる箇所においても、その異なる用語に置き換えることができる。また本実施形態及び変形例の全ての組み合わせも、本発明の範囲に含まれる。またキャパシター回路、キャパシター駆動回路、可変容量回路、検出回路、制御回路、基準電圧生成回路、D/A変換回路、電圧駆動回路、補助用電圧設定回路、ドライバー、電気光学パネル、電子機器の構成・動作等も、本実施形態で説明したものに限定されず、種々の変形実施が可能である。
10 キャパシター回路、20 キャパシター駆動回路、30 可変容量回路、
40 制御回路、42 データ出力回路、44 インターフェース回路、
46 可変容量制御回路、48 レジスター部、50 検出回路、
60 基準電圧生成回路、70 D/A変換回路、80 電圧駆動回路、
85 補助用電圧設定回路、90 容量駆動回路、100 ドライバー、
110 データ線駆動回路、200 電気光学パネル、
300 表示コントローラー、310 CPU、320 記憶部、
330 ユーザーインターフェース部、340 データインターフェース部、
AMVD アンプ回路、AMPR プリチャージ用アンプ回路、
C1 キャパシター、CA 可変容量回路の容量、CA1 調整用キャパシター、
CDD1 容量駆動回路、CO キャパシター回路の容量、
CP 電気光学パネル側容量、CPR プリチャージ用キャパシター、
CSB バランス用キャパシター、DAAM1 D/A変換回路、
DL1 データ線、DR1 駆動部、GD1 ビット、
GD[10:1] 階調データ、NDR1 キャパシター駆動ノード、
SL1 ソース線、SWA1 スイッチ素子、SWAM 電圧駆動用スイッチ回路、
SWAS スイッチ回路、SWEP1 スイッチ素子、
TPR プリチャージ用端子、TVC 初期化電圧用端子、
TVQ データ電圧出力端子、VC 初期化電圧、Vh2 検出電圧、
VPR プリチャージ電圧

Claims (13)

  1. 1〜第nのキャパシター駆動用ノード(nは2以上の自然数)とデータ電圧出力端子との間に設けられる第1〜第nのキャパシターを有するキャパシター回路と、
    階調データに対応する第1〜第nのキャパシター駆動電圧を前記第1〜第nのキャパシター駆動用ノードに出力することで、前記キャパシター回路を介して前記データ電圧出力端子に出力電圧を出力する容量駆動を行うキャパシター駆動回路と、
    前記階調データに対応するデータ電圧を前記データ電圧出力端子に出力する電圧駆動を行う電圧駆動回路と、
    前記電圧駆動の開始前に、前記データ電圧出力端子を介して前記電圧駆動回路の入力ノードに前記キャパシター回路を接続し、前記キャパシター回路の前記出力電圧を前記入力ノードに設定する電圧設定回路と、
    を含むことを特徴とするドライバー。
  2. 請求項1において、
    前記電圧設定回路は、
    前記電圧駆動回路の前記入力ノードと前記データ電圧出力端子の間に設けられるスイッチ回路を有することを特徴とするドライバー。
  3. 請求項2において、
    前記電圧設定回路の前記スイッチ回路は、
    前記電圧駆動の開始前にオンからオフになることを特徴とするドライバー。
  4. 請求項3において、
    前記電圧設定回路の前記スイッチ回路は、
    前記容量駆動の開始以後にオンになり、前記電圧駆動の開始前にオフになることを特徴とするドライバー。
  5. 請求項2乃至4のいずれかにおいて、
    前記電圧駆動回路は、
    前記データ電圧を出力するアンプ回路と、
    前記アンプ回路の出力と前記データ電圧出力端子との間に設けられる電圧駆動用スイッチ回路と、
    を有することを特徴とするドライバー。
  6. 請求項5において、
    前記電圧駆動用スイッチ回路は、
    前記電圧設定回路の前記スイッチ回路がオンしている期間ではオフになることを特徴とするドライバー。
  7. 請求項5又は6において、
    前記電圧駆動用スイッチ回路は、
    前記電圧駆動の開始時にオンになることを特徴とするドライバー。
  8. 請求項2乃至7のいずれかにおいて、
    複数の基準電圧から前記階調データに対応する基準電圧を選択し、前記選択された基準電圧を前記電圧駆動回路の前記入力ノードに出力するD/A変換回路を含むことを特徴とするドライバー。
  9. 請求項8において、
    前記複数の基準電圧を生成する基準電圧生成回路を含み、
    前記D/A変換回路は、
    前記電圧設定回路の前記スイッチ回路がオンになる期間において、前記電圧駆動回路の前記入力ノードと前記基準電圧生成回路の出力との間を遮断する入力ノード遮断用スイッチ回路を有することを特徴とするドライバー。
  10. 請求項9において、
    前記D/A変換回路は、
    前記複数の基準電圧から前記階調データに対応する基準電圧を選択する選択回路を有し、
    前記入力ノード遮断用スイッチ回路は、
    前記選択回路の出力と前記電圧駆動回路の前記入力ノードとの間に設けられることを特徴とするドライバー。
  11. 請求項9において、
    前記D/A変換回路は、
    前記複数の基準電圧から前記階調データに対応する基準電圧を選択する選択回路を有し、
    前記入力ノード遮断用スイッチ回路は、
    前記選択回路を構成するスイッチ回路であることを特徴とするドライバー。
  12. 請求項1乃至11のいずれかにおいて、
    前記データ電圧出力端子と基準電圧のノードとの間に設けられる可変容量回路を含み、
    前記可変容量回路の容量と電気光学パネル側容量を加算した容量と、前記キャパシター回路の容量とが、所与の容量比関係になるように、前記可変容量回路の容量が設定されていることを特徴とするドライバー。
  13. 請求項1乃至12のいずれかに記載されたドライバーを含むことを特徴とする電子機器。
JP2014226885A 2014-11-07 2014-11-07 ドライバー及び電子機器 Active JP6439393B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2014226885A JP6439393B2 (ja) 2014-11-07 2014-11-07 ドライバー及び電子機器
US14/925,321 US10002582B2 (en) 2014-11-07 2015-10-28 Driver and electronic device
CN201510746763.5A CN105590596B (zh) 2014-11-07 2015-11-05 驱动器以及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014226885A JP6439393B2 (ja) 2014-11-07 2014-11-07 ドライバー及び電子機器

Publications (3)

Publication Number Publication Date
JP2016090882A JP2016090882A (ja) 2016-05-23
JP2016090882A5 JP2016090882A5 (ja) 2017-12-14
JP6439393B2 true JP6439393B2 (ja) 2018-12-19

Family

ID=55912699

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014226885A Active JP6439393B2 (ja) 2014-11-07 2014-11-07 ドライバー及び電子機器

Country Status (3)

Country Link
US (1) US10002582B2 (ja)
JP (1) JP6439393B2 (ja)
CN (1) CN105590596B (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6880594B2 (ja) * 2016-08-10 2021-06-02 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
JP2019056799A (ja) 2017-09-21 2019-04-11 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
JP6601477B2 (ja) 2017-11-16 2019-11-06 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
KR102553262B1 (ko) 2017-11-17 2023-07-07 삼성전자 주식회사 기준 전압 생성기 및 이를 포함하는 메모리 장치
JP6708229B2 (ja) 2018-07-23 2020-06-10 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
JP2021033095A (ja) * 2019-08-27 2021-03-01 セイコーエプソン株式会社 表示ドライバー、電気光学装置、電子機器及び移動体
JP7351156B2 (ja) * 2019-09-18 2023-09-27 セイコーエプソン株式会社 回路装置、電気光学装置及び電子機器

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5332997A (en) 1992-11-04 1994-07-26 Rca Thomson Licensing Corporation Switched capacitor D/A converter
JP3832125B2 (ja) 1998-01-23 2006-10-11 セイコーエプソン株式会社 電気光学装置及び電子機器
US6420988B1 (en) 1998-12-03 2002-07-16 Semiconductor Energy Laboratory Co., Ltd. Digital analog converter and electronic device using the same
US6101102A (en) 1999-04-28 2000-08-08 Raytheon Company Fixed frequency regulation circuit employing a voltage variable dielectric capacitor
US6909411B1 (en) * 1999-07-23 2005-06-21 Semiconductor Energy Laboratory Co., Ltd. Display device and method for operating the same
US6486812B1 (en) 1999-08-16 2002-11-26 Semiconductor Energy Laboratory Co., Ltd. D/A conversion circuit having n switches, n capacitors and a coupling capacitor
JP4485030B2 (ja) 1999-08-16 2010-06-16 株式会社半導体エネルギー研究所 D/a変換回路、半導体装置、及び電子機器
GB2362277A (en) * 2000-05-09 2001-11-14 Sharp Kk Digital-to-analog converter and active matrix liquid crystal display
JP2002100991A (ja) * 2000-09-26 2002-04-05 Nec Kyushu Ltd D/aコンバータ
TW531971B (en) * 2000-11-24 2003-05-11 Semiconductor Energy Lab D/A converter circuit and semiconductor device
JP3661651B2 (ja) * 2002-02-08 2005-06-15 セイコーエプソン株式会社 基準電圧発生回路、表示駆動回路及び表示装置
KR100637060B1 (ko) 2003-07-08 2006-10-20 엘지.필립스 엘시디 주식회사 아날로그 버퍼 및 그 구동 방법과, 그를 이용한 액정 표시장치 및 그 구동 방법
JP4263153B2 (ja) * 2004-01-30 2009-05-13 Necエレクトロニクス株式会社 表示装置、表示装置の駆動回路およびその駆動回路用半導体デバイス
JP4798753B2 (ja) * 2005-02-28 2011-10-19 ルネサスエレクトロニクス株式会社 表示制御回路および表示制御方法
US7439896B2 (en) 2005-09-08 2008-10-21 Marvell World Trade Ltd. Capacitive digital to analog and analog to digital converters
US20090066615A1 (en) 2007-09-11 2009-03-12 Canon Kabushiki Kaisha Display apparatus and driving method thereof
JP2010102080A (ja) 2008-10-23 2010-05-06 Seiko Epson Corp 集積回路装置及び電子機器
JP4743286B2 (ja) 2009-02-04 2011-08-10 セイコーエプソン株式会社 集積回路装置、電気光学装置及び電子機器
US8059021B2 (en) * 2009-12-18 2011-11-15 Advantest Corporation Digital-analog converting apparatus and test apparatus
JP5391106B2 (ja) 2010-02-25 2014-01-15 株式会社ジャパンディスプレイ 画素回路、液晶装置及び電子機器
US8780103B2 (en) 2011-01-19 2014-07-15 Creator Technology B.V. Super low voltage driving of displays
JP6390078B2 (ja) 2013-08-17 2018-09-19 セイコーエプソン株式会社 データ線ドライバー、半導体集積回路装置、及び、電子機器
US9741311B2 (en) 2013-08-13 2017-08-22 Seiko Epson Corporation Data line driver, semiconductor integrated circuit device, and electronic appliance with improved gradation voltage
JP6149596B2 (ja) 2013-08-13 2017-06-21 セイコーエプソン株式会社 データ線ドライバー、半導体集積回路装置、及び、電子機器

Also Published As

Publication number Publication date
US10002582B2 (en) 2018-06-19
JP2016090882A (ja) 2016-05-23
CN105590596A (zh) 2016-05-18
US20160133219A1 (en) 2016-05-12
CN105590596B (zh) 2020-08-11

Similar Documents

Publication Publication Date Title
JP6421537B2 (ja) ドライバー及び電子機器
JP6435787B2 (ja) ドライバー及び電子機器
JP6439393B2 (ja) ドライバー及び電子機器
CN105825825B (zh) 驱动器、电光装置及电子设备
US10297222B2 (en) Driver and electronic device for suppressing a rise or fall in voltage at an output terminal in capacitive driving
CN105528980B (zh) 驱动器以及电子设备
KR101202981B1 (ko) 액정표시장치용 소스 드라이버 구동회로
JP6421536B2 (ja) ドライバー及び電子機器
JP6578661B2 (ja) ドライバー、電気光学装置及び電子機器
JP6455110B2 (ja) ドライバー及び電子機器

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20171106

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20171106

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180710

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180807

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181002

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181023

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181105

R150 Certificate of patent or registration of utility model

Ref document number: 6439393

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150