JP4556433B2 - 表示装置 - Google Patents
表示装置 Download PDFInfo
- Publication number
- JP4556433B2 JP4556433B2 JP2004011334A JP2004011334A JP4556433B2 JP 4556433 B2 JP4556433 B2 JP 4556433B2 JP 2004011334 A JP2004011334 A JP 2004011334A JP 2004011334 A JP2004011334 A JP 2004011334A JP 4556433 B2 JP4556433 B2 JP 4556433B2
- Authority
- JP
- Japan
- Prior art keywords
- signal line
- line
- data signal
- auxiliary signal
- common electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
がコモン電極線2及びゲート線3に飛び込む。
(1−1)液晶表示装置の構成
図13に、液晶表示装置のパネル構成例を示す。液晶パネル21は、画素がマトリクス状に配置された表示領域22と、その他の周辺回路23〜27とを有する。ここでの周辺回路は、水平駆動回路23、補助信号線駆動用の水平駆動回路(以下「補助信号線駆動回路」という。)24、プリチャージ回路25、垂直駆動回路26、駆動パルス分配回路27である。
表示領域22には、図14に示すように、互いに交差するデータ信号線22Aとゲート線22Bが形成されている。交点位置には、表示単位のドットを点灯又は消灯するアクティブ素子22Cが配置される。アクティブ素子22Cには、通常、TFT(Thin Film Transistor)が使用される。
図15に、水平駆動回路23の内部構成を示す。水平駆動回路23は、スタートパルス回路23A、シフトレジスタ23B、クロック抜き出し回路23C、位相調整回路23D、信号線スイッチ回路23Eを有する。
図16に、補助信号線駆動回路24の内部構成を示す。補助信号線駆動回路24は、その出力が補助信号として補助信号線22Eに印加される点を除き、水平駆動回路23の構成と同一構成でなる。
とは対称逆電位の関係にある。この実施例の場合、補助信号Svideo-i は、外部駆動回路から供給される。補助信号Svideo-i は、分岐した映像信号Svideo を位相反転することで生成可能である。
は、他方のトランジスタTR2のコレクタ端に現れる電位を用いれば良い。
図18に、プリチャージ回路25の内部構成を示す。プリチャージ回路25は、表示領域22の水平方向に沿って延びる2本の信号線25A、25Bと、データ信号線22Aへのプリチャージ信号の供給と停止を切り替えるスイッチ回路25Cとを有する。
図19に、垂直駆動回路26の内部構成を示す。垂直駆動回路26は、スタートパルス回路26A、シフトレジスタ26B、オーバーラップ禁止回路26C、ゲートパルス生成回路26D、ストライプドメイン抑圧回路26Eを有する。
駆動パルス分配回路は、外部駆動回路から入力のあった駆動パルスHST、HCK、DCKを2つに分岐し、その一つを水平駆動回路23に供給し、残る1つを補助信号線駆動回路24に供給する。
次に、液晶表示装置による映像信号の表示動作を説明する。この際、水平駆動回路23は、駆動パルスHST、HCK、DCKに基づき、映像信号書き込み用のサンプリングパルスを生成する。また、垂直駆動回路26は、駆動パルスVST、VCK、ENBに基づき、走査線選択用のゲートパルスを生成する。
データ信号線22Aの真上(パネルの厚み方向)に重なるように配置した補助信号線22Eに、映像信号Svideo とは対称逆電位の補助信号Svideo-i を印加することにより、ブラック電位印加時における横クロストーク及びW帯の発生を防ぐことができる。
前述の実施形態においては、補助信号線駆動回路24を水平駆動回路23側に配置した。しかし、補助信号線駆動回路24はプリチャージ回路25側に配置することもできる。図20に、その回路配置例を示す。
を印加する構成としても良い。
2、11、22D コモン電極線
3、13、22B ゲート線
21 液晶パネル
22 表示領域
22E 補助信号線
23 水平駆動回路
24 補助信号駆動回路
24G 補助信号生成回路
25 プリチャージ回路
26 垂直駆動回路
27 駆動パルス分配回路
Claims (2)
- 表示単位がマトリクス状に配置された表示部と、
前記表示単位にデータ値を書き込む複数のデータ信号線と、
前記表示単位へのデータ値の書き込みを制御する複数の走査信号線と、
前記データ信号線を駆動する水平駆動回路と、
前記走査信号線を駆動する垂直駆動回路と、
それぞれの前記表示単位に共通に接続されたコモン電極線と、
前記コモン電極線との間に寄生するカップリング容量が、前記データ信号線と前記コモン電極線との間に寄生するカップリング容量と同等になるように配線された補助信号線と、
前記データ信号線に印加される信号線電位とは逆電位の信号を、前記補助信号線に印加する補助信号線駆動回路、
とを有し、
前記補助信号線は、層間絶縁膜を挟んで前記データ信号線と重なるように前記データ信号線に沿って配線されており、
前記補助信号線と前記データ信号線は、前記コモン電極線と重なる部分において前記コモン電極線を挟んで配置されている表示装置。 - 表示単位がマトリクス状に配置された表示部と、
前記表示単位にデータ値を書き込む複数のデータ信号線と、
前記表示単位へのデータ値の書き込みを制御する複数の走査信号線と、
前記データ信号線を駆動する水平駆動回路と、
前記走査信号線を駆動する垂直駆動回路と、
それぞれの前記表示単位に共通に接続されたコモン電極線と、
前記コモン電極線との間に寄生するカップリング容量が、前記データ信号線と前記コモン電極線との間に寄生するカップリング容量と同等になるように配線された補助信号線と、
前記データ信号線に印加される信号線電位とは逆電位の信号を、前記補助信号線に印加する補助信号線駆動回路、
とを有し、
前記補助信号線は、層間絶縁膜を挟んで前記データ信号線と重なるように前記データ信号線に沿って配線されており、
前記補助信号線は複数本から成り、前記複数本の全体で1つの補助信号線が構成されるようになっており、前記複数本で前記データ信号線を上層と下層の両側から挟むように配置されている表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004011334A JP4556433B2 (ja) | 2004-01-20 | 2004-01-20 | 表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004011334A JP4556433B2 (ja) | 2004-01-20 | 2004-01-20 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005208085A JP2005208085A (ja) | 2005-08-04 |
JP4556433B2 true JP4556433B2 (ja) | 2010-10-06 |
Family
ID=34898050
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004011334A Expired - Fee Related JP4556433B2 (ja) | 2004-01-20 | 2004-01-20 | 表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4556433B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101191923B (zh) * | 2006-12-01 | 2011-03-30 | 奇美电子股份有限公司 | 可改善显示品质的液晶显示系统及相关驱动方法 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57204592A (en) * | 1981-06-11 | 1982-12-15 | Sony Corp | Two-dimensional address device |
JPH01286493A (ja) * | 1988-05-13 | 1989-11-17 | Hitachi Ltd | 多層配線基板 |
JPH05257169A (ja) * | 1992-03-16 | 1993-10-08 | Fujitsu Ltd | アクティブマトリクス液晶表示装置 |
JPH07325287A (ja) * | 1994-05-31 | 1995-12-12 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JPH10149141A (ja) * | 1996-11-20 | 1998-06-02 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JPH10198321A (ja) * | 1997-01-10 | 1998-07-31 | Sony Corp | アクティブマトリクス表示装置 |
JPH10221704A (ja) * | 1997-02-07 | 1998-08-21 | Sharp Corp | 反射型液晶表示装置およびその製造方法 |
JPH10319914A (ja) * | 1997-05-19 | 1998-12-04 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JP2001255855A (ja) * | 2000-03-13 | 2001-09-21 | Seiko Epson Corp | 電気光学装置および電子機器 |
JP2002055656A (ja) * | 2000-08-08 | 2002-02-20 | Casio Comput Co Ltd | 液晶表示装置 |
JP2003143240A (ja) * | 2001-10-31 | 2003-05-16 | Matsushita Electric Ind Co Ltd | データ伝送回路、及び半導体集積回路 |
JP2003140625A (ja) * | 2001-11-06 | 2003-05-16 | Victor Co Of Japan Ltd | アクティブマトリクス型液晶表示装置 |
-
2004
- 2004-01-20 JP JP2004011334A patent/JP4556433B2/ja not_active Expired - Fee Related
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57204592A (en) * | 1981-06-11 | 1982-12-15 | Sony Corp | Two-dimensional address device |
JPH01286493A (ja) * | 1988-05-13 | 1989-11-17 | Hitachi Ltd | 多層配線基板 |
JPH05257169A (ja) * | 1992-03-16 | 1993-10-08 | Fujitsu Ltd | アクティブマトリクス液晶表示装置 |
JPH07325287A (ja) * | 1994-05-31 | 1995-12-12 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JPH10149141A (ja) * | 1996-11-20 | 1998-06-02 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JPH10198321A (ja) * | 1997-01-10 | 1998-07-31 | Sony Corp | アクティブマトリクス表示装置 |
JPH10221704A (ja) * | 1997-02-07 | 1998-08-21 | Sharp Corp | 反射型液晶表示装置およびその製造方法 |
JPH10319914A (ja) * | 1997-05-19 | 1998-12-04 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JP2001255855A (ja) * | 2000-03-13 | 2001-09-21 | Seiko Epson Corp | 電気光学装置および電子機器 |
JP2002055656A (ja) * | 2000-08-08 | 2002-02-20 | Casio Comput Co Ltd | 液晶表示装置 |
JP2003143240A (ja) * | 2001-10-31 | 2003-05-16 | Matsushita Electric Ind Co Ltd | データ伝送回路、及び半導体集積回路 |
JP2003140625A (ja) * | 2001-11-06 | 2003-05-16 | Victor Co Of Japan Ltd | アクティブマトリクス型液晶表示装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2005208085A (ja) | 2005-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4277894B2 (ja) | 電気光学装置、駆動回路および電子機器 | |
JP5089252B2 (ja) | 電気光学素子の駆動方法、画素回路、電気光学装置および電子機器 | |
TW459158B (en) | A liquid crystal display | |
JP3385301B2 (ja) | データ信号線駆動回路および画像表示装置 | |
US8362995B2 (en) | Liquid crystal display | |
TWI383359B (zh) | A liquid crystal device, a driving method of a liquid crystal device, and an electronic device | |
TWI397893B (zh) | 液晶裝置 | |
JP4720261B2 (ja) | 電気光学装置、駆動方法および電子機器 | |
JP2000310963A (ja) | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 | |
TW200919435A (en) | Electro-optical device, driving circuit, and electronic apparatus | |
KR100427994B1 (ko) | 행전극 구동장치 및 이를 구비한 화상표시장치 | |
US7847775B2 (en) | Electro-optical device, method of driving electro-optical device, and electronic apparatus | |
JP4428255B2 (ja) | 電気光学装置、駆動方法および電子機器 | |
JPH11272226A (ja) | データ信号線駆動回路及び画像表示装置 | |
JP4556433B2 (ja) | 表示装置 | |
JP3800912B2 (ja) | 電気光学装置および電子機器 | |
JP2009003207A (ja) | 表示装置ならびにその駆動回路 | |
JP3304706B2 (ja) | アクティブマトリクス表示装置 | |
JP2604200B2 (ja) | 液晶表示装置およびその駆動方法 | |
JPWO2009057350A1 (ja) | 表示装置 | |
KR20020056707A (ko) | 액정 표시 장치의 도트 인버젼 드라이빙 방법 | |
JP2006178494A (ja) | 電気光学装置および電子機器 | |
JP2000310964A (ja) | 電気光学装置の駆動回路及び電気光学装置並びに電子機器 | |
JP4127602B2 (ja) | 液晶表示装置の駆動方法 | |
JP3082225B2 (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060804 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20081219 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20081225 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091001 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091006 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20091008 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20091008 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20091028 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091126 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100427 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100614 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100629 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100712 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130730 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |