TWI397893B - 液晶裝置 - Google Patents

液晶裝置 Download PDF

Info

Publication number
TWI397893B
TWI397893B TW97124286A TW97124286A TWI397893B TW I397893 B TWI397893 B TW I397893B TW 97124286 A TW97124286 A TW 97124286A TW 97124286 A TW97124286 A TW 97124286A TW I397893 B TWI397893 B TW I397893B
Authority
TW
Taiwan
Prior art keywords
voltage
circuit
line
scanning line
selection
Prior art date
Application number
TW97124286A
Other languages
English (en)
Other versions
TW200919432A (en
Inventor
Shin Fujita
Tomotoshi Kato
Kengo Shiragami
Original Assignee
Japan Display West Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2007171633A priority Critical patent/JP4241858B2/ja
Application filed by Japan Display West Inc filed Critical Japan Display West Inc
Publication of TW200919432A publication Critical patent/TW200919432A/zh
Application granted granted Critical
Publication of TWI397893B publication Critical patent/TWI397893B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G02OPTICS
    • G02FDEVICES OR ARRANGEMENTS, THE OPTICAL OPERATION OF WHICH IS MODIFIED BY CHANGING THE OPTICAL PROPERTIES OF THE MEDIUM OF THE DEVICES OR ARRANGEMENTS FOR THE CONTROL OF THE INTENSITY, COLOUR, PHASE, POLARISATION OR DIRECTION OF LIGHT, e.g. SWITCHING, GATING, MODULATING OR DEMODULATING; TECHNIQUES OR PROCEDURES FOR THE OPERATION THEREOF; FREQUENCY-CHANGING; NON-LINEAR OPTICS; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Description

液晶裝置
本發明係關於液晶裝置。
從前,液晶裝置作為顯示裝置係屬習知。此液晶裝置,例如具備液晶面板,對此液晶面板供給光之背光。
液晶面板,具備元件基板、被相對配置於此元件基板之對向基板、及被設於元件基板與對向基板之間的液晶。
元件基板,具有:隔著特定間隔交互設置之複數掃描線以及複數輔助電容線,交叉於這些複數之掃描線及複數之輔助電容線而隔著特定間隔設置的複數資料線,被連接於複數掃描線的掃描線驅動電路,被連接於複數資料線之資料線驅動電路,以及被連接於複數輔助電容線之驅動輔助電容線之控制電路。
於各掃描線與各資料線之交叉部分,設有畫素。畫素,具備:由畫素電極與共通電極構成的畫素電容,作為開關元件之薄膜電晶體(以後,稱之為TFT(Thin Film Transistor)),及一方之電極(輔助電容電極)被連接於電容線另一方之電極被連接於畫素電極之蓄積電容(輔助電容)。此畫素,被複數排列為矩陣狀形成顯示區域。
於TFT之閘極,被連接掃描線,於TFT之源極,被連接資料線,於TFT之汲極,被連接畫素電極與輔助電容之另一方的電極。
電容線驅動電路,對各電容線供給特定的電壓。
掃描線驅動電路,將選擇掃描線的選擇電壓以特定的順序供給至各掃描線。對掃描線供給選擇電壓時,被連接於此掃描線的TFT全部成為打開(ON)狀態。
資料線驅動電路,將影像訊號供給至各資料線,介由打開狀態之TFT,根據此影像訊號將影像電壓寫入畫素電極。
此處,資料線驅動電路,交互進行將電位比共通電極的電壓還要高的電壓(以後,稱為正極性)之影像訊號供給至資料線,根據此正極性之影像訊號將影像電壓寫至畫素電極之正極性寫入,以及將電位比共通電極的電壓還要低的電壓(以後,稱為負極性)之影像訊號供給至資料線,根據此負極性之影像訊號將影像電壓寫至畫素電極之負極性寫入。
對向基板,對應於各畫素,具有R(紅)、G(綠)、B(藍)之彩色濾光片。
以上之液晶裝置,如以下所述地動作。
亦即,藉由對掃描線依序供給選擇電壓,使被連接於某掃描線的TFT全部成為打開(ON)狀態,選擇所有相關於此掃描線之畫素。接著,同步於這些畫素的選擇,對資料線供給影像訊號。如此一來,對選擇的所有畫素,介由打開狀態之TFT供給影像訊號,根據此影像訊號將影像電壓寫入畫素電極。
對畫素電極寫入影像電壓時,藉由畫素電極與共通電 極之電位差,對液晶施加驅動電壓。對液晶施加驅動電壓時,液晶的配向或秩序會改變,透過液晶的來自背光的光也會改變。此變化之光藉由透過彩色濾光片而進行色階顯示。
又,對液晶施加的驅動電壓,藉由輔助電容,使其可以在比影像電壓被寫入的期間還要更長千倍以上的期間都被保持著。
然而,如以上所述之液晶裝置,例如使用於攜帶機器,但這些攜帶機器在最近被要求著耗電量的降低。在此,被提案一種將影像電壓寫入畫素電極之後,使TFT成為關閉狀態同時藉由使輔助電容線的輔助電容電位(VST)由高電位(VSTH)往低電位(VSTL),或者由低電位往高電位變動之所謂的被稱為SSL(Swing Storage Line)的電容線擺動驅動,可以減低耗電量之液晶裝置(例如,參照專利文獻1)。
此外,於夾著液晶之一對基板之中的一方基板,具備構成畫素電容之畫素電極及共通電極之IPS(In-Plane Switching)或FFS(Fringe-Field Switching)之共通電極(COM電極)兼有輔助電容電極的功能,在畫素電容與輔助電容形成為一體的橫電場方式之液晶裝置,藉由對共通電極供給高電位(VCOMH)或者低電位(VCOML)之電壓後,將負極性之影像訊號或者正極性之影像訊號供給至資料線之進行所謂被稱為COM分割驅動的,橫電場方式之電容線擺動驅動,可以減低耗電量,此外,可以抑制顯 示品質的降低之液晶裝置,曾由本案之發明人提出。
[專利文獻1]日本專利特開2002-196358號公報
前述電容線擺動驅動,以及COM分割驅動之電路,係使用被稱為SOG(System On Glass)之技術,形成於玻璃基板上。在這樣的電路,為了使根據正極性及負極性之影像訊號之顯示藉由形成於基板上的電晶體確實地動作,作為驅動電晶體的電源,使用8V之正電源,與-4V之負電源,電晶體之閘極-源極間的電壓Vgs最大為12V。亦即,電晶體之閘極長度(以下,稱為「L長度」),成為前述Vgs可以沒有問題地使用12V的大小之L長度。
在此,電容線或共通線,因為受到在與資料線交叉之處所產生的寄生電容的影響,對前述電容線或共通線供給高電位/低電位的電晶體,以低起動(ON)電阻對於串訊(crosstalk)對策上較佳,但是Vgs之最大值很大的話電晶體的L長就有必要變大,而會有因L長變大而使電晶體的起動電阻也變高的問題。此外,電晶體之起動電阻很大使得串訊成為問題的場合,有必要以不產生串訊的方式使被連接於電晶體的配線加粗降低電阻,而降低電路的電阻,但是電路面積變大,會造成形成驅動電路的框緣區域(畫素區域的周邊)的減少化,或者低耗電量化之障礙。
在此,本發明係有鑑於前述課題而為之發明,目的在 於提供:在夾著液晶的一對基板之中之一方基板,具備構成畫素電容的畫素電極以及電容電極之液晶裝置,其係可以實現使用電容線擺動驅動之電晶體的低起動電阻化,對串訊的發生或電路面積的減低有所貢獻之液晶裝置,及具備液晶裝置之電子機器。
本發明之液晶裝置,係具備:複數掃描線(於實施型態對應於掃描線Y,Y’)、交叉於前述掃描線之複數資料線(於實施型態對應於資料線X,X’)、對應於前述複數之掃描線與前述複數之資料線之交叉而設之複數畫素電極(於實施型態對應於畫素電極55,55’)、對應於前述畫素電極而設,在與前述畫素電極或被接續於畫素電極之電極層之間形成電容之電容電極(於實施型態對應於共通電極56,56’或者輔助電容電極57’)、交互對前述電容電極供給第1電壓(於實施型態對應於VCOML或者VSTL)與電位較前述第1電壓更高的第2電壓(於實施型態對應於VCOMH或者VSTH)之控制電路(於實施型態對應於控制電路30,30A,30’)、將選擇前述掃描線之掃描線選擇電壓依序供給至前述複數掃描線之掃描線驅動電路(於實施型態對應於掃描驅動電路10,10’)、在前述掃描線被選擇時,交互將電位比前述第1電壓更高的正極性影像訊號與電位比前述第2電壓更低的負極性影像訊號供給至前述複數之資料線的資料線驅動電路(於實施型態對應於資料線驅 動電路20,20’)之液晶裝置(於實施型態對應於液晶裝置1,1A,1’),其特徵為:前述控制電路具備交互選擇前述第1電壓與第2電壓而對前述電容電極輸出的選擇電路(於實施型態對應於選擇電路R,R’),及對前述選擇電路輸出選擇訊號(於實施型態對應於極性控制訊號POL’)之選擇訊號輸出電路(於實施型態對應於拴鎖電路Q,Q’);前述第1電壓比前述選擇訊號的低電位更高,第2電壓,比前述選擇訊號的高電位更低。
根據此發明,可以縮短構成選擇電路的電晶體的L長,所以可縮小電路面積,可以對液晶裝置的窄框緣化有所貢獻。此外,藉由縮小L長,也可以實現低起動電阻化,也可對低耗電量有所貢獻。
此外,根據此發明,前述控制電路,係由形成於前述基板上的電晶體所構成,構成前述選擇電路的電晶體(於實施型態對應於第1移轉閘37、第2移轉閘38、N通道之Nch移轉閘RN,RN’、P通道之Pch移轉閘RP,RP’)之閘極-源極間電位,比構成前述選擇訊號輸出電路之電晶體(於實施型態對應於第1定時反相器34、第2定時反相器35)的閘極-源極間電位更低。亦即,可以使構成選擇電路的電晶體比構成選擇訊號輸出電路之電晶體更縮短L長,所以可縮小電路面積,可以對液晶裝置的窄框緣化有所貢獻。此外,藉由縮小L長,也可以實現低起動電阻化,也可對低耗電量有所貢獻。
此外,根據此發明,前述控制電路,係由形成於基板 上的電晶體所構成,構成前述選擇電路的電晶體(於實施型態對應於第1移轉閘37、第2移轉閘38、N通道之Nch移轉閘RN,RN’、P通道之Pch移轉閘RP,RP’)之閘極長度,比構成前述選擇訊號輸出電路之電晶體(於實施型態對應於第1定時反相器34、第2定時反相器35)的閘極長度更短。
此外,根據此發明,使前述電容電極構成為共通電極(於實施型態對應於共通電極56,56’)。進而,構成為藉由控制電路將前述第1電壓(於實施型態對應於VCOML)供給至前述共通電極之後,藉由前述掃描線驅動電路將前述選擇電壓供給至前述掃描線,同時藉由前述資料線驅動電路將前述正極性之影像訊號供給至前述資料線,藉由前述控制電路將前述第2電壓(於實施型態對應於VCOMH)供給至共通電極之後,藉由前述掃描線驅動電路將前述選擇電壓供給至前述掃描線,同時藉由前述資料線驅動電路將前述負極性之影像訊號供給至前述資料線。如此般,可以構成將第1電壓供給至共通電極之後,將正極性之影像訊號供給至資料線,將第2電壓供給至共通電極之後,將負極性之影像訊號供給至資料線之所謂的適用於COM分割驅動方式的液晶裝置。
此外,根據此發明,使電容電極構成為輔助電容電極(於實施型態對應於共通電極56,56’或輔助電容電極57)。進而,控制電路,構成為在前述掃描線為打開(ON)電位的場合前述資料線的電位如果是對應於正極性的影像 訊號之寫入者,前述掃描線遷移至關閉(OFF)電位後,對前述輔助電容電極供給前述第2電壓(於實施型態對應於VSTH),另一方,如果該打開電位之前述資料線的電位為對應於負極性的影像訊號之寫入者,前述掃描線遷移至關閉電位後,對前述輔助電容電極供給前述第1電壓(於實施型態對應於VSTL)。亦即,可以適切地構成所謂的SSL驅動方式之液晶裝置。
此外,本發明之電子機器,其特徵為具備前述之液晶裝置。
根據此發明,有與前述的效果相同之效果。
以下,根據圖面說明本發明之實施型態。又,在以下之實施型態以及變形例之說明,針對相同的構成要件被賦予同一符號,而省略或簡化其說明。
又,第1~3實施型態係採用COM分割驅動之橫電場方式之液晶裝置之例,第4實施型態為採用SSL驅動之縱電場方式(利用以分別形成於1對基板內面之畫素電極與共通電極產生的所謂的縱電場而驅動液晶的方式)之液晶裝置之例。
<第1實施型態:COM分割驅動之例>
圖1係相關於本發明的第1實施型態之採用COM分割驅動之橫電場方式之液晶裝置1之方塊圖。
液晶裝置1,具備液晶面板AA,被相對配置於此液晶面板AA而射出光的背光41。此液晶裝置1,利用來自背光41的光,進行透過型顯示。
液晶面板AA,具備:具有複數畫素50之顯示區域A,被設於此顯示區域A的周邊驅動畫素50的掃描線驅動電路10,資料線驅動電路20以及控制電路30。
背光41,被設於液晶面板AA的背面,例如以冷陰極螢光管(CCFL)或LED(發光二極體)、或者是電激發光(EL)所構成,對液晶面板AA之畫素50供給光。
以下,詳述液晶面板AA之構成。
液晶面板AA,具備:隔著特定間隔交互設置的320行之掃描線Y(Y1~Y320)以及320行之共通線Z(Z1~Z320),以交叉於這些掃描線Y(Y1~Y320)以及共通線Z(Z1~Z320)的方式設置之240列之資料線X(X1~X240)。於各掃描線Y與各資料線X之交叉部分,設有畫素50。
畫素50係以TFT51、畫素電極55、相對於此畫素電極55而設的共通電極56以及一方之電極(輔助電容電極)被連接於共通線而另一方的電極被連接於畫素電極55或者作為被接續於接續在畫素電極55的電極層之蓄積電容53所構成。畫素電極55以及共通電極56構成畫素電容54。
共通電極56,對應於掃描線Y,於每一水平線被分割。每一水平線被分割的複數共通電極56,分別被連接於對 應的共通線Z。
於TFT51之閘極,被連接掃描線Y,於TFT51之源極,被連接資料線X,於TFT51之汲極,被連接畫素電極55與蓄積電容53之另一方的電極。亦即,此TFT51由掃描線Y施加選擇電壓時成為打開狀態,使資料線X與畫素電極55及蓄積電容53的另一方電極為導通狀態。
圖2為畫素50之擴大平面圖。圖3為圖2所示之畫素50之A-A剖面圖。
如圖3所示,液晶面板AA,具備具有複數畫素電極55的作為第1基板之元件基板60、被相對配置於此元件基板60的作為第2基板之對向基板70、及被設於元件基板60與對向基板70之間的液晶。
如圖2所示,於元件基板60,各畫素50,為以互鄰的2條導電材料所構成的掃描線Y,及互鄰的2條導電材料所構成的資料線X所圍起來的區域。總之,各畫素50,係以掃描線Y與資料線X區隔。
在本實施型態,TFT51,係逆交錯型低溫多晶矽TFT,在掃描線Y與資料線X之交叉部的附近,設有此TFT51形成的區域50C(圖2中以虛線包圍的部分)。
首先,說明元件基板60。
元件基板60,具有玻璃基板68,於此玻璃基板68之上,為了防止玻璃基板68的表面粗糙或由於污垢導致TFT51的特性改變,所以橫跨元件基板60之整面形成下底絕緣膜(省略圖示)。
在前述下底絕緣膜之上,形成由導電材料所構成的掃描線Y。
掃描線Y,沿著鄰接的畫素50之邊界設置,於與資料線X之交叉部的附近,構成TFT51之閘極電極511。
在掃描線Y、閘極電極511以及前述下底絕緣膜之上,橫跨元件基板60之整個面,形成閘極絕緣膜62。
閘極絕緣膜62上之形成TFT51的區域50C,相對於閘極電極511,被層積由低溫多晶矽所構成的半導體層(省略圖示)、N+ 低溫多晶矽所構成的歐姆接觸層(省略圖示)。於此歐姆接觸層,被層積源極電極512以及汲極電極513,藉此形成低溫多晶矽TFT。
源極電極512,以與資料線X相同的導電材料形成。亦即,成為由資料線X突出源極電極512的構成。資料線X以對掃描線Y及共通線Z交叉的方式設置。
如前所述,於掃描線Y之上,形成閘極絕緣膜62,於此閘極絕緣膜62之上,形成資料線X。因此,資料線X,與掃描線Y藉由閘極絕緣膜62而絕緣。
於資料線X、源極電極512、汲極電極513、以及閘極絕緣膜62之上,橫跨元件基板60之整個面,形成第1絕緣膜63。
於第1絕緣膜63上,形成由稱為ITO(銦錫氧化物,Indium Tin Oxide)之透明導電材料所構成的共通線Z。共通線Z係沿著掃描線Y而設置,此共通線Z,與每一水平線被分割之共通電極56形成為一體。
於共通線Z、共通電極56以及第1絕緣膜63之上,橫跨元件基板60之整個面,形成第2絕緣膜64。
於第2絕緣膜64上,在相對於共通電極56的區域,形成由稱為ITO(Indium Tin Oxide)之透明導電材料所構成的畫素電極。畫素電極55,中介著形成於前述之第1絕緣膜63以及第2絕緣膜64的接觸孔(省略圖示),被連接於汲極電極513。
於此畫素電極55,在自身與共通電極56之間,隔著特定間隔設有供產生邊緣電場(電場E)之用的複數狹縫55A。亦即,液晶裝置1之液晶係以FFS模式動作的。
於畫素電極55以及第2絕緣膜64之上,橫跨元件基板60之整個面,形成由聚醯亞胺等有機膜所構成的配向膜(省略圖示)。
其次,說明對向基板70。
對向基板70具有玻璃基板74,此玻璃基板74上之中相對於掃描線Y之位置,形成作為黑矩陣之遮光膜71。此外,在玻璃基板74上之中除了被形成遮光膜71的區域以外之區域,形成彩色濾光片72。
於遮光膜71以及彩色濾光片72之上,橫跨元件基板70之整個面,形成配向膜(省略圖示)。
回到圖1,掃描線驅動電路10,把使TFT51成為打開(ON)狀態之選擇電壓依序供給至複數掃描線Y。例如,對某掃描線Y供給選擇電壓時,被連接於此掃描線的TFT51全部成為打開(ON)狀態,相關於此掃描線Y的 畫素50全部被選擇。
資料線驅動電路20,將影像訊號供給至資料線X,介由打開狀態之TFT51,根據此影像訊號將影像電壓寫入畫素電極55。
此處,資料線驅動電路20,於每一水平線交互進行將電位比共通電極56的電壓還要高的正極性之影像訊號供給至資料線X,根據此正極性之影像訊號將影像電壓寫至畫素電極55之正極性寫入,以及將電位比共通電極56的電壓還要低的負極性之影像訊號供給至資料線X,根據此負極性之影像訊號將影像電壓寫至畫素電極55之負極性寫入。
控制電路30,交互對共通線Z供給作為第1電壓之電壓VCOML、與比此電壓VCOML電位還高的第2電壓之電壓VCOMH。
又,構成前述掃描線驅動電路10、資料線驅動電路20以及控制電路30等之電晶體等電路元件,使用SOG技術,形成於前述顯示區域A的周邊區域(框緣區域)。
以上之液晶裝置1,如以下所述地動作。
亦即,首先,由控制電路30對共通線Z選擇性供給電壓VCOML或者VCOMH之任一。
具體而言,於各共通線Z,於每一圖框期間交互供給電壓VCOML與電壓VCOMH。例如,於某一圖框期間,對第p行之共通線Zp(p為滿足1≦p≦320之整數)供給電壓VCOML的場合,在次一圖框期間,對共通線Zp供 給VCOMH。另一方面,於某一圖框期間,對共通線Zp供給電壓VCOMH的場合,在次一圖框期間,對共通線Zp供給VCOML。
此外,於鄰接的共通線Z,供給互異的電壓。例如,於某一圖框期間,對共通線Zp供給電壓VCOML的場合,於同一圖框期間,對第(p-1)行之共通線Z(p-1)與第(p+1)行之共通線Z(p+1)供給VCOMH。另一方面,於某一圖框期間,對共通線Zp供給電壓VCOMH的場合,於一圖框期間,對共通線Z(p-1)與共通線Z(p+1)供給VCOML。
其次,藉由從掃描線驅動電路10對320行之掃描線Y(Y1~Y320)依序供給選擇電壓,使被連接於各掃描線的所有TFT51依序成為打開狀態,依序選擇相關於各掃描線Y的所有畫素50。
其次,同步於這些畫素50的選擇,因應於共通電極56的電壓,於每一水平線交互由資料線驅動電路20對資料線X供給正極性之影像訊號與負極性之影像訊號。
具體而言,320行之共通線Z(Z1~Z320)之中,對相關於選擇的畫素50之共通線Zp供給電壓VCOML的場合,將正極性的影像訊號供給至資料線X。另一方面,320行之共通線Z(Z1~Z320)之中,對相關於選擇的畫素50之共通線Zp供給電壓VCOMH的場合,將負極性的影像訊號供給至資料線X。
如此一來,對以掃描線驅動電路10選擇的所有畫素50,由資料線驅動電路20介由資料線X以及打開狀態之 TFT51供給影像訊號,根據此影像訊號將影像電壓寫入畫素電極55。藉此,於畫素電極55與共通電極56之間產生電位差,驅動電壓被施加至液晶。
對液晶施加驅動電壓時,液晶的配向或秩序會改變,透過液晶的來自背光41的光也會改變。此變化之光藉由透過彩色濾光片而進行色階顯示。
又,對液晶施加的驅動電壓,藉由蓄積電容53,使其可以在比影像電壓被寫入的期間還要更長千倍以上的期間都被保持著。
圖4為控制電路30之方塊圖。
控制電路30,對應於320行之掃描線Y(Y1~Y320),具備320個單位控制電路P(P1~P320)。於各單位控制電路P,被供給電壓VCOML、電壓VCOMH、以及選擇電壓VCOML或電壓VCOMH之任一之極性控制訊號POL。
單位控制電路P,具備:保持極性控制訊號POL的拴鎖電路Q、因應於極性控制訊號POL而選擇輸出電壓VCOML或VCOMH之任一的選擇電路R。拴鎖電路Q由保持極性控制訊號POL的方法來分,可區分為2種類。一種,是對應於第1行的掃描線Y1而設的拴鎖電路Q1,與對應於第320行的掃描線Y320而設的拴鎖電路Q320之構成另一種,係除了前述拴鎖電路Q1、Q320以外之拴鎖電路Q2~Q319。首先,針對拴鎖電路Q2~Q319說明如下。
第q行(q為滿足2≦q≦319之整數)之掃描線Yq而設之拴鎖電路Qq,具備或非電路(以下稱為NOR電路)31,及第1反相器32,第2反相器33,第1計時反相器34,與第2計時反相器35。
NOR電路31之2個輸入端子分別與第(q-1)行之掃描線Y(q-1)、與第(q+1)行之掃描線Y(q+1)連接。於NOR電路31之輸出端子,被連接著第1反相器32的輸入端子、第1計時反相器34的反轉輸入控制端子、第2計時反相器35的非反轉輸入控制端子。
於第1反相器32之輸出端子,被連接著第1計時反相器34的非反轉輸入控制端子、與第2計時反相器35的反轉輸入控制端子。
由第1計時反相器34之輸入端子被輸入極性控制訊號POL。於第1計時反相器34之輸出端子,被連接著第2反相器33之輸入端子。
於第2計時反相器35之輸入端子,被連接著第2計時反相器33的輸出端子,於第2計時反相器35之輸出端子,被連接著第2反相器33的輸入端子。
以上之拴鎖電路Qq,如以下所述地動作。
亦即,對掃描線Y(q-1)與掃描線Y(q+1)之中至少任一供給選擇電壓時,拴鎖電路Qq具備的NOR電路31,輸出L位準的訊號。此L位準的訊號,在被輸入至第1計時反相器34的反轉輸入控制端子的同時,以第1反相器32反轉,作為H位準之訊號被輸入至第1計時反相器34之 非反轉輸入端子。因此,第1計時反相器34,成為打開狀態,反轉極性控制訊號POL而輸出。由此第1計時反相器34反轉而輸出的極性控制訊號POL,藉由第2反相器33反轉而被輸出至選擇電路R。
如以上所述,藉由掃描線驅動電路對掃描線Y(q-1)與掃描線Y(q+1)之中至少任一供給選擇電壓時,拴鎖電路Qq取入極性控制訊號POL。
另一方面,對掃描線Y(q-1)與掃描線Y(q+1)之雙方不供給選擇電壓時,拴鎖電路Qq具備的NOR電路31,輸出H位準的訊號。此H位準的訊號,在被輸入至第2計時反相器35的非反轉輸入控制端子的同時,以第1反相器32反轉,作為L位準之訊號被輸入至第2計時反相器35之反轉輸入端子。因此,第2計時反相器35,成為打開狀態,使從第2反相器33輸出的極性控制訊號POL反轉而輸出。由此第2計時反相器35反轉而輸出的極性控制訊號POL,再度藉由第2反相器33輸入。
如以上所述,藉由不對掃描線驅動電路對掃描線Y(q-1)與掃描線Y(q+1)之雙方供給選擇電壓時,拴鎖電路Qq將已經取入的極性控制訊號POL藉由第2反相器33以及第2計時反相器35保持。
其次,針對拴鎖電路Q1、Q320說明如下。
拴鎖電路Q1、Q320與前述拴鎖電路Qq相比,取代NOR電路31而具備輸出L位準的訊號之電壓VLL之低電位電源。其他之構成與前述拴鎖電路Qq相同。
這些拴鎖電路Q1、Q320,如以下所述地動作。
亦即,由電壓VLL之低電位電源總是輸出L位準的訊號。此L位準的訊號,在被輸入至第1計時反相器34的反轉輸入控制端子的同時,以第1反相器32反轉,作為H位準之訊號被輸入至第1計時反相器34之非反轉輸入控制端子。因此,第1計時反相器34,總是成為打開狀態,總是反轉極性控制訊號POL而輸出。由此第1計時反相器34反轉而輸出的極性控制訊號POL,藉由第2反相器33反轉而被輸出至選擇電路R。
如以上所述,拴鎖電路Q1、Q320總是取入極性控制訊號POL。
選擇電路R,具備:反相器36、由CMOS電晶體所構成之第1移轉閘37、由CMOS電晶體所構成之第2移轉閘38。
於反相器36的輸入端子,被接續拴鎖電路Q具備的第2反相器33的輸出端子而被輸入極性控制訊號POL。於反相器36之輸出端子,被連接著第1移轉閘37的非反轉輸入控制端子、與第2移轉閘38的反轉輸入控制端子。
於第1移轉閘37的反轉輸入控制端子(閘極端子),被接續拴鎖電路Q具備的第2反相器33的輸出端子而被輸入極性控制訊號POL。於第1移轉閘37之輸出端子(汲極端子),被連接著共通線Z。
此外,由對應於第奇數行之掃描線Y而設的選擇電路R所具備的第1移轉閘37之輸入端子(源極端子),被 輸入電壓VCOMH。另一方面,由對應於第偶數行之掃描線Y而設的選擇電路R所具備的第1移轉閘37之輸入端子,被輸入電壓VCOML。
於第2移轉閘38的非反轉輸入控制端子,被接續拴鎖電路Q具備的第2反相器33的輸出端子而被輸入極性控制訊號POL。於第2移轉閘38之輸出端子,被連接著共通線Z。
此外,由對應於第奇數行之掃描線Y而設的選擇電路R所具備的第2移轉閘38之輸入端子,被輸入電壓VCOML。另一方面,由對應於第偶數行之掃描線Y而設的選擇電路R所具備的第2移轉閘38之輸入端子,被輸入電壓VCOMH。
又,電壓VCOMH與電壓VCOML,與被輸入至前述第1、第2移轉閘的控制端子(閘極端子)之極性控制訊號POL的電位關係,係以滿足「閘極High電壓(極性控制訊號POL的高電位)>電壓VCOMH>電壓VCOML>閘極Low電壓(極性控制訊號POL之低電位)」的關係之方式構成的。在本實施型態,前述各電壓之設定,係被設定為,例如,閘極High電壓(極性控制訊號POL之高電位)與後述之掃描線Y之高電壓VGH為相同的8V,閘極Low電壓(極性控制訊號POL之低電位)與後述之掃描線Y之低電壓VGL為相同的-4V,電壓VCOMH設定為4V,電壓VCOML設定為0V。
亦即,於前述第1、第2移轉閘,閘極-源極間之電 壓Vgs最大為8V。另一方面,拴鎖電路Q之第1定時反相器34等之電路元件之閘極-源極間的電壓Vgs最大為12V,所以第1、第2移轉閘之L長,可以是比構成拴鎖電路Q的電晶體的L長更小之值。在本實施型態,構成拴鎖電路Q之電晶體的L長必須要6μm,相對於此,選擇電路R之第1、第2移轉閘的L長為4μm可以減少為三分之二。
因為可以縮短第1、第2移轉閘的L長,所以可使第1、第2移轉閘達到低起動電阻化,可以減低串訊的產生。此外,如果沒有必要降低電路的電阻,第1、第2移轉閘被低起動電阻化,而電路的電阻降低之這個部分可以縮係配線,所以可減低電路面積。此外,藉由縮小L長,也可以實現低起動電阻化,也可對低耗電量有所貢獻。
以上之選擇電路R,如以下所述地動作。
亦即,由拴鎖電路Q具備的第2反相器33輸出L位準的極性控制訊號POL時,此L位準之極性控制訊號POL,被輸入至第1移轉閘(transfer gate)37之反轉輸入控制端子,同時以反相器36反轉,作為H位準之極性控制訊號POL輸入至第1移轉閘37之非反轉輸入控制端子。因此,第1移轉閘37成為打開狀態。
成為打開狀態的第1移轉閘37,如果是對應於第奇數行之掃描線Y而設的選擇電路R所具備者,將電壓VCOMH輸出至共通線Z。另一方面,成為打開狀態的第1移轉閘37,如果是對應於第偶數行之掃描線Y而設的選 擇電路R所具備者,將電壓VCOML輸出至共通線Z。
另一方面,由拴鎖電路Q具備的第2反相器33輸出H位準的極性控制訊號POL時,此H位準之極性控制訊號POL,被輸入至第2移轉閘(transfer gate)38之非反轉輸入控制端子,同時以反相器36反轉,作為L位準之極性控制訊號POL輸入至第2移轉閘38之反轉輸入控制端子。因此,第2移轉閘38成為打開狀態。
成為打開狀態的第2移轉閘38如果是對應於第奇數行之掃描線Y而設的選擇電路R所具備者,將電壓VCOML輸出至共通線Z。另一方面,成為打開狀態的第2移轉閘38,如果是對應於第偶數行之掃描線Y而設的選擇電路R所具備者,將電壓VCOMH輸出至共通線Z。
<第1實施形態之選擇電路R之變形例>
圖5係前述選擇電路R的變形例之選擇電路RA的方塊圖,作為使用於移轉閘的開關元件使用單通道的開關電晶體之例。
選擇電路RA,具備Pch之開關電晶體所構成之Pch移轉閘RP,及Nch之開關電晶體所構成之Nch移轉閘RN。
於Pch移轉閘RP之輸入端子(源極端子),被接續電壓VCOMH,於Pch移轉閘RP之控制端子(閘極端子),被接續拴鎖電路Q之輸出端子被輸入極性控制訊號POL。於Pch移轉閘RP之輸出端子(汲極端子),被連接著共通線Z。
藉由對Pch移轉閘RP之輸入端子連接電壓VCOMH,可以使對Nch移轉閘RN之輸入端子連接電壓VCOMH的場合更為增大閘極-源極間的電壓VGS,所以可以實現動作良好,而且也可以實現低起動電阻化與關閉洩漏(off-leak)的減低。
於Nch移轉閘RN之輸入端子(源極端子),被接續電壓VCOML,於Nch移轉閘RN之控制端子(閘極端子),被接續拴鎖電路Q之輸出端子被輸入極性控制訊號POL。於Nch移轉閘RN之輸出端子(汲極端子),被連接著共通線Z。
藉由對Nch移轉閘RN之輸入端子連接電壓VCOML,可以比使用Pch移轉閘RP的場合更為增大閘極-源極間的電壓VGS,所以可以實現動作良好,而且也可以實現低起動電阻化與關閉洩漏(off-leak)的減低。
又,在使用選擇電路RA的場合,於對應於第偶數行的掃描線Y而設的拴鎖電路Q,削除第2反相器33,而把由第1定時反相器34反轉而輸出的極性控制訊號POL直接輸出的方式構成,可以對共通線Z交互輸出電壓VCOMH與電壓VCOML。
以上之選擇電路RA,如以下所述地動作。
亦即,由拴鎖電路Q輸出L位準之極性控制訊號POL時,此L位準之極性控制訊號POL,被輸入至Pch移轉閘RP之控制端子。因此,Pch移轉閘RP成為打開狀態。成為打開狀態的Pch移轉閘RP,將電壓VCOMH輸出至共通 線Z。
另一方面,由拴鎖電路Q輸出H位準之極性控制訊號POL時,此H位準之極性控制訊號POL,被輸入至Nch移轉閘RN之控制端子。因此,Nch移轉閘RN成為打開狀態。成為打開狀態的Nch移轉閘RN,將電壓VCOML輸出至共通線Z。
如此般選擇電路RA,藉由把使用於移轉閘之開關元件單通道化,與使用例如用於前述選擇電路R的那種CMOS開關元件的場合相比可以縮小電路面積。此外,藉由採對高電位之電壓VCOMH連接Pch之開關元件,對低電位之電壓VCOML連接Nch之開關元件,而分別使其排他地打開的方式構成,選擇電路RA可以僅藉1條控制訊號來驅動,沒有必要如前述選擇電路R那樣形成使用反相器36之反轉訊號,所以可以削減反相器36。亦即,可以實現更進一步的電路面積削減。
又,電壓VCOMH與電壓VCOML,與被輸入至前述第1、第2移轉閘的控制端子(閘極端子)之極性控制訊號POL的電位關係,係以滿足「閘極High電壓(極性控制訊號POL的高電位)>電壓VCOMH>電壓VCOML>閘極Low電壓(極性控制訊號POL之低電位)」的關係之方式構成的。
在本實施型態,前述各電壓之設定,係被設定為,例如,閘極High電壓(極性控制訊號POL之高電位)與後述之掃描線Y之高電壓VGH為相同的8V,閘極Low電壓 (極性控制訊號POL之低電位)與後述之掃描線Y之低電壓VGL為相同的-4V,電壓VCOMH設定為4V,電壓VCOML設定為0V。
亦即,於前述第1、第2移轉閘,閘極-源極間之電壓Vgs最大為8V。另一方面,拴鎖電路Q之第1定時反相器34等之電路元件之閘極-源極間的電壓Vgs最大為12V,所以第1、第2移轉閘之L長,可以是比構成拴鎖電路Q的電晶體的L長更小之值。在本實施型態,構成拴鎖電路Q之電晶體的L長必須要6μm,相對於此,選擇電路R之第1、第2移轉閘的L長為4μm可以減少為三分之二。
因為可以縮短第1、第2移轉閘的L長,所以可使第1、第2移轉閘達到低起動電阻化,可以減低串訊的產生。此外,如果沒有必要降低電路的電阻,第1、第2移轉閘被低起動電阻化,而電路的電阻降低之這個部分可以縮係配線,所以可減低電路面積。此外,藉由縮小L長,也可以實現低起動電阻化,也可對低耗電量有所貢獻。
此外,藉由構成為這樣的電位關係,即使用於移轉閘的開關元件單通道化也可以有效率地實現低起動電阻化與開關元件的關閉洩漏之降低。進而較佳者為使電壓VCOMH與電壓VCOML,與作為開關元件的閘極電位對閘極端子施加的極性控制訊號POL的電位關係,滿足「閘極High電壓>電壓VCOMH-| Pch之移轉閘的閾值|>電壓VCOML+| Nch之移轉閘的閾值|>閘極Low電壓」 的方式構成,各開關元件可以在閾值以下關閉(OFF),所以可確實防止關閉洩漏。
針對具備以上之拴鎖電路Q以及選擇電路R(或者選擇電路RA)的控制電路30的動作,使用圖6來說明。
圖6係控制電路30之計時圖。
首先,於時刻t1,使極性控制訊號POL為電壓VLL,使極性控制訊號POL為L位準。如此一來,單位控制電路P1、P320,藉由總是取入極性控制訊號POL的拴鎖電路Q1、Q320,取入L位準之極性控制訊號POL(使用選擇電路RA的場合,藉由拴鎖電路Q320取入H位準之極性控制訊號POL),藉由選擇電路R1、R320,分別輸出電壓VCOMH以及電壓VCOML。因此,被連接至單位控制電路P1之共通線Z1成為電壓VCOMH,被連接至單位控制電路P320之共通線Z320成為電壓VCOML。
此外,電壓VGH為8V,電壓VGL為-4V。
其次,於時刻t2,由掃描線驅動電路10對第1行之掃描線Y1供給選擇電壓,使掃描線Y1的電壓為電壓VGH。如此一來,對應於鄰接於掃描線Y1的掃描線Y2而設置的單位控制電路P2,藉由拴鎖電路Q2取入L位準之極性控制訊號POL(使用選擇電路RA的場合,藉由拴鎖電路Q2取入H位準之極性控制訊號POL),藉由選擇電路R2輸出電壓VCOML。因此,被連接至單位控制電路P2之共通線Z2成為電壓VCOML。
其次,於時刻t3,停止由掃描線驅動電路10對掃描 線Y1供給選擇電壓,使掃描線Y1的電壓為電壓VGL。
同時,由掃描線驅動電路10對第2行之掃描線Y2供給選擇電壓,使掃描線Y2的電壓為電壓VGH。如此一來,對應於鄰接於掃描線Y2的掃描線Y3而設置的單位控制電路P3,藉由拴鎖電路Q3取入L位準之極性控制訊號POL,藉由選擇電路R3輸出電壓VCOMH。因此,被連接至單位控制電路P3之共通線Z3成為電壓VCOMH。
其次,於時刻t4,停止由掃描線驅動電路10對掃描線Y2供給選擇電壓,使掃描線Y2的電壓為電壓VGL。
同時,由掃描線驅動電路10對第3行之掃描線Y3供給選擇電壓,使掃描線Y3的電壓為電壓VGH。如此一來,對應於鄰接於掃描線Y3的掃描線Y4而設置的單位控制電路P4,藉由拴鎖電路Q4取入L位準之極性控制訊號POL(使用選擇電路RA的場合,藉由拴鎖電路Q4取入H位準之極性控制訊號POL),藉由選擇電路R4輸出電壓VCOML。因此,被連接至單位控制電路P4之共通線Z4成為電壓VCOML。
此外,對應於鄰接於掃描線Y3的掃描線Y2而設置的單位控制電路P2,藉由拴鎖電路Q2取入L位準之極性控制訊號POL,藉由選擇電路R2輸出電壓VCOML。因此,被連接至單位控制電路P2之共通線Z2成為電壓VCOML。
其次,於時刻t5,停止由掃描線驅動電路10對掃描線Y3供給選擇電壓,使掃描線Y3的電壓為電壓VGL。
同時,由掃描線驅動電路10對第4行之掃描線Y4供給選擇電壓,使掃描線Y4的電壓為電壓VGH。如此一來,對應於鄰接於掃描線Y4的掃描線Y5而設置的單位控制電路P5,藉由拴鎖電路Q5取入L位準之極性控制訊號POL,藉由選擇電路R5輸出電壓VCOMH。因此,被連接至單位控制電路P5之共通線Z5成為電壓VCOMH。
此外,對應於鄰接於掃描線Y4的掃描線Y3而設置的單位控制電路P3,藉由拴鎖電路Q3取入L位準之極性控制訊號POL,藉由選擇電路R3輸出電壓VCOMH。因此,被連接至單位控制電路P3之共通線Z3成為電壓VCOMH。
以後,由掃描線驅動電路10對第奇數行的掃描線Y(其中除了第1行的掃描線Y1)供給選擇電壓時,如時刻t4那般動作,對第偶數行的掃描線Y(其中除了第320行的掃描線Y320)供給選擇電壓時,如時刻t5那般動作。
其次,於時刻t7,停止由掃描線驅動電路10對第320行之掃描線Y320供給選擇電壓,使掃描線Y320的電壓為電壓VGL。
同時,使極性控制訊號POL為電壓VHH,使極性控制訊號POL為H位準。如此一來,單位控制電路P1、P320,藉由總是取入極性控制訊號POL的拴鎖電路Q1、Q320,取入H位準之極性控制訊號POL(使用選擇電路RA的場合,藉由拴鎖電路Q320取入L位準之極性控制訊號POL),藉由選擇電路R1、R320,分別輸出電壓 VCOML以及電壓VCOMH。因此,被連接至單位控制電路P1之共通線Z1成為電壓VCOML,被連接至單位控制電路P320之共通線Z320成為電壓VCOMH。
其次,於時刻t8,與時刻t2同樣,由掃描線驅動電路10對掃描線Y1供給選擇電壓,使掃描線Y1的電壓為電壓VGH。如此一來,單位控制電路P2,輸出電壓VCOMH,所以被連接於此單位控制電路P2的共通線Z2,成為電壓VCOMH。
其次,於時刻t9,與時刻t3同樣,停止由掃描線驅動電路10對掃描線Y1供給選擇電壓,使掃描線Y1的電壓為電壓VGL。
同時,與時刻t3同樣,由掃描線驅動電路10對掃描線Y2供給選擇電壓,使掃描線Y2的電壓為電壓VGH。如此一來,單位控制電路P3,輸出電壓VCOML,所以被連接於此單位控制電路P3的共通線Z3,成為電壓VCOML。
其次,於時刻t10,與時刻t4同樣,停止由掃描線驅動電路10對掃描線Y2供給選擇電壓,使掃描線Y2的電壓為電壓VGL。
同時,與時刻t4同樣,由掃描線驅動電路10對掃描線Y3供給選擇電壓,使掃描線Y3的電壓為電壓VGH。如此一來,單位控制電路P4,輸出電壓VCOMH,所以被連接於此單位控制電路P4的共通線Z4,成為電壓VCOMH。
此外,與時刻t4同樣,單位控制電路P2,輸出電壓VCOMH,所以被連接於此單位控制電路P2的共通線Z2,成為電壓VCOMH。
其次,於時刻t11,與時刻t5同樣,停止由掃描線驅動電路11對掃描線Y3供給選擇電壓,使掃描線Y3的電壓為電壓VGL。
同時,與時刻t5同樣,由掃描線驅動電路10對掃描線Y4供給選擇電壓,使掃描線Y4的電壓為電壓VGH。如此一來,單位控制電路P5,輸出電壓VCOML,所以被連接於此單位控制電路P5的共通線Z5,成為電壓VCOML。
此外,與時刻t5同樣,單位控制電路P3,輸出電壓VCOML,所以被連接於此單位控制電路P3的共通線Z3,成為電壓VCOML。
以後,由掃描線驅動電路10對第奇數行的掃描線Y(其中除了第1行的掃描線Y1)供給選擇電壓時,如時刻t10那般動作,對第偶數行的掃描線Y(其中除了第320行的掃描線Y320)供給選擇電壓時,如時刻t11那般動作。
針對具備以上之控制電路30的液晶裝置1的動作,使用圖7、圖8來說明。
圖7係液晶裝置1之正極性寫入時之計時圖。圖8係液晶裝置1之負極性寫入時之計時圖。
於圖7、圖8,GATE(r)係320行掃描線Y之中第r行 (r為滿足1≦r≦320之整數)之掃描線Yr的電壓,SOURCE(s)係240行之資料線X中第s列(s為滿足1≦s≦240之整數)之資料線Xs之電壓。此外,PIX(r,s)係對應於第r行之掃描線Yr與第s列資料線Xs之交叉而設的第r行第s列之畫素50具備的畫素電極55之電壓。此外,VCOM(r),係指被連接於第r行之共通線Zr的共通電極56的電壓。
首先,使用圖7說明液晶裝置1之正極性寫入時之狀況。
於時刻t21,藉由控制電路30,對共通線Zr供給電壓VCOML。如此一來,被連接於共通線Zr之共通電極56之電壓VCOM(r)徐徐降低,而在時刻t22成為電壓VCOML。
被連接於共通線Zr的共通電極56的電壓VCOM(r)降低的話,第r行第s列之畫素50具備的畫素電極55隻電壓PIX(r,s)以保持電壓VCOM(r)與電壓PIX(r,s)之電位差的方式降低。因此,第r行第s列之畫素50具備的畫素電極55之電壓PIX(r,s)徐徐降低,而在時刻t22成為電壓VP1。
於時刻t23,藉由掃描線驅動電路10,對掃描線Yr供給選擇電壓。如此一來,掃描線Yr的電壓GATE(r)上升,而在時刻t24成為電壓VGH。藉此,被連接於掃描線Yr的TFT51全部成為打開(ON)狀態。
於時刻t25,藉由資料線驅動電路20對資料線Xs供 給正極性之影像訊號。如此一來,資料線Xs的電壓SOURCE(s)徐徐上升,而在時刻t26成為電壓VP3。
資料線Xs的電壓SOURCE(s)作為根據正極性的影像訊號之畫素電壓,介由被連接於掃描線Yr之打開狀態的TFT51,被寫入第r行第s列的畫素50所具備的畫素電極55。因此,第r行第s列之畫素50具備的畫素電極55之電壓PIX(r,s)徐徐上升,而在時刻t26成為與資料線Xs之電壓SOURCE(s)相同電位的電壓VP3。
於時刻t27,藉由掃描線驅動電路10,對掃描線Yr停止供給選擇電壓。如此一來,掃描線Yr的電壓GATE(r)降低,而在時刻t28成為電壓VGL。藉此,被連接於掃描線Yr的TFT51全部成為關閉(OFF)狀態。
其次,使用圖8說明液晶裝置1之負極性寫入時之狀況。
於時刻t31,藉由控制電路30,對共通線Zr供給電壓VCOMH。如此一來,被連接於共通線Zr之共通電極56之電壓VCOM(r)徐徐上升,而在時刻t32成為電壓VCOMH。
被連接於共通線Zr的共通電極56的電壓VCOM(r)上升的話,第r行第s列之畫素50具備的畫素電極55之電壓PIX(r,s)以保持電壓VCOM(r)與電壓PIX(r,s)之電位差的方式上升。因此,第r行第s列之畫素50具備的畫素電極55之電壓PIX(r,s)徐徐上升,而在時刻t32成為電壓VP6。
於時刻t33,藉由掃描線驅動電路10,對掃描線Yr供給選擇電壓。如此一來,掃描線Yr的電壓GATE(r)上升,而在時刻t34成為電壓VGH。藉此,被連接於掃描線Yr的TFT51全部成為打開(ON)狀態。
於時刻t35,藉由資料線驅動電路20對資料線Xs供給負極性之影像訊號。如此一來,資料線Xs的電壓SOURCE(s)徐徐降低,而在時刻t36成為電壓VP4。
資料線Xs的電壓SOURCE(s)作為根據負極性的影像訊號之畫素電壓,介由被連接於掃描線Yr之打開狀態的TFT51,被寫入第r行第s列的畫素50所具備的畫素電極55。因此,第r行第s列之畫素50具備的畫素電極55之電壓PIX(r,s)徐徐降低,而在時刻t36成為與資料線Xs之電壓SOURCE(s)相同電位的電壓VP4。
於時刻t37,藉由掃描線驅動電路10,對掃描線Yr停止供給選擇電壓。如此一來,掃描線Yr的電壓GATE(r)降低,而在時刻t38成為電壓VGL。藉此,被連接於掃描線Yr的TFT51全部成為關閉(OFF)狀態。
根據本實施型態,具有以下之效果。
(1)將電壓VCOML供給至共通線Z,把共通電極56的電壓作為電壓VCOML之後,將正極性的影像訊號供給至資料線X,將正極性的影像電壓寫入畫素電極55。此外,將電壓VCOMH供給至共通線Z,把共通電極56的電壓作為電壓VCOMH之後,將負極性的影像訊號供給至資料線X,將負極性的影像電壓寫入畫素電極55。因此,如 前述之從前例,因為電荷不移動於蓄積電容53與畫素電容54之間,所以即使蓄積電容53的特性發生個體差異,畫素電極55的電壓也不會產生個體差異。因而,可以抑制顯示品質的降低。
(2)使共通電極56的電壓VCOM(r)改變為電壓VCOML或電壓VCOMH。亦即,可以使蓄積電容53的一方之電極(輔助電容電極)的電壓,與共通電極56同樣改變,所以可將蓄積電容53與畫素電容54形成為一體。因而,作為夾持液晶的一對基板,可以藉由在元件基板60與對向基板70之中的元件基板60,具備構成畫素電容54的畫素電極55以及共通電極56之液晶裝置1,來構成本發明的液晶裝置。
(3)每一水平線分割共通電極56。接著,將電壓VCOML與電壓VCOMH於每一水平線交互供給至共通電極56,同時可以對應於這些共通電極56之電壓,將正極性的影像訊號與負極性的影像訊號於每一水平線交互地供給至各資料線X。因此,使1圖框內進行正極性寫入的畫素50與進行負極性寫入的畫素50混合存在,可以在這些畫素50之間使閃爍互相抵銷,所以可以進而抑制顯示品質的降低。
(4)於控制電路30,對應於320行之掃描線Y(Y1~Y320)設置320個單位控制電路P(P1~P320),於各單位控制電路P設拴鎖電路Q以及選擇電路R。因而,藉由控制電路30,可以選擇地對共通電極56供給電壓 VCOML或者VCOMH之任一。
(5)在鄰接於對應單位控制電路P的掃描線Y之掃描線Y被供給選擇電壓時,藉由拴鎖電路Q保持極性控制訊號。因此,於複數之單位控制電路P,根據藉由掃描線驅動電路10依序對複數掃描線Y供給的選擇電壓,依序保持極性控制訊號。因此,控制電路30對複數之單位控制電路P依序轉送極性控制訊號,所以不需要所謂移位暫存器電路之依序轉送電路,可以減低耗電量。
(6)藉由拴鎖電路Q1、Q320,總是取入極性控制訊號POL,同時藉由拴鎖電路Q2~Q319,對鄰接的2條掃描線Y之中至少任一供給選擇電壓時,取入極性控制訊號。因此,不僅在藉由掃描線驅動電路10依照掃描線Y1至掃描線Y320的順序被選擇的場合,連在藉由掃描線驅動電路10依照掃描線Y320至掃描線Y1的順序被選擇的場合,控制電路30也可以對複數之單位控制電路P依序轉送極性控制訊號。
(7)電壓VCOMH與電壓VCOML,與被輸入至前述第1、第2移轉閘的控制端子(閘極端子)之極性控制訊號POL的電位關係,係以滿足「閘極High電壓(極性控制訊號POL的高電位)>電壓VCOMH>電壓VCOML>閘極Low電壓(極性控制訊號POL之低電位)」的關係之方式構成。因此,於前述第1、第2移轉閘,閘極-源極間之電壓Vgs最大成為8V,另一方面,拴鎖電路Q之第1定時反相器34等電路元件之閘極-源極間的電位Vgs 最大成為12V。亦即,第1、第2移轉閘之L長,可以成為比構成拴鎖電路Q的電晶體的L長更小之值。因為可以縮短第1、第2移轉閘的L長,所以可使第1、第2移轉閘達到低起動電阻化,可以減低串訊的產生。此外,如果沒有必要降低電路的電阻,第1、第2移轉閘被低起動電阻化,而電路的電阻降低之這個部分可以縮係配線,所以可減低電路面積。此外,藉由縮小L長,也可以實現低起動電阻化,也可對低耗電量有所貢獻。
<第2實施型態:COM分割驅動之例>
圖9係相關於本發明的第2實施型態之控制電路30A之方塊圖。
在本實施型態,對應於第1行的掃描線Y1而設的拴鎖電路Q1A,與對應於第320行的掃描線Y320而設的拴鎖電路Q320A之構成,與第1實施型態之拴鎖電路Q1、Q320不同。其他構成,與第1實施型態相同,所以省略說明。
又,取代選擇電路R,而使用選擇電路RA亦可。於此場合,與在第1實施型態之變形例之說明相同,亦能夠以於對應於第偶數行的掃描線Y而設的拴鎖電路Q,削除第2反相器33,而把由第1定時反相器34反轉而輸出的極性控制訊號POL直接輸出的方式構成,而以對共通線Z交互輸出電壓VCOMH與電壓VCOML的方式構成。
拴鎖電路Q1A、Q320A,分別具備第1反相器32,第 2反相器33,第1計時反相器35,與第3反相器39。
於拴鎖電路Q1A具備的第3反相器39的輸入端子,被連接掃描線Y1,而於拴鎖電路Q320A具備的第3反相器39的輸入端子,被連接掃描線Y320。於這些第3反相器39的輸出端子,被連接著第1反相器32的輸入端子、第1計時反相器34的反轉輸入控制端子、第2計時反相器35的非反轉輸入控制端子。
這些拴鎖電路Q1A,如以下所述地動作。
亦即,對掃描線Y1供給選擇電壓時,拴鎖電路Q1A具備的第3反相器39,輸出L位準的訊號。此L位準的訊號,在被輸入至第1計時反相器34的反轉輸入控制端子的同時,以第1反相器32反轉,作為H位準之訊號被輸入至第1計時反相器34之非反轉輸入端子。因此,第1計時反相器34,成為打開狀態,反轉極性控制訊號POL而輸出。由此第1計時反相器34反轉而輸出的極性控制訊號POL,藉由第2反相器33反轉而輸出。
此外,拴鎖電路Q320A,在對掃描線Y320供給選擇電壓時,與前述之拴鎖電路Q1A同樣地(但在使用選擇電路RA的場合,以直接輸出由第1定時反相器34反轉而被輸出的極性控制訊號POL的方式)動作。
如以上所述,藉由掃描線驅動電路10對掃描線Y1供給選擇電壓時,拴鎖電路Q1A,取入極性控制訊號POL,藉由掃描線驅動電路10對掃描線Y320供給選擇電壓時,拴鎖電路Q320A取入極性控制訊號POL。
圖10係控制電路30A之計時圖。
在圖10所示的控制電路30A的計時圖,與圖6所示的第1實施型態的控制電路30的計時圖相比,共通線Z1、Z320的電壓變動的計時不同。
共通線Z1,由掃描線驅動電路10對掃描線Y1供給選擇電壓的同時,電壓反轉。
具體而言,於時刻t41,由掃描線驅動電路10對掃描線Y1供給選擇電壓的同時,單位控制電路P1A藉由拴鎖電路Q1A取入L位準之極性控制訊號POL,藉由選擇電路R1輸出電壓VCOMH。因此,被連接至單位控制電路P1A之共通線Z1成為電壓VCOMH。此外,於時刻t44,由掃描線驅動電路10對掃描線1供給選擇電壓的同時,單位控制電路P1A藉由拴鎖電路Q1A取入H位準之極性控制訊號POL,藉由選擇電路R1輸出電壓VCOML。因此,被連接至單位控制電路P1A之共通線Z1成為電壓VCOML。
此外,共通線Z320與共通線Z1同樣,由掃描線驅動電路10對掃描線Y320供給選擇電壓的同時,電壓的極性反轉。
具體而言,於時刻t43,由掃描線驅動電路10對掃描線Y320供給選擇電壓的同時,單位控制電路P320A藉由拴鎖電路Q320A取入L位準之極性控制訊號POL(使用選擇電路RA的場合,藉由拴鎖電路Q320A取入H位準之極性控制訊號POL),藉由選擇電路R320輸出電壓 VCOML。因此,被連接至單位控制電路P320A之共通線Z320成為電壓VCOML。
此外,於時刻t44,由掃描線驅動電路10對掃描線Y320供給選擇電壓的同時,單位控制電路P320A藉由拴鎖電路Q320A取入H位準之極性控制訊號POL,藉由選擇電路R320輸出電壓VCOMH。因此,被連接至單位控制電路P320A之共通線Z320成為電壓VCOMH。
根據本實施型態,具有以下之效果。
(8)如圖2所示,共通電極56,於每一水平線被分割。因此,共通電極56的電壓於每依鄰接的水平線都不相同的話,在這些之間產生電場,會使液晶的配向或秩序發生微妙的變化。特別是,在第1實施型態,如圖6所示,於時刻t6~t7之期間,共通線Z319之電壓,係電壓VCOMH,共通線Z320的電壓是電壓VCOML。此處,時刻t6~t7之期間,相當於藉由掃描線驅動電路10選擇掃描線Y的期間的3倍期間。因此,於時刻t6~t7之期間,在被連接至共通線Z319的共通電極56,與被連接於共通線Z320的共通電極56之間產生電場,而會有液晶的配向或秩序大幅改變的場合。
在此,對掃描線320供給選擇電壓的同時,使共通線Z320的電壓的極性反轉,以共通線319的電壓,與共通線Z320的電壓相異的期間作為時刻t42~t43之期間。此處,時刻t42~t43之期間,相當於藉由掃描線驅動電路10選擇掃描線Y的期間的2倍期間,所以與第1實施型 態相比,共通線Z319之電壓,與共通線Z320之電壓相異的期間很短。因此,與第1實施型態相比,在被連接至共通線Z319的共通電極56,與被連接於共通線Z320的共通電極56之間產生電場,而可以抑制液晶的配向或秩序改變。
<第3實施型態:COM分割驅動之例>
圖11係相關於本發明的第3實施型態之畫素50A之擴大平面圖。
在本實施型態,畫素50A具備輔助共通線ZA以及接觸部58這一點,與第1實施型態之畫素50不同。其他構成,與第1實施型態相同,所以省略說明。
輔助共通線ZA係由導電性金屬所構成,係對應於每一水平線分割而設置之共通電極56而設的。此輔助共通線ZA沿著掃描線Y形成。
接觸部58,係由導電性的金屬所構成,於區域581與輔助共通線ZA接續,於區域582被連接於共通電極56以及共通線Z。
根據本實施型態,具有如以下所述之效果。
(9)對應於每一水平線分割而設的共通電極56設置由導電性的金屬所構成的輔助共通線ZA,介由導電性金屬所構成的接觸部58,連接共通電極56以及共通線Z、輔助共通線ZA。因而,可以縮小共通電極56以及共通線Z之時間常數。
<第4實施型態:SSL驅動之例>
圖12係採用使相關於本發明的第4實施型態之電容線的電壓改變之SSL驅動之縱電場方式之液晶裝置1’之方塊圖。
液晶裝置1’,具備液晶面板AA’,被相對配置於此液晶面板AA’而射出光的背光41’。此液晶裝置1’,利用來自背光41’的光,進行透過型顯示。
液晶面板AA’,具備:具有複數畫素50’之顯示區域A’,被設於此顯示區域A’的周邊驅動畫素50’的掃描線驅動電路10’,資料線驅動電路20’以及控制電路30’。
背光41’,被設於液晶面板AA’的背面,例如以冷陰極螢光管(CCFL)或LED(發光二極體)、或者是電激發光(EL)所構成,對液晶面板AA’之畫素50’供給光。
以下,詳述液晶面板AA’之構成。
液晶面板AA’,具備:隔著特定間隔交互設置的320行之掃描線Y’(Y’1~Y’320)以及320行之共通線Z’(Z’1~Z’320),以交叉於這些掃描線Y’(Y’1~Y’320)以及輔助電容線SC(SC1~SC320)的方式設置之240列之資料線X’(X’1~X’240)。於各掃描線Y’與各資料線X’之交叉部分,設有畫素50’。
畫素50’係以TFT51’、畫素電極55’、相對於此畫素電極55’而設的共通電極56’以及一方之電極(輔助電容電極57’)被連接於輔助電容線SC而另一方的電極被連接 於畫素電極55’或者被接續於接續在畫素電極55’的電極層之作為輔助電容之蓄積電容53’所構成。畫素電極55’以及共通電極56’構成畫素電容54’。液晶面板AA’,係成為被形成各種元件或畫素電極55’等的元件基板,及被形成共通電極56’之對向基板,以夾著液晶相互的電極形成面為相對的方式被貼合之構成。
共通電極56’,被形成於對向基板之幾乎整個面。又,對應於掃描線Y’,於每一水平線被分割的構成亦可。在此場合,每一水平線被分割的複數共通電極56’,以共通線Z’連接。
於TFT51’之閘極,連接掃描線Y’,於TFT51’之源極,連接資料線X’,於TFT51’之汲極,連接畫素電極55’與蓄積電容53’之另一方的電極。亦即,此TFT51’由掃描線Y’施加選擇電壓時成為打開狀態,使資料線X’與畫素電極55’及蓄積電容53’的另一方電極為導通狀態。
掃描線驅動電路10’,具備移位暫存器以及輸出控制電路、緩衝電路,把使TFT51’成為打開(ON)狀態之選擇電壓依序供給至複數掃描線Y’。例如,對某掃描線Y’供給選擇電壓時,連接於此掃描線Y’的TFT51’全部成為打開(ON)狀態,相關於此掃描線Y’的畫素50’全部被選擇。
資料線驅動電路20’,將影像訊號供給至資料線X’,介由打開狀態之TFT51’,根據此影像訊號將影像電壓寫入畫素電極55’。
此處,資料線驅動電路20’,於每一水平線交互進行將電位比共通電極56’的電壓還要高的正極性之影像訊號供給至資料線X’,根據此正極性之影像訊號將影像電壓寫至畫素電極55’之正極性寫入,以及將電位比共通電極56’的電壓還要低的負極性之影像訊號供給至資料線X’,根據此負極性之影像訊號將影像電壓寫至畫素電極55’之負極性寫入。
控制電路30’,交互對輔助電容線SC供給作為第1電壓之電壓VSTL、與比此電壓VSTL電位還高的第2電壓之電壓VSTH。
控制電路30’,對應於320行之掃描線Y’(Y’1~Y’320),具備320個單位控制電路P’(P’1~P’320)。於各單位控制電路P’,被供給電壓VSTL、電壓VSTH、以及選擇電壓VSTL或電壓VSTH之任一之極性控制訊號POL。
單位控制電路P’,具備:保持極性控制訊號POL的拴鎖電路Q’、因應於極性控制訊號POL而選擇輸出電壓VSTL或VSTH之任一的選擇電路R’。
圖13係顯示選擇電路R’的電路構成的方塊圖,作為使用於移轉閘的開關元件使用單通道的開關電晶體之例。
選擇電路R’,具備Pch之開關電晶體所構成之Pch移轉閘RP’,及Nch之開關電晶體所構成之Nch移轉閘RN’。
於Pch移轉閘RP’之輸入端子(源極端子),被接續電壓VSTH,於Pch移轉閘RP’之控制端子(閘極端子) ,被接續拴鎖電路Q’之輸出端子被輸入極性控制訊號POL。於Pch移轉閘RP’之輸出端子(汲極端子),被連接著輔助電容線SC。
藉由對Pch移轉閘RP之輸入端子連接電壓VSTH,可以使對Nch移轉閘RN之輸入端子連接電壓VSTH的場合更為增大閘極-源極間的電壓VGS,所以可以實現動作良好,而且也可以實現低起動電阻化與關閉洩漏(off-leak)的減低。
於Nch移轉閘RN’之輸入端子(源極端子),被接續電壓VSTL,於Nch移轉閘RN’之控制端子(閘極端子),被接續拴鎖電路Q’之輸出端子被輸入極性控制訊號POL。於Nch移轉閘RN’之輸出端子,被連接著輔助電容線SC。
藉由對Nch移轉閘RN之輸入端子連接電壓VSTL,可以比使用Pch移轉閘RP的場合更為增大閘極-源極間的電壓VGS,所以可以實現動作良好,而且也可以實現低起動電阻化與關閉洩漏(off-leak)的減低。
以上之選擇電路R’,如以下所述地動作。
亦即,由拴鎖電路Q’輸出L位準之極性控制訊號POL時,此L位準之極性控制訊號POL,被輸入至Pch移轉閘RP’之控制端子。因此,Pch移轉閘RP’成為打開狀態。成為打開狀態的Pch移轉閘RP’,將電壓VSTH輸出至輔助電容線SC。
另一方面,由拴鎖電路Q’輸出H位準之極性控制訊 號POL時,此H位準之極性控制訊號POL,被輸入至Nch移轉閘RN’之控制端子。因此,Nch移轉閘RN’成為打開狀態。成為打開狀態的Nch移轉閘RN,將電壓VSTL輸出至輔助電容線SC。
如此般選擇電路R’,藉由把使用於移轉閘之開關元件單通道化,與使用於選擇電路R的CMOS開關元件的場合相比可以縮小電路面積。此外,藉由採對高電位之電壓VSTH連接Pch之開關元件,對低電位之電壓VSTL連接Nch之開關元件,而分別使其排他地打開的方式構成,選擇電路R’可以僅藉1條控制訊號來驅動,沒有必要如使用CMOS開關元件的場合所必要的反相電路,所以可進一步實現電路面積的削減。
又,電壓VSTH與電壓VSTL,與被輸入至前述第1、第2移轉閘的控制端子(閘極端子)之極性控制訊號POL的電位關係,係以滿足「閘極High電壓(極性控制訊號POL的高電位)>電壓VSTH>電壓VSTL>閘極Low電壓(極性控制訊號POL之低電位)」的關係之方式構成的。
在本實施型態,前述各電壓之設定,係被設定為,例如,閘極High電壓(極性控制訊號POL之高電位)與後述之掃描線Y之高電壓VGH為相同的8V,閘極Low電壓(極性控制訊號POL之低電位)與後述之掃描線Y之低電壓VGL為相同的-4V,電壓VSTH設定為4V,電壓VSTL設定為0V。
亦即,於前述第1、第2移轉閘,閘極-源極間之電 壓Vgs最大為8V。另一方面,拴鎖電路Q’之第1定時反相器34等之電路元件之閘極-源極間的電壓Vgs最大為12V,所以第1、第2移轉閘之L長,可以是比構成拴鎖電路Q’的電晶體的L長更小之值。在本實施型態,構成拴鎖電路Q’之電晶體的L長必須要6μm,相對於此,選擇電路R’之第1、第2移轉閘的L長為4μm可以減少為三分之二。
因為可以縮短第1、第2移轉閘的L長,所以可使第1、第2移轉閘達到低起動電阻化,可以減低串訊的產生。此外,如果沒有必要降低電路的電阻,第1、第2移轉閘被低起動電阻化,而電路的電阻降低之這個部分可以縮係配線,所以可減低電路面積。此外,藉由縮小L長,也可以實現低起動電阻化,也可對低耗電量有所貢獻。此外,藉由構成為這樣的電壓關係,即使用於移轉閘的開關元件單通道化也可以有效率地實現低起動電阻化與開關元件的關閉洩漏之降低。
進而較佳者為使電壓VSTH與電壓VSTL,與作為開關元件的閘極電壓對閘極端子施加的極性控制訊號POL的電位關係,滿足「閘極High電壓>電壓VSTH-| Pch之移轉閘的閾值|>電壓VSTL+| Nch之移轉閘的閾值|>閘極Low電壓」的方式構成,各開關元件可以在閾值以下關閉(OFF),所以可確實防止關閉洩漏。
又,各電壓之設定,係被設定為,例如,閘極High電壓(極性控制訊號POL之高電位)與後述之電壓VGH 為相同的8V,閘極Low電壓(極性控制訊號POL之低電位)與後述之電壓VGL為相同的-4V,電壓VSTH設定為4V,電壓VSTL設定為0V。
以上所述之液晶裝置1’,如以下所述地動作。
藉由從掃描線驅動電路10’對320行之掃描線Y’(Y’1~Y’320)依序供給選擇電壓,使被連接於各掃描線Y’的所有TFT51’依序成為打開狀態,依序選擇相關於各掃描線Y’的所有畫素50’。
其次,同步於這些畫素50’的選擇,於每一水平線交互由資料線驅動電路20’對資料線X’供給正極性之影像訊號與負極性之影像訊號。
其次,由控制電路30’對輔助電容線SC選擇性供給電壓VSTL或者VSTH之任一。具體而言,320行之掃描線Y’之中,對相關於選擇的掃描線Y’之畫素50’供給正極性的影像訊號的場合,對相關於選擇的畫素50’之輔助電容線SCp供給電壓VSTH。另一方面,320行之掃描線Y’之中,對相關於選擇的掃描線Y’之畫素50’供給負極性的影像訊號的場合,對相關於選擇的畫素50’之輔助電容線SCp供給電壓VSTL。
亦即,因應於對畫素50’供給的畫素訊號的極性,由控制電路30’對輔助電容線SC選擇性供給電壓VSTL或者VSTH之任一。
於各輔助電容線SC,於每一圖框期間交互供給電壓VSTL與電壓VSTH。例如,於某一圖框期間,對第p行之 輔助電容線SCp(p為滿足1≦p≦320之整數)供給電壓VSTL的場合,在次一圖框期間,對輔助電容線SCp供給VSTH。另一方面,於某一圖框期間,對輔助電容線SCp供給電壓VSTH的場合,在次一圖框期間,對輔助電容線SCp供給VSTL。
此外,於鄰接的輔助電容線SC,供給互異的電壓。例如,於某一圖框期間,對輔助電容線SCp供給電壓VSTL的場合,於同一圖框期間,對第(p-1)行之輔助電容線SC(p-1)與第(p+1)行之輔助電容線SC(p+1)供給VSTH。另一方面,於某一圖框期間,對輔助電容線SCp供給電壓VSTH的場合,於一圖框期間,對輔助電容線SC(p-1)與共通線Z(p+1)供給VSTL。
如此般,將正極性的影像電壓寫入畫素電極55’後,使輔助電容線SC的電壓上升。因此,畫素電極55’的電壓,上升了藉由正極性的影像電壓所上升的電壓,與藉由相當於使輔助電容線SC的電壓上升之部分的電荷所上升的電壓所相加的部分。
另一方面,將負極性的影像電壓寫入畫素電極55’後,使輔助電容線SC的電壓降低。因此,畫素電極的電壓,降低了藉由負極性的影像電壓所降低的電壓,與藉由相當於使電容線的電壓降低之部分的電荷所降低的電壓所相加的部分。
亦即,藉由使輔助電容線SC的電壓改變,以共通電極56’的電壓為基準使畫素電極55’的電壓變動,可以增大 被施加於液晶的驅動電壓的振幅。因而,即使縮小影像電壓的振幅,也可以確保被施加於液晶的驅動電壓的振幅,所以可縮小影像電壓的振幅,而可以減低耗電量。
針對此驅動電壓之動作,使用圖14、圖15來說明。
圖14係相關於第4實施型態之液晶裝置之正極性寫入時之時序圖。圖15係相關於第4實施型態之液晶裝置之負極性寫入時之時序圖。
於圖14、圖15,GATE(m)係320行掃描線Y’之中第m行(m為滿足1≦m≦320之整數)之掃描線Y’的電壓,VST(m)係320行之電容線中第m行之輔助電容線SC之電壓。此外,SOURCE(n)係240列資料線X’之中第n列(n為滿足1≦n≦240之整數)之資料線的電壓此外,PIX(m,n)係對應於第m行掃描線Y’與第n列資料線X’之交叉而設置的第m行第n列的畫素所具備的畫素電極的電壓,VST(m)係第m行第n列之畫素具備的共通電極56’的電壓。
首先,使用圖14說明液晶裝置之正極性寫入時之狀況。
於時刻t51,藉由掃描線驅動電路10’對第m行掃描線Y’供給選擇電壓。如此一來,第m行之掃描線的電壓GATE(m)上升,而在時刻t52成為電壓VGH。藉此,被連接於第m行的掃描線的TFT全部成為打開(ON)狀態。
於時刻t53,藉由資料線驅動電路20’對第n列資料線X’供給正極性之影像訊號。如此一來,第n列之資料線X’的電壓SOURCE(n)徐徐上升,而在時刻t54成為電壓 VP8。
第n列之資料線X’的電壓SOURCE(n)作為根據正極性的影像訊號之畫素電壓,介由被連接於第m行之掃描線Y’之打開狀態的TFT51’,被寫入第m行第n列的畫素所具備的畫素電極55’。因此,第m行第n列之畫素50’所具備的畫素電極55’的電壓PIX(m,n)徐徐上升,而在時刻t54成為與第n列的資料線X’的電壓SOURCE(n)相同電位的電壓VP8。
於時刻t55,藉由掃描線驅動電路10’,停止對第m行掃描線Y’供給選擇電壓。如此一來,第m行之掃描線Y’的電壓GATE(m)降低,而在時刻t56成為電壓VGL。藉此,被連接於第m行的掃描線Y’的TFT51’全部成為關閉(OFF)狀態。
同時,藉由控制電路30’,將使輔助電容線SC的電壓上升之電壓供給至第m行的輔助電容線SC。如此一來,第m行之輔助電容線SC的電壓VST(m)徐徐上升,而在時刻t57成為電壓VSTH。
第m行的輔助電容線SC的電壓VST(m)上升的話,相關於第m行的輔助電容線SC之所有的畫素50’,有相當於此上升的部分之電荷在蓄積電容53’與畫素電容54’之間分配。因此,第m行第n列之畫素50’具備的畫素電極55’之電壓PIX(m,n)徐徐上升,而在時刻t57成為電壓VP9。
其次,使用圖15說明液晶裝置之負極性寫入時之狀 況。
於時刻t61,藉由掃描線驅動電路10’對第m行掃描線Y’供給選擇電壓。如此一來,第m行之掃描線Y’的電壓GATE(m)上升,而在時刻t62成為電壓VGH。藉此,被連接於第m行的掃描線Y’的TFT全部成為打開(ON)狀態。
於時刻t63,藉由資料線驅動電路20’對第n列資料線X’供給負極性之影像訊號。如此一來,第n列之資料線X’的電壓SOURCE(n)徐徐降低,而在時刻t64成為電壓VP11。
第n列之資料線X’的電壓SOURCE(n)作為根據負極性的影像訊號之畫素電壓,介由被連接於第m行之掃描線Y’之打開狀態的TFT,被寫入第m行第n列的畫素50’所具備的畫素電極55’。因此,第m行第n列之畫素50’所具備的畫素電極55’的電壓PIX(m,n)徐徐降低,而在時刻t64成為與第n列的資料線X’的電壓SOURCE(n)相同電位的電壓VP11。
於時刻t65,藉由掃描線驅動電路10’,停止對第m行掃描線Y’供給選擇電壓。如此一來,第m行之掃描線Y’的電壓GATE(m)降低,而在時刻t66成為電壓VGL。藉此,被連接於第m行的掃描線Y’的TFT全部成為關閉(OFF)狀態。
同時,藉由控制電路30’,將使輔助電容線SC的電壓降低之電壓供給至第m行的輔助電容線SC。如此一來 ,第m行之輔助電容線SC的電壓VST(m)徐徐降低,而在時刻t67成為電壓VSTL。
第m行的輔助電容線SC的電壓VST(m)降低的話,相關於第m行的輔助電容線SC之所有的畫素50’,有相當於此降低的部分之電荷在蓄積電容53’與畫素電容54’之間分配。因此,第m行第n列之畫素50’具備的畫素電極55’之電壓PIX(m,n)徐徐降低,而在時刻t67成為電壓VP10。
<變形例>
又,本發明並不限於前述之各實施型態,可以達成本發明的目的的範圍內所進行的變形、改良等也包含於本發明。
例如,在前述之各實施型態,具備320行之掃描線Y與240列之資料線X。但是不以此為限,亦可具備480行之掃描線Y與640列之資料線X。
此外,在前述各實施型態,係進行透過型顯示者,但不以此為限,例如亦可進行兼備利用來自背光41的光之透過型顯示,與利用外光的反射光之反射型顯示之半透過反射型之顯示。
此外,在前述之各實施型態,作為TFT設置由低溫多晶矽所構成的TFT51,但是不以此為限,例如設置由非晶矽所構成的TFT亦可。
此外,在前述之各實施型態,於共通電極56之上形 成第2絕緣膜64,於此第2絕緣膜64上形成畫素電極55,但不以此為限,例如在畫素電極55之上形成第2絕緣膜64,而在此第2絕緣膜64之上形成共通電極56亦可。
此外,在前述之各實施型態,液晶係以FFS模式動作的,但不以此為限,例如以IPS模式動作亦可。
此外,在前述之各實施型態,使共通電極56於每一水平線分割而設置,但是不以此為限,例如也可以於每2條水平線或每3條水平線分割設置。
此處,例如將共通電極56於每2條水平線分割而設置的場合,控制電路30將電壓VCOML與電壓VCOMH交互供給至被連接於各共通電極56的分別的2條共通線Z。此外,資料線驅動電路20,於各對應於共通電極56的2水平線交互進行正極性寫入與負極性寫入。
<應用例>
其次,說明適用相關於前述第1實施型態之液晶裝置1的電子機器之例。圖16係顯示適用液晶裝置1之行動電話機的構成之立體圖。作為電子機器之行動電話機3000,具備複數操作按鍵3001以及捲動按鈕3002、以及液晶裝置1。藉由操作捲動按鈕3002,可以使顯示於液晶裝置1的畫面捲動。
又,作為液晶裝置1被適用之電子機器,除了圖16所示者以外,還可以舉出個人電腦、攜帶型終端、數位相機、液晶電視、觀景窗型、螢幕直視型之攝影機、汽車導 航裝置、呼叫器、電子手冊、計算機、文書處理機、工作站、電視電話、POS終端、具備觸控面板的裝置等。接著,作為這些各種電子機器之顯示部,前述之液晶裝置可以適用。
1,1A,1’‧‧‧液晶裝置
10,10’‧‧‧掃描線驅動電路
20,20’‧‧‧資料線驅動電路
30,30A,30’‧‧‧控制電路
31‧‧‧NOR電路
32‧‧‧第1反相器
33‧‧‧第2反相器
34‧‧‧第1定時反相器(clocked inverter)
35‧‧‧第2定時反相器
36‧‧‧反相器
37‧‧‧第1移轉閘(transfer gate)
38‧‧‧第2移轉閘
39‧‧‧第3反相器
41,41’‧‧‧背光
50,50’‧‧‧畫素
51,51’‧‧‧TFT
511‧‧‧閘極電極
512‧‧‧源極電極
513‧‧‧汲極電極
53,53’‧‧‧作為輔助電容之蓄積電容
54,54’‧‧‧畫素電容
55,55’‧‧‧畫素電極
55A‧‧‧狹縫
56,56’‧‧‧共通電極
57’‧‧‧輔助電容電極
60‧‧‧作為第1基板之元件基板
62‧‧‧閘極絕緣膜
63‧‧‧第1絕緣膜
64‧‧‧第2絕緣膜
68,74‧‧‧玻璃基板
70‧‧‧作為第2基板之對向基板
71‧‧‧遮光膜
72‧‧‧彩色濾光片
3000‧‧‧作為電子機器之行動電話
AA,AA’‧‧‧液晶面板
A,A’‧‧‧顯示區域
E‧‧‧電場
P,P1~P320,P’,P’1~P’320‧‧‧單位控制電路
POL‧‧‧極性控制訊號
Q,Q’‧‧‧拴鎖電路
R,RA,R’‧‧‧選擇電路
RP,RP’‧‧‧Pch移轉閘
RN,RN’‧‧‧Nch移轉閘
SC,SC1~SC320‧‧‧輔助電容線
VCOML,VSTL‧‧‧作為第1電壓之電壓
VCOMH,VSTH‧‧‧作為第2電壓之電壓
VLL‧‧‧電壓
X,X1~X240,X’,X’1~X’240‧‧‧資料線
Y,Y1~Y320,Y’,Y’1~Y’320‧‧‧掃描線
Z,Z1~Z320,Z’,Z’1~Z’320‧‧‧共通線
ZA‧‧‧輔助共通線
圖1係相關於本發明的第1實施型態之液晶裝置之方塊圖。
圖2係前述液晶裝置具備的畫素之擴大平面圖。
圖3係前述液晶裝置具備的畫素之剖面圖。
圖4係前述液晶裝置具備的控制電路的方塊圖。
圖5係顯示前述控制電路之選擇電路R的變形例之方塊圖。
圖6係前述液晶裝置具備的控制電路之時序圖。
圖7係前述液晶裝置之正極性寫入時之時序圖。
圖8係前述液晶裝置之負極性寫入時之時序圖。
圖9係相關於本發明的第2實施型態之控制電路之方塊圖。
圖10係前述控制電路之時序圖。
圖11係相關於本發明之第3實施型態之畫素之擴大平面圖。
圖12係相關於本發明的第4實施型態之液晶裝置之方塊圖。
圖13係顯示前述液晶裝置之選擇電路的構成之方塊 圖。
圖14係前述液晶裝置之正極性寫入時之時序圖。
圖15係前述液晶裝置之正極性寫入負極性寫入時之時序圖。
圖16係顯示適用前述之液晶裝置之行動電話機的構成之立體圖。
1‧‧‧液晶裝置
10‧‧‧掃描線驅動電路
20‧‧‧資料線驅動電路
30‧‧‧控制電路
41‧‧‧背光
AA‧‧‧液晶面板
A‧‧‧顯示區域
Z1、Z2、Z320‧‧‧共通線
Y1、Y2、Y320‧‧‧掃描線
X1、X2、X240‧‧‧資料線
50‧‧‧畫素
51‧‧‧TFT
53‧‧‧作為輔助電容之蓄積電容
54‧‧‧畫素電容
55‧‧‧畫素電極
56‧‧‧共通電極

Claims (3)

  1. 一種液晶裝置,係具備第1基板、第2基板,以及設於前述第1基板與前述第2基板之間的液晶之液晶裝置,其特徵為:於前述第1基板,具備:複數掃描線、交叉於前述掃描線之複數資料線、對應於前述複數之掃描線與前述複數之資料線之交叉而設之複數畫素電極、對應於前述畫素電極而設的共通電極、交互對前述共通電極供給第1電壓與電位較前述第1電壓更高的第2電壓之控制電路、將選擇前述掃描線之掃描線選擇電壓依序供給至前述複數掃描線之掃描線驅動電路、以及在前述掃描線被選擇時,交互將電位比前述第1電壓更高的正極性影像訊號與電位比前述第2電壓更低的負極性影像訊號供給至前述複數之資料線的資料線驅動電路;前述控制電路,將前述第1電壓供給至前述共通電極後,前述掃描線驅動電路將前述選擇電壓供給至前述掃描線,同時前述資料線驅動電路將前述正極性之影像訊號供給至前述資料線,前述控制電路,將前述第2電壓供給至前述共通電極後,前述掃描線驅動電路將前述選擇電壓供給至前述掃描線,同時前述資料線驅動電路將前述負極性之影像訊號供 給至前述資料線;前述第1電壓比選擇訊號的低電位更高,第2電壓比選擇訊號的高電位更低。
  2. 如申請專利範圍第1項之液晶裝置,其中前述控制電路,由被形成於前述基板上之電晶體所構成,構成前述選擇電路的電晶體之閘極-源極間電位,比構成前述選擇訊號輸出電路之電晶體的閘極-源極間電位更低。
  3. 如申請專利範圍第1項之液晶裝置,其中前述控制電路,由被形成於前述基板上之電晶體所構成,構成前述選擇電路的電晶體之閘極長度,比構成前述選擇訊號輸出電路之電晶體的閘極長度更短。
TW97124286A 2006-07-03 2008-06-27 液晶裝置 TWI397893B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007171633A JP4241858B2 (ja) 2006-07-03 2007-06-29 液晶装置、および電子機器

Publications (2)

Publication Number Publication Date
TW200919432A TW200919432A (en) 2009-05-01
TWI397893B true TWI397893B (zh) 2013-06-01

Family

ID=40197547

Family Applications (1)

Application Number Title Priority Date Filing Date
TW97124286A TWI397893B (zh) 2006-07-03 2008-06-27 液晶裝置

Country Status (4)

Country Link
US (1) US8456400B2 (zh)
KR (1) KR100968720B1 (zh)
CN (1) CN101334983B (zh)
TW (1) TWI397893B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4415393B2 (ja) * 2006-09-26 2010-02-17 エプソンイメージングデバイス株式会社 駆動回路、液晶装置、電子機器、および液晶装置の駆動方法
JP5646162B2 (ja) * 2009-01-23 2014-12-24 三菱電機株式会社 薄膜トランジスタアレイ基板、その製造方法、及び液晶表示装置
KR101904811B1 (ko) * 2009-07-24 2018-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5512698B2 (ja) * 2009-12-11 2014-06-04 シャープ株式会社 表示パネル、液晶表示装置、および、駆動方法
KR101613701B1 (ko) 2009-12-25 2016-04-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치의 구동 방법
KR101127590B1 (ko) * 2010-03-29 2012-03-23 삼성모바일디스플레이주식회사 Als 드라이버 회로, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
US9230994B2 (en) 2010-09-15 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP2014032399A (ja) 2012-07-13 2014-02-20 Semiconductor Energy Lab Co Ltd 液晶表示装置
KR20140013931A (ko) 2012-07-26 2014-02-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치
KR102148549B1 (ko) * 2012-11-28 2020-08-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US9594281B2 (en) 2012-11-30 2017-03-14 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
KR102055132B1 (ko) * 2012-12-21 2019-12-12 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP2014167619A (ja) 2013-01-30 2014-09-11 Japan Display Inc 表示装置、表示装置の駆動方法及び電子機器
US9626046B2 (en) * 2013-09-24 2017-04-18 Apple Inc. Devices and methods for reduction of display to touch crosstalk
JP6475947B2 (ja) * 2014-09-30 2019-02-27 株式会社ジャパンディスプレイ 液晶表示装置
JP6564665B2 (ja) * 2014-10-02 2019-08-21 株式会社半導体エネルギー研究所 入力装置、及び入出力装置
US20180056086A1 (en) * 2015-03-18 2018-03-01 Mor Research Applications Ltd. Percutaneous modification of vascular extracellular matrix to prevent and treat vascular restenosis
CN108073007A (zh) * 2016-11-10 2018-05-25 元太科技工业股份有限公司 像素阵列
CN107765483B (zh) * 2017-10-26 2021-02-09 惠科股份有限公司 显示面板及其应用的显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6392623B1 (en) * 1999-02-23 2002-05-21 Sharp Kabushiki Kaisha Method for driving active matrix substrate and liquid crystal display device using the same
TW519614B (en) * 2001-06-02 2003-02-01 Samsung Electronics Co Ltd Liquid crystal display with an adjusting function of a gamma curve
TW200713175A (en) * 2005-09-23 2007-04-01 Chunghwa Picture Tubes Ltd Common voltage modification circuit and the method thereof

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2653099B2 (ja) * 1988-05-17 1997-09-10 セイコーエプソン株式会社 アクティブマトリクスパネル,投写型表示装置及びビューファインダー
JPH07104246A (ja) 1993-09-30 1995-04-21 Sony Corp 液晶表示装置
JP2001194685A (ja) 2000-01-06 2001-07-19 Hitachi Ltd 液晶表示装置
US7405732B2 (en) * 2000-12-07 2008-07-29 Renesas Technology Corp. Semiconductor integrated circuit, liquid crystal drive device, and liquid crystal display system
JP3832240B2 (ja) 2000-12-22 2006-10-11 セイコーエプソン株式会社 液晶表示装置の駆動方法
JP2002221941A (ja) 2001-01-25 2002-08-09 Hitachi Device Eng Co Ltd 液晶表示装置、及び液晶表示装置を用いた画像表示装置
JP3791354B2 (ja) * 2001-06-04 2006-06-28 セイコーエプソン株式会社 演算増幅回路、駆動回路、及び駆動方法
JP3891008B2 (ja) 2002-03-05 2007-03-07 株式会社日立製作所 表示装置及び情報機器
JP2004086146A (ja) * 2002-06-27 2004-03-18 Fujitsu Display Technologies Corp 液晶表示装置の駆動方法及び駆動制御回路、及びそれを備えた液晶表示装置
JP4366914B2 (ja) 2002-09-25 2009-11-18 日本電気株式会社 表示装置用駆動回路及びそれを用いた表示装置
KR100652215B1 (ko) 2003-06-27 2006-11-30 엘지.필립스 엘시디 주식회사 액정표시장치
JP2005049849A (ja) 2003-07-11 2005-02-24 Toshiba Matsushita Display Technology Co Ltd 表示装置
JP3879716B2 (ja) * 2003-07-18 2007-02-14 セイコーエプソン株式会社 表示ドライバ、表示装置及び駆動方法
JP2005062396A (ja) 2003-08-11 2005-03-10 Sony Corp 表示装置及びその駆動方法
JP2005300948A (ja) 2004-04-13 2005-10-27 Hitachi Displays Ltd 表示装置及びその駆動方法
JP2006078920A (ja) 2004-09-13 2006-03-23 Sony Corp 表示装置および表示装置の駆動方法
JP4096943B2 (ja) * 2004-12-21 2008-06-04 セイコーエプソン株式会社 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法
JP4196999B2 (ja) * 2005-04-07 2008-12-17 エプソンイメージングデバイス株式会社 液晶表示装置の駆動回路、液晶表示装置、液晶表示装置の駆動方法、および電子機器
JP4012922B2 (ja) 2005-12-26 2007-11-28 株式会社 日立ディスプレイズ 液晶表示装置の駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6392623B1 (en) * 1999-02-23 2002-05-21 Sharp Kabushiki Kaisha Method for driving active matrix substrate and liquid crystal display device using the same
TW519614B (en) * 2001-06-02 2003-02-01 Samsung Electronics Co Ltd Liquid crystal display with an adjusting function of a gamma curve
TW200713175A (en) * 2005-09-23 2007-04-01 Chunghwa Picture Tubes Ltd Common voltage modification circuit and the method thereof

Also Published As

Publication number Publication date
KR100968720B1 (ko) 2010-07-08
US20090015533A1 (en) 2009-01-15
KR20090004514A (ko) 2009-01-12
CN101334983B (zh) 2011-06-15
TW200919432A (en) 2009-05-01
CN101334983A (zh) 2008-12-31
US8456400B2 (en) 2013-06-04

Similar Documents

Publication Publication Date Title
JP6783410B1 (ja) 半導体装置
US9905175B2 (en) Liquid crystal display panel, liquid crystal display device, and method of driving a liquid crystal display device
US9697784B2 (en) Liquid crystal device, method of driving liquid crystal device, and electronic apparatus
US10643563B2 (en) Display device
JP4942405B2 (ja) 表示装置用シフトレジスタ及びこれを含む表示装置
US7427973B2 (en) Display device and method of driving same
KR101074402B1 (ko) 액정표시장치 및 그의 구동방법
US7710383B2 (en) Electro-optical device, method of driving electro-optical device, and electronic apparatus
US6975298B2 (en) Active matrix display device and driving method of the same
US8400390B2 (en) Gate driving device and liquid crystal display having the same
CN101482664B (zh) 电光装置、电光装置的驱动方法、电子设备
KR101082909B1 (ko) 게이트 구동 방법 및 그 장치와 이를 갖는 표시장치
US7154488B2 (en) Driver circuit, electro-optical device, and drive method
US7567228B1 (en) Multi switch pixel design using column inversion data driving
TWI485677B (zh) 液晶顯示器
US8749469B2 (en) Display device for reducing parasitic capacitance with a dummy scan line
US7193602B2 (en) Driver circuit, electro-optical device, and driving method
US9910329B2 (en) Liquid crystal display device for cancelling out ripples generated the common electrode
US7463232B2 (en) Thin film transistor LCD structure and driving method thereof
TWI286238B (en) Driving method for liquid crystal display, liquid crystal display, and portable electronic machine
KR100519466B1 (ko) 평면표시장치
US8035634B2 (en) Electro-optical device, driving circuit, and electronic apparatus
US7034276B2 (en) Driver circuit, electro-optical device, and drive method
US7312638B2 (en) Scanning line driving circuit, display device, and electronic apparatus
JP4196999B2 (ja) 液晶表示装置の駆動回路、液晶表示装置、液晶表示装置の駆動方法、および電子機器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees