JP4289311B2 - 画素回路、画素回路の駆動方法及び表示装置 - Google Patents
画素回路、画素回路の駆動方法及び表示装置 Download PDFInfo
- Publication number
- JP4289311B2 JP4289311B2 JP2005057115A JP2005057115A JP4289311B2 JP 4289311 B2 JP4289311 B2 JP 4289311B2 JP 2005057115 A JP2005057115 A JP 2005057115A JP 2005057115 A JP2005057115 A JP 2005057115A JP 4289311 B2 JP4289311 B2 JP 4289311B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- pixel circuit
- terminal
- node
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 28
- 239000003990 capacitor Substances 0.000 claims description 14
- 230000004044 response Effects 0.000 claims description 4
- 238000006073 displacement reaction Methods 0.000 description 15
- 238000010586 diagram Methods 0.000 description 9
- 238000004088 simulation Methods 0.000 description 5
- 229920001621 AMOLED Polymers 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000010349 pulsation Effects 0.000 description 2
- KJLPSBMDOIVXSN-UHFFFAOYSA-N 4-[4-[2-[4-(3,4-dicarboxyphenoxy)phenyl]propan-2-yl]phenoxy]phthalic acid Chemical compound C=1C=C(OC=2C=C(C(C(O)=O)=CC=2)C(O)=O)C=CC=1C(C)(C)C(C=C1)=CC=C1OC1=CC=C(C(O)=O)C(C(O)=O)=C1 KJLPSBMDOIVXSN-UHFFFAOYSA-N 0.000 description 1
- 101100421142 Mus musculus Selenon gene Proteins 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- PWPJGUXAGUPAHP-UHFFFAOYSA-N lufenuron Chemical compound C1=C(Cl)C(OC(F)(F)C(C(F)(F)F)F)=CC(Cl)=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F PWPJGUXAGUPAHP-UHFFFAOYSA-N 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920001690 polydopamine Polymers 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Description
電源線および基準線の間に直列に接続された第1のトランジスタおよび容量素子と、ここで前記第1のトランジスタのゲート端子は第1の制御信号を受け取るよう配置され、
前記電源線およびもう一つの線の間に直列に接続された駆動トランジスタおよび発光装置と、ここで前記駆動トランジスタは、前記第1のトランジスタおよび前記容量素子の間の第1のノードに接続されたゲート端子と、データ信号を受け取る第1の端子とを備え、
第2のトランジスタと、ここで前記第2のトランジスタは、前記第2のトランジスタのゲート端子において受け取られた第2の制御信号に応じて前記駆動トランジスタをダイオード接続するよう配列され、これにより前記データ信号は、ダイオード接続され前記第1のノードに保持された場合に前記駆動トランジスタを介して渡され、前記第2のトランジスタはn型トランジスタである、を含む画素回路である。
好ましくは、前記第3および第4のトランジスタはp型トランジスタであり、これらのゲート端子は前記第2の制御信号を受け取るよう配列される。より好ましくは、データ信号線ならびに前記駆動トランジスタおよび前記第4のトランジスタの間の第3のノードの間に、第5のトランジスタが接続される。前記第5のトランジスタはn型トランジスタでもよく、前記第2の制御信号を受け取るゲート端子を含んでもよい。
導電状態が前記電流駆動素子に供給される駆動電流の電流レベルに対応する第1のトランジスタと、ここで前記第1のトランジスタは、第1のゲート端子と、第1の端子と、第2の端子とを備え、
第2のゲート端子を備える第2のトランジスタと、
前記第1のゲート端子ならびに前記第1の端子および前記第2の端子の一方の間の電気接続を制御するよう配置された第3のトランジスタと、ここで前記第3のトランジスタは第3のゲート端子を備え、を含む画素回路であり、
前記第1の端子は、前記第2のトランジスタを介してデータ信号を受け取るよう配列され、ここで前記データ信号は前記第1のトランジスタの前記導電状態を決定するものであり、
前記第1のトランジスタの導電型は、前記第2のトランジスタの導電型とは異なるものである。
導電状態が前記電流駆動素子に供給される駆動電流の電流レベルに対応する第1のトランジスタと、ここで前記第1のトランジスタは、第1のゲート端子と、第1の端子と、第2の端子とを備え、
第2のゲート端子を備える第2のトランジスタと、
前記第1のゲート端子ならびに前記第1の端子および前記第2の端子の一方の間の電気接続を制御するよう配置された第3のトランジスタと、ここで前記第3のトランジスタは第3のゲート端子を備え、を含む画素回路であり、
前記第1の端子は、前記第2のトランジスタを介してデータ信号を受け取るよう配列され、ここで前記データ信号は前記第1のトランジスタの前記導電状態を決定するものであり、
前記第1のトランジスタの導電型は、前記第3のトランジスタの導電型とは異なるものである。
第1の制御信号を印加することにより、電源線および基準線の間に接続され、第1の容量素子に直列に接続された第1のトランジスタをオンにし、
第2の制御信号を印加することにより、第2のトランジスタをオンにし駆動トランジスタをダイオード接続し、ここで前記第2のトランジスタはn型トランジスタであり、前記駆動トランジスタは前記電源供給線およびもう一つの線の間の発光装置に直列に接続され、前記駆動トランジスタのゲート端子は前記第1のトランジスタおよび前記第1の容量素子の間の第1のノードに接続され、前記駆動トランジスタの第1の端子はデータ信号を受け取るよう配置され、
前記第1の制御信号を印加することにより、前記第1のトランジスタをオフにし、
前記データ信号を前記駆動トランジスタの前記第1の端子に印加し、
前記第2の制御信号を印加することにより、前記第2のトランジスタをオフにすることを含む、画素回路の駆動方法である。
前記第1の制御信号を印加することにより前記第1のトランジスタをオンにした後に、また前記第1の制御信号を印加することにより前記第1のトランジスタをオフにする前に、前記データ信号線にプリチャージ信号を印加することを含み、ここで前記プリチャージ信号は前記データ信号より低い値を有する。
図4に示すように、本発明の第1の実施形態に係る画素回路50は、第1の容量素子56の第1の端子に接続された第1のノード54を備えた第1のレール52を含む。前記第1の容量素子56の第2の端子は、第2のノード58(newdg)に接続される。前記第2のノード58は、第1のn型トランジスタ60のソース端子と、第3のノード62とに接続された。前記第1のn型トランジスタ60は、ゲート端子と、第2のレール64とに接続されるドレイン端子とを含む。
Claims (13)
- 電源線および基準線の間に直列に接続された第1のトランジスタおよび容量素子と、
前記電源線およびもう一つの線の間に直列に接続された駆動トランジスタおよび発光素子と、
ゲート端子において受け取られた第2の制御信号に応じて前記駆動トランジスタをダイオード接続するように設けられた第2のトランジスタと、
前記電源線および前記駆動トランジスタの間に直列に接続された第3のトランジスタと、前記発光素子および前記駆動トランジスタの間に直列に接続された第4のトランジスタと、
を有し、
前記第1のトランジスタのゲート端子は第1の制御信号を受け取るよう配置され、
前記駆動トランジスタは、前記第1のトランジスタおよび前記容量素子の間の第1のノードに接続されたゲート端子と、データ信号を受け取る第1の端子とを備え、
前記第2のトランジスタによって前記駆動トランジスタがダイオード接続されたときに、前記データ信号は、前記駆動トランジスタを介して供給されることで前記第1のノードに保持され、
前記第2のトランジスタはn型トランジスタであり、
前記駆動トランジスタおよび前記第3のトランジスタの間の第2のノードにおいて、前記第2のトランジスタの一つの端子が、前記駆動トランジスタの第2の端子に接続され、
前記第3および第4のトランジスタはp型トランジスタであり、これらのゲート端子は前記第2の制御信号を受け取ることを特徴とする画素回路。 - 請求項1に記載の画素回路において、データ信号線ならびに前記駆動トランジスタおよび前記第4のトランジスタとの間の第3のノードの間に接続された第5のトランジスタをさらに含む画素回路。
- 請求項2に記載の画素回路において、前記第5のトランジスタはn型トランジスタであり、前記第2の制御信号を受け取るゲート端子を含む画素回路。
- 請求項2または3に記載の画素回路において、前記第4のトランジスタおよび前記発光素子の間に直列に接続された第6のトランジスタをさらに含み、前記第6のトランジスタは、前記第1のトランジスタとは異なる導電型であり、前記第1の制御信号を受け取るゲート端子を備える画素回路。
- 請求項1から4のいずれかに記載の画素回路において、前記駆動トランジスタの前記ゲート端子および前記第1のノードの間に直列に接続された第7のトランジスタと、前記電源線ならびに前記第7のトランジスタの一つの端子および前記駆動トランジスタの前記ゲート端子の間の第4のノードの間に接続された第8のトランジスタとをさらに含み、ここで前記第8のトランジスタは前記第1のトランジスタと同じ型であり、前記第7のトランジスタは前記第1のトランジスタとは異なる導電型であり、前記第7および第8のトランジスタのゲート端子は前記第1の制御信号を受け取るよう配置される画素回路。
- 請求項1から4のいずれかに記載の画素回路において、前記第1のノード、および前記駆動トランジスタの前記ゲート端子に接続された前記第2のトランジスタの前記端子の間に接続された第9のトランジスタと、前記第1のノード、および前記駆動トランジスタの第2の端子に接続された前記第2のトランジスタのもう一方の端子の間に接続された第10のトランジスタとをさらに含み、前記第9のトランジスタはp型トランジスタであり、前記第10のトランジスタはn型トランジスタであり、前記第9および第10のトランジスタのゲート端子は、それぞれ前記第1および第2の制御信号を受け取るよう配置される画素回路。
- 画素回路の駆動方法であって、
第1の制御信号を印加することにより、電源線および基準線の間に接続され、第1の容量素子に直列に接続された第1のトランジスタをオンにし、
第2の制御信号を印加することにより、第2のトランジスタをオンにすることで駆動トランジスタをダイオード接続し、前記第2のトランジスタはn型トランジスタであり、前記駆動トランジスタは前記電源線およびもう一つの線の間の発光素子に直列に接続され、前記駆動トランジスタのゲート端子は前記第1のトランジスタおよび前記第1の容量素子の間の第1のノードに接続され、前記駆動トランジスタの第1の端子はデータ信号を受け取るよう配置され、
前記第1の制御信号を印加することにより、前記第1のトランジスタをオフにし、
前記データ信号を前記駆動トランジスタの前記第1の端子に印加し、
前記第2の制御信号を印加することにより、前記第2のトランジスタをオフにし、
前記第2の制御信号を、前記電源線および前記駆動トランジスタの間に直列に接続された第3のトランジスタに印加するとともに、前記発光素子および前記駆動トランジスタの間に直列に接続された第4のトランジスタに印加することにより、前記第2のトランジスタをオンにする間は前記第3および第4のトランジスタをオフにし、前記第2のトランジスタをオフにする間は前記第3および第4のトランジスタをオンにし、前記駆動トランジスタおよび前記第3のトランジスタの間の第2のノードにおいて、前記第2のトランジスタの一つの端子が前記駆動トランジスタの一つの端子に接続され、
前記第3および第4のトランジスタはp型トランジスタであることを特徴とする画素回
路の駆動方法。 - 請求項7に記載の画素回路の駆動方法において、
前記第2の制御信号を、データ信号線ならびに前記駆動トランジスタおよび前記第4のトランジスタの間の第3のノードの間に接続された、第5のトランジスタに印加することにより、前記第2のトランジスタをオンにする間は前記第5のトランジスタをオンにし、前記第2のトランジスタをオフにする間は前記第5のトランジスタをオフにすることをさらに含むこと、
を特徴とする画素回路の駆動方法。 - 請求項7または8に記載の画素回路の駆動方法において、
前記第1の制御信号を、前記第4のトランジスタおよび前記発光素子の間に直列に接続された、第6のトランジスタに印加することにより、前記第1のトランジスタをオンにする間は前記第6のトランジスタをオフにすることをさらに含み、ここで前記第6のトランジスタは前記第1のトランジスタとは異なる導電型であること、
を特徴とする画素回路の駆動方法。 - 請求項7から9のいずれかに記載の画素回路の駆動方法において、
前記第1の制御信号を、前記駆動トランジスタの前記ゲート端子および前記第1のノードの間に直列に接続された、第7のトランジスタに印加し、前記電源線ならびに前記第7のトランジスタの一つの端子および前記駆動トランジスタの前記ゲート端子の間の第4のノードの間に接続された、第8のトランジスタに印加することにより、前記第1のトランジスタをオンにする間は前記第7のトランジスタをオフにし前記第8のトランジスタをオンにすることをさらに含み、前記第8のトランジスタは前記第1のトランジスタと同じ型であり、前記第7のトランジスタは前記第1のトランジスタとは逆の型であること、
を特徴とする画素回路の駆動方法。 - 請求項7から9のいずれかに記載の画素回路の駆動方法において、
前記第1の制御信号を、前記第1のノードおよび前記駆動トランジスタの前記ゲート端子に接続された前記第2のトランジスタの前記端子の間に接続された、第9のトランジスタに印加し、前記第2の制御信号を、前記第1のノードおよび前記駆動トランジスタの第2の端子に接続された前記第2のトランジスタのもう一方の端子との間に接続された、第10のトランジスタに印加することにより、前記第1のトランジスタをオンにする間は前記第9のトランジスタをオフにし、前記第2のトランジスタをオンにする間は前記第10のトランジスタをオンにすることをさらに含み、前記第9のトランジスタはp型トランジスタであり、前記第10のトランジスタはn型トランジスタであること、
を特徴とする画素回路の駆動方法。 - 請求項8に記載の画素回路の駆動方法において、前記基準線はデータ信号線であり、前記第1のトランジスタは前記第5のトランジスタおよび前記容量素子の間に直列に接続され、これにより前記データ信号線は前記基準線であり、
前記第1の制御信号を印加することにより前記第1のトランジスタをオンにした後に、
また前記第1の制御信号を印加することにより前記第1のトランジスタをオフにする前に、前記データ信号線にプリチャージ信号を印加することをさらに含み、前記プリチャージ信号は前記データ信号より低い値を有すること、
を特徴とする画素回路の駆動方法。 - 請求項1乃至6のいずれか一項に記載の画素回路を備えたことを特徴とする表示装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB0404919A GB2411758A (en) | 2004-03-04 | 2004-03-04 | Pixel circuit |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005126001A Division JP4289321B2 (ja) | 2004-03-04 | 2005-04-25 | 画素回路及び表示装置 |
JP2008247581A Division JP4697281B2 (ja) | 2004-03-04 | 2008-09-26 | 画素回路及び表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005258436A JP2005258436A (ja) | 2005-09-22 |
JP4289311B2 true JP4289311B2 (ja) | 2009-07-01 |
Family
ID=32088727
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005057115A Expired - Fee Related JP4289311B2 (ja) | 2004-03-04 | 2005-03-02 | 画素回路、画素回路の駆動方法及び表示装置 |
JP2005126001A Expired - Fee Related JP4289321B2 (ja) | 2004-03-04 | 2005-04-25 | 画素回路及び表示装置 |
JP2008247581A Expired - Fee Related JP4697281B2 (ja) | 2004-03-04 | 2008-09-26 | 画素回路及び表示装置 |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005126001A Expired - Fee Related JP4289321B2 (ja) | 2004-03-04 | 2005-04-25 | 画素回路及び表示装置 |
JP2008247581A Expired - Fee Related JP4697281B2 (ja) | 2004-03-04 | 2008-09-26 | 画素回路及び表示装置 |
Country Status (8)
Country | Link |
---|---|
US (1) | US7528808B2 (ja) |
EP (1) | EP1580722B1 (ja) |
JP (3) | JP4289311B2 (ja) |
KR (1) | KR100713679B1 (ja) |
CN (1) | CN100498902C (ja) |
DE (1) | DE602005006337T2 (ja) |
GB (1) | GB2411758A (ja) |
TW (1) | TWI277931B (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006301161A (ja) * | 2005-04-19 | 2006-11-02 | Seiko Epson Corp | 電子回路、その駆動方法、電気光学装置および電子機器 |
US8913044B2 (en) | 2005-04-15 | 2014-12-16 | Intellectual Keystone Technology Llc | Electronic circuit, method of driving the same, electro-optical device, and electronic apparatus |
KR20200029706A (ko) * | 2018-09-11 | 2020-03-19 | (주)실리콘인사이드 | 드라이빙 PMOS 문턱전압의 간섭을 완전 제거한 μLED 픽셀 구조 제어 방법 |
Families Citing this family (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2411758A (en) * | 2004-03-04 | 2005-09-07 | Seiko Epson Corp | Pixel circuit |
KR101142994B1 (ko) * | 2004-05-20 | 2012-05-08 | 삼성전자주식회사 | 표시 장치 및 그 구동 방법 |
JP5160748B2 (ja) | 2005-11-09 | 2013-03-13 | 三星ディスプレイ株式會社 | 発光表示装置 |
KR100732828B1 (ko) | 2005-11-09 | 2007-06-27 | 삼성에스디아이 주식회사 | 화소 및 이를 이용한 발광 표시장치 |
TWI335565B (en) * | 2006-03-24 | 2011-01-01 | Himax Tech Ltd | Pixel driving method of oled display and apparatus thereof |
KR100784014B1 (ko) * | 2006-04-17 | 2007-12-07 | 삼성에스디아이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
TWI371018B (en) * | 2006-05-09 | 2012-08-21 | Chimei Innolux Corp | System for displaying image and driving display element method |
JP4203770B2 (ja) * | 2006-05-29 | 2009-01-07 | ソニー株式会社 | 画像表示装置 |
JP2007316454A (ja) | 2006-05-29 | 2007-12-06 | Sony Corp | 画像表示装置 |
KR100778514B1 (ko) * | 2006-08-09 | 2007-11-22 | 삼성에스디아이 주식회사 | 유기 발광 표시 장치 |
TWI326066B (en) * | 2006-09-22 | 2010-06-11 | Au Optronics Corp | Organic light emitting diode display and related pixel circuit |
CN100437708C (zh) * | 2006-09-22 | 2008-11-26 | 北京交通大学 | 一种有源有机发光显示器的象素驱动电路 |
CN101192369B (zh) * | 2006-11-30 | 2011-04-27 | 奇晶光电股份有限公司 | 一种显示装置及其像素的驱动方法 |
KR100824852B1 (ko) * | 2006-12-20 | 2008-04-23 | 삼성에스디아이 주식회사 | 유기 전계 발광 표시 장치 |
JP5342111B2 (ja) * | 2007-03-09 | 2013-11-13 | 株式会社ジャパンディスプレイ | 有機el表示装置 |
JP2009128503A (ja) * | 2007-11-21 | 2009-06-11 | Canon Inc | 薄膜トランジスタ回路とその駆動方法、ならびに発光表示装置 |
US9570004B1 (en) * | 2008-03-16 | 2017-02-14 | Nongqiang Fan | Method of driving pixel element in active matrix display |
JP5236324B2 (ja) * | 2008-03-19 | 2013-07-17 | グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー | 表示パネル |
JP4780134B2 (ja) | 2008-04-09 | 2011-09-28 | ソニー株式会社 | 画像表示装置及び画像表示装置の駆動方法 |
RU2442230C1 (ru) * | 2008-05-20 | 2012-02-10 | Шарп Кабусики Кайся | Устройство отображения, схема пикселя и способ для приведения их в действие |
JP2010039176A (ja) * | 2008-08-05 | 2010-02-18 | Sony Corp | 画像表示装置及び画像表示装置の駆動方法 |
JP5360684B2 (ja) * | 2009-04-01 | 2013-12-04 | セイコーエプソン株式会社 | 発光装置、電子機器および画素回路の駆動方法 |
US9984617B2 (en) | 2010-01-20 | 2018-05-29 | Semiconductor Energy Laboratory Co., Ltd. | Display device including light emitting element |
KR101682690B1 (ko) * | 2010-07-20 | 2016-12-07 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
JP2012079994A (ja) * | 2010-10-05 | 2012-04-19 | Yamaichi Electronics Co Ltd | 部品内蔵プリント配線板およびその製造方法 |
JP5573686B2 (ja) * | 2011-01-06 | 2014-08-20 | ソニー株式会社 | 有機el表示装置及び電子機器 |
KR102308441B1 (ko) * | 2011-05-13 | 2021-10-01 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 |
TWI444972B (zh) * | 2011-07-29 | 2014-07-11 | Innolux Corp | 顯示系統 |
CN102411893B (zh) * | 2011-11-15 | 2013-11-13 | 四川虹视显示技术有限公司 | 一种像素驱动电路 |
US8907873B2 (en) * | 2012-06-15 | 2014-12-09 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Organic light emitting display panel and method for driving the same |
US9965063B2 (en) | 2013-02-20 | 2018-05-08 | Apple Inc. | Display circuitry with reduced pixel parasitic capacitor coupling |
CN103236237B (zh) | 2013-04-26 | 2015-04-08 | 京东方科技集团股份有限公司 | 一种像素单元电路及其补偿方法、以及显示装置 |
CN103927969B (zh) * | 2013-06-28 | 2016-06-22 | 上海天马微电子有限公司 | 一种像素补偿电路及显示器 |
US10607542B2 (en) | 2013-12-31 | 2020-03-31 | Kunshan New Flat Panel Display Technology Center Co., Ltd. | Pixel circuit, pixel, and AMOLED display device comprising pixel and driving method thereof |
CN104751777B (zh) | 2013-12-31 | 2017-10-17 | 昆山工研院新型平板显示技术中心有限公司 | 像素电路、像素及包括该像素的amoled显示装置及其驱动方法 |
CN103985360B (zh) * | 2014-05-04 | 2016-04-27 | 深圳市华星光电技术有限公司 | 显示面板的驱动电路及液晶显示装置 |
TWI514352B (zh) * | 2014-05-20 | 2015-12-21 | Au Optronics Corp | 有機發光二極體顯示器之像素驅動電路及其操作方法 |
CN105575320B (zh) * | 2014-10-15 | 2018-01-26 | 昆山工研院新型平板显示技术中心有限公司 | 像素电路及其驱动方法和有机发光显示器 |
CN104778925B (zh) * | 2015-05-08 | 2019-01-01 | 京东方科技集团股份有限公司 | Oled像素电路、显示装置及控制方法 |
TWI607429B (zh) | 2016-02-01 | 2017-12-01 | 矽創電子股份有限公司 | 用於顯示裝置的驅動方法及相關的驅動裝置 |
KR20180061524A (ko) * | 2016-11-29 | 2018-06-08 | 엘지디스플레이 주식회사 | 표시패널과 이를 이용한 전계 발광 표시장치 |
KR102345423B1 (ko) * | 2017-10-31 | 2021-12-29 | 엘지디스플레이 주식회사 | 유기발광표시장치 및 그의 구동방법 |
CN109036285B (zh) * | 2018-06-19 | 2020-07-31 | 南京中电熊猫平板显示科技有限公司 | 一种像素驱动电路及显示装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6229508B1 (en) * | 1997-09-29 | 2001-05-08 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and concomitant method |
CN1658266A (zh) * | 2000-07-07 | 2005-08-24 | 精工爱普生株式会社 | 驱动电流驱动元件的驱动电路及其方法 |
JP3838063B2 (ja) * | 2000-09-29 | 2006-10-25 | セイコーエプソン株式会社 | 有機エレクトロルミネッセンス装置の駆動方法 |
KR100370286B1 (ko) * | 2000-12-29 | 2003-01-29 | 삼성에스디아이 주식회사 | 전압구동 유기발광소자의 픽셀회로 |
JP4498669B2 (ja) * | 2001-10-30 | 2010-07-07 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、及びそれらを具備する電子機器 |
KR100870004B1 (ko) * | 2002-03-08 | 2008-11-21 | 삼성전자주식회사 | 유기 전계발광 표시 장치와 그 구동 방법 |
GB0205859D0 (en) | 2002-03-13 | 2002-04-24 | Koninkl Philips Electronics Nv | Electroluminescent display device |
JP4407790B2 (ja) | 2002-04-23 | 2010-02-03 | セイコーエプソン株式会社 | 電子装置及びその駆動方法並びに電子回路の駆動方法 |
JP4123084B2 (ja) | 2002-07-31 | 2008-07-23 | セイコーエプソン株式会社 | 電子回路、電気光学装置、及び電子機器 |
JP3829778B2 (ja) | 2002-08-07 | 2006-10-04 | セイコーエプソン株式会社 | 電子回路、電気光学装置、及び電子機器 |
JP4144462B2 (ja) | 2002-08-30 | 2008-09-03 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
JP4048969B2 (ja) | 2003-02-12 | 2008-02-20 | セイコーエプソン株式会社 | 電気光学装置の駆動方法及び電子機器 |
KR100502912B1 (ko) * | 2003-04-01 | 2005-07-21 | 삼성에스디아이 주식회사 | 발광 표시 장치 및 그 표시 패널과 구동 방법 |
KR100560780B1 (ko) * | 2003-07-07 | 2006-03-13 | 삼성에스디아이 주식회사 | 유기전계 발광표시장치의 화소회로 및 그의 구동방법 |
GB2411758A (en) * | 2004-03-04 | 2005-09-07 | Seiko Epson Corp | Pixel circuit |
-
2004
- 2004-03-04 GB GB0404919A patent/GB2411758A/en not_active Withdrawn
-
2005
- 2005-02-18 DE DE602005006337T patent/DE602005006337T2/de active Active
- 2005-02-18 EP EP05250947A patent/EP1580722B1/en not_active Expired - Fee Related
- 2005-02-28 US US11/067,669 patent/US7528808B2/en not_active Expired - Fee Related
- 2005-03-01 TW TW094106149A patent/TWI277931B/zh not_active IP Right Cessation
- 2005-03-02 JP JP2005057115A patent/JP4289311B2/ja not_active Expired - Fee Related
- 2005-03-03 KR KR1020050017727A patent/KR100713679B1/ko not_active IP Right Cessation
- 2005-03-04 CN CNB200510053150XA patent/CN100498902C/zh not_active Expired - Fee Related
- 2005-04-25 JP JP2005126001A patent/JP4289321B2/ja not_active Expired - Fee Related
-
2008
- 2008-09-26 JP JP2008247581A patent/JP4697281B2/ja not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8913044B2 (en) | 2005-04-15 | 2014-12-16 | Intellectual Keystone Technology Llc | Electronic circuit, method of driving the same, electro-optical device, and electronic apparatus |
JP2006301161A (ja) * | 2005-04-19 | 2006-11-02 | Seiko Epson Corp | 電子回路、その駆動方法、電気光学装置および電子機器 |
KR20200029706A (ko) * | 2018-09-11 | 2020-03-19 | (주)실리콘인사이드 | 드라이빙 PMOS 문턱전압의 간섭을 완전 제거한 μLED 픽셀 구조 제어 방법 |
WO2020054921A1 (ko) * | 2018-09-11 | 2020-03-19 | (주)실리콘인사이드 | 드라이빙 PMOS 문턱전압의 간섭을 완전 제거한 μLED 픽셀 구조 제어 방법 |
KR102174973B1 (ko) | 2018-09-11 | 2020-11-05 | (주)실리콘인사이드 | 드라이빙 PMOS 문턱전압의 간섭을 완전 제거한 μLED 픽셀 구조 제어 방법 |
Also Published As
Publication number | Publication date |
---|---|
US7528808B2 (en) | 2009-05-05 |
DE602005006337T2 (de) | 2009-06-10 |
EP1580722B1 (en) | 2008-04-30 |
DE602005006337D1 (de) | 2008-06-12 |
JP4289321B2 (ja) | 2009-07-01 |
JP2009015345A (ja) | 2009-01-22 |
GB0404919D0 (en) | 2004-04-07 |
EP1580722A3 (en) | 2006-02-08 |
KR20060043376A (ko) | 2006-05-15 |
JP2005301290A (ja) | 2005-10-27 |
CN1664901A (zh) | 2005-09-07 |
EP1580722A2 (en) | 2005-09-28 |
GB2411758A (en) | 2005-09-07 |
US20050237281A1 (en) | 2005-10-27 |
TW200603048A (en) | 2006-01-16 |
JP2005258436A (ja) | 2005-09-22 |
TWI277931B (en) | 2007-04-01 |
CN100498902C (zh) | 2009-06-10 |
KR100713679B1 (ko) | 2007-05-02 |
JP4697281B2 (ja) | 2011-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4289311B2 (ja) | 画素回路、画素回路の駆動方法及び表示装置 | |
US10964267B2 (en) | Pixel and display device having the same | |
US9626905B2 (en) | Pixel circuit and electroluminescent display including the same | |
US10504440B2 (en) | Pixel circuit, driving method thereof, display panel and display apparatus | |
US9728135B2 (en) | Voltage programmed pixel circuit, display system and driving method thereof | |
US7414599B2 (en) | Organic light emitting device pixel circuit and driving method therefor | |
JP5627694B2 (ja) | 表示装置 | |
US20160232840A1 (en) | Oled display panel with threshold voltage compensation and driving method thereof | |
CN108399892A (zh) | 像素以及具有像素的显示设备 | |
US12014692B2 (en) | Display driving module, method for driving the same and display device | |
JP2010085474A (ja) | 表示パネルモジュール及び電子機器 | |
US11107410B2 (en) | Pixel circuit and method of controlling the same, display panel and display device | |
KR20210055146A (ko) | 표시장치 및 이의 구동방법 | |
US8552653B2 (en) | Electro-optical device, electronic apparatus, and method of driving electro-optical device | |
US20210201794A1 (en) | Pixel driving circuit and driving method | |
US20050122052A1 (en) | Pixel circuit, electro-optical device, and electronic apparatus | |
JP2013092681A (ja) | 表示装置 | |
CN111883060B (zh) | 一种显示面板及显示装置 | |
US20060186824A1 (en) | Pixel array and fabrication method thereof | |
JP6789796B2 (ja) | 表示装置および駆動方法 | |
KR20240077539A (ko) | 표시장치 | |
WO2020093633A1 (en) | Pixel-driving circuit and driving method, a display panel and apparatus | |
CN117636778A (zh) | 显示装置和显示装置的驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080729 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080925 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081216 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090212 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090310 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090323 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120410 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120410 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130410 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130410 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140410 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |