JP4284345B2 - 電圧変換回路およびその電圧変換回路を備えた表示装置 - Google Patents
電圧変換回路およびその電圧変換回路を備えた表示装置 Download PDFInfo
- Publication number
- JP4284345B2 JP4284345B2 JP2006233040A JP2006233040A JP4284345B2 JP 4284345 B2 JP4284345 B2 JP 4284345B2 JP 2006233040 A JP2006233040 A JP 2006233040A JP 2006233040 A JP2006233040 A JP 2006233040A JP 4284345 B2 JP4284345 B2 JP 4284345B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- node
- voltage
- conversion circuit
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0067—Converter structures employing plural converter units, other than for parallel operation of the units on a single load
- H02M1/007—Plural converter units in cascade
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Dc-Dc Converters (AREA)
Description
ここで、トランジスタTR1、容量素子C1からなる回路は入力側電荷転送スイッチTR3のゲート電圧を昇圧するための回路である。また、トランジスタTR4、容量素子C2からなる回路は出力側電荷転送スイッチTR6のゲート電圧を昇圧するための回路である。トランジスタTR7、容量素子C3からなる回路は、TR4のゲート電圧を昇圧し、結果、C2の初期電圧を昇圧するための回路である。トランジスタTR2、TR5、TR8は、それぞれのゲート電圧が高くなったときにトランジスタTR3、TR6、TR4をダイオード接続し、これらを介して電荷が逆流するのを防いでいる。
以下、図14に基づいてVGL用回路の動作を詳細に説明する。ここで、具体例として、入力電圧VA=5V、制御クロックCKA1、CKB1、CKC1、CKP1、CKB2、CKC2、CKP2の振幅を5Vppとした場合について説明する。まず、ポンピングクロックCKP2がハイの状態で入力電圧VB=3Vが与えられると、時刻t7でCKB2がハイになったとき、TR11がオンとなり、ノードNP2が入力電圧VB=3Vまでディスチャージされる(Cp2の電圧は3V−5V=−2V)。次に、t8でCKB2とCKC2がロウとなると、TR11がオフとなる。このときCKP2もロウとなり、NP2は−2Vとなる。したがって点線の外の新しく追加した回路は、入力電圧VB=3Vを−2Vに変換し、点線で囲んだ回路(300)に供給する動作をする。点線内の回路(300)に関しては、実施例1で詳述したように、入力された電圧を5Vだけ低下させ、出力側に供給する動作を行うので、この場合、第二のチャージポンプ回路の出力する−2Vの電圧を−7Vに変換し、出力する。点線内の回路(300)の内部動作に関しては、実施例1で詳述したので、ここでは説明を省略する。したがって、一連の動作を繰り返すことで、点線で囲んだ回路(300)との組み合わせにより、回路全体として、VB=3Vの入力電圧を−7Vに変換し、出力することができる。
Claims (13)
- 入力された電圧を変換して出力する電圧変換回路において、
第1から第8のトランジスタと、第1から第5の容量素子とを備え、
前記第1のトランジスタのドレインとゲートを電圧入力端子に接続し、前記第1のトランジスタのソースを第1のノードに接続し、
前記第2のトランジスタのドレインを前記電圧入力端子に接続し、前記第2のトランジスタのゲートを第2のノードに接続し、前記第2のトランジスタのソースを前記第1のノードに接続し、
前記第3のトランジスタのドレインを前記電圧入力端子に接続し、前記第3のトランジスタのゲートを前記第1のノードに接続し、前記第3のトランジスタのソースを前記第2のノードに接続し、
前記第4のトランジスタのドレインを前記第2のノードに接続し、前記第4のトランジスタのゲートを第3のノードに接続し、前記第4のトランジスタのソースを第4のノードに接続し、
前記第5のトランジスタのドレインを前記第2のノードに接続し、前記第5のトランジスタのゲートを電圧出力端子に接続し、前記第5のトランジスタのソースを前記第4のノードに接続し、
前記第6のトランジスタのドレインを前記第2のノードに接続し、前記第6のトランジスタのゲートを前記第4のノードに接続し、前記第6のトランジスタのソースを前記電圧出力端子に接続し、
前記第7のトランジスタのドレインとゲートを前記第2のノードに接続し、前記第7のトランジスタのソースを前記第3のノードに接続し、
前記第8のトランジスタのドレインを前記第2のノードに接続し、前記第8のトランジスタのゲートを前記第4のノードに接続し、前記第8のトランジスタのソースを前記第3のノードに接続し、
前記第1の容量素子を第1の制御信号入力端子と前記第1のノードとの間に接続し、
前記第2の容量素子を第2の制御信号入力端子と前記第4のノードとの間に接続し、
前記第3の容量素子を第3の制御信号入力端子と前記第3のノードとの間に接続し、
前記第4の容量素子を第4の制御信号入力端子と前記第2のノードとの間に接続し、
前記第5の容量を前記電圧出力端子と接地との間、または前記電圧入力端子と接地との間の少なくとも一方に接続し、
前記第1から第4の制御信号入力端子には、それぞれタイミングの異なる第1から第4の制御信号が入力されることを特徴とする電圧変換回路。 - 請求項1に記載の電圧変換回路において、
前記第1から第4の制御信号はパルス波形であり、それぞれの立上りと立下りのタイミングをtA1、tA2、tB1、tB2、tC1、tC2、tP1、tP2としたとき、これらのタイミングが早い順にtP1、tC1、tB1、tP2=tC2=tB2、tA1、tA2であることを特徴とする電圧変換回路。 - 請求項1又は2に記載の電圧変換回路を2以上並列に接続し、両電圧変換回路の前記第1から第4の制御信号の位相を互いに逆位相とすることで、2以上の電圧変換回路のそれぞれから共通の出力端子に電流を供給することを特徴とする電圧変換回路。
- 請求項1から3の何れかに記載の電圧変換回路において、
前記第1から第8のトランジスタはNMOS単チャネルにて形成されたことを特徴とする電圧変換回路。 - 請求項1に記載の電圧変換回路において、
前記第1のトランジスタ及び前記第4のトランジスタを介して前記第1の容量素子及び前記第2の容量素子に初期電圧を与え、前記第1の制御信号及び前記第2の制御信号に従って前記第3のトランジスタ及び前記第6のトランジスタのゲートにかかる電圧を昇圧して前記第3のトランジスタ及び前記第6のトランジスタを切り替え、
前記第7のトランジスタを介して前記第3の容量素子に初期電圧を与え、前記第3の制御信号に従って前記第4のトランジスタのゲートにかかる電圧を昇圧して前記第4のノードにかかる電圧を昇圧することを特徴とする電圧変換回路。 - 請求項1から5の何れかに記載の電圧変換回路を備えた表示装置において、
マトリクス状に配置した複数の画素電極を備えた表示パネルと、
前記画素電極に映像信号を供給するスイッチング素子と、
前記スイッチング素子に映像信号を供給する映像信号線と、
前記スイッチング素子を制御する走査信号を供給する走査信号線とを有し、
前記表示パネルに前記スイッチング素子と同様の工程で形成された前記映像信号を出力する第1の駆動回路と、
前記走査信号を出力する第2の駆動回路を備え、
請求項1から5の何れかに記載の電圧変換回路を前記表示パネル内に前記スイッチング素子と同等のプロセスで形成したことを特徴とする表示装置。 - 請求項1から5の何れかに記載の電圧変換回路を備えた表示装置において、
請求項1から5の何れかに記載の電圧変換回路によって生成された電圧を当該表示装置の駆動電圧として用いることを特徴とする表示装置。 - 入力された電圧を変換して出力する電圧変換回路において、
第1から第8のトランジスタと、第1から第5の容量素子とを備え、
前記第1のトランジスタのドレインとゲートを電圧入力端子に接続し、前記第1のトランジスタのソースを第1のノードに接続し、
前記第2のトランジスタのドレインを前記電圧入力端子に接続し、前記第2のトランジスタのゲートを第2のノードに接続し、前記第2のトランジスタのソースを前記電圧入力端子に接続し、
前記第3のトランジスタのドレインを前記入力端子に接続し、前記第3のトランジスタのゲートを前記第1のノードに接続し、前記第3のトランジスタのソースを前記第1のノードに接続し、
前記第1の容量素子を第1の制御信号入力端子と前記第1のノードとの間に接続し、
前記第3のトランジスタのソースと電圧出願端子との間に、
前記第4のトランジスタのドレインを前記第2のノードに接続し、前記第4のトランジスタのゲートを第3のノードに接続し、前記第4のトランジスタのソースを第4のノードに接続し、前記第5のトランジスタのドレインを前記第2のノードに接続し、前記第5のトランジスタのゲートを前記電圧出力端子に接続し、前記第5のトランジスタのソースを前記第4のノードに接続し、前記第6のトランジスタのドレインを前記第2のノードに接続し、前記第6のトランジスタのゲートを前記第4のノードに接続し、前記第6のトランジスタのソースを前記電圧出力端子に接続し、前記第7のトランジスタのドレインとゲートを前記第2のノードに接続し、前記第7のトランジスタのソースを前記第3のノードに接続し、前記第8のトランジスタのドレインを前記第2のノードに接続し、前記第8のトランジスタのゲートを前記第4のノードに接続し、前記第8のトランジスタのソースを前記第3のノードに接続し、前記第2の容量素子を第2の制御信号入力端子と前記第4のノードとの間に接続し、前記第3の容量素子を第3の制御信号入力端子と前記第3のノードとの間に接続し、前記第4の容量素子を第4の制御信号入力端子と前記第2のノードとの間に接続し、前記第7のトランジスタのゲートを入力とし、前記第4のトランジスタのゲートを出力とする回路ブロックを一個又は複数個直列接続し、
前記第5の容量素子を前記電圧出力端子と接地との間、または前記電圧入力端子と接地との間の少なくとも一方に接続し、
前記第1から第4の制御信号入力端子には、それぞれタイミングの異なる第1から第4の制御信号が入力されることを特徴とする電圧変換回路。 - 請求項8に記載の電圧変換回路において、
前記各回路ブロックの前記第1から第4の制御信号をCKB1、CKC1、CKP1、CKB2、CKC2、CKP2、・・・、CKBn、CKCn、CKPn、・・・とし、これらの立上り、立下りのタイミングをtBn1、tBn2、tCn1、tCn2、tPn1、tPn2としたとき、早い順に、tPn1、tCn1、tBn1、tPn2=tCn2=tBn2であることを特徴とする電圧変換回路。 - 請求項8又は9に記載の電圧変換回路において、
前記各回路ブロックの前記第1から第4の制御信号が、回路ブロックごとに半周期ずつ位相がずれていることを特徴とする電圧変換回路。 - 請求項8から9の何れかに記載の電圧変換回路において、
前記第1から第8のトランジスタはNMOS単チャネルにて形成されたことを特徴とする電圧変換回路。 - 請求項8から11の何れかに記載の電圧変換回路を備えた表示装置において、
マトリクス状に配置した複数の画素電極を備えた表示パネルと、
前記画素電極に映像信号を供給するスイッチング素子と、
前記スイッチング素子に映像信号を供給する映像信号線と、
前記スイッチング素子を制御する走査信号を供給する走査信号線とを有し、
前記表示パネルに前記スイッチング素子と同様の工程で形成された前記映像信号を出力する第1の駆動回路と、
前記走査信号を出力する第2の駆動回路を備え、
請求項8から11の何れかに記載の電圧変換回路を前記表示パネル内に前記スイッチング素子と同等のプロセスで形成したことを特徴とする表示装置。 - 請求項8から11の何れかに記載の電圧変換回路を備えた表示装置において、
請求項8から11の何れかに記載の電圧変換回路によって生成された電圧を当該表示装置の駆動電圧として用いることを特徴とする表示装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006233040A JP4284345B2 (ja) | 2006-08-30 | 2006-08-30 | 電圧変換回路およびその電圧変換回路を備えた表示装置 |
US11/830,027 US7548109B2 (en) | 2006-08-30 | 2007-07-30 | Voltage converter and display device comprising a voltage converter |
CN2007101381833A CN101136588B (zh) | 2006-08-30 | 2007-07-31 | 电压变换电路及具有该电压变换电路的显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006233040A JP4284345B2 (ja) | 2006-08-30 | 2006-08-30 | 電圧変換回路およびその電圧変換回路を備えた表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008061323A JP2008061323A (ja) | 2008-03-13 |
JP4284345B2 true JP4284345B2 (ja) | 2009-06-24 |
Family
ID=39150628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006233040A Expired - Fee Related JP4284345B2 (ja) | 2006-08-30 | 2006-08-30 | 電圧変換回路およびその電圧変換回路を備えた表示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7548109B2 (ja) |
JP (1) | JP4284345B2 (ja) |
CN (1) | CN101136588B (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4867657B2 (ja) * | 2006-12-28 | 2012-02-01 | ソニー株式会社 | 電圧供給回路、表示装置、および電子機器、並びに電圧供給方法 |
JP5428560B2 (ja) * | 2009-06-16 | 2014-02-26 | 凸版印刷株式会社 | 電源回路 |
US8982107B2 (en) | 2010-05-24 | 2015-03-17 | Sharp Kabushiki Kaisha | Scanning signal line drive circuit and display device provided with same |
JP5349693B2 (ja) | 2010-06-25 | 2013-11-20 | シャープ株式会社 | 走査信号線駆動回路および走査信号線の駆動方法 |
JP6097653B2 (ja) * | 2013-08-05 | 2017-03-15 | 株式会社ジャパンディスプレイ | 薄膜トランジスタ回路およびそれを用いた表示装置 |
CN107872151A (zh) * | 2016-09-26 | 2018-04-03 | 上海和辉光电有限公司 | 电荷泵浦单元、电荷泵浦电路以及显示装置 |
CN109616076B (zh) * | 2019-02-02 | 2021-08-06 | 合肥京东方光电科技有限公司 | 显示装置及其工作方法 |
JP7222753B2 (ja) * | 2019-02-28 | 2023-02-15 | キヤノン株式会社 | 電圧変換装置および制御方法 |
EP3869549A1 (en) * | 2020-02-24 | 2021-08-25 | Volvo Car Corporation | Modular power supply |
TWI752610B (zh) | 2020-09-01 | 2022-01-11 | 元太科技工業股份有限公司 | 電壓調節電路、電壓調節方法及顯示裝置 |
CN114120926B (zh) * | 2020-09-01 | 2023-03-10 | 元太科技工业股份有限公司 | 电压调节电路、电压调节方法及显示装置 |
CN117240086B (zh) * | 2023-11-07 | 2024-02-09 | 惠科股份有限公司 | 电源管理电路及显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69515669T2 (de) * | 1995-10-31 | 2000-07-27 | Stmicroelectronics S.R.L., Agrate Brianza | Negative Ladungspumpenschaltung für elektrisch löschbare Halbleiterspeichervorrichtung |
US5734290A (en) * | 1996-03-15 | 1998-03-31 | National Science Council Of R.O.C. | Charge pumping circuit having cascaded stages receiving two clock signals |
JP3488587B2 (ja) * | 1997-01-09 | 2004-01-19 | 株式会社東芝 | 昇圧回路及びこれを備えたicカード |
US5982223A (en) * | 1997-06-20 | 1999-11-09 | Integrated Silicon Solution, Inc. | Charge pump system with improved programming current distribution |
JP2002311911A (ja) * | 2001-04-13 | 2002-10-25 | Sanyo Electric Co Ltd | アクティブマトリクス型表示装置 |
US6674317B1 (en) * | 2002-09-18 | 2004-01-06 | Taiwan Semiconductor Manufacturing Company | Output stage of a charge pump circuit providing relatively stable output voltage without voltage degradation |
US7256642B2 (en) | 2004-03-19 | 2007-08-14 | Semiconductor Energy Laboratory Co., Ltd. | Booster circuit, semiconductor device, and electronic apparatus |
US7030683B2 (en) * | 2004-05-10 | 2006-04-18 | Sandisk Corporation | Four phase charge pump operable without phase overlap with improved efficiency |
JP4763371B2 (ja) * | 2005-07-25 | 2011-08-31 | 株式会社 日立ディスプレイズ | 表示装置 |
JP5011478B2 (ja) * | 2005-08-22 | 2012-08-29 | 株式会社ジャパンディスプレイイースト | 表示装置 |
-
2006
- 2006-08-30 JP JP2006233040A patent/JP4284345B2/ja not_active Expired - Fee Related
-
2007
- 2007-07-30 US US11/830,027 patent/US7548109B2/en not_active Expired - Fee Related
- 2007-07-31 CN CN2007101381833A patent/CN101136588B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101136588A (zh) | 2008-03-05 |
CN101136588B (zh) | 2010-12-08 |
US20080054992A1 (en) | 2008-03-06 |
JP2008061323A (ja) | 2008-03-13 |
US7548109B2 (en) | 2009-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4284345B2 (ja) | 電圧変換回路およびその電圧変換回路を備えた表示装置 | |
JP4644087B2 (ja) | シフトレジスタ回路及びそれを用いた表示装置 | |
US8982107B2 (en) | Scanning signal line drive circuit and display device provided with same | |
US8565369B2 (en) | Scanning signal line drive circuit and display device having the same | |
US8395612B2 (en) | Display driving circuit and display driving circuit | |
WO2011055584A1 (ja) | 液晶表示装置およびその駆動方法 | |
WO2011129126A1 (ja) | 走査信号線駆動回路およびそれを備えた表示装置 | |
JP2008040499A (ja) | ゲートオン電圧発生回路及びゲートオフ電圧発生回路並びにそれらを有する液晶表示装置 | |
JP2008268261A (ja) | 表示装置 | |
JP4969322B2 (ja) | 電圧発生回路およびそれを備える画像表示装置 | |
JP3841083B2 (ja) | 昇圧回路、電源回路及び液晶駆動装置 | |
JP4831657B2 (ja) | 液晶表示駆動用半導体集積回路 | |
JP2008205767A (ja) | レベルシフト回路および電気光学装置 | |
US10529296B2 (en) | Scanning line drive circuit and display device including the same | |
JP4763371B2 (ja) | 表示装置 | |
JP2010145738A (ja) | ドライバic、電気光学装置及び電子機器 | |
JP3846478B2 (ja) | 昇圧回路、電源回路及び液晶駆動装置 | |
KR20120075796A (ko) | 액정표시장치의 직류-직류 변환기 | |
TWI385627B (zh) | 液晶顯示裝置及電源電路 | |
JP6632865B2 (ja) | 昇圧部を有する半導体装置及び昇圧回路 | |
JP2005351921A (ja) | 表示装置 | |
US20050206640A1 (en) | Image display panel and level shifter | |
US8059075B2 (en) | Liquid crystal display device and power supply circuit | |
US11200862B2 (en) | Shift register and display device provided with the same | |
US20240106434A1 (en) | Output buffer circuit, charge pump device, display drive device, and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080402 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080402 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080904 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080916 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081113 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090317 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090323 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4284345 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120327 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313115 Free format text: JAPANESE INTERMEDIATE CODE: R313121 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120327 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120327 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130327 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130327 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140327 Year of fee payment: 5 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |