JP4000515B2 - 電気光学装置、マトリクス基板、及び電子機器 - Google Patents

電気光学装置、マトリクス基板、及び電子機器 Download PDF

Info

Publication number
JP4000515B2
JP4000515B2 JP2002293696A JP2002293696A JP4000515B2 JP 4000515 B2 JP4000515 B2 JP 4000515B2 JP 2002293696 A JP2002293696 A JP 2002293696A JP 2002293696 A JP2002293696 A JP 2002293696A JP 4000515 B2 JP4000515 B2 JP 4000515B2
Authority
JP
Japan
Prior art keywords
light emitting
electro
emitting unit
unit group
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2002293696A
Other languages
English (en)
Other versions
JP2004126439A (ja
Inventor
洋二郎 松枝
早人 中西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=32284535&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP4000515(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2002293696A priority Critical patent/JP4000515B2/ja
Priority to KR1020030067346A priority patent/KR100553492B1/ko
Priority to US10/676,067 priority patent/US20040108978A1/en
Priority to TW092127698A priority patent/TWI230560B/zh
Priority to CNB2003101007052A priority patent/CN1301498C/zh
Priority to CNB200610115646XA priority patent/CN100517444C/zh
Publication of JP2004126439A publication Critical patent/JP2004126439A/ja
Publication of JP4000515B2 publication Critical patent/JP4000515B2/ja
Application granted granted Critical
Priority to US12/219,592 priority patent/US8164267B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は電気光学素子を備えた電気光学装に好適な配線レイアウトに関する。
【0002】
【従来の技術】
有機EL素子は電流駆動型の自発光素子であるため、バックライトが不要となる上に、低消費電力、高視野角、高コントラスト比が得られるメリットがあり、フラットパネルディスプレイの開発において期待されている。有機EL素子は陽極と陰極との間に介在する発光層を備えた電気光学素子であり、両電極間に順バイアス電流を供給することで、陽極から注入された正孔と陰極から注入された電子とが再結合する際の再結合エネルギーにより自発光する。このため、有機EL素子を発光させるためには、外部回路からの電源供給が必要となる。
【0003】
従来のカラー表示用のアクティブマトリクス駆動型ディスプレイパネルにおいては、例えば、画素領域内にN行M列のマトリクス状に配された画素マトリクスの列方向に各々M本の電源線とデータ線を敷設する一方で、同マトリクスの行方向にN本の選択線を敷設している。このような配線レイアウトでは、ある特定の画素に着目したとき、例えば、当該特定の画素に対して左に隣接する画素との間にデータ線を敷設する一方、右に隣接する画素との間に電源線を敷設している。つまり、相互に隣接する画素間に敷設されている列方向のラインに着目すると、当該ラインには1本のデータ線と1本の電源線が1組となってレイアウトされている。上記の構成において、走査線とデータ線の交差点には、スイッチングトランジスタと、保持容量と、駆動トランジスタと、RGB三原色で発光する有機EL素子とが配され、これらの素子により画素を構成している。
【0004】
【発明が解決しようとする課題】
しかし、RGB三原色の各色毎に発光層の材料が異なるため、各色の有機EL素子における消費電力も大きく異なり、結果として、電源線の最適な幅も色毎に大きく異なることとなる。上記の配線レイアウトで電源線を敷設すると、最大幅にあわせて画素ピッチを選定しなければならないところ、ディスプレイの製造プロセス上、画素ピッチを等間隔に設定する要請があるため、開口率を犠牲にして画素レイアウトを決定しなければならない。その一方で、開口率を小さくすると、所定の輝度を得るために有機EL素子に供給される電流量を大きくする必要があり、その結果、電源線の幅をさらに広くしなければならず、上記の理由によりさらに開口率を小さくする必要がある。
【0005】
このように、従来の配線レイアウトでは電源線の幅と画素の開口率はトレードオフの関係にあり、画素ピッチを等間隔にするという条件下で、各色に好適な電源線の幅を確保しつつ、開口率を大きく確保することは困難であった。
【0006】
そこで、本発明は画素の配列ピッチを等間隔に設定しつつ、画素の開口率を高めることができる電源線の配線技術を提案することを課題とする。
【0007】
【課題を解決するための手段】
上記の課題を解決するため、本発明の電気光学装置は、電源回路から電源供給を受けて駆動される電気光学素子を含む、マトリクス状に配置された複数の画素を備えた電気光学装置であって、前記複数の画素は、行方向又は列方向のうち少なくとも何れか一方向に並ぶ一連の画素からなる複数の画素群を構成しており、前記複数の画素群の各々の画素群の間に配線形成領域が設けられ、前記配線形成領域の幅は略等しい、ことを特徴とする。かかる構成により、画素ピッチを等間隔に設定できる。
【0008】
ここで、「電気光学素子」とは、電気的作用により光の光学的状態を変化させる電子素子一般をいい、エレクトロルミネセンス素子などの自発光素子の他に、液晶素子のように光の偏向状態を変化させることで階調表示する電子素子を含む。本発明ではエレクトロルミネセンス素子が好適である。エレクトロルミネセンス素子を用いることで、電流駆動により自発光する電流駆動型発光素子を得ることができる。
【0009】
本発明の電気光学装置は、複数の走査線と、複数のデータ線と、前記走査線と前記データ線との交差部に対応して配置された各々に電気光学素子を備えた複数の画素と、を含む電気光学装置であって、前記電気光学素子に駆動電圧を供給する複数の電源線を含み、前記複数の画素は、行方向又は列方向のうち少なくとも何れか一方向に並ぶ一連の画素からなる画素群を構成し、前記複数の画素群の各々の画素群の間に複数の配線形成領域が設けられ、前記複数の配線形成領域のうち、少なくとも1つの配線形成領域には、前記複数の電源線のうち少なくとも一つの電源線、前記複数の走査線のうち少なくとも一つの走査線、及び前記複数のデータ線のうち少なくとも一つのデータ線から選ばれた少なくとも二つの配線が形成されている、ことを特徴とする。かかる構成により、画素ピッチを等間隔に設定することができる上に、最適な電源幅を選択しつつ、画素の高開口率を得ることができる。
【0010】
本発明の電気光学装置は、複数の走査線と、複数のデータ線と、前記走査線と前記データ線との交差部に対応して配置された各々に電気光学素子を備えた複数の画素と、を含む電気光学装置であって、前記電気光学素子に駆動電圧を供給する複数の電源線を含み、前記複数の画素は、行方向又は列方向のうち少なくとも何れか一方向に並ぶ一連の画素からなる画素群を構成し、前記複数の画素群の各々の画素群の間に複数の配線形成領域が設けられ、前記複数の配線形成領域のうち、少なくとも1つの配線形成領域には、前記複数の電源線のうち少なくとも一つの電源線と、前記複数の走査線のうち少なくとも一つの走査線がともに形成されている、ことを特徴とする。かかる構成により、画素ピッチを等間隔に設定することができる上に、最適な電源幅を選択しつつ、画素の高開口率を得ることができる。
【0011】
本発明の電気光学装置は、複数の走査線と、複数のデータ線と、前記走査線と前記データ線との交差部に対応して配置された各々に電気光学素子を備えた複数の画素と、を含む電気光学装置であって、前記電気光学素子に駆動電圧を供給する複数の電源線を含み、前記複数の画素は、行方向又は列方向のうち少なくとも何れか一方向に並ぶ一連の画素からなる画素群を構成し、前記複数の画素群の各々の画素群の間に複数の配線形成領域が設けられ、前記複数の配線形成領域のうち、少なくとも1つの配線形成領域には、前記複数の電源線のうち少なくとも一つの電源線と、前記複数のデータ線のうち少なくとも一つのデータ線がともに形成されている、ことを特徴とする。かかる構成により、画素ピッチを等間隔に設定することができる上に、最適な電源幅を選択しつつ、画素の高開口率を得ることができる。
【0012】
好ましくは、前記配線形成領域の幅を略等しくする。配線形成領域の幅を略等しくすることで、画素ピッチを等間隔に設定できる。
【0013】
好ましくは、前記電気光学素子には、駆動電圧が異なる電気光学素子を含み、前記駆動電圧に応じて前記電気光学素子へ電圧を供給する電源線の幅が異なる。電源線の幅が異なる場合であっても、上述のように配線レイアウトを工夫することで、開口率を高めつつ、画素ピッチを等間隔にできる。
【0014】
好ましくは、前記電気光学素子は発光素子であり、前記電源線は前記発光素子の発光色に対応して幅が異なる。電気光学素子の特性に応じた最適な電源幅を選択することにより、デバイス設計の自由度を高めることができる。
【0015】
好ましくは、前記発光色は、赤、緑、又は青である。これにより、フルカラー表示が可能となる。
【0016】
好ましくは、前記電気光学素子はエレクトロルミネセンス素子である。エレクトロルミネセンス素子によれば、電流制御により発光階調を制御できる。
【0017】
本発明の電子機器は、本発明の電気光学装置を備える。電子機器としては、表示装置を備えるものであれば特に限定はなく、例えば、携帯電話、ビデオカメラ、パーソナルコンピュータ、ヘッドマウントディスプレイ、プロジェクタ、ファックス装置、デジタルカメラ、携帯型TV、DSP装置、PDA、電子手帳などに適用できる。
【0018】
本発明のマトリクス基板は、マトリクス状に配置された複数の画素電極を備えたマトリクス基板であって、前記複数の画素電極は、行方向又は列方向のうち少なくとも何れか一方向に並ぶ一連の画素電極からなる複数の画素電極群を構成しており、前記複数の画素電極群の各々の画素電極群の間に配線形成領域が設けられ、前記配線形成領域の幅は略等しい、ことを特徴とする。かかる構成により、画素ピッチを等間隔に設定できる。
【0019】
本発明のマトリクス基板は、複数の走査線と、複数のデータ線と、前記走査線と前記データ線との交差部に対応して配置された複数の画素電極と、を含むマトリクス基板であって、前記複数の画素電極に電圧を供給するための複数の電源線を含み、前記複数の画素電極は、行方向又は列方向のうち少なくとも何れか一方向に並ぶ一連の画素からなる画素電極群を構成し、前記複数の画素電極群の各々の画素電極群の間に複数の配線形成領域が設けられ、前記複数の配線形成領域のうち、少なくとも1つの配線形成領域には、前記複数の電源線のうち少なくとも一つの電源線、前記複数の走査線のうち少なくとも一つの走査線、及び前記複数のデータ線のうち少なくとも一つのデータ線から選ばれた少なくとも二つの配線が形成されている、ことを特徴とする。かかる構成により、画素ピッチを等間隔に設定することができる上に、最適な電源幅を選択しつつ、画素の高開口率を得ることができる。
【0020】
【発明の実施の形態】
発明の実施の形態1.
以下、各図を参照して本実施形態について説明する。
【0021】
図1は本実施形態のアクティブマトリクス型有機ELディスプレイパネル100の全体構成図である。同図に示すように、ディスプレイパネル100は基板16上にてN行M列のマトリクス状に配列された複数の画素10を備える表示領域11と、行方向に並ぶ一群の画素10に接続する走査線に走査信号を出力する走査線ドライバ12と、列方向に並ぶ一群の画素10に接続するデータ線及び電源線にデータ信号及び電源電圧を供給するデータ線ドライバ13とを備えて構成されている。各々の画素10には、RGB三原色で発光する有機EL素子が形成されている。表示領域11の全面には共通電極としての陰極14が被覆成膜されており、陰極取り出し電極15を介して外部回路と接続している。
【0022】
尚、同図に示す有機ELディスプレイパネル100は、基板16側から光を射出するいわゆるトップエミッション構造のタイプであるが、本発明はこれに限らず、透明陰極から光を射出するいわゆるボトムエミッション構造のタイプでもよい。
【0023】
図2は画素10の主要回路構成図である。画素10は、スイッチングトランジスタTr1と、駆動トランジスタTr2と、保持容量Cと、発光部OLEDとを備えて構成されており、2トランジスタ方式により駆動制御される。スイッチングトランジスタTr1はnチャネル型FETであり、そのゲート端子には走査線Vselが接続されており、ドレイン端子にはデータ線Idatが接続している。駆動トランジスタTr2はpチャネル型FETであり、そのゲート端子はスイッチングトランジスタTr1のソース端子に接続されている。また、同トランジスタのソース端子は電源線Vddに接続されており、ドレイン端子は発光部OLEDに接続している。さらに、同トランジスタのゲート/ソース間には保持容量が形成されている。上記の構成において、走査線Vselに選択信号を出力し、スイッチングトランジスタTr1を開状態にすると、データ線Idatを介して供給されたデータ信号は電圧値として保持容量Cに書き込まれる。すると、保持容量Cに書き込まれた保持電圧は1フレーム期間を通じて保持され、当該保持電圧によって、駆動トランジスタTr2のコンダクタンスがアナログ的に変化し、発光諧調に対応した順バイアス電流を発光部OLEDに供給する。
【0024】
図3は画素領域内における配線レイアウトを説明するための図である。同図においては、説明を簡略化するため、2行3列に配列する6画素分の配線レイアウトを図示している。図中、R,G,Bとあるのは、それぞれ赤、緑、青で発光する画素10であることを意味しており、RGBの画素群が列方向に配列している。また、Vdd-Rは赤の画素の電源線、Vdd-Gは緑の画素の電源線、Vdd-Bは青の画素の電源線、17は有機EL素子の画素電極(陽極)である。その他の符号のうち上述したものについては詳細な説明を省略する。また、31は(m−1)列の画素群とm列の画素群の間に形成されるライン状の配線形成領域であり、列方向の画素配列長とほぼ同程度の長さにわたって、列方向に延在している。同様に、32はm列と(m+1)列の画素群の間、33は(m+1)列と(m+2)列の画素群の間、34は(m+2)列と(m+3)列の画素群の間に形成される配線形成領域である。説明の便宜上、(m−1)列の画素群と(m+3)列の画素群は図示されていない。本実施形態においては、配線形成領域31〜34の幅をできるだけ均一に設定するため、これらの配線形成領域にレイアウトされる2以上の配幅の合計を各々等しくする。電源線Vddの幅は有機EL素子の発光層の材料によって異なるが、ここでは説明の便宜上、緑、赤、青の順に電源線の幅が太くなるものとする。つまり、Vdd-Gの幅>Vdd-Rの幅>Vdd-Bの幅と仮定する。
【0025】
上記の仮定の下では、配線形成領域31〜34の幅をできるだけ均一にするため、電源線Vddとデータ線Idatの幅の合計値がほぼ等しくなるような組み合わせを選択する。例えば、最大幅を有するVdd-Gと最小幅を有するVdd-Bとの幅の合計値と、中間幅を有するVdd-Rとデータ線Idatの幅の合計値と、データ線Idat2本の幅の合計値とがそれぞれほぼ等しいものとすると、これらの電源線Vddとデータ線Idatの組み合わせを各配線形成領域31〜34上にレイアウトする。同図に示す例では、最大幅を有するVdd-Gと最小幅を有するVdd-Bとを一組にして、配線形成領域33上にレイアウトし、中間幅を有するVdd-Rとデータ線Idatとを一組にして、配線形成領域31及び34上にレイアウトし、データ線Idat2本を一組にして、配線形成領域32上にレイアウトしている。但し、配線形成領域31については、電源線Vdd-Rのみを図示し、配線形成領域34についてはデータ線Idatのみを図示している。一方、走査線Vselについては、行方向に並ぶ画素群同士の間において、当該画素群の画素配列長とほぼ同程度の長さを有するライン状の配線形成領域につき、1本づつレイアウトされている。同図に示す配線レイアウトは周期的に繰り返す配線パターンの1単位を示すものであり、任意に選んだRGBの画素10における配線レイアウトは全て同図に示すパターンに設定されている。このため、本実施形態においては、画素の列方向に沿って形成される配線形成領域の配置レイアウトを規定するレイアウト図を仮想的に想定して、複数の配線形成領域のうち特定の配線形成領域に着目し、当該配線形成領域を中心として前記レイアウト図を仮想的に折り返したとき、同種類の配線の組み合わせを有する配線形成領域同士が重なるようになっている。
【0026】
本実施形態によれば、画素マトリクスの列方向に延在する同種の電源線が行方向に対して略等間隔の配列ピッチで形成されているため、画素ピッチを等間隔に設定することができ、有機ELディスプレイのように色毎に消費電流の異なるデバイスにおいて設計の自由度を高めることができる。特に、インクジェット方式を利用して発光層を成膜するには、画素ピッチは等間隔であることが望ましいため、製造プロセス上のメリットが大きい。また、色毎に最適な電源線の幅を選択できるため、高開口率を維持したまま、最適な色バランスを確保しつつ、さらに消費電力を低減することができる。
【0027】
但し、上記に示した例は一例であり、上述した例に限られるものではない。例えば、RGB3本の電源線Vddのうち何れか2本の電源配線を選択する組み合わせは全部で3通りあるため、本実施形態に示す配線レイアウトのパターンは全部で3通りとなる。また、本実施形態においては、行方向の配線形成領域に走査線Vselを1本づつレイアウトし、列方向の配線形成領域31,32,及び33に3本の電源配線Vddと3本のデータ線Idatの中から何れか2本の組み合わせを選択してレイアウトする構成を示したが、本発明はこれに限られるものではない。以下に各種の変形例について説明する。
【0028】
発明の実施の形態2.
図4は本発明の第2の形態における配線レイアウトの説明図である。
【0029】
本実施形態においては、画素の行方向に沿って形成される配線形成領域の配置レイアウトを規定するレイアウト図を仮想的に想定して、複数の配線形成領域のうち特定の配線形成領域に着目し、当該配線形成領域を中心として前記レイアウト図を仮想的に折り返したとき、同種類の配線の組み合わせを有する配線形成領域同士が重なるように構成されている。(n−1)行目の行方向に並ぶ画素群(図示せず)とn行目の行方向に並ぶ画素群との間の配線形成領域41には3本の電源線Vdd-G,Vdd-R,及びVdd-Bが一組となって行方向にレイアウトされており、n行目の行方向に配列する画素群と(n+1)行目の行方向に配列する画素群との間の配線形成領域42には2本の走査線Vselが一組となって行方向にレイアウトされている。行方向における配線レイアウトの基本的なパターンは3本の電源線Vdd-G,Vdd-R,及びVdd-Bと2本の走査線Vselをそれぞれ一組としてレイアウトし、この基本パターンを周期的に繰り返しレイアウトする構成となっている。従って、(n+1)行目の行方向に配列する画素群と(n+2)行目の行方向に配列する画素群との間の配線形成領域43における配線レイアウトは配線形成領域41における配線レイアウトと同じである。
【0030】
一方、列方向に配列する画素群同士の間の配線形成領域には、1本の電源線Vddと1本のデータ線Idatとが一組となって列方向にレイアウトされている。同図に示す例では、m列目の列方向に配列するRの画素群と(m+1)列目の列方向に配列するGの画素群との間の配線形成領域51に電源線Vdd-Rとデータ線Idatとが一組となってレイアウトされている。同様に、(m+1)列目の列方向に配列するGの画素群と(m+2)列目の列方向に配列するBの画素群(図示せず)との間の配線形成領域には電源線Vdd-Gとデータ線Idatとが一組となってレイアウトされているが、説明の便宜上、電源線Vdd-Gのみ図示してある。また、行方向及び列方向にレイアウトされている電源線Vdd-Rは各々異なるレイヤに敷設されており、層間絶縁膜に開口するコンタクトホールh1を介して導通している。電源線Vdd-Gについても同様にコンタクトホールh2を介して導通している。
【0031】
本実施形態によれば、画素マトリクスの行方向に延在する同種の電源線が列方向に対して略等間隔の配列ピッチで形成されているため、実施形態1と同様の効果が得られる他、電源線Vdd-G,Vdd-R,及びVdd-Bが画素領域内においてマトリクス状に行方向及び列方向にレイアウトされているため、電源線Vdd-G,Vdd-R,及びVdd-Bの配線抵抗を低減させることができ、有機EL素子への電流供給を十分に行うことができる。このため、特定の電源線だけが電流供給不十分になることによる輝度ムラの発生を抑止することができ、クロストークの発生を低減できる。特に、大画面ディスプレイにおいては、画面内に十分な電流を均一に供給する必要があるため、特に効果がある。
【0032】
発明の実施の形態3.
図5は本発明の第3の形態における配線レイアウトの説明図である。
【0033】
本実施形態においては、画素の行方向及び列方向に沿って形成される配線形成領域の配置レイアウトを規定するレイアウト図を仮想的に想定して、複数の配線形成領域のうち特定の配線形成領域に着目し、当該配線形成領域を中心として前記レイアウト図を仮想的に折り返したとき、同種類の配線の組み合わせを有する配線形成領域同士が重なるように構成されている。(n−1)行目の行方向に並ぶ画素群(図示せず)とn行目の行方向に並ぶ画素群との間の配線形成領域61には3本の電源線Vdd-G,Vdd-R,及びVdd-Bが一組となって行方向にレイアウトされており、n行目の行方向に配列する画素群と(n+1)行目の行方向に配列する画素群との間の配線形成領域62には2本の走査線Vselが一組となって行方向にレイアウトされている。行方向における配線レイアウトの基本的なパターンは3本の電源線Vdd-G,Vdd-R,及びVdd-Bと2本の走査線Vselをそれぞれ一組としてレイアウトし、この基本パターンを周期的に繰り返しレイアウトする構成となっている。従って、(n+1)行目の行方向に配列する画素群と(n+2)行目の行方向に配列する画素群との間の配線形成領域63における配線レイアウトは配線形成領域61における配線レイアウトと同じである。
【0034】
一方、列方向に配列する画素群同士の間には3本の電源線Vdd-G,Vdd-R,及びVdd-Bが3本のデータ線Idatの中から選ばれた2本一組からなる3通りの組み合わせでレイアウトされている。同図に示す例では、(m−1)列目の列方向に配列するBの画素群(図示せず)とm列目の列方向に配列するRの画素群との間の配線形成領域71に電源線Vdd-G(図示せず)とデータ線Idatとが一組となってレイアウトされており、m列目の列方向に配列するRの画素群と(m+1)列目の列方向に配列するGの画素群との配線形成領域72には2本の電源線Vdd-G,Vdd-Rが一組となってレイアウトされている。また、(m+1)列目の列方向に配列するGの画素群と(m+2)列目の列方向に配列するBの画素群との間の配線形成領域73に2本のデータ線Idatが一組となってレイアウトされており、(m+2)列目の列方向に配列するBの画素群と(m+3)列目の列方向に配列するRの画素群(図示せず)との間の配線形成領域74には電源線Vdd-Gとデータ線Idatとが一組となってレイアウトされている。
【0035】
行方向及び列方向にレイアウトされている電源線Vdd-Rは各々異なるレイヤに敷設されており、層間絶縁膜に開口するコンタクトホールh1を介して導通している。電源線Vdd-G及び電源線Vdd-Bついても同様に行方向及び列方向に対して異なるレイヤに敷設されており、コンタクトホールh2及びh3を介してそれぞれ導通している。これらのコンタクトホールh1,h2,及びh3は複数形成することで、配線の断線対策に効果があり、さらに配線の低抵抗化を図ることができるメリットがある。
【0036】
本実施形態によれば、画素マトリクスの行方向に延在する同種の電源線が列方向に対して略等間隔の配列ピッチで形成され、かつ、画素マトリクスの列方向に延在する同種の電源線が行方向に対して略等間隔の配列ピッチで形成されるため、実施形態1と同様の効果が得られる他、電源線Vdd-G,Vdd-R,及びVdd-Bが画素領域内においてマトリクス状に行方向及び列方向にレイアウトされているため、電源線Vdd-G,Vdd-R,及びVdd-Bの配線抵抗を低減させることができ、有機EL素子への電流供給を十分に行うことができる。このため、特定の電源線だけが電流供給不十分になることによる輝度ムラの発生を抑止することができ、クロストークの発生を低減できる。特に、大画面ディスプレイにおいては、画面内に十分な電流を均一に供給する必要があるため、特に効果がある。
【0037】
発明の実施の形態4.
図6は本発明の電気光学装置を適用可能な電子機器の例を示す図である。同図(a)は携帯電話への適用例であり、携帯電話230は、アンテナ部231、音声出力部232、音声入力部233、操作部234、及び本発明の有機ELディスプレイパネル100を備えている。このように本発明の有機ELディスプレイパネル100を携帯電話230の表示部として利用可能である。同図(b)はビデオカメラへの適用例であり、ビデオカメラ240は、受像部241、操作部242、音声入力部243、及び本発明の有機ELディスプレイパネル100を備えている。このように本発明の有機ELディスプレイパネル100は、ファインダーや表示部として利用可能である。同図(c)は携帯型パーソナルコンピュータへの適用例であり、コンピュータ250は、カメラ部251、操作部252、及び本発明の有機ELディスプレイパネル100を備えている。このように本発明の有機ELディスプレイパネル100は、表示装置として利用可能である。
【0038】
同図(d)はヘッドマウントディスプレイへの適用例であり、ヘッドマウントディスプレイ260は、バンド261、光学系収納部262及び本発明の有機ELディスプレイパネル100を備えている。このように本発明の有機ELディスプレイパネル100は画像表示源として利用可能である。同図(e)はリア型プロジェクターへの適用例であり、プロジェクター270は、筐体271に、光源272、合成光学系273、ミラー274、ミラー275、スクリーン276、及び本発明の有機ELディスプレイパネル100を備えている。同図(f)はフロント型プロジェクターへの適用例であり、プロジェクター280は、筐体282に光学系281及び本発明の有機ELディスプレイパネル100を備え、画像をスクリーン283に表示可能になっている。このように本発明の有機ELディスプレイパネル100は画像表示源として利用可能である。
【図面の簡単な説明】
【図1】 本発明の有機ELディスプレイパネルの平面図である。
【図2】 画素の主要回路構成図である。
【図3】 第1の実施形態における配線レイアウトの説明図である。
【図4】 第2の実施形態における配線レイアウトの説明図である。
【図5】 第3の実施形態における配線レイアウトの平面図である。
【図6】 本発明の有機ELディスプレイの応用例の説明図である。
【符号の説明】
10…画素 11…画素領域 12…走査線ドライバ 13…データ線ドライバ14…陰極 15…陰極取出電極 16…基板 17…画素電極 Vdd…電源線 Vsel…走査線 Idat…データ線 Tr1…スイッチングトランジスタ Tr2…駆動トランジスタ C…保持容量 OLED…発光部

Claims (8)

  1. 電源回路から電源供給を受けて駆動される電気光学素子を含む、マトリクス状に配置された複数の画素を備えた電気光学装置であって、
    前記複数の画素は、行方向又は列方向のうち少なくとも何れか一方向に並ぶ一連の画素からなる複数の画素群を構成し、
    前記電気光学素子に駆動電圧を供給する複数の配線幅の異なる電源線を含み、
    前記複数の画素群の各々の画素群の間に複数の配線形成領域が設けられ、
    前記複数の配線形成領域の幅は略等しく、
    前記複数の配線形成領域のうち、少なくとも1つの前記配線形成領域には、前記複数の配線幅の異なる電源線のうち少なくとも二つの電源線が形成されている、
    ことを特徴とする、電気光学装置。
  2. 前記電気光学素子には、駆動電圧が異なる電気光学素子を含み、前記駆動電圧に応じて前記電源線の幅が異なることを特徴とする請求項に記載の電気光学装置。
  3. 前記電気光学素子は発光素子であり、前記電源線は前記発光素子の発光色に対応して幅が異なることを特徴とする請求項に記載の電気光学装置。
  4. 前記発光色は、赤、緑、又は青であることを特徴とする請求項に記載の電気光学装置。
  5. 前記電気光学素子はエレクトロルミネセンス素子であることを特徴とする請求項1乃至請求項のうち何れか1項に記載の電気光学装置。
  6. 請求項1乃至請求項のうち何れか1項に記載の電気光学装置を備える電子機器。
  7. マトリクス状に配置された複数の画素電極を備えたマトリクス基板であって、
    前記複数の画素電極は、行方向又は列方向のうち少なくとも何れか一方向に並ぶ一連の画素電極からなる複数の画素電極群を構成しており、
    前記画素電極に駆動電圧を供給する複数の配線幅の異なる電源線を含み、
    前記複数の画素電極群の各々の画素電極群の間に複数の配線形成領域が設けられ、
    前記複数の配線形成領域の幅は略等しく、
    前記複数の配線形成領域のうち、少なくとも1つの前記配線形成領域には、前記複数の配線幅の異なる電源線のうち少なくとも二つの電源線が形成されている、
    ことを特徴とする、マトリクス基板。
  8. 第1の方向に延在する複数の走査線と、
    前記複数の走査線と交差する第2の方向に延在する複数のデータ線と、
    前記走査線と前記データ線との交差部の各々に応じて配置された複数の発光部と、
    前記発光素子に駆動電圧を供給する電源線と、
    を備えた発光装置であって、
    前記複数の発光部の各々は、
    発光素子と、
    前記発光素子と前記電源線との間に接続され前記発光素子を駆動する第1のトランジスタと、
    前記走査線にそのゲート端子が接続され前記データ線からのデータ信号を前記第1のトランジスタのゲート端子に供給する第2のトランジスタと、
    を有しており、
    前記複数の発光部は、前記第2の方向に並ぶ一連の発光部からなる第1の発光部群、第2の発光部群、及び第3の発光部群がこの順で前記第1の方向に繰り返し、等間隔で配置されており、
    前記電源線は、前記第1の発光部群における前記発光部の前記第1のトランジスタに接続される第1の電源線と、前記第2の発光部群における前記発光部の前記第1のトランジスタに接続される第2の電源線と、前記第3の発光部群における前記発光部の前記第1のトランジスタに接続される第3の電源線と、
    を有しており、
    前記第2の電源線は、第3の電源線と異なる線幅を有しており、
    前記第1の発光部群と前記第2の発光部群の間には、前記第1の発光部群の前記第2のトランジスタに接続された前記データ線と、前記第2の発光部群の前記第2のトランジスタに接続された前記データ線が配置されており、
    前記第2の発光部群と前記第3の発光部群の間には、前記第2の電源線と前記第3の電源線が配置されており、
    前記第3の発光部群と前記第1の発光部群の間には、前記第1の電源線と、前記第3の発光部群の前記第2のトランジスタに接続された前記データ線とが配置されていることを特徴とする電気光学装置。
JP2002293696A 2002-10-07 2002-10-07 電気光学装置、マトリクス基板、及び電子機器 Expired - Lifetime JP4000515B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2002293696A JP4000515B2 (ja) 2002-10-07 2002-10-07 電気光学装置、マトリクス基板、及び電子機器
KR1020030067346A KR100553492B1 (ko) 2002-10-07 2003-09-29 발광 장치, 매트릭스 기판, 및 전자 기기
US10/676,067 US20040108978A1 (en) 2002-10-07 2003-10-02 Electro-optical device, matrix substrate, and electronic apparatus
TW092127698A TWI230560B (en) 2002-10-07 2003-10-06 Optoelectronic apparatus, matrix substrate and electronic machine
CNB2003101007052A CN1301498C (zh) 2002-10-07 2003-10-08 电光装置以及电子机器
CNB200610115646XA CN100517444C (zh) 2002-10-07 2003-10-08 电光装置
US12/219,592 US8164267B2 (en) 2002-10-07 2008-07-24 Electro-optical device, matrix substrate, and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002293696A JP4000515B2 (ja) 2002-10-07 2002-10-07 電気光学装置、マトリクス基板、及び電子機器

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2007162560A Division JP4126666B2 (ja) 2007-06-20 2007-06-20 電気光学装置、及び電子機器

Publications (2)

Publication Number Publication Date
JP2004126439A JP2004126439A (ja) 2004-04-22
JP4000515B2 true JP4000515B2 (ja) 2007-10-31

Family

ID=32284535

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002293696A Expired - Lifetime JP4000515B2 (ja) 2002-10-07 2002-10-07 電気光学装置、マトリクス基板、及び電子機器

Country Status (5)

Country Link
US (2) US20040108978A1 (ja)
JP (1) JP4000515B2 (ja)
KR (1) KR100553492B1 (ja)
CN (2) CN1301498C (ja)
TW (1) TWI230560B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009009148A (ja) * 2008-08-21 2009-01-15 Seiko Epson Corp 電気光学装置及び電子機器

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6919681B2 (en) 2003-04-30 2005-07-19 Eastman Kodak Company Color OLED display with improved power efficiency
US20060139342A1 (en) * 2004-12-29 2006-06-29 Gang Yu Electronic devices and processes for forming electronic devices
KR100637164B1 (ko) * 2004-06-26 2006-10-20 삼성에스디아이 주식회사 능동 구동형 전계발광 디스플레이 장치
TWI279752B (en) * 2004-09-21 2007-04-21 Casio Computer Co Ltd Transistor array substrate, display panel and manufacturing method of display panel
JP5201791B2 (ja) * 2004-12-06 2013-06-05 株式会社半導体エネルギー研究所 表示装置及び電子機器
KR101220102B1 (ko) 2004-12-06 2013-01-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US20060138403A1 (en) * 2004-12-29 2006-06-29 Gang Yu Organic electronic devices including pixels
US7612368B2 (en) * 2004-12-29 2009-11-03 E.I. Du Pont De Nemours And Company Organic bottom emission electronic device
TWI344625B (en) * 2005-03-08 2011-07-01 Epson Imaging Devices Corp Driving circuit of display device, driving circuit of electro-optical device, and electronic apparatus
KR20070052509A (ko) * 2005-11-17 2007-05-22 삼성전자주식회사 유기 발광 표시 장치
JP5269305B2 (ja) 2005-11-17 2013-08-21 三星ディスプレイ株式會社 有機発光表示装置
JP5250960B2 (ja) 2006-01-24 2013-07-31 セイコーエプソン株式会社 発光装置および電子機器
JP5316659B2 (ja) * 2006-01-24 2013-10-16 セイコーエプソン株式会社 発光装置および電子機器
US7710022B2 (en) * 2006-01-27 2010-05-04 Global Oled Technology Llc EL device having improved power distribution
KR101293568B1 (ko) 2006-02-23 2013-08-06 삼성디스플레이 주식회사 표시 장치
JP4969568B2 (ja) * 2006-03-30 2012-07-04 シャープ株式会社 表示装置
TWI275052B (en) * 2006-04-07 2007-03-01 Ind Tech Res Inst OLED pixel structure and method of manufacturing the same
JP4428436B2 (ja) 2007-10-23 2010-03-10 ソニー株式会社 表示装置および電子機器
JP5256710B2 (ja) * 2007-11-28 2013-08-07 ソニー株式会社 El表示パネル
JP2010060873A (ja) 2008-09-04 2010-03-18 Sony Corp 画像表示装置
KR101709158B1 (ko) * 2008-10-08 2017-02-23 삼성디스플레이 주식회사 표시 패널
JP5933160B2 (ja) * 2008-12-04 2016-06-08 株式会社半導体エネルギー研究所 表示装置、電子機器及び移動体
JP5392545B2 (ja) * 2009-03-13 2014-01-22 ソニー株式会社 表示装置
TWI404447B (zh) 2009-12-28 2013-08-01 Au Optronics Corp 電激發光顯示面板之畫素結構
TWI424563B (zh) * 2010-06-03 2014-01-21 Au Optronics Corp 電激發光顯示面板及其畫素結構
CN101894860A (zh) * 2010-06-17 2010-11-24 友达光电股份有限公司 电激发光显示面板及其像素结构
KR101614876B1 (ko) * 2010-09-07 2016-04-25 삼성디스플레이 주식회사 유기 발광 표시 장치
US8907991B2 (en) 2010-12-02 2014-12-09 Ignis Innovation Inc. System and methods for thermal compensation in AMOLED displays
CN102915699B (zh) * 2011-08-04 2015-11-25 昆山维信诺显示技术有限公司 有源oled照明装置
JP2013231920A (ja) * 2012-05-01 2013-11-14 Samsung R&D Institute Japan Co Ltd 電気光学装置およびその駆動方法
KR102060013B1 (ko) * 2013-04-24 2019-12-30 삼성디스플레이 주식회사 유기 발광 표시 장치
JP2014235853A (ja) * 2013-05-31 2014-12-15 株式会社ジャパンディスプレイ 有機el表示装置
JP6274771B2 (ja) * 2013-07-26 2018-02-07 株式会社ジャパンディスプレイ 発光素子表示装置
TWI518657B (zh) * 2014-03-31 2016-01-21 友達光電股份有限公司 有機電致發光顯示器的畫素單元
KR102327085B1 (ko) * 2014-10-20 2021-11-17 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20160082546A (ko) * 2014-12-26 2016-07-08 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102274215B1 (ko) * 2015-01-09 2021-07-08 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
JP6063492B2 (ja) * 2015-01-21 2017-01-18 株式会社ジャパンディスプレイ 表示装置
JP6771401B2 (ja) * 2017-02-09 2020-10-21 株式会社Joled アクティブマトリクス表示装置
KR102546293B1 (ko) * 2017-12-28 2023-06-20 엘지디스플레이 주식회사 전계 발광 표시장치
CN110767675B (zh) * 2018-08-06 2022-06-17 云谷(固安)科技有限公司 显示面板、显示屏和显示终端
KR20220096854A (ko) * 2020-12-31 2022-07-07 엘지디스플레이 주식회사 표시 장치

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE68921591T2 (de) * 1988-12-28 1995-11-09 Sony Corp Flüssigkristall-Anzeigevorrichtung.
US5471225A (en) * 1993-04-28 1995-11-28 Dell Usa, L.P. Liquid crystal display with integrated frame buffer
US6175345B1 (en) * 1997-06-02 2001-01-16 Canon Kabushiki Kaisha Electroluminescence device, electroluminescence apparatus, and production methods thereof
JP3541625B2 (ja) * 1997-07-02 2004-07-14 セイコーエプソン株式会社 表示装置及びアクティブマトリクス基板
US6724149B2 (en) * 1999-02-24 2004-04-20 Sanyo Electric Co., Ltd. Emissive display device and electroluminescence display device with uniform luminance
JP2000242196A (ja) 1999-02-24 2000-09-08 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
JP4117985B2 (ja) 1999-09-29 2008-07-16 三洋電機株式会社 El表示装置
JP2001109405A (ja) * 1999-10-01 2001-04-20 Sanyo Electric Co Ltd El表示装置
JP2001272930A (ja) 2000-03-28 2001-10-05 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
TW521256B (en) * 2000-05-18 2003-02-21 Semiconductor Energy Lab Electronic device and method of driving the same
JP2002032058A (ja) * 2000-07-18 2002-01-31 Nec Corp 表示装置
JP4593740B2 (ja) * 2000-07-28 2010-12-08 ルネサスエレクトロニクス株式会社 表示装置
JP3437152B2 (ja) * 2000-07-28 2003-08-18 ウインテスト株式会社 有機elディスプレイの評価装置および評価方法
US6825820B2 (en) * 2000-08-10 2004-11-30 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
JP4906022B2 (ja) 2000-08-10 2012-03-28 株式会社半導体エネルギー研究所 アクティブマトリクス型el表示装置及び電子機器
JP4292800B2 (ja) * 2001-02-16 2009-07-08 チー メイ オプトエレクトロニクス コーポレーション ディスプレイ装置
JP3612494B2 (ja) * 2001-03-28 2005-01-19 株式会社日立製作所 表示装置
JP3608614B2 (ja) 2001-03-28 2005-01-12 株式会社日立製作所 表示装置
JP2002323705A (ja) * 2001-04-25 2002-11-08 Seiko Epson Corp 電気光学装置および電子機器
JP2002351409A (ja) * 2001-05-23 2002-12-06 Internatl Business Mach Corp <Ibm> 液晶表示装置、液晶ディスプレイ駆動回路、液晶ディスプレイの駆動方法、およびプログラム
FR2826630B1 (fr) * 2001-06-29 2003-10-24 Gaz Transport & Technigaz Cuve etanche et thermiquement isolante avec aretes longitudinales obliques
JP4075505B2 (ja) * 2001-09-10 2008-04-16 セイコーエプソン株式会社 電子回路、電子装置、及び電子機器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009009148A (ja) * 2008-08-21 2009-01-15 Seiko Epson Corp 電気光学装置及び電子機器

Also Published As

Publication number Publication date
TWI230560B (en) 2005-04-01
CN100517444C (zh) 2009-07-22
TW200412818A (en) 2004-07-16
CN1301498C (zh) 2007-02-21
CN1497513A (zh) 2004-05-19
US20080290807A1 (en) 2008-11-27
KR20040031591A (ko) 2004-04-13
KR100553492B1 (ko) 2006-02-20
JP2004126439A (ja) 2004-04-22
US20040108978A1 (en) 2004-06-10
US8164267B2 (en) 2012-04-24
CN101030594A (zh) 2007-09-05

Similar Documents

Publication Publication Date Title
JP4000515B2 (ja) 電気光学装置、マトリクス基板、及び電子機器
JP3922374B2 (ja) 電気光学装置、マトリクス基板、及び電子機器
KR100614475B1 (ko) 전자 장치, 소자 기판, 전기 광학 장치, 전기 광학 장치의제조 방법 및 전자 기기
JP4688732B2 (ja) 有機電界発光素子及びその製造方法
JP3977299B2 (ja) 電気光学装置、マトリクス基板、及び電子機器
US10411076B2 (en) EL display device
US11342386B2 (en) Array substrate and display device each having a data line connecting sub-pixels of different colors
JP2003271076A (ja) 表示装置
JP2006113597A (ja) 発光装置
JP4517804B2 (ja) ディスプレイパネル
JP5686122B2 (ja) 電気光学装置および電子機器
JP4126666B2 (ja) 電気光学装置、及び電子機器
JP4736065B2 (ja) 電気光学装置、及び電子機器
JP2008102549A (ja) 電気光学装置及び電子機器
JP4924847B2 (ja) 発光装置
JP4792748B2 (ja) ディスプレイパネル
JP5223538B2 (ja) 電気光学装置及び電子機器
KR20040079167A (ko) 유기전계발광소자를 이용한 디스플레이 장치
JP4224831B2 (ja) 発光装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050125

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20061025

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070202

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070328

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070420

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20070521

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070619

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20070627

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20070628

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070719

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070801

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100824

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4000515

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110824

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120824

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130824

Year of fee payment: 6

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term