KR102274215B1 - 표시 장치 및 이의 구동 방법 - Google Patents

표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR102274215B1
KR102274215B1 KR1020150003558A KR20150003558A KR102274215B1 KR 102274215 B1 KR102274215 B1 KR 102274215B1 KR 1020150003558 A KR1020150003558 A KR 1020150003558A KR 20150003558 A KR20150003558 A KR 20150003558A KR 102274215 B1 KR102274215 B1 KR 102274215B1
Authority
KR
South Korea
Prior art keywords
data line
data
line
gate
pixel
Prior art date
Application number
KR1020150003558A
Other languages
English (en)
Other versions
KR20160086504A (ko
Inventor
추종원
이형래
김문주
김은숙
윤석근
이광열
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150003558A priority Critical patent/KR102274215B1/ko
Priority to US14/789,926 priority patent/US10497327B2/en
Priority to CN201510931375.4A priority patent/CN105788544B/zh
Priority to JP2016001787A priority patent/JP6727811B2/ja
Publication of KR20160086504A publication Critical patent/KR20160086504A/ko
Application granted granted Critical
Publication of KR102274215B1 publication Critical patent/KR102274215B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

표시 장치는 표시부, 게이트 구동부, 데이터 구동부 및 선택부를 포함한다. 상기 표시부는 제1 게이트 라인 및 제1 데이터 라인에 연결되어 제1 하이 계조를 표시하는 제1 하이 픽셀 및 상기 제1 게이트 라인 및 제2 데이터 라인에 연결되어 제1 로우 계조를 표시하는 제1 로우 픽셀을 포함한다. 상기 게이트 구동부는 상기 제1 게이트 라인에 게이트 신호를 인가한다. 상기 데이터 구동부는 상기 제1 데이터 라인 및 상기 제2 데이터 라인에 데이터 전압을 인가하는 복수의 제1 출력부를 포함한다. 상기 선택부는 상기 제1 데이터 라인 및 상기 제2 데이터 라인을 상기 데이터 구동부의 상기 제1 출력부에 교대로 연결한다.

Description

표시 장치 및 이의 구동 방법 {DISPLAY APPARATUS AND METHOD OF DRIVING THE SAME}
본 발명은 표시 장치 및 이의 구동 방법에 관한 것이다.
액정 표시 장치는 픽셀 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 제1 및 제2 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
액정층의 전계를 조절하기 위해 상기 표시 장치는 게이트 신호 및 데이터 전압을 인가하는 집적회로부를 포함한다. 표시 장치가 고정세화 됨에 따라 게이트 라인들 및 데이터 라인들의 개수가 많아지며 표시 패널 구동부의 부품들이 실장되는 공간 및 표시 패널 구동부의 소비 전력을 저감하기 어려운 문제점이 있다.
또한, 표시 패널의 시야각을 개선하기 위해 여러가지 액정 모드가 개발되고 있다. 예를 들어, 수직 배향 모드에서는 단위 픽셀을 복수의 서브 픽셀로 분할하고, 동일한 계조에 대해 상기 서브 픽셀들에 서로 다른 전계를 인가한다. 예를 들어, 상기 서브 픽셀들은 각각 하이 픽셀 및 로우 픽셀일 수 있다.
데이터 구동부의 제1 버퍼는 제1 데이터 라인 및 제1 트랜지스터를 통해 상기 하이 픽셀에 동일한 계조에 대해 높은 계조를 갖는 하이 계조 데이터를 인가하고, 상기 데이터 구동부의 제2 버퍼는 제2 데이터 라인 및 제2 트랜지스터를 통해 상기 로우 픽셀에 동일한 계조에 대해 낮은 계조를 갖는 로우 계조 데이터를 인가할 수 있다. 이와 같은 구조를 트랜지스터-트랜지스터(TT) 구조라고 한다.
특히, 상기 TT 구조에서는 종래의 데이터 구동부에 비해 2배의 채널 및 2배의 드라이버 IC를 필요로 하므로, 데이터 집적회로의 개수, 회로의 복잡도 및 표시 장치의 제조 비용이 크게 증가하는 문제가 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 측면 시인성을 향상시키고 데이터 집적회로의 개수, 회로의 복잡도 및 제조 비용을 절감할 수 있는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치를 구동하는 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시부, 게이트 구동부, 데이터 구동부 및 선택부를 포함한다. 상기 표시부는 제1 게이트 라인 및 제1 데이터 라인에 연결되어 제1 하이 계조를 표시하는 제1 하이 픽셀 및 상기 제1 게이트 라인 및 제2 데이터 라인에 연결되어 제1 로우 계조를 표시하는 제1 로우 픽셀을 포함한다. 상기 게이트 구동부는 상기 제1 게이트 라인에 게이트 신호를 인가한다. 상기 데이터 구동부는 상기 제1 데이터 라인 및 상기 제2 데이터 라인에 데이터 전압을 인가하는 복수의 제1 출력부를 포함한다. 상기 선택부는 상기 제1 데이터 라인 및 상기 제2 데이터 라인을 상기 데이터 구동부의 상기 제1 출력부에 교대로 연결한다.
본 발명의 일 실시예에 있어서, 상기 선택부는 상기 제1 데이터 라인을 상기 제1 출력부에 연결하는 제1 스위치 및 상기 제2 데이터 라인을 상기 제1 출력부에 연결하는 제2 스위치를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 스위치는 제1 스위칭 신호의 하이 구간에 응답하여 턴 온되고, 상기 제2 스위치는 제2 스위칭 신호의 하이 구간에 응답하여 턴 온될 수 있다. 상기 게이트 신호의 하이 구간이 1H일 때, 상기 제1 스위칭 신호의 상기 하이 구간은
Figure 112015002487821-pat00001
보다 작거나 같고, 상기 제2 스위칭 신호의 상기 하이 구간은
Figure 112015002487821-pat00002
보다 작거나 같을 수 있다.
본 발명의 일 실시예에 있어서, 상기 선택부는 상기 데이터 구동부 및 상기 표시부 사이에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 선택부는 표시 패널에서 영상을 표시하지 않는 주변부 상에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 선택부는 상기 제1 스위치에 상기 제1 스위칭 신호를 인가하는 제1 스위치 라인 및 상기 제2 스위치에 상기 제2 스위칭 신호를 인가하는 제2 스위치 라인을 포함할 수 있다. 상기 제1 스위치 라인 및 상기 제2 스위치 라인은 상기 제1 게이트 라인과 평행할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 하이 픽셀은 제1 픽셀 열에 배치될 수 있다. 상기 제1 로우 픽셀은 상기 제1 픽셀 열에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 하이 픽셀은 제1 픽셀 열에 배치될 수 있다. 상기 제1 로우 픽셀은 상기 제1 픽셀 열과 이웃하는 제2 픽셀 열에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시부는 상기 제1 게이트 라인 및 제3 데이터 라인에 연결되어 제2 로우 계조를 표시하는 제2 로우 픽셀 및 상기 제1 게이트 라인 및 제4 데이터 라인에 연결되어 제2 하이 계조를 표시하는 제2 하이 픽셀을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 선택부는 상기 제1 스위칭 신호에 응답하여 상기 제4 데이터 라인을 상기 데이터 구동부의 제2 출력부에 연결하는 제3 스위치 및 상기 제2 스위칭 신호에 응답하여 상기 제3 데이터 라인을 상기 제2 출력부에 연결하는 제4 스위치를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 데이터 라인 및 상기 제2 데이터 라인은 상기 제1 출력부에 연결될 수 있다. 상기 제3 데이터 라인 및 상기 제4 데이터 라인은 상기 데이터 구동부의 제2 출력부에 연결될 수 있다. 상기 제1 데이터 라인, 상기 제3 데이터 라인, 상기 제2 데이터 라인 및 상기 제4 데이터 라인은 순차적으로 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 데이터 라인 및 상기 제2 데이터 라인은 상기 제1 출력부에 연결될 수 있다. 상기 제3 데이터 라인 및 상기 제4 데이터 라인은 상기 데이터 구동부의 제2 출력부에 연결될 수 있다. 상기 제1 데이터 라인, 상기 제2 데이터 라인, 상기 제3 데이터 라인 및 상기 제4 데이터 라인은 순차적으로 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 구동부의 동작 주파수는 상기 데이터 구동부의 동작 주파수와 상이할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부의 상기 동작 주파수는 상기 게이트 구동부의 상기 동작 주파수의 2배일 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 신호의 하이 구간이 1H일 때, 상기 데이터 전압의 인가 구간은
Figure 112015002487821-pat00003
보다 작거나 같을 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치의 구동 방법은 선택부를 이용하여 제1 데이터 라인 및 제2 데이터 라인을 데이터 구동부의 제1 출력부에 교대로 연결하는 단계, 상기 제1 데이터 라인이 상기 제1 출력부에 연결될 때, 제1 게이트 라인 및 상기 제1 데이터 라인에 연결되는 제1 하이 픽셀에 제1 하이 계조를 표시하는 단계 및 상기 제2 데이터 라인이 상기 제1 출력부에 연결될 때, 상기 제1 게이트 라인 및 상기 제2 데이터 라인에 연결되는 제1 로우 픽셀에 제1 로우 계조를 표시하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 선택부는 상기 제1 데이터 라인을 상기 제1 출력부에 연결하는 제1 스위치 및 상기 제2 데이터 라인을 상기 제1 출력부에 연결하는 제2 스위치를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 스위치는 제1 스위칭 신호의 하이 구간에 응답하여 턴 온되고, 상기 제2 스위치는 제2 스위칭 신호의 하이 구간에 응답하여 턴 온될 수 있다. 상기 제1 게이트 라인에 인가되는 게이트 신호의 하이 구간이 1H일 때, 상기 제1 스위칭 신호의 상기 하이 구간은
Figure 112015002487821-pat00004
보다 작거나 같고, 상기 제2 스위칭 신호의 상기 하이 구간은
Figure 112015002487821-pat00005
보다 작거나 같을 수 있다.
본 발명의 일 실시예에 있어서, 게이트 라인들에 게이트 신호를 인가하는 게이트 구동부의 동작 주파수는 데이터 라인들에 데이터 신호를 인가하는 데이터 구동부의 동작 주파수와 상이할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부의 상기 동작 주파수는 상기 게이트 구동부의 상기 동작 주파수의 2배일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 게이트 라인에 인가되는 게이트 신호의 하이 구간이 1H일 때, 상기 제1 데이터 라인에 인가되는 데이터 전압의 인가 구간은
Figure 112015002487821-pat00006
보다 작거나 같을 수 있다.
이와 같은 표시 장치 및 이의 구동 방법에 따르면, 하나의 버퍼에 두 개의 데이터 라인을 선택적으로 연결하여, 데이터 구동부의 채널 및 데이터 집적회로의 개수의 증가 없이 표시 패널의 측면 시인성을 효율적으로 향상시킬 수 있다. 또한, 표시 장치의 제조 비용을 절감할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 게이트 구동부, 데이터 구동부의 버퍼, 선택부 및 표시 패널을 나타내는 개념도이다.
도 3은 도 1의 표시 패널의 스위칭 라인, 게이트 라인 및 데이터 라인에 인가되는 신호들을 나타내는 타이밍도이다.
도 4a 및 4b는 본 발명의 다른 실시예에 따른 게이트 구동부, 데이터 구동부의 버퍼, 선택부 및 표시 패널을 나타내는 평면도이다.
도 5a 및 5b는 본 발명의 다른 실시예에 따른 게이트 구동부, 데이터 구동부의 버퍼, 선택부 및 표시 패널을 나타내는 평면도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치(1000)를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치(1000)는 표시 패널(100) 및 패널 구동부(200)를 포함한다. 상기 패널 구동부(200)는 신호 제어부(210), 게이트 구동부(220), 감마 기준 전압 생성부(230) 및 데이터 구동부(240)를 포함한다. 상기 표시 장치(1000)는 이웃한 데이터 라인을 데이터 구동부(240)에 교대로 연결하는 선택부를 더 포함한다. 상기 선택부의 구성 및 동작에 대해서는 도 2 및 3을 참조하여 상세히 후술한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되며 영상을 표시하지 않는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL)과 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
각 픽셀은 하이 픽셀 및 로우 픽셀을 포함한다. 상기 픽셀들은 매트릭스 형태로 배치될 수 있다. 상기 픽셀의 구조에 대해서는 도 2를 참조하여 상세히 후술한다.
상기 신호 제어부(210)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 신호 제어부(210)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 신호 제어부(210)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(220)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(220)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 신호 제어부(210)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(240)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(240)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 신호 제어부(210)는 상기 입력 영상 데이터(RGB)를 근거로 데이터 신호(DATA)를 생성한다. 상기 신호 제어부(210)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(240)에 출력한다.
상기 신호 제어부(210)는 상기 입력 영상 데이터(RGB)를 근거로 하이 감마를 갖는 하이 데이터 신호를 생성할 수 있다. 상기 신호 제어부(210)는 상기 입력 영상 데이터(RGB)를 근거로 로우 감마를 갖는 로우 데이터 신호를 생성할 수 있다.
상기 신호 제어부(210)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(230)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(230)에 출력한다.
상기 게이트 구동부(220)는 상기 신호 제어부(210)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(220)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 순차적으로 출력한다.
상기 게이트 구동부(220)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(220)는 상기 표시 패널(100)의 상기 주변부에 집적(integrated)될 수 있다.
상기 감마 기준 전압 생성부(230)는 상기 신호 제어부(210)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(230)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(240)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(230)는 상기 신호 제어부(210) 내에 배치되거나 상기 데이터 구동부(240) 내에 배치될 수 있다. 예를 들어, 상기 감마 기준 전압 생성부(230)는 상기 신호 제어부(210)와 일체로 형성될 수 있다. 예를 들어, 상기 감마 기준 전압 생성부(230)는 상기 데이터 구동부(240)와 일체로 형성될 수 있다.
상기 데이터 구동부(240)는 상기 신호 제어부(210)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(230)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(240)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 신호들(DATA)은 상기 감마 기준 전압들(VGREF)에 따라 상기 데이터 구동부(500)에서 아날로그 데이터 전압들로 변환되고, 상기 변환된 데이터 전압들은 상기 데이터 라인들(DL)로 출력된다.
상기 데이터 구동부(240)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(240)는 상기 표시 패널(100)의 상기 주변부에 집적될 수도 있다.
도 2는 도 1의 게이트 구동부(220), 데이터 구동부(240)의 버퍼(B1, B2, B3, B4), 선택부(SP) 및 표시 패널(100)을 나타내는 개념도이다. 도 3은 도 1의 표시 패널(100)의 스위칭 라인(SL1, SL2), 게이트 라인(GL1, GL2) 및 데이터 라인(DL1 내지 DL8)에 인가되는 신호들을 나타내는 타이밍도이다.
도 1 내지 도 3을 참조하면, 상기 표시 패널(100)은 복수의 픽셀들을 포함한다. 상기 픽셀들은 상기 표시 패널(100)의 표시부(AA) 내에 배치된다.
상기 픽셀은 하이 픽셀(H11 내지 H24) 및 로우 픽셀(L11 내지 L24)을 포함한다. 상기 하이 픽셀(H11 내지 H24)은 특정 계조에 대해 상대적으로 큰 계조를 표시하는 서브 픽셀을 의미하고, 상기 로우 픽셀(L11 내지 L24)은 상기 특정 계조에 대해 상대적으로 작은 계조를 표시하는 서브 픽셀을 의미한다. 예를 들어, 제1 하이 픽셀(H11)의 하이 계조는 제1 로우 픽셀(L11)의 로우 계조에 비해 큰 절대값을 가질 수 있고, 상기 제1 하이 픽셀(H11)의 하이 계조 및 상기 제1 로우 픽셀(L11)의 로우 계조는 상기 제1 하이 픽셀(H11) 및 상기 제1 로우 픽셀(L11)을 포함하는 제1 픽셀(H11, L11)의 계조를 나타낸다.
예를 들어, 상기 표시 패널(100)은 제1 게이트 라인(GL1) 및 제1 데이터 라인(DL1)에 연결되어 제1 하이 계조를 표시하는 제1 하이 픽셀(H11) 및 상기 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)에 연결되어 제1 로우 계조를 표시하는 제1 로우 픽셀(L11)을 포함한다. 상기 제1 하이 계조 및 상기 제1 로우 계조는 제1 픽셀(H11, L11)의 계조를 나타낸다. 상기 표시 패널(100)은 상기 제1 게이트 라인(GL1) 및 제3 데이터 라인(DL3)에 연결되어 제2 하이 계조를 표시하는 제2 하이 픽셀(H12) 및 상기 제1 게이트 라인(GL1) 및 제4 데이터 라인(DL4)에 연결되어 제2 로우 계조를 표시하는 제2 로우 픽셀(L12)을 더 포함할 수 있다. 상기 제2 하이 계조 및 상기 제2 로우 계조는 제2 픽셀(H12, L12)의 계조를 나타낸다.
상기 표시 패널(100)은 제2 게이트 라인(GL2) 및 상기 제1 데이터 라인(DL1)에 연결되어 제3 하이 계조를 표시하는 제3 하이 픽셀(H21) 및 상기 제2 게이트 라인(GL2) 및 상기 제2 데이터 라인(DL2)에 연결되어 제3 로우 계조를 표시하는 제3 로우 픽셀(L21)을 더 포함할 수 있다. 상기 제3 하이 계조 및 상기 제3 로우 계조는 제3 픽셀(H21, L21)의 계조를 나타낸다. 상기 표시 패널(100)은 상기 제2 게이트 라인(GL2) 및 상기 제3 데이터 라인(DL3)에 연결되어 제4 하이 계조를 표시하는 제4 하이 픽셀(H22) 및 상기 제2 게이트 라인(GL2) 및 상기 제4 데이터 라인(DL4)에 연결되어 제4 로우 계조를 표시하는 제4 로우 픽셀(L22)을 더 포함할 수 있다. 상기 제4 하이 계조 및 상기 제4 로우 계조는 제4 픽셀(H22, L22)의 계조를 나타낸다.
본 실시예에서, 상기 제1 하이 픽셀(H11), 상기 제1 로우 픽셀(L11), 상기 제3 하이 픽셀(H21) 및 상기 제3 로우 픽셀(L21)은 제1 픽셀 열에 배치된다. 상기 제2 하이 픽셀(H12), 상기 제2 로우 픽셀(L12), 상기 제4 하이 픽셀(H22) 및 상기 제4 로우 픽셀(L22)은 상기 제1 픽셀 열과 이웃한 제2 픽셀 열에 배치된다.
설명의 편의 상, 2행 2열의 픽셀들의 연결 관계만을 설명하였으며, 상기 2행 2열의 픽셀 구조는 가로 방향 및 세로 방향으로 반복될 수 있다.
상기 선택부(SP)는 제1 스위칭 신호(SS1)에 응답하여 상기 제1 데이터 라인(DL1)을 상기 데이터 구동부(240)의 제1 버퍼(B1)에 연결하는 제1 스위치(SW11) 및 제2 스위칭 신호(SS2)에 응답하여 상기 제2 데이터 라인(DL2)을 상기 제1 버퍼(B1)에 연결하는 제2 스위치(SW21)를 포함할 수 있다.
예를 들어, 상기 제1 스위치(SW11)는 상기 데이터 구동부(240)의 제1 출력부를 통해 상기 제1 버퍼(B1)에 연결될 수 있다. 예를 들어, 상기 제2 스위치(SW21)는 상기 데이터 구동부(240)의 상기 제1 출력부를 통해 상기 제1 버퍼(B1)에 연결될 수 있다. 상기 제1 출력부는 상기 데이터 구동부(240)의 구동 칩의 제1 패드일 수 있다.
상기 제1 스위칭 신호(SS1) 및 상기 제2 스위칭 신호(SS2)는 상기 신호 제어부(210)에서 생성되어, 상기 선택부(SP)에 전달될 수 있다.
상기 선택부(SP)는 상기 제1 스위칭 신호(SS1)에 응답하여 상기 제3 데이터 라인(DL3)을 상기 데이터 구동부(240)의 제2 버퍼(B2)에 연결하는 제3 스위치(SW12) 및 상기 제2 스위칭 신호(SS2)에 응답하여 상기 제4 데이터 라인(DL4)을 상기 제2 버퍼(B2)에 연결하는 제4 스위치(SW22)를 더 포함할 수 있다.
예를 들어, 상기 제3 스위치(SW12)는 상기 데이터 구동부(240)의 제2 출력부를 통해 상기 제2 버퍼(B2)에 연결될 수 있다. 예를 들어, 상기 제4 스위치(SW22)는 상기 데이터 구동부(240)의 상기 제2 출력부를 통해 상기 제2 버퍼(B2)에 연결될 수 있다. 상기 제2 출력부는 상기 데이터 구동부(240)의 상기 구동 칩의 제2 패드일 수 있다.
본 실시예에서, 상기 선택부(SP)는 상기 표시 패널(100) 상에 배치될 수 있다. 상기 선택부(SP)는 상기 표시 패널(100)의 상기 주변부(PA)에 배치될 수 있다. 예를 들어, 상기 선택부(SP)의 스위치들(SW11, SW12, SW13, SW14, SW21, SW22, SW23, SW24)은 상기 표시 패널(100)의 기판 상에 집적되어 형성될 수 있다. 도시한 바와는 달리, 상기 선택부(SP)는 상기 데이터 구동부(240) 내에 형성될 수 있다.
상기 선택부(SP)는 상기 제1 스위치(SW11)에 상기 제1 스위칭 신호(SS1)를 인가하는 제1 스위치 라인(SL1) 및 상기 제2 스위치(SW21)에 상기 제2 스위칭 신호(SS2)를 인가하는 제2 스위치 라인(SL2)을 더 포함할 수 있다.
본 실시예에서, 상기 제1 스위칭 라인(SL1)은 상기 제3 스위치(SW12)에 연결될 수 있다. 상기 제2 스위칭 라인(SL2)은 상기 제4 스위치(SW22)에 연결될 수 있다.
예를 들어, 상기 제1 스위치 라인(SL1) 및 상기 제2 스위치 라인(SL2)은 상기 게이트 라인들(GL1, GL2)과 평행할 수 있다.
본 실시예에서, 상기 선택부(SP)는 스위칭 소자(SW11, SW12, SW13, SW14, SW21, SW22, SW23, SW24)를 포함하는 것으로 설명하였으나, 상기 선택부(SP)의 구성은 이에 한정되지 않는다. 이와는 달리, 상기 선택부(SP)는 디멀티플렉서(demux)를 포함할 수 있다.
도 3을 보면, 상기 제1 게이트 신호(GS1)가 하이 구간을 가질 때, 상기 제1 게이트 라인(GL1)에 연결된 픽셀들(H11, H12, H13, H14, L11, L12, L13, L14)의 스위칭 소자들은 턴 온된다.
상기 제1 게이트 신호(GS1)의 하이 구간은 1H (1 수평 주기)일 수 있다. 상기 제1 게이트 신호(GS1)가 하이 구간을 갖는 제1 수평 주기의 전기에는 상기 제1 스위칭 신호(SS1)가 하이 구간을 갖고, 상기 제1 수평 주기의 후기 구간에는 상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는다.
상기 제1 스위칭 신호(SS1)가 하이 구간을 갖는 동안 상기 제1 버퍼(B1)는 상기 제1 스위치(SW11)에 의해 상기 제1 데이터 라인(DL1)에 연결되며, 제1 데이터 전압(VD1) 중 상기 제1 데이터 라인(DL1)에 대응하는 상기 제1 하이 계조는 상기 제1 하이 픽셀(H11)에 인가된다.
상기 제1 스위칭 신호(SS1)가 하이 구간을 갖는 동안 상기 제2 버퍼(B2)는 상기 제3 스위치(SW12)에 의해 상기 제3 데이터 라인(DL3)에 연결되며, 상기 제1 데이터 전압(VD1) 중 상기 제3 데이터 라인(DL3)에 대응하는 상기 제2 하이 계조는 상기 제2 하이 픽셀(H12)에 인가된다.
상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는 동안 상기 제1 버퍼(B1)는 상기 제2 스위치(SW21)에 의해 상기 제2 데이터 라인(DL2)에 연결되며, 제2 데이터 전압(VD2) 중 상기 제2 데이터 라인(DL2)에 대응하는 제1 로우 계조는 상기 제1 로우 픽셀(L11)에 인가된다.
상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는 동안 상기 제2 버퍼(B2)는 상기 제4 스위치(SW22)에 의해 상기 제4 데이터 라인(DL4)에 연결되며, 상기 제2 데이터 전압(VD2) 중 상기 제4 데이터 라인(DL4)에 대응하는 상기 제2 로우 계조는 상기 제2 로우 픽셀(L12)에 인가된다.
상기 제2 게이트 신호(GS2)의 하이 구간은 1H (1 수평 주기)일 수 있다. 상기 제2 게이트 신호(GS2)가 하이 구간을 갖는 제2 수평 주기의 전기에는 상기 제1 스위칭 신호(SS1)가 하이 구간을 갖고, 상기 제2 수평 주기의 후기 구간에는 상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는다.
상기 제1 스위칭 신호(SS1)가 하이 구간을 갖는 동안 상기 제1 버퍼(B1)는 상기 제1 스위치(SW11)에 의해 상기 제1 데이터 라인(DL1)에 연결되며, 제3 데이터 전압(VD3) 중 상기 제1 데이터 라인(DL1)에 대응하는 상기 제3 하이 계조는 상기 제3 하이 픽셀(H21)에 인가된다.
상기 제1 스위칭 신호(SS1)가 하이 구간을 갖는 동안 상기 제2 버퍼(B2)는 상기 제3 스위치(SW12)에 의해 상기 제3 데이터 라인(DL3)에 연결되며, 상기 제3 데이터 전압(VD3) 중 상기 제3 데이터 라인(DL3)에 대응하는 상기 제4 하이 계조는 상기 제4 하이 픽셀(H22)에 인가된다.
상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는 동안 상기 제1 버퍼(B1)는 상기 제2 스위치(SW21)에 의해 상기 제2 데이터 라인(DL2)에 연결되며, 제4 데이터 전압(VD4) 중 상기 제2 데이터 라인(DL2)에 대응하는 제3 로우 계조는 상기 제3 로우 픽셀(L21)에 인가된다.
상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는 동안 상기 제2 버퍼(B2)는 상기 제4 스위치(SW22)에 의해 상기 제4 데이터 라인(DL4)에 연결되며, 상기 제4 데이터 전압(VD4) 중 상기 제4 데이터 라인(DL4)에 대응하는 상기 제4 로우 계조는 상기 제4 로우 픽셀(L22)에 인가된다.
예를 들어, 상기 게이트 신호의 하이 구간이 1H일 때, 상기 제1 스위칭 신호의 하이 구간은
Figure 112015002487821-pat00007
보다 작거나 같고, 상기 제2 스위칭 신호의 하이 구간은
Figure 112015002487821-pat00008
보다 작거나 같을 수 있다.
상기 게이트 구동부(220)의 동작 주파수는 상기 데이터 구동부(240)의 동작 주파수와 상이할 수 있다.
예를 들어, 상기 데이터 구동부(240)의 상기 동작 주파수는 상기 게이트 구동부(220)의 상기 동작 주파수의 2배일 수 있다. 예를 들어, 상기 데이터 구동부(240)의 상기 동작 주파수는 240Hz일 수 있고, 상기 게이트 구동부(220)의 상기 동작 주파수는 120Hz일 수 있다. 이와는 달리, 상기 데이터 구동부(240)의 상기 동작 주파수는 120Hz일 수 있고, 상기 게이트 구동부(220)의 상기 동작 주파수는 60Hz일 수 있다.
상기 게이트 구동부(220)의 동작 주파수는 상기 게이트 신호들(GS1, GS2)의 라이징 횟수를 기준으로 판단될 수 있다. 상기 데이터 구동부(240)의 동작 주파수는 상기 데이터 전압들(VD1, VD2, VD3, VD4)을 출력하는 로드 신호(TP)의 라이징 횟수를 기준으로 판단할 수 있다. 상기 로드 신호(TP)는 상기 제1 데이터 전압(VD1), 상기 제2 데이터 전압(VD2), 상기 제3 데이터 전압(VD3), 상기 제4 데이터 전압(VD4)이 출력되기 시작할 때, 각각 라이징될 수 있다. 본 실시예에서, 상기 게이트 신호(GS1, GS2)가 한 번 라이징될 때, 상기 로드 신호(TP)는 두 번 라이징된다.
예를 들어, 상기 게이트 신호(GS1, GS2)의 하이 구간이 1H일 때, 상기 데이터 전압(VD1, VD2, VD3, VD4)의 인가 구간은
Figure 112015002487821-pat00009
보다 작거나 같을 수 있다.
본 실시예에서, 상기 제1 데이터 라인(DL1), 상기 제2 데이터 라인(DL2), 상기 제3 데이터 라인(DL3) 및 상기 제4 데이터 라인(DL4)은 순차적으로 배치될 수 있다.
본 실시예에서, 상기 게이트 구동부(220)는 상기 표시 패널(100)의 상기 주변부(PA)에 배치될 수 있다. 상기 게이트 구동부(220)는 상기 표시 패널(100) 상에 집적되어 형성될 수 있다. 상기 게이트 구동부(220)는 상기 표시 패널(100)의 글라스 상에 집적되며, 상기 게이트 신호를 생성하여 상기 게이트 라인들(GL)에 출력한다.
본 실시예에 따르면, 상기 데이터 구동부(240)의 버퍼(B1, B2)는 선택부에 의해 2개의 데이터 라인에 교대로 연결된다. 따라서, 상기 데이터 구동부(240)의 채널의 개수, 버퍼의 개수를 증가시키지 않고, 상기 표시 패널(100)의 측면 시인성을 효율적으로 증가시킬 수 있다. 또한, 표시 장치(1000)의 제조 비용을 절감할 수 있다.
도 4a 및 4b는 본 발명의 다른 실시예에 따른 게이트 구동부(220), 데이터 구동부(240)의 버퍼(B1, B2, B3, B4), 선택부(SPA) 및 표시 패널(100A)을 나타내는 평면도이다.
본 실시예에 따른 표시 장치는 선택부 및 표시 패널의 픽셀 구조를 제외하면 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 3, 도 4a 및 도 4b를 참조하면, 본 실시예에서는 픽셀이 하이 픽셀 및 로우 픽셀을 포함하는 시인성 개선 구조에 도트 반전 구조를 적용하는 일 예를 예시한다.
상기 표시 패널(100A)은 복수의 픽셀들을 포함한다. 상기 픽셀은 하이 픽셀 및 로우 픽셀을 포함한다. 상기 픽셀들은 상기 표시 패널(100)의 표시부(AA) 내에 배치된다.
예를 들어, 상기 표시 패널(100A)은 제1 게이트 라인(GL1) 및 제1 데이터 라인(DL1)에 연결되어 제1 하이 계조를 표시하는 제1 하이 픽셀(H11) 및 상기 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)에 연결되어 제1 로우 계조를 표시하는 제1 로우 픽셀(L11)을 포함한다. 상기 표시 패널(100A)은 상기 제1 게이트 라인(GL1) 및 제3 데이터 라인(DL3)에 연결되어 제2 하이 계조를 표시하는 제2 하이 픽셀(H12) 및 상기 제1 게이트 라인(GL1) 및 제4 데이터 라인(DL4)에 연결되어 제2 로우 계조를 표시하는 제2 로우 픽셀(L12)을 더 포함할 수 있다. 본 실시예에서, 상기 제1 하이 픽셀(H11) 및 상기 제2 로우 픽셀(L12)이 하나의 픽셀(제1 픽셀)을 이룬다. 따라서, 상기 제1 하이 계조 및 상기 제2 로우 계조는 제1 픽셀(H11, L12)의 계조를 나타낸다. 상기 제2 하이 픽셀(H12) 및 상기 제1 로우 픽셀(L11)이 하나의 픽셀(제2 픽셀)을 이룬다. 따라서, 상기 제2 하이 계조 및 상기 제1 로우 계조는 제2 픽셀(H12, L11)의 계조를 나타낸다.
상기 표시 패널(100A)은 제2 게이트 라인(GL2) 및 상기 제1 데이터 라인(DL1)에 연결되어 제3 하이 계조를 표시하는 제3 하이 픽셀(H21) 및 상기 제2 게이트 라인(GL2) 및 상기 제2 데이터 라인(DL2)에 연결되어 제3 로우 계조를 표시하는 제3 로우 픽셀(L21)을 더 포함할 수 있다. 상기 표시 패널(100A)은 상기 제2 게이트 라인(GL2) 및 상기 제3 데이터 라인(DL3)에 연결되어 제4 하이 계조를 표시하는 제4 하이 픽셀(H22) 및 상기 제2 게이트 라인(GL2) 및 상기 제4 데이터 라인(DL4)에 연결되어 제4 로우 계조를 표시하는 제4 로우 픽셀(L22)을 더 포함할 수 있다. 본 실시예에서, 상기 제3 하이 픽셀(H21) 및 상기 제4 로우 픽셀(L22)이 하나의 픽셀(제3 픽셀)을 이룬다. 따라서, 상기 제3 하이 계조 및 상기 제4 로우 계조는 제3 픽셀(H21, L22)의 계조를 나타낸다. 상기 제4 하이 픽셀(H22) 및 상기 제3 로우 픽셀(L21)이 하나의 픽셀(제4 픽셀)을 이룬다. 따라서, 상기 제4 하이 계조 및 상기 제3 로우 계조는 제4 픽셀(H22, L21)의 계조를 나타낸다.
본 실시예에서, 상기 제1 하이 픽셀(H11), 상기 제2 로우 픽셀(L12), 상기 제3 하이 픽셀(H21) 및 상기 제4 로우 픽셀(L22)은 제1 픽셀 열에 배치된다. 상기 제2 하이 픽셀(H12), 상기 제1 로우 픽셀(H12), 상기 제4 하이 픽셀(H22) 및 상기 제3 로우 픽셀(L21)은 상기 제1 픽셀 열과 이웃한 제2 픽셀 열에 배치된다.
설명의 편의 상, 2행 2열의 픽셀들의 연결 관계만을 설명하였으며, 상기 2행 2열의 픽셀 구조는 가로 방향 및 세로 방향으로 반복될 수 있다.
상기 선택부(SPA)는 제1 스위칭 신호(SS1)에 응답하여 상기 제1 데이터 라인(DL1)을 상기 데이터 구동부(240)의 제1 버퍼(B1)에 연결하는 제1 스위치(SW11) 및 제2 스위칭 신호(SS2)에 응답하여 상기 제2 데이터 라인(DL2)을 상기 제1 버퍼(B1)에 연결하는 제2 스위치(SW21)를 포함할 수 있다.
상기 선택부(SPA)는 상기 제1 스위칭 신호(SS1)에 응답하여 상기 제3 데이터 라인(DL3)을 상기 데이터 구동부(240)의 제2 버퍼(B2)에 연결하는 제3 스위치(SW12) 및 상기 제2 스위칭 신호(SS2)에 응답하여 상기 제4 데이터 라인(DL4)을 상기 제2 버퍼(B2)에 연결하는 제4 스위치(SW22)를 더 포함할 수 있다.
도 3을 보면, 상기 제1 게이트 신호(GS1)가 하이 구간을 가질 때, 상기 제1 게이트 라인(GL1)에 연결된 픽셀들(H11, H12, H13, H14, L11, L12, L13, L14)의 스위칭 소자들은 턴 온된다.
상기 제1 게이트 신호(GS1)의 하이 구간은 1H (1 수평 주기)일 수 있다. 상기 제1 게이트 신호(GS1)가 하이 구간을 갖는 제1 수평 주기의 전기에는 상기 제1 스위칭 신호(SS1)가 하이 구간을 갖고, 상기 제1 수평 주기의 후기 구간에는 상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는다.
상기 제1 스위칭 신호(SS1)가 하이 구간을 갖는 동안 상기 제1 버퍼(B1)는 상기 제1 스위치(SW11)에 의해 상기 제1 데이터 라인(DL1)에 연결되며, 제1 데이터 전압(VD1) 중 상기 제1 데이터 라인(DL1)에 대응하는 상기 제1 하이 계조는 상기 제1 하이 픽셀(H11)에 인가된다.
상기 제1 스위칭 신호(SS1)가 하이 구간을 갖는 동안 상기 제2 버퍼(B2)는 상기 제3 스위치(SW12)에 의해 상기 제4 데이터 라인(DL4)에 연결되며, 상기 제1 데이터 전압(VD1) 중 상기 제4 데이터 라인(DL4)에 대응하는 상기 제2 하이 계조는 상기 제2 하이 픽셀(H12)에 인가된다.
상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는 동안 상기 제1 버퍼(B1)는 상기 제2 스위치(SW21)에 의해 상기 제2 데이터 라인(DL2)에 연결되며, 제2 데이터 전압(VD2) 중 상기 제2 데이터 라인(DL2)에 대응하는 제1 로우 계조는 상기 제1 로우 픽셀(L11)에 인가된다.
상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는 동안 상기 제2 버퍼(B2)는 상기 제4 스위치(SW22)에 의해 상기 제3 데이터 라인(DL3)에 연결되며, 상기 제2 데이터 전압(VD2) 중 상기 제3 데이터 라인(DL3)에 대응하는 상기 제2 로우 계조는 상기 제2 로우 픽셀(L12)에 인가된다.
상기 제2 게이트 신호(GS2)의 하이 구간은 1H (1 수평 주기)일 수 있다. 상기 제2 게이트 신호(GS2)가 하이 구간을 갖는 제2 수평 주기의 전기에는 상기 제1 스위칭 신호(SS1)가 하이 구간을 갖고, 상기 제2 수평 주기의 후기 구간에는 상기 제2 스위칭 신호(SS2)가 하이 구간을 갖는다.
본 실시예에서, 상기 제1 버퍼(B1)에 연결되는 제2 데이터 라인(DL2) 및 상기 제2 버퍼(B2)에 연결되는 제3 데이터 라인(DL3)은 서로 교차하는 구조를 갖는다. 따라서, 본 실시예에서, 상기 제1 데이터 라인(DL1), 상기 제3 데이터 라인(DL3), 상기 제2 데이터 라인(DL2) 및 상기 제4 데이터 라인(DL4)은 순차적으로 배치될 수 있다.
도 4a는 제1 프레임 동안 상기 표시 패널(100A)의 픽셀의 극성을 나타내고, 도 4b는 제2 프레임 동안 상기 표시 패널(100A)의 픽셀의 극성을 나타낸다.
도 4a에서, 상기 제1 버퍼(B1) 및 상기 제3 버퍼(B3)는 정극성(+)의 데이터 전압을 출력한다. 따라서, 상기 제1 버퍼(B1) 및 상기 제3 버퍼(B3)에 연결되는 픽셀들은 정극성의 데이터 전압을 표시한다. 도 4a에서, 상기 제2 버퍼(B2) 및 상기 제4 버퍼(B4)는 부극성(-)의 데이터 전압을 출력한다. 따라서, 상기 제2 버퍼(B2) 및 상기 제4 버퍼(B4)에 연결되는 픽셀들은 정극성의 데이터 전압을 표시한다. 결과적으로, 상기 표시 패널(100A)은 행 방향, 열 방향으로 하나의 픽셀 단위로 극성이 반전된다.
도 4b에서, 상기 표시 패널의 픽셀들의 극성은 반전된다. 도 4b에서, 상기 제1 버퍼(B1) 및 상기 제3 버퍼(B3)는 부극성(-)의 데이터 전압을 출력한다. 따라서, 상기 제1 버퍼(B1) 및 상기 제3 버퍼(B3)에 연결되는 픽셀들은 부극성의 데이터 전압을 표시한다. 도 4b에서, 상기 제2 버퍼(B2) 및 상기 제4 버퍼(B4)는 정극성(+)의 데이터 전압을 출력한다. 따라서, 상기 제2 버퍼(B2) 및 상기 제4 버퍼(B4)에 연결되는 픽셀들은 정극성의 데이터 전압을 표시한다.
본 실시예에 따르면, 상기 데이터 구동부(240)의 버퍼(B1, B2)는 선택부(SPA)에 의해 2개의 데이터 라인에 교대로 연결된다. 따라서, 상기 데이터 구동부(240)의 채널의 개수, 버퍼의 개수를 증가시키지 않고, 상기 표시 패널(100A)의 측면 시인성을 효율적으로 증가시킬 수 있다. 또한, 표시 장치의 제조 비용을 절감할 수 있다. 또한, 도트 반전 구동을 통해, 표시 패널(100A)의 표시 품질을 더욱 향상시킬 수 있다.
도 5a 및 5b는 본 발명의 다른 실시예에 따른 게이트 구동부(220), 데이터 구동부(240)의 버퍼(B1, B2, B3, B4), 선택부(SP) 및 표시 패널(100B)을 나타내는 평면도이다.
본 실시예에 따른 표시 장치는 선택부 및 표시 패널의 픽셀 구조를 제외하면 도 4a 및 도 4b의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 3, 도 5a 및 도 5b를 참조하면, 본 실시예에서는 픽셀이 하이 픽셀 및 로우 픽셀을 포함하는 시인성 개선 구조에 도트 반전 구조를 적용하는 일 예를 예시한다.
상기 표시 패널(100B)은 복수의 픽셀들을 포함한다. 상기 픽셀은 하이 픽셀 및 로우 픽셀을 포함한다. 상기 픽셀들은 상기 표시 패널(100)의 표시부(AA) 내에 배치된다. 예를 들어, 상기 표시 패널(100B)은 제1 게이트 라인(GL1) 및 제1 데이터 라인(DL1)에 연결되어 제1 하이 계조를 표시하는 제1 하이 픽셀(H11) 및 상기 제1 게이트 라인(GL1) 및 제2 데이터 라인(DL2)에 연결되어 제1 로우 계조를 표시하는 제1 로우 픽셀(L11)을 포함한다. 상기 표시 패널(100B)은 상기 제1 게이트 라인(GL1) 및 제3 데이터 라인(DL3)에 연결되어 제2 하이 계조를 표시하는 제2 하이 픽셀(H12) 및 상기 제1 게이트 라인(GL1) 및 제4 데이터 라인(DL4)에 연결되어 제2 로우 계조를 표시하는 제2 로우 픽셀(L12)을 더 포함할 수 있다.
상기 표시 패널(100B)은 제2 게이트 라인(GL2) 및 상기 제1 데이터 라인(DL1)에 연결되어 제3 하이 계조를 표시하는 제3 하이 픽셀(H21) 및 상기 제2 게이트 라인(GL2) 및 상기 제2 데이터 라인(DL2)에 연결되어 제3 로우 계조를 표시하는 제3 로우 픽셀(L21)을 더 포함할 수 있다. 상기 표시 패널(100B)은 상기 제2 게이트 라인(GL2) 및 상기 제3 데이터 라인(DL3)에 연결되어 제4 하이 계조를 표시하는 제4 하이 픽셀(H22) 및 상기 제2 게이트 라인(GL2) 및 상기 제4 데이터 라인(DL4)에 연결되어 제4 로우 계조를 표시하는 제4 로우 픽셀(L22)을 더 포함할 수 있다.
본 실시예에서, 상기 제1 하이 픽셀(H11), 상기 제2 로우 픽셀(L12), 상기 제3 하이 픽셀(H21) 및 상기 제4 로우 픽셀(L22)은 제1 픽셀 열에 배치된다. 상기 제2 하이 픽셀(H12), 상기 제1 로우 픽셀(H12), 상기 제4 하이 픽셀(H22) 및 상기 제3 로우 픽셀(L21)은 상기 제1 픽셀 열과 이웃한 제2 픽셀 열에 배치된다.
설명의 편의 상, 2행 2열의 픽셀들의 연결 관계만을 설명하였으며, 상기 2행 2열의 픽셀 구조는 가로 방향 및 세로 방향으로 반복될 수 있다.
상기 선택부(SP)는 제1 스위칭 신호(SS1)에 응답하여 상기 제1 데이터 라인(DL1)을 상기 데이터 구동부(240)의 제1 버퍼(B1)에 연결하는 제1 스위치(SW11) 및 제2 스위칭 신호(SS2)에 응답하여 상기 제2 데이터 라인(DL2)을 상기 제1 버퍼(B1)에 연결하는 제2 스위치(SW21)를 포함할 수 있다.
상기 선택부(SP)는 상기 제1 스위칭 신호(SS1)에 응답하여 상기 제3 데이터 라인(DL3)을 상기 데이터 구동부(240)의 제2 버퍼(B2)에 연결하는 제3 스위치(SW12) 및 상기 제2 스위칭 신호(SS2)에 응답하여 상기 제4 데이터 라인(DL4)을 상기 제2 버퍼(B2)에 연결하는 제4 스위치(SW22)를 더 포함할 수 있다.
본 실시예에서, 상기 제1 버퍼(B1)에 연결되는 제2 데이터 라인(DL2) 및 상기 제2 버퍼(B2)에 연결되는 제3 데이터 라인(DL3)은 서로 교차하지 않는 구조를 갖는다. 대신에 상기 제2 픽셀 열의 제1 로우 픽셀(L11)은 상기 제3 데이터 라인(DL3)과 교차하면서 상기 제2 데이터 라인(DL2)에 연결되고, 상기 제1 픽셀 열의 제2 로우 픽셀(L12)은 상기 제2 데이터 라인(DL2)과 교차하면서 상기 제3 데이터 라인(DL3)에 연결된다.
따라서, 본 실시예에서, 상기 제1 데이터 라인(DL1), 상기 제2 데이터 라인(DL2), 상기 제3 데이터 라인(DL3) 및 상기 제4 데이터 라인(DL4)은 순차적으로 배치될 수 있다.
상기 제1 로우 픽셀(L11)을 상기 제3 데이터 라인(DL3)에 연결하지 않고 상기 제2 데이터 라인(DL2)에 연결하기 위해, 상기 표시 패널(100B)은 컨택 홀을 포함할 수 있다. 상기 제2 로우 픽셀(L12)을 상기 제2 데이터 라인(DL2)에 연결하지 않고 상기 제3 데이터 라인(DL3)에 연결하기 위해, 상기 표시 패널(100B)은 컨택 홀을 더 포함할 수 있다.
도 5a는 제1 프레임 동안 상기 표시 패널(100B)의 픽셀의 극성을 나타내고, 도 5b는 제2 프레임 동안 상기 표시 패널(100B)의 픽셀의 극성을 나타낸다.
도 5a에서, 상기 제1 버퍼(B1) 및 상기 제3 버퍼(B3)는 정극성(+)의 데이터 전압을 출력한다. 따라서, 상기 제1 버퍼(B1) 및 상기 제3 버퍼(B3)에 연결되는 픽셀들은 정극성의 데이터 전압을 표시한다. 도 5a에서, 상기 제2 버퍼(B2) 및 상기 제4 버퍼(B4)는 부극성(-)의 데이터 전압을 출력한다. 따라서, 상기 제2 버퍼(B2) 및 상기 제4 버퍼(B4)에 연결되는 픽셀들은 정극성의 데이터 전압을 표시한다. 결과적으로, 상기 표시 패널(100B)은 행 방향, 열 방향으로 하나의 픽셀 단위로 극성이 반전된다.
도 5b에서, 상기 표시 패널의 픽셀들의 극성은 반전된다. 도 5b에서, 상기 제1 버퍼(B1) 및 상기 제3 버퍼(B3)는 부극성(-)의 데이터 전압을 출력한다. 따라서, 상기 제1 버퍼(B1) 및 상기 제3 버퍼(B3)에 연결되는 픽셀들은 부극성의 데이터 전압을 표시한다. 도 5b에서, 상기 제2 버퍼(B2) 및 상기 제4 버퍼(B4)는 정극성(+)의 데이터 전압을 출력한다. 따라서, 상기 제2 버퍼(B2) 및 상기 제4 버퍼(B4)에 연결되는 픽셀들은 정극성의 데이터 전압을 표시한다.
본 실시예에 따르면, 상기 데이터 구동부(240)의 버퍼(B1, B2)는 선택부(SP)에 의해 2개의 데이터 라인에 교대로 연결된다. 따라서, 상기 데이터 구동부(240)의 채널의 개수, 버퍼의 개수를 증가시키지 않고, 상기 표시 패널(100B)의 측면 시인성을 효율적으로 증가시킬 수 있다. 또한, 표시 장치의 제조 비용을 절감할 수 있다. 또한, 도트 반전 구동을 통해, 표시 패널(100B)의 표시 품질을 더욱 향상시킬 수 있다.
이상에서 설명한 본 발명에 따른 표시 장치 및 이를 구동하는 방법에 따르면, 표시 패널의 측면 시인성을 개선하여 표시 장치의 품질을 향상시킬 수 있다. 또한, 표시 장치의 제조 비용을 절감할 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 100A, 100B: 표시 패널 200: 패널 구동부
210: 신호 제어부 220: 게이트 구동부
230: 감마 기준 전압 생성부 240: 데이터 구동부
1000: 표시 장치

Claims (21)

  1. 제1 게이트 라인 및 제1 데이터 라인에 연결되어 제1 하이 계조를 표시하는 제1 하이 픽셀 및 상기 제1 게이트 라인 및 제2 데이터 라인에 연결되어 제1 로우 계조를 표시하는 제1 로우 픽셀을 포함하는 표시부;
    상기 제1 게이트 라인에 게이트 신호를 인가하는 게이트 구동부;
    상기 제1 데이터 라인 및 상기 제2 데이터 라인에 데이터 전압을 인가하는 제1 출력부를 포함하는 데이터 구동부; 및
    상기 제1 데이터 라인 및 상기 제2 데이터 라인을 상기 데이터 구동부의 상기 제1 출력부에 교대로 연결하는 선택부를 포함하고,
    상기 제1 하이 픽셀은 제1 픽셀 열에 배치되고,
    상기 제1 로우 픽셀은 상기 제1 픽셀 열과 이웃하는 제2 픽셀 열에 배치되며,
    상기 표시부는
    상기 제1 게이트 라인 및 제3 데이터 라인에 연결되어 제2 로우 계조를 표시하는 제2 로우 픽셀; 및
    상기 제1 게이트 라인 및 제4 데이터 라인에 연결되어 제2 하이 계조를 표시하는 제2 하이 픽셀을 더 포함하고,
    상기 제1 데이터 라인 및 상기 제2 데이터 라인은 상기 제1 출력부에 연결되고,
    상기 제3 데이터 라인 및 상기 제4 데이터 라인은 상기 데이터 구동부의 제2 출력부에 연결되며,
    상기 제1 데이터 라인, 상기 제2 데이터 라인, 상기 제3 데이터 라인 및 상기 제4 데이터 라인은 순차적으로 배치되는 것을 특징으로 하는 표시 장치.
  2. 제1항에 있어서, 상기 선택부는
    상기 제1 데이터 라인을 상기 제1 출력부에 연결하는 제1 스위치; 및
    상기 제2 데이터 라인을 상기 제1 출력부에 연결하는 제2 스위치를 포함하는 것을 특징으로 하는 표시 장치.
  3. 제2항에 있어서, 상기 제1 스위치는 제1 스위칭 신호의 하이 구간에 응답하여 턴 온되고, 상기 제2 스위치는 제2 스위칭 신호의 하이 구간에 응답하여 턴 온되며,
    상기 게이트 신호의 하이 구간이 1H일 때, 상기 제1 스위칭 신호의 상기 하이 구간은
    Figure 112015002487821-pat00010
    보다 작거나 같고, 상기 제2 스위칭 신호의 상기 하이 구간은
    Figure 112015002487821-pat00011
    보다 작거나 같은 것을 특징으로 하는 표시 장치.
  4. 제2항에 있어서, 상기 선택부는 상기 데이터 구동부 및 상기 표시부 사이에 배치되는 것을 특징으로 하는 표시 장치.
  5. 제4항에 있어서, 상기 선택부는 표시 패널에서 영상을 표시하지 않는 주변부 상에 배치되는 것을 특징으로 하는 표시 장치.
  6. 제4항에 있어서, 상기 선택부는
    상기 제1 스위치에 제1 스위칭 신호를 인가하는 제1 스위치 라인; 및
    상기 제2 스위치에 제2 스위칭 신호를 인가하는 제2 스위치 라인을 더 포함하고,
    상기 제1 스위치 라인 및 상기 제2 스위치 라인은 상기 제1 게이트 라인과 평행한 것을 특징으로 하는 표시 장치.
  7. 삭제
  8. 삭제
  9. 삭제
  10. 제1항에 있어서, 상기 선택부는
    제1 스위칭 신호에 응답하여 상기 제4 데이터 라인을 상기 데이터 구동부의 제2 출력부에 연결하는 제3 스위치; 및
    제2 스위칭 신호에 응답하여 상기 제3 데이터 라인을 상기 제2 출력부에 연결하는 제4 스위치를 포함하는 것을 특징으로 하는 표시 장치.
  11. 삭제
  12. 삭제
  13. 제1항에 있어서, 상기 게이트 구동부의 동작 주파수는 상기 데이터 구동부의 동작 주파수와 상이한 것을 특징으로 하는 표시 장치.
  14. 제13항에 있어서, 상기 데이터 구동부의 상기 동작 주파수는 상기 게이트 구동부의 상기 동작 주파수의 2배인 것을 특징으로 하는 표시 장치.
  15. 제1항에 있어서, 상기 게이트 신호의 하이 구간이 1H일 때, 상기 데이터 전압의 인가 구간은
    Figure 112015002487821-pat00012
    보다 작거나 같은 것을 특징으로 하는 표시 장치.
  16. 선택부를 이용하여 제1 데이터 라인 및 제2 데이터 라인을 데이터 구동부의 제1 출력부에 교대로 연결하는 단계;
    상기 제1 데이터 라인이 상기 제1 출력부에 연결될 때, 제1 게이트 라인 및 상기 제1 데이터 라인에 연결되는 제1 하이 픽셀에 제1 하이 계조를 표시하는 단계; 및
    상기 제2 데이터 라인이 상기 제1 출력부에 연결될 때, 상기 제1 게이트 라인 및 상기 제2 데이터 라인에 연결되는 제1 로우 픽셀에 제1 로우 계조를 표시하는 단계를 포함하고,
    상기 제1 하이 픽셀은 제1 픽셀 열에 배치되고,
    상기 제1 로우 픽셀은 상기 제1 픽셀 열과 이웃하는 제2 픽셀 열에 배치되며,
    표시부는
    상기 제1 하이 픽셀;
    상기 제1 로우 픽셀;
    상기 제1 게이트 라인 및 제3 데이터 라인에 연결되어 제2 로우 계조를 표시하는 제2 로우 픽셀; 및
    상기 제1 게이트 라인 및 제4 데이터 라인에 연결되어 제2 하이 계조를 표시하는 제2 하이 픽셀을 포함하고,
    상기 제1 데이터 라인 및 상기 제2 데이터 라인은 상기 제1 출력부에 연결되고,
    상기 제3 데이터 라인 및 상기 제4 데이터 라인은 상기 데이터 구동부의 제2 출력부에 연결되며,
    상기 제1 데이터 라인, 상기 제2 데이터 라인, 상기 제3 데이터 라인 및 상기 제4 데이터 라인은 순차적으로 배치되는 것을 특징으로 하는 표시 장치의 구동 방법.
  17. 제16항에 있어서, 상기 선택부는
    상기 제1 데이터 라인을 상기 제1 출력부에 연결하는 제1 스위치; 및
    상기 제2 데이터 라인을 상기 제1 출력부에 연결하는 제2 스위치를 포함하는 것을 특징으로 하는 표시 장치의 구동 방법.
  18. 제17항에 있어서, 상기 제1 스위치는 제1 스위칭 신호의 하이 구간에 응답하여 턴 온되고, 상기 제2 스위치는 제2 스위칭 신호의 하이 구간에 응답하여 턴 온되며,
    상기 제1 게이트 라인에 인가되는 게이트 신호의 하이 구간이 1H일 때, 상기 제1 스위칭 신호의 상기 하이 구간은
    Figure 112015002487821-pat00013
    보다 작거나 같고, 상기 제2 스위칭 신호의 상기 하이 구간은
    Figure 112015002487821-pat00014
    보다 작거나 같은 것을 특징으로 하는 표시 장치의 구동 방법.
  19. 제16항에 있어서, 게이트 라인들에 게이트 신호를 인가하는 게이트 구동부의 동작 주파수는 데이터 라인들에 데이터 신호를 인가하는 상기 데이터 구동부의 동작 주파수와 상이한 것을 특징으로 하는 표시 장치의 구동 방법.
  20. 제19항에 있어서, 상기 데이터 구동부의 상기 동작 주파수는 상기 게이트 구동부의 상기 동작 주파수의 2배인 것을 특징으로 하는 표시 장치의 구동 방법.
  21. 제16항에 있어서, 상기 제1 게이트 라인에 인가되는 게이트 신호의 하이 구간이 1H일 때, 상기 제1 데이터 라인에 인가되는 데이터 전압의 인가 구간은
    Figure 112015002487821-pat00015
    보다 작거나 같은 것을 특징으로 하는 표시 장치의 구동 방법.
KR1020150003558A 2015-01-09 2015-01-09 표시 장치 및 이의 구동 방법 KR102274215B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020150003558A KR102274215B1 (ko) 2015-01-09 2015-01-09 표시 장치 및 이의 구동 방법
US14/789,926 US10497327B2 (en) 2015-01-09 2015-07-01 Display apparatus and method of driving the same
CN201510931375.4A CN105788544B (zh) 2015-01-09 2015-12-15 显示设备
JP2016001787A JP6727811B2 (ja) 2015-01-09 2016-01-07 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150003558A KR102274215B1 (ko) 2015-01-09 2015-01-09 표시 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20160086504A KR20160086504A (ko) 2016-07-20
KR102274215B1 true KR102274215B1 (ko) 2021-07-08

Family

ID=56367954

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150003558A KR102274215B1 (ko) 2015-01-09 2015-01-09 표시 장치 및 이의 구동 방법

Country Status (4)

Country Link
US (1) US10497327B2 (ko)
JP (1) JP6727811B2 (ko)
KR (1) KR102274215B1 (ko)
CN (1) CN105788544B (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105629611A (zh) * 2016-03-11 2016-06-01 京东方科技集团股份有限公司 一种阵列基板、显示装置及其驱动方法
US10777114B2 (en) 2017-04-11 2020-09-15 Samsung Electronics Co., Ltd. Display panel, display device, and operation method of display device
KR102280009B1 (ko) 2017-05-24 2021-07-21 삼성전자주식회사 지그재그 연결 구조를 갖는 디스플레이 패널 및 이를 포함하는 디스플레이 장치
CN107610640A (zh) * 2017-09-28 2018-01-19 京东方科技集团股份有限公司 一种阵列基板及驱动方法、显示面板和显示设备
KR102383564B1 (ko) * 2017-10-23 2022-04-06 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
EP3477705B1 (en) * 2017-10-30 2021-04-07 LG Display Co., Ltd. Display device
CN110391267B (zh) * 2018-04-19 2022-01-18 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
KR20200063720A (ko) * 2018-11-28 2020-06-05 엘지디스플레이 주식회사 데이터 구동부와 그를 포함한 유기발광 표시장치
TWI685698B (zh) * 2019-01-03 2020-02-21 友達光電股份有限公司 畫素陣列基板及其驅動方法
CN110738973A (zh) * 2019-09-09 2020-01-31 福建华佳彩有限公司 一种面板驱动方法
CN110658659B (zh) * 2019-10-12 2021-03-23 Tcl华星光电技术有限公司 一种液晶显示电路、液晶显示电路驱动方法及显示面板
CN111477141A (zh) * 2020-04-08 2020-07-31 福建华佳彩有限公司 一种省功耗的显示屏结构及其驱动方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3767154B2 (ja) 1997-06-17 2006-04-19 セイコーエプソン株式会社 電気光学装置用基板、電気光学装置、電子機器及び投写型表示装置
US6008872A (en) 1998-03-13 1999-12-28 Ois Optical Imaging Systems, Inc. High aperture liquid crystal display including thin film diodes, and method of making same
TW493282B (en) * 2000-04-17 2002-07-01 Semiconductor Energy Lab Self-luminous device and electric machine using the same
JP2003114657A (ja) 2001-10-03 2003-04-18 Sharp Corp アクティブマトリクス型表示装置、そのスイッチ部駆動回路、及びその走査線駆動回路、並びにその駆動方法
JP3653506B2 (ja) 2002-03-20 2005-05-25 株式会社日立製作所 表示装置及びその駆動方法
JP4000515B2 (ja) 2002-10-07 2007-10-31 セイコーエプソン株式会社 電気光学装置、マトリクス基板、及び電子機器
JP4526279B2 (ja) * 2003-05-27 2010-08-18 三菱電機株式会社 画像表示装置および画像表示方法
KR101197047B1 (ko) 2005-01-18 2012-11-06 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 액정 표시 장치
JP4428255B2 (ja) * 2005-02-28 2010-03-10 エプソンイメージングデバイス株式会社 電気光学装置、駆動方法および電子機器
CN101364387A (zh) 2007-08-07 2009-02-11 奇美电子股份有限公司 以时间多工驱动的显示面板及其驱动方法
TWI440001B (zh) * 2010-02-24 2014-06-01 Chunghwa Picture Tubes Ltd 液晶顯示裝置及其驅動方法
KR101692856B1 (ko) * 2010-04-06 2017-01-06 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
JP2012008197A (ja) 2010-06-22 2012-01-12 Renesas Electronics Corp 駆動回路、駆動方法、及び表示装置、
KR20120057214A (ko) 2010-11-26 2012-06-05 주식회사 실리콘웍스 평판 표시 장치의 소스 드라이버 출력 회로
US20120218316A1 (en) 2011-02-24 2012-08-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Lcd device and driving method thereof
KR101477967B1 (ko) * 2012-03-12 2014-12-31 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102025858B1 (ko) * 2012-10-17 2019-09-27 삼성디스플레이 주식회사 표시 장치
KR101997775B1 (ko) 2012-12-05 2019-10-01 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 포함하는 평판 표시 장치
KR20140099025A (ko) * 2013-02-01 2014-08-11 삼성디스플레이 주식회사 액정 표시 장치 및 액정 표시 장치의 구동 방법
KR102550516B1 (ko) * 2016-04-27 2023-07-04 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Also Published As

Publication number Publication date
US10497327B2 (en) 2019-12-03
CN105788544A (zh) 2016-07-20
CN105788544B (zh) 2020-04-21
US20160203776A1 (en) 2016-07-14
KR20160086504A (ko) 2016-07-20
JP6727811B2 (ja) 2020-07-22
JP2016128907A (ja) 2016-07-14

Similar Documents

Publication Publication Date Title
KR102274215B1 (ko) 표시 장치 및 이의 구동 방법
US8587504B2 (en) Liquid crystal display and method of driving the same
KR101127593B1 (ko) 액정 표시 장치
US9898978B2 (en) Liquid crystal panels and the driving circuits thereof
US9952478B2 (en) Display device with positive polarity and negative polarity pixels and method for driving the same
US8199102B2 (en) Liquid crystal display and method of driving the same utilizing data line blocks
CN104714318B (zh) 液晶显示器及驱动其的方法
KR101197057B1 (ko) 표시 장치
KR20140126150A (ko) 액정 표시 장치 및 그 구동 방법
US10262607B2 (en) Driving circuits of liquid crystal panels and liquid crystal displays
KR20080057501A (ko) 액정표시장치 및 이의 구동방법
KR20070036335A (ko) 액정 표시 장치
KR102169032B1 (ko) 표시장치
KR20150014247A (ko) 표시 장치
CN109658893B (zh) 显示面板的驱动方法、驱动装置及显示设备
KR20160017865A (ko) 표시장치
JP2004240428A (ja) 液晶表示装置、液晶表示装置の駆動装置及び方法
KR102009441B1 (ko) 액정표시장치
KR101985245B1 (ko) 액정표시장치
KR20120090888A (ko) 액정 표시 장치
JP2017198914A (ja) 表示装置
KR100885018B1 (ko) 액정 표시 장치 및 그 구동 방법
US7821508B2 (en) Display device and driving device and driving method thereof
KR20080061914A (ko) 액정패널 구동장치
JP2008164848A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant