KR20120057214A - 평판 표시 장치의 소스 드라이버 출력 회로 - Google Patents

평판 표시 장치의 소스 드라이버 출력 회로 Download PDF

Info

Publication number
KR20120057214A
KR20120057214A KR1020100118857A KR20100118857A KR20120057214A KR 20120057214 A KR20120057214 A KR 20120057214A KR 1020100118857 A KR1020100118857 A KR 1020100118857A KR 20100118857 A KR20100118857 A KR 20100118857A KR 20120057214 A KR20120057214 A KR 20120057214A
Authority
KR
South Korea
Prior art keywords
voltage
data
image data
range
unit
Prior art date
Application number
KR1020100118857A
Other languages
English (en)
Inventor
임헌용
김지훈
송현민
김상우
나준호
Original Assignee
주식회사 실리콘웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 실리콘웍스 filed Critical 주식회사 실리콘웍스
Priority to KR1020100118857A priority Critical patent/KR20120057214A/ko
Priority to US13/301,101 priority patent/US20120133631A1/en
Publication of KR20120057214A publication Critical patent/KR20120057214A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages

Abstract

본 발명은 소스 드라이버에서 표시패널을 구동하기 위한 데이터전압을 출력할 때 연속되는 데이터전압의 극성이 동일한 경우에는 프리차지 동작을 생략하고 이전의 연결상태를 계속해서 유지하도록 함으로써, 전력소모량과 발열량을 줄일 수 있게 된다.
이를 위해 제1래치부 및 제2래치부에 저장된 서로 인접된 수평라인의 영상데이터 중에서 동일 채널의 두 영상데이터의 계조전압범위가 동일한지 확인하여 그 확인결과에 따른 스위칭제어신호를 출력하는 스위칭 제어부; 상기 스위칭제어신호에 따라, 프리차지 전압을 선택하거나 그 대신 상기 출력버퍼부의 해당 채널과 해당 데이터라인의 연결상태를 계속 유지하는 멀티플렉서부를 구비한다.
또한, 본 발명은 평판표시장치의 소스 드라이버에서 표시패널을 구동하기 위한 데이터전압을 출력할 때 출력할 데이터전압이 상위계조전압인 경우 외부로부터 공급되는 중간전압으로 프리차지하고, 출력할 데이터전압이 하위계조전압인 경우에는 접지전압으로 프리차지시켜, 전력소모량과 발열량이 줄어든다.

Description

평판 표시 장치의 소스 드라이버 출력 회로{SOURCE DRIVER OUTPUT CIRCUIT OF PLAT PANEL DISPLAY DEVICE}
본 발명은 평판 표시 장치의 구동기술에 관한 것으로, 특히 소스 드라이버에서 표시패널을 구동하기 위한 데이터전압을 출력할 때 프리차지 동작을 적절하게 제어할 수 있도록 한 평판 표시 장치의 소스 드라이버 출력회로에 관한 것이다.
근래 들어, 액정표시장치(LCD), 피디피(PDP), 유기발광다이오드(OLED) 패널 등과 같은 평판 표시 장치가 널리 보급되어 사용되고 있으며, 그 중에서 액정표시장치의 보급율이 더욱 두드러지게 나타나고 있다.
평판 표시장치의 대표적인 예로써, 액정표시장치는 복수개의 게이트 라인과 데이터 라인이 서로 수직한 방향으로 배열되어 매트릭스 형태의 픽셀영역을 갖는 표시패널과, 표시패널에 구동 신호와 데이터 신호를 공급하는 구동회로부와, 표시패널에 광원을 제공하는 백라이트를 구비한다.
그리고, 상기 구동회로부는 표시패널의 각 데이터 라인에 데이터 신호를 공급하는 소스 드라이버, 표시패널의 각 게이트 라인에 게이트 구동 펄스를 인가하는 게이트 드라이버, 표시패널의 구동 시스템으로부터 입력되는 디스플레이 데이터와 수직 및 수평동기신호 그리고 클럭신호 등 제어신호를 입력받아 소스 드라이버와 게이트 드라이버가 화면을 재생하기에 적합한 타이밍으로 출력하는 타이밍 콘트롤러 등을 구비한다.
도 1은 종래 기술에 의한 소스 드라이버의 입출력신호의 파형도를 나타낸 것이다. 도 1을 참조하면, 소스 드라이버는 연속되는 정극성의 영상데이터와 부극성의 영상데이터에 대응하여 표시패널의 해당 데이터라인에 데이터전압(계조전압)(VDATA)을 공급할 때, 로드신호(LOAD)의 상승에지에 동기하여 최저전압(Min)에서 최고전압(Max)까지 상승시켰다가 최고전압(Max)에서 최저전압(Min)까지 하강시킨다.
이어서, 소스 드라이버가 연속되는 부극성의 영상데이터에 대응하여 표시패널의 해당 데이터라인에 데이터전압(VDATA)을 공급할 때에는, 최고전압(Max)에서 최저전압(Min)까지 하강시킨 후, 최저전압(Min)을 계속 유지한다.
따라서, 이와 같은 종래의 기술을 이용하는 경우, 서로 상이한 극성의 영상데이터에 대응하여 데이터전압을 공급할 때 그 데이터전압의 스윙폭이 커서 전력소모량과 발열량이 많게 되는 문제점이 있다.
도 2는 또 다른 종래 기술에 의한 소스 드라이버의 입출력신호의 파형도를 나타낸 것이다. 도 2를 참조하면, 소스 드라이버는 연속되는 정극성의 영상데이터에 대응하여 표시패널의 해당 데이터라인에 데이터전압(VDATA)을 공급하는 경우, 외부전압을 이용하여 로드신호(LOAD)의 '하이' 구간에서 최저전압(Min)과 최고전압(Max)의 중간에 해당되는 중간전압(½ VDD)까지 프리차지시킨 후 최고전압(Max)까지 상승킨다. 이어서, 소스 드라이버가 연속되는 부극성의 영상데이터에 대응하여 액정패널의 해당 데이터라인에 데이터전압(VDATA)을 공급할 때, 상기와 같이 외부전압을 이용하여 로드신호(LOAD)의 '하이' 구간에서 상기 중간전압(½ VDD)까지 프리차지시킨 후 최저전압(Min)까지 하강시키는 동작을 연속적으로 수행한다.
이와 같은 경우, 데이터전압의 스윙폭이 전자의 종래 기술에 비하여 절반 수준이므로 그만큼 전력소모량과 발열량이 줄어드는 이점이 있다. 하지만, 이전의 영상데이터와 현재의 영상데이터의 극성이 동일한 경우에도 불필요하게 프리차지 동작을 수행하게 되어 전력이 낭비되고 슬루 레이트(Slew rate)가 느리게 되는 단점이 있다.
따라서, 본 발명의 제1목적은 평판표시장치의 소스 드라이버에서 표시패널을 구동하기 위한 데이터전압을 출력할 때 상위계조전압에서 하위계조전압으로 변화되거나 하위계조전압에서 상위계조전압으로 변화되는 경우 프리차지 동작을 수행하지만, 상위계조전압에서 상위계조전압으로 유지되거나 하위계조전압에서 하위계조전압으로 유지되는 경우에는 프리차지 동작을 생략하고 이전의 연결상태를 계속해서 유지하도록 하는데 있다.
본 발명의 제2목적은 평판표시장치의 소스 드라이버에서 표시패널을 구동하기 위한 데이터전압을 출력할 때 출력할 데이터전압이 상위계조전압인 경우 외부로부터 공급되는 중간전압으로 프리차지하고, 출력할 데이터전압이 하위계조전압인 경우에는 접지전압으로 프리차지하는데 있다.
본 발명의 목적들은 앞에서 언급한 목적으로 제한되지 않는다. 본 발명의 다른 목적 및 장점들은 아래 설명에 의해 더욱 분명하게 이해될 것이다.
상기와 같은 목적을 달성하기 위한 본 발명은, 데이터 레지스터부로부터 영상데이터를 전달받아 순차적으로 저장하는 제1래치부 및, 제2래치부; 상기 제2래치부의 영상데이터를 데이터전압으로 변환하는 D/A변환기 및, 상기 D/A변환기의 데이터전압을 완충증폭하는 출력버퍼부; 상기 제1래치부 및 제2래치부에 저장된 서로 인접된 수평라인의 영상데이터 중에서 동일 채널의 두 영상데이터의 계조전압범위가 동일한지 확인하여 그 확인결과에 따른 스위칭제어신호를 출력하는 스위칭 제어부; 상기 스위칭제어신호에 따라 프리차지 전압을 선택하거나, 프리차지 전압 선택동작을 생략하고 상기 출력버퍼부의 해당 채널과 해당 데이터라인의 연결상태를 계속 유지하는 멀티플렉서부를 구비한다.
상기와 같은 목적을 달성하기 위한 또 다른 본 발명은, 데이터 레지스터부로부터 영상데이터를 전달받아 저장하는 래치부; 상기 래치부의 영상데이터를 데이터전압으로 변환하는 D/A변환기 및, 상기 D/A변환기의 데이터전압을 완충증폭하는 출력버퍼부; 상기 래치부에 저장된 영상데이터의 계조전압이 상위계조전압 범위에 속하는지 하위계조전압 범위에 속하는지 확인하여 그 확인결과에 따른 스위칭제어신호를 출력하는 스위칭 제어부; 상기 스위칭제어신호에 따라, 중간전압 또는 접지전압을 프리차지 전압으로 선택하여 데이터라인에 출력하는 멀티플렉서부를 구비한다.
본 발명은 소스 드라이버에서 표시패널을 구동하기 위한 데이터전압을 출력할 때 연속되는 데이터전압의 극성이 동일한 경우에는 프리차지 동작을 생략하고 이전의 레벨을 계속해서 유지하도록 함으로써, 전력소모량과 발열량을 줄일 수 있는 효과가 있다.
또한, 소스 드라이버에서 표시패널을 구동하기 위한 데이터전압을 출력할 때 중간전압 또는 접지전압을 프리차지 전압으로 선택하도록 함으로써 슬루 레이트를 향상시키고 전력소모량과 발열량을 줄일 수 있는 효과가 있다.
도 1은 종래 기술에 의한 소스 드라이버의 계조전압의 파형도이다.
도 2는 또 다른 종래 기술에 의한 다른 소스 드라이버의 데이터전압의 파형도이다.
도 3은 본 발명의 일실시예에 의한 액정표시장치의 소스 드라이버 출력회로의 블록도이다.
도 4는 도 3에 도시된 스위칭 제어부에 의한 멀티플렉서의 스위칭 제어 로직 테이블이다.
도 5의 (a),(b)는 도 3에 도시된 스위칭 제어부에 의한 멀티플렉서부의 스위칭 동작의 예시도이다.
도 6은 도 3에 도시된 소스 드라이버의 계조전압의 파형도이다.
도 7은 본 발명의 다른 실시예에 따른 표시장치의 소스 드라이버 출력회로의 블록도이다.
도 8의 (a)-(c)은 본 발명의 다른 실시예에서 스위칭 제어부에 의한 멀티플렉서부의 스위칭 동작의 예시도이다.
도 9는 도 7에 도시된 따른 소스 드라이버의 데이터전압의 파형도이다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하면 다음과 같다.
도 3은 본 발명의 일실시예에 의한 평판표시장치의 소스 드라이버 출력회로의 블록도로서 이에 도시한 바와 같이, 데이터 레지스터부(1), 제1래치부(2), 제2래치부(3), D/A변환기(4), 출력버퍼부(5), 스위칭 제어부(6) 및 멀티플렉서부(7)를 포함한다. 여기서, 평판표시장치는 LCD(liquid crystal display) 패널, OLED(Organic Light Emitting Diodes) 패널 등 표시패널을 구비하는 표시장치를 포함한다.
데이터 레지스터부(1)는 타이밍 콘트롤러(도면에 미표시)로부터 공급되는 각 채널의 RGB 영상데이터(DATA)를 쉬프트되는 펄스에 따라 하나씩 저장하는 동작을 반복 수행하여 1 수평라인 분량의 영상데이터가 모두 저장되면, 이들을 한꺼번에 제1래치부(2)에 출력한다.
제1래치부(2)는 상기 데이터 레지스터부(1)로부터 인가되는 1수평라인 분량의 영상데이터를 일시 저장하였다가 제2래치부(3)에 출력한다.
제2래치부(3)는 상기 제1래치부(2)로부터 인가되는 1수평라인 분량의 영상데이터를 일시 저장하였다가 D/A변환기(4)에 출력한다.
따라서, 상기 제1래치부(2) 및 제2래치부(3)에는 서로 인접된 1 수평라인 분량의 영상데이터가 동일한 시점에서 각기 저장되어 있다. 제1래치부(2) 및 제2래치부(3)에 저장된 영상데이터는 계조범위비트를 포함한다. 계조범위비트는 영상데이터에 상응하는 데이터전압이 상위계조전압범위에 속하는지 하위계조전압범위에 속하는지를 표시하는 비트이다. 계조범위비트는 영상데이터의 최상위비트(MSB; Most Significant Bit)일 수 있지만 이에 한정되는 것은 아니다. 예를들면, 계조범위비트는 영상데이터의 최상위비트를 포함하며, 최상위비트에 연속하여 인접한 적어도 하나의 비트를 더 포함할 수도 있다.
이하, 본 실시예에서는 영상데이터의 계조범위비트가 ‘0’이면 영상데이터의 데이터전압이 하위계조전압범위에 속하고, 영상데이터의 계조범위비트가 ‘1’이면 영상데이터의 데이터전압이 상위계조전압범위에 속하는 것을 표시하는 경우를 예시하여 설명한다.
D/A변환기(4)는 외부로부터 입력되는 감마기준전압으로부터 생성되는 소정 스텝의 계조전압 중 상기 제2래치부(3)로부터 입력된 영상데이터에 상응되는 데이터전압(계조전압)을 선택하여 출력버퍼부(5)에 출력한다. 데이터전압은 최소전압(Min) 내지 최대전압(Max) 범위 내 소정 스텝의 계조전압들 중 영상데이터에 대응되는 전압이다. 데이터전압의 범위는 최소전압(Min)에서 중간전압 범위를 가지는 하위계조전압범위와, 중간전압에서 최대전압(Max) 범위를 가지는 상위계조전압범위로 구분될 수 있다. 중간전압은 최소전압보다 크고 최대전압보다 작은 전압으로서, 바람직하게는 (최대전압+최소전압)/2 이다.
표시패널이 액정패널인 경우 상위계조전압범위는 정극성 데이터에 해당하는 데이터전압이 속하는 범위이고, 하위계조전압범위는 부극성 데이터에 해당하는 데이터전압이 속하는 범위일 수 있다.
출력버퍼부(5)는 상기 D/A변환기(4)로부터 인가되는 각 채널의 데이터전압을 완충증폭하여 멀티플렉서부(7)에 출력한다.
멀티플렉서부(7)는 상기 출력버퍼부(5)로부터 인가되는 각 채널의 데이터전압을 표시패널의 데이터라인(DL1-DLn)에 출력할 때, 로드신호 인에이블 구간('H') 동안 스위칭 제어부(6)로부터 출력되는 스위칭제어신호(CTL)의 제어를 받아 해당 데이터라인(DL1-DLn)을 프리차지하거나 이전 상태 출력을 유지한다. 이에 대하여 좀 더 상세히 설명하면 다음과 같다.
스위칭 제어부(6) 및 멀티플렉서부(7)는 표시패널의 모든 데이터라인(DL1-DLn)에 대하여 동일한 방식으로 동작하는데, 여기에서는 하나의 데이터라인(DL1)에 대하여 동작하는 것을 예로하여 설명한다.
스위칭 제어부(6)는 상기 제1래치부(2) 및 제2래치부(3)에 저장된 영상데이터 중에서 동일 채널의 두 영상데이터 즉, 제1래치부(2)에 저장된 현재 수평라인의 영상데이터(Dt)와 제2래치부(3)에 저장된 바로 이전 수평라인의 영상데이터(Dt-1)의 계조범위비트를 비교하여 두 영상데이터(Dt-1,Dt)의 데이터전압이 같은 계조전압 범위에 속하는지 다른 계조전압 범위에 속하는지를 판단하고, 그 판단 결과에 따라 스위칭제어신호(CTL)를 생성하여 상기 멀티플렉서부(7)에 출력한다. 스위칭 제어부(6)는 예를 들면, 두 영상데이터(Dt-1, Dt)의 계조범위비트를 배타적 논리합(Exclusive OR) 연산하여 스위칭 제어신호(CTL)를 생성하도록 구성될 수 있다.
도 4는 상기 스위칭 제어부(6)가 상기 두 영상데이터를 비교하여 멀티플렉서부(7)의 스위칭 동작을 제어하기 위한 로직 로직 테이블을 나타낸 것이다. 도 5는 멀티플렉서부(7)의 스위칭 동작을 설명하기 위한 예시도면이다. 도 5에서 최대전압은 전원전압(VDD)이고, 최소전압은 0V이며, 중간전압은 VDD/2인 경우이다. 멀티플렉서부(7)는 출력버퍼부(5)의 버퍼출력라인(BL1)을 스위칭 제어신호(CTL)에 응답하여 중간전압(VDD/2) 또는 데이터 라인(DL1)에 선택적으로 연결하는 스위치(SW1)를 포함한다.
도 4 및 도 5를 참조하면, 먼저 두 영상 데이터(Dt, Dt-1)의 계조범위비트가 각각 0,0이거나 1,1이면, 스위칭제어부(6)는 두 영상 데이터(Dt, Dt-1)의 계조범위비트를 배타적 논리합(Exclusive OR) 연산하여 스위칭제어신호(CTL)를 ‘0’으로 디스에이블(Disable)시킨다. 두 영상 데이터(Dt, Dt-1)의 계조범위비트가 각각 0,0이면 두 영상 데이터(Dt, Dt-1)의 데이터전압이 모두 하위계조전압범위에 속하는 경우이고, 두 영상 데이터(Dt, Dt-1)의 계조범위비트가 각각 1,1이면 두 영상 데이터의 데이터전압이 모두 상위계조전압범위에 속하는 경우이다.
두 영상 데이터(Dt, Dt-1)의 데이터전압이 모두 동일한 계조전압범위에 속하여 스위칭제어신호(CTL)가 디스에이블되면, 멀티플렉서부(7)의 스위치(SW1)는 스위칭제어신호(CTL)에 응답하여 출력버퍼부(5)의 버퍼출력라인(BL1)을 데이터 라인(DL1)에 연결한다. 따라서, 출력버퍼부(5)는 이전 출력을 데이터 라인(DL1)으로 출력할 수 있다. 도 5 (b)는 이러한 스위치 상태를 도시한다.
다음으로, 두 영상 데이터(Dt, Dt-1)의 계조범위비트가 각각 0,1이거나 각각 1,0이면, 스위칭제어부(6)는 두 영상 데이터(Dt, Dt-1)의 계조범위비트를 배타적 논리합(Exclusive OR) 연산하여 스위칭제어신호(CTL)를 ‘1’로 인에이블(Enable)시킨다. 두 영상 데이터(Dt, Dt-1)의 계조범위비트가 0,1이면 현재 영상 데이터(Dt)의 데이터전압이 하위계조전압범위에 속하고, 이전 영상 데이터(Dt-1)의 데이터전압이 상위계조전압범위에 속하는 경우이고, 두 영상 데이터(Dt, Dt-1)의 계조범위비트가 1,0이면 현재 영상 데이터(Dt)의 데이터전압이 상위계조전압범위에 속하고, 이전 영상 데이터(Dt-1)의 데이터전압이 하위계조전압범위에 속하는 경우이다.
두 영상 데이터(Dt, Dt-1)의 데이터전압이 서로 다른 계조전압범위에 속하여 스위칭제어신호(CTL)가 인에이블되면, 멀티플렉서부(7)의 스위치(SW1)는 스위칭제어신호(CTL)에 응답하여 중간전압(VDD/2)을 데이터 라인(DL1)에 인가하여 데이터 라인(DL1)을 중간전압(VDD/2)으로 프리차지시킨다. 도 5(a)는 이러한 스위치 상태를 도시한다.
스위칭 제어부(6)는 상기 멀티플렉서부(7)에 상기 스위칭제어신호(CTL)를 출력함에 있어서, 상기 제1래치부(2) 및 제2래치부(3)를 통해 출력되는 영상데이터의 데이터전압이 그 멀티플렉서부(7)에 인가되는 시점에 동기되어 출력되도록 스위칭제어신호(CTL)를 로드 신호(LOAD)에 동기시켜 출력하는 것이 바람직하다.
도 6은 본 발명의 일 실시 예에 따른 소스 드라이버에서 연속된 영상 데이터가 입력되는 경우 데이터 라인에 인가되는 전압의 변화를 나타내는 파형도이다. 도 6에서 연속된 영상 데이터는 최소전압(Mix) 영상 데이터 입력 후, T1구간 동안 최대전압(Max) 영상 데이터, T2 구간 동안 최대전압(Max) 영상 데이터, T3 구간 동안 최소전압(Min) 영상 데이터, T4 구간 동안 최소전압(Min) 영상 데이터가 입력되는 경우를 예시한다.
도 6을 참조하면, 먼저 T1 구간에서 이전 영상 데이터의 데이터 전압은 최소전압(Min)이고, 현재 영상 데이터의 데이터 전압은 최대전압(Max)이다. 그러므로 이전 영상 데이터의 최상위 비트(MSB)는 0이고, 현재 영상 데이터의 최상위 비트(MSB)는 1이다.
스위칭 제어부(6)는 이전 영상 데이터의 최상위 비트(MSB) 0과 현재 영상 데이터의 최상위 비트(MSB) 1을 배타적 논리합 연산하여 스위칭제어신호(CTL)을 인에이블시켜 멀티플렉서부(7)로 제공한다. 멀티플렉서부(7)는 스위칭제어신호(CTL)에 응답하여 로드신호 인에이블구간(‘H’) 동안 해당 데이터 라인(DL1)에 중간전압(VDD/2)을 인가함으로써 데이터 라인(DL1)을 프리차지시킨다. 멀티플렉서부(7)는 로드신호 디스에이블구간(‘L’)동안 현재 영상 데이터의 데이터전압인 최대전압(Max)을 해당 데이터 라인(DL1)에 인가한다.
다음으로 T2 구간에서, 이전 및 현재 영상 데이터의 데이터 전압은 모두 최대전압(Max)이다. 그러므로 이전 및 현재 영상 데이터의 최상위 비트(MSB)는 모두 1이 된다.
스위칭 제어부(6)는 이전 영상 데이터의 최상위 비트(MSB) 1과 현재 영상 데이터의 최상위 비트(MSB) 1을 배타적 논리합 연산하여 스위칭제어신호(CTL)을 디스에이블시켜 멀티플렉서부(7)로 제공한다. 멀티플렉서부(7)는 스위칭제어신호(CTL)에 응답하여 로드신호 인에이블구간(‘L’) 동안 출력버퍼부(5)의 버퍼출력라인(BL1)을 데이터 라인(DL1)에 연결시킴으로써 이전 영상 데이터의 데이터 전압 출력이 유지되도록 한다. 멀티플렉서부(7)는 로드신호 디스에이블구간(‘L’)동안 현재 영상 데이터의 데이터 전압인 최대전압(Max)을 해당 데이터 라인(DL1)에 인가한다.
다음으로, T3 구간에서 이전 영상 데이터의 데이터 전압은 최대전압(Max)이고 현재 데이터의 데이터 전압은 최소전압(Min)이므로 스위칭제어신호(CTL)는 인에이블되며 해당 데이터 라인(DL1)은 중간전압(VDD/2)으로 프리차지된 후 현재 데이터의 데이터 전압인 최소전압(Min)으로 차징된다. T4 구간에서 이전 및 현재 영상 데이터의 데이터 전압은 모두 최소전압(Min)이므로 스위칭제어신호(CTL)은 디스에이블되며 해당 데이터 라인(DL1)에는 이전 영상 데이터의 데이터 전압인 최소전압(Min)이 인가되어 유지된 후 현재 데이터의 데이터 전압인 최소전압(Min)으로 차징된다. 기타 T3 구간 및 T4 구간의 상세한 설명은 T1 구간 및 T2 구간의 설명으로부터 당업자가 용이하게 이해할 수 있는 것이므로 상세한 설명은 생략한다.
T2 및 T4 구간에서와 같이 본 발명의 실시 예에 따르면, 연속된 영상 데이터가 동일한 계조전압범위에 속하는 경우 프리차지 동작이 발생하지 않게 되어 전력소모량과 발열량을 줄일 수 있다.
도 7은 본 발명에 의한 평판표시장치의 소스 드라이버 출력회로의 다른 실시예에 대한 블록도이다.
도 7에 도시한 바와 같이, 데이터 레지스터부(11), 래치부(12), D/A변환기(13), 출력버퍼부(14), 스위칭 제어부(15) 및 멀티플렉서부(16)를 포함한다.
상기 래치부(12)는 데이터 레지스터부(11)로부터 인가되는 1수평라인 분량의 영상 데이터를 저장하였다가 D/A변환기(13)로 출력한다. 영상 데이터는 영상데이터에 해당하는 데이터전압이 상위계조전압범위에 속하는지 하위계조전압범위에 속하는지를 표시하는 계조범위비트를 포함한다. 계조범위비트는 영상 데이터의 최상위비트(MSB)일 수 있다.
상기 스위칭 제어부(15)는 영상데이터의 계조범위비트가 ‘1’이면 영상데이터의 데이터전압이 상위계조전압범위에 속하는 것으로 판단하여, 스위칭제어신호(CTL)을 제1로직 상태(‘1’)로 천이시키고, 영상데이터의 계조범위비트가 ‘0’이면 영상데이터의 데이터전압이 하위계조전압범위에 속하는 것으로 판단하여 스위칭제어신호(CTL)을 제2로직 상태(‘0’)로 변경시켜 멀티플렉서부(16)로 출력한다.
상기 멀티플렉서부(16)는 로드신호 인에이블 구간(‘H’) 동안 스위칭제어신호(CTL)에 응답하여 데이터 라인(DL1)에 제1전압 또는 제2전압을 인가시킴으로써 데이터 라인(DL1)을 프리차지 시킨다. 예를 들면, 멀티플렉서부(16)는 로드신호 인에이블 구간(‘H’) 동안 스위칭제어신호(CTL)가 제1로직 상태이면 데이터 라인(DL1)에 제1전압을 인가하여 데이터 라인(DL1)을 프리차지시키고, 로드신호 인에이블 구간(‘H’) 동안 스위칭제어신호(CTL)가 제2로직 상태이면 데이터 라인(DL1)에 제2전압을 인가하여 데이터 라인(DL1)을 프리차지 시킨다. 제1전압은 중간전압이고, 제2전압은 접지전압일 수 있다.
멀티플렉서부(16)는 로드신호 디스에이블 구간(‘L’) 동안 출력버퍼부(14)의 버퍼출력라인(BL1)을 데이터 라인(DL1)에 연결하여 영상 데이터의 데이터 전압을 데이터 라인(DL1)으로 출력한다.
기타 데이터 레지스터부(11), D/A변환기(13), 출력버퍼부(14) 및 상위계조전압범위, 하위계조전압범위는 도 3의 데이터 레이스터부(1), D/A변환기(4), 출력버퍼부(5)의 설명으로부터 당업자가 용이하게 이해할 수 있는 것이므로 상세한 설명은 생략한다.
본 실시예에서는 영상데이터의 계조범위비트가 ‘0’이면 영상데이터의 데이터전압이 하위계조전압범위에 속하고, 영상데이터의 계조범위비트가 ‘1’이면 영상데이터의 데이터전압이 상위계조전압범위에 속하는 것을 예시하여 설명하였지만 이에 한정되지 아니하며, 영상데이터의 계조범위비트가 ‘0’이면 상위계조전압범위에 속하고, ‘1’이면 하위계조범위에 속하는 것으로 영상데이터를 구성할 수도 있다.
도 8은 도 7의 멀티플렉서부의 스위칭 동작을 설명하기 위한 예시도면이다. 도 8에서 최대전압은 전원전압(VDD)이고, 최소전압은 접지전압(VSS)이며, 중간전압은 VDD/2인 경우이다. 멀티플렉서부(16)는 데이터 라인(DL1)에 중간전압(VDD/2) 또는 접지전압(VSS)을 인가하여 프리차지 시키거나, 데이터 라인(DL1)에 출력버퍼부(14)의 버퍼출력라인(BL1)을 연결하는 스위치(SW2)를 포함한다.
도 9는 본 발명의 다른 실시 예에 따른 소스 드라이버에서 연속된 영상 데이터가 입력되는 경우 데이터 라인에 인가되는 전압의 변화를 나타내는 파형도이다. 도 9에서 연속된 영상 데이터는 최소전압(Mix) 영상 데이터 입력 후, T1 구간 동안 최대전압(Max) 영상 데이터, T2 구간 동안 최소전압(Min) 영상 데이터, T3 구간 동안 최소전압(Min) 영상 데이터가 입력되는 경우를 예시한다.
도 9를 참조하면, 먼저 T1 구간에서 영상 데이터의 데이터 전압은 최대전압(Max)이다. 그러므로 영상 데이터의 최상위 비트(MSB)는 1이다.
스위칭 제어부(15)는 영상 데이터의 최상위 비트(MSB) 1에 따라 스위칭제어신호(CTL)을 제1로직 상태(‘1’)로 변경시켜 멀티플렉서부(7)로 제공한다. 멀티플렉서부(16)는 스위칭제어신호(CTL)에 응답하여 로드신호 인에이블구간(‘H’) 동안 해당 데이터 라인(DL1)에 중간전압(VDD/2)을 인가함으로써 데이터 라인(DL1)을 프리차지시킨다. 그리고 멀티플렉서부(7)는 로드신호 디스에이블 구간(‘L’) 동안 영상 데이터의 데이터전압인 최대전압(Max)을 해당 데이터 라인(DL1)에 인가한다.
다음으로 T2 구간에서, 영상 데이터의 데이터 전압은 최소전압(Min)이다. 그러므로 영상 데이터의 최상위 비트(MSB)는 0이 된다.
스위칭 제어부(15)는 영상 데이터의 최상위 비트(MSB) 0에 따라 스위칭제어신호(CTL)을 제2로직 상태(‘0’)로 변경시켜 멀티플렉서부(7)로 제공한다. 멀티플렉서부(16)는 스위칭제어신호(CTL)에 응답하여 로드신호 인에이블 구간(‘H’) 동안 해당 데이터 라인(DL1)에 접지전압(VSS)을 인가함으로써 데이터 라인(DL1)을 프리차지 시킨다. 그리고 로드신호 디스에이블 구간(‘L’) 동안 영상 데이터의 데이터 전압인 최소전압(Min)을 해당 데이터 라인(DL1)에 인가한다.
다음으로 T3 구간에서, 영상 데이터의 데이터 전압은 최소전압(Min)이다. 그러므로 영상 데이터의 최상위 비트(MSB)는 0이 된다.
스위칭 제어부(15)는 영상 데이터의 최상위 비트(MSB) 0에 따라 스위칭제어신호(CTL)을 제2로직 상태(‘0’)로 변경시켜 멀티플렉서부(7)로 제공한다. 멀티플렉서부(16)는 스위칭제어신호(CTL)에 응답하여 로드신호 인에이블 구간(‘H’) 동안 해당 데이터 라인(DL1)에 접지전압(VSS)을 인가함으로써 데이터 라인(DL1)을 프리차지 시킨다. 그리고 로드신호 디스에이블 구간(‘L’) 동안 영상 데이터의 데이터 전압인 최소전압(Min)을 해당 데이터 라인(DL1)에 인가한다.
본 실시예에 따르면, 연속적으로 하위계조범위에 속하는 영상 데이터가 입력되는 경우 종래 도 2에서 불필요하게 중간전압으로 프리차지되어 전력량과 발열량이 증가하는 문제점이 해소될 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세히 설명하였지만, 본 발명의 권리범위가 이에 한정되는 것이 아니라 다음의 청구범위에서 정의하는 본 발명의 기본 개념을 바탕으로 보다 다양한 실시예로 구현될 수 있으며, 이러한 실시예들 또한 본 발명의 권리범위에 속하는 것이다.
1 : 데이터 레지스터부 2 : 제1래치부
3 : 제2래치부 4 : D/A변환기
5 : 출력버퍼부 6 : 스위칭 제어부
7 : 멀티플렉서부

Claims (9)

  1. 데이터 레지스터부로부터 영상데이터를 전달받아 저장하는 제1래치부;
    상기 제1래치부로부터 상기 영상데이터를 전달받아 저장하는 제2래치부;
    상기 제2래치부의 영상데이터를 데이터전압으로 변환하는 D/A변환기;
    상기 D/A변환기의 데이터전압을 데이터라인으로 출력하는 출력버퍼부;
    상기 제1래치부 및 제2래치부에 저장된 서로 인접된 수평라인의 영상데이터 중에서 동일 채널의 두 영상데이터의 데이터전압이 동일한 계조전압범위에 속하는지를 판단하여 그 판단결과에 따른 스위칭제어신호를 출력하는 스위칭 제어부; 및
    상기 스위칭제어신호에 따라 프리차지 전압을 선택하여 상기 데이터라인으로 출력하거나, 프리차지 전압 선택동작을 대신하여 상기 출력버퍼부의 해당 채널과 해당 데이터라인의 연결상태를 계속 유지하는 멀티플렉서부를 포함하여 구성한 것을 특징으로 하는 평판표시장치의 소스 드라이버 출력회로.
  2. 제1항에 있어서, 상기 계조전압범위는
    최대전압에서 중간전압 사이의 상위계조전압 범위와, 최소전압에서 중간전압 사이의 하위계조전압 범위를 포함하며, 상기 중간전압은 최대전압과 최소전압 사이의 전압인 것을 특징으로 하는 평판표시장치의 소스 드라이버 출력회로.
  3. 제2항에 있어서, 중간전압은 상기 프리차지전압인 것을 특징으로 하는 평판표시장치의 소스 드라이버 출력회로.
  4. 제2항에 있어서, 상기 영상데이터는 상기 영상데이터의 데이터전압이 상기 상위계조전압 범위 또는 상기 하위계조전압 범위에 포함되는지 여부를 표시하는 계조범위비트를 포함하고,
    상기 스위칭 제어부는 상기 계조범위비트를 근거로 두 영상데이터의 데이터전압이 동일한 계조전압범위에 속하는지를 판단하는 것을 특징으로 하는 평판표시장치의 소스 드라이버 출력회로.
  5. 제1항에 있어서, 스위칭 제어부는 상기 두 영상데이터의 계조범위비트를 배타적 논리합(exclusive OR) 연산하여 상기 스위칭 제어신호를 생성하는 것을 특징으로 하는 평판표시장치의 소스 드라이버 출력회로.
  6. 데이터 레지스터부로부터 영상데이터를 전달받아 저장하는 래치부;
    상기 래치부의 영상데이터를 데이터전압으로 변환하는 D/A변환기;
    상기 D/A변환기의 데이터전압을 데이터라인으로 출력하는 출력버퍼부;
    상기 래치부에 저장된 영상데이터의 데이터전압이 상위계조전압 범위에 속하는지 하위계조전압 범위에 속하는지 확인하여 그 확인결과에 따른 스위칭제어신호를 출력하는 스위칭 제어부;
    상기 스위칭제어신호에 따라, 제1전압 또는 제2전압을 프리차지 전압으로 선택하여 데이터라인에 출력하는 멀티플렉서부를 포함하여 구성한 것을 특징으로 하는 평판표시장치의 소스 드라이버 출력회로.
  7. 제6항에 있어서, 상위계조전압 범위는 최대전압에서 중간전압의 사이에 속하고, 하위계조전압 범위는 최소전압에서 중간전압 사이의 속하며, 상기 중간전압은 상기 최대전압과 최소전압 사이의 전압인 것을 특징으로 하는 액정표시장치의 소스 드라이버 출력회로.
  8. 제6항에 있어서, 상기 제1전압은 상기 중간전압이고, 상기 제2전압은 상기 최소전압인 것을 특징으로 하는 평판표시장치의 소스 드라이버 출력회로.
  9. 제6항에 있어서, 스위칭 제어부는
    상기 영상데이터는 상기 영상데이터의 데이터전압이 상기 상위계조전압 범위 또는 상기 하위계조전압 범위에 포함되는 지 여부를 표시하는 계조범위비트를 포함하고,
    상기 스위칭 제어부는 상기 계조범위비트를 근거로 영상데이터의 데이터전압이 상기 상위계조전압 범위에 속하는지 또는 하위계조전압 범위에 속하는지 판단하는 것을 특징으로 하는 평판표시장치의 소스 드라이버 출력회로.
KR1020100118857A 2010-11-26 2010-11-26 평판 표시 장치의 소스 드라이버 출력 회로 KR20120057214A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100118857A KR20120057214A (ko) 2010-11-26 2010-11-26 평판 표시 장치의 소스 드라이버 출력 회로
US13/301,101 US20120133631A1 (en) 2010-11-26 2011-11-21 Source driver output circuit of flat panel display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100118857A KR20120057214A (ko) 2010-11-26 2010-11-26 평판 표시 장치의 소스 드라이버 출력 회로

Publications (1)

Publication Number Publication Date
KR20120057214A true KR20120057214A (ko) 2012-06-05

Family

ID=46126294

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100118857A KR20120057214A (ko) 2010-11-26 2010-11-26 평판 표시 장치의 소스 드라이버 출력 회로

Country Status (2)

Country Link
US (1) US20120133631A1 (ko)
KR (1) KR20120057214A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160058355A (ko) * 2014-11-14 2016-05-25 엘지디스플레이 주식회사 데이터구동부 및 이를 포함하는 표시장치
US10497327B2 (en) 2015-01-09 2019-12-03 Samsung Display Co., Ltd. Display apparatus and method of driving the same

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI464721B (zh) * 2012-03-27 2014-12-11 Novatek Microelectronics Corp 顯示驅動優化方法與顯示驅動器
TWI460709B (zh) * 2012-07-03 2014-11-11 Au Optronics Corp 液晶顯示器及相關配向方法
KR102055841B1 (ko) 2013-03-05 2019-12-13 삼성전자주식회사 출력 버퍼 회로 및 이를 포함하는 소스 구동 회로
TWI494913B (zh) * 2013-09-03 2015-08-01 Raydium Semiconductor Corp 源極驅動電路之預充電裝置及其運作方法
KR102257575B1 (ko) * 2015-05-20 2021-05-31 삼성전자주식회사 디스플레이 드라이버 집적회로
CN105047166A (zh) 2015-08-28 2015-11-11 深圳市华星光电技术有限公司 液晶显示面板驱动方法及液晶显示装置
CN105489154B (zh) * 2015-12-31 2018-10-23 上海天马微电子有限公司 一种显示装置及其驱动方法
US20170309217A1 (en) * 2016-04-22 2017-10-26 Silicon Works Co., Ltd. Display driving device and display device including the same
JP2019109353A (ja) * 2017-12-18 2019-07-04 シャープ株式会社 表示制御装置および該表示制御装置を備えた液晶表示装置
JP6741046B2 (ja) * 2018-07-23 2020-08-19 セイコーエプソン株式会社 液晶装置および電子機器
TWI671726B (zh) * 2018-08-22 2019-09-11 友達光電股份有限公司 顯示裝置及其調整方法
JP7420451B2 (ja) * 2019-04-10 2024-01-23 ソニーセミコンダクタソリューションズ株式会社 表示装置および表示装置の駆動方法
CN111951743A (zh) * 2020-08-10 2020-11-17 Tcl华星光电技术有限公司 源驱动芯片以及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160058355A (ko) * 2014-11-14 2016-05-25 엘지디스플레이 주식회사 데이터구동부 및 이를 포함하는 표시장치
US10497327B2 (en) 2015-01-09 2019-12-03 Samsung Display Co., Ltd. Display apparatus and method of driving the same

Also Published As

Publication number Publication date
US20120133631A1 (en) 2012-05-31

Similar Documents

Publication Publication Date Title
KR20120057214A (ko) 평판 표시 장치의 소스 드라이버 출력 회로
US11410613B2 (en) Display device and method of driving the same
US7570243B2 (en) Liquid crystal display and driving method thereof
US7643002B2 (en) Data driver, liquid crystal display and driving method thereof
US7817126B2 (en) Liquid crystal display device and method of driving the same
KR101450868B1 (ko) 표시장치 및 그 구동방법
KR101782818B1 (ko) 데이터 처리 방법, 데이터 구동 회로 및 이를 포함하는 표시 장치
US8115755B2 (en) Reducing power consumption associated with high bias currents in systems that drive or otherwise control displays
KR20210083644A (ko) 유기발광 표시장치 및 그 구동방법
JP2007004109A (ja) 液晶表示装置の駆動方法及び装置
KR20020064675A (ko) 액정디스플레이의 신호선구동회로 및 신호선구동방법
KR20150042915A (ko) 표시 장치 및 표시 장치의 구동 방법
KR20190072200A (ko) 표시장치 및 그 구동 방법
US20150228241A1 (en) Display device and driving method thereof
TW202234372A (zh) 驅動顯示面板的方法及其顯示驅動電路
JP2006195430A (ja) 液晶表示装置のソースドライバ駆動方法
KR100652382B1 (ko) 플랫 패널 디스플레이를 구동하는 데 있어 감소된전력소모를 제공하는 드라이버 회로 및 방법
US20150102989A1 (en) Equalizing Method and Driving Device Thereof
KR101337497B1 (ko) 디스플레이 구동 회로
US10446107B2 (en) Data driver and display apparatus including the same
US20220415230A1 (en) Source amplifier and display device including the same
KR101250235B1 (ko) 액정표시장치의 구동 회로 및 방법
JP2010102146A (ja) 液晶表示装置のドライブ装置および液晶表示装置
US10770022B2 (en) Source driver and a display driver integrated circuit
KR20090022471A (ko) 액정표시장치의 데이터 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application