CN111951743A - 源驱动芯片以及显示装置 - Google Patents
源驱动芯片以及显示装置 Download PDFInfo
- Publication number
- CN111951743A CN111951743A CN202010795729.8A CN202010795729A CN111951743A CN 111951743 A CN111951743 A CN 111951743A CN 202010795729 A CN202010795729 A CN 202010795729A CN 111951743 A CN111951743 A CN 111951743A
- Authority
- CN
- China
- Prior art keywords
- voltage
- switching element
- preset voltage
- preset
- data line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/041—Temperature compensation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Charge And Discharge Circuits For Batteries Or The Like (AREA)
Abstract
本申请实施例公开了一种源驱动芯片以及显示装置,其中,该源驱动芯片包括第一预充电模块,用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线预充电至第一预设电压以及将所述第二数据线预充电至第二预设电压;当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线预充电至第二预设电压以及将所述第二数据线预充电至第一预设电压;所述第一预设电压大于所述第二预设电压。本申请实施例的源驱动芯片以及显示装置,可以降低源驱动芯片的温度。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种源驱动芯片以及显示装置。
背景技术
随着液晶显示面板的尺寸也越来大,尺寸越大面内内阻压降(RC loading)也越大。
为了保证充电效果,需要增大源驱动芯片的效率,进而使得源驱动芯片的温度较高,也即发热比较严重,因此容易损坏源驱动芯片。
发明内容
本申请实施例提供一种源驱动芯片以及显示装置,能够降低源驱动芯片的温度,避免损坏源驱动芯片。
本申请实施例提供一种源驱动芯片,应用于显示面板中,所述显示面板包括多条第一数据线和多条第二数据线,所述第一数据线用于输入第一数据信号,所述第二数据线用于输入第二数据信号,所述第一数据线和所述第二数据线交错设置,所述第一数据信号和所述第二数据信号不等;
所述源驱动芯片包括:
第一电源模块,用于提供第一电压范围的电源电压;
第二电源模块,用于提供第二电压范围的电源电压;所述第二电压范围与所述第一电压范围相对于预设参考电压对称;
第一预充电模块,用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线预充电至第一预设电压以及将所述第二数据线预充电至第二预设电压;当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线预充电至第二预设电压以及将所述第二数据线预充电至第一预设电压;所述第一预设电压大于所述第二预设电压;
选择模块,用于根据第一数据信号的电压在所述第一电源模块和第二电源模块中选择其中一个电源模块与所述第一数据线连接;以及根据第二数据信号的电压在所述第一电源模块和第二电源模块中选择另外一个电源模块与所述第二数据线连接,以将所述第一数据线充电至第一预设目标电压和将所述第二数据线充电至第二预设目标电压。
本发明还提供一种显示装置,其包括上述源驱动芯片。
本申请实施例的源驱动芯片以及显示装置,包括第一预充电模块,用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线预充电至第一预设电压以及将所述第二数据线预充电至第二预设电压;当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线预充电至第二预设电压以及将所述第二数据线预充电至第一预设电压;所述第一预设电压大于所述第二预设电压;因此减小了充电电压的增长幅度,从而降低了源驱动芯片的温度,进而避免源驱动芯片受损。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有的源驱动芯片的结构示意图。
图2为现有的源驱动芯片中各信号的其中一种时序示意图。
图3为本申请一实施例提供的源驱动芯片的结构示意图。
图4为图3中的源驱动芯片中各信号的其中一种时序示意图。
图5为本申请另一实施例提供的源驱动芯片的结构示意图。
图6为图5中的源驱动芯片中各信号的其中一种时序示意图。
图7为本申请又一实施例提供的源驱动芯片的结构示意图。
图8为图7中的源驱动芯片中各信号的其中一种时序示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
如图1所示,现有的源驱动芯片应用于显示面板中,所述显示面板包括多条第一数据线11和多条第二数据线12,所述第一数据线11用于输入第一数据信号,所述第二数据线12用于输入第二数据信号,所述第一数据线11和所述第二数据线12交错设置,所述第一数据信号和所述第二数据信号不等,该源驱动芯片包括:
第一电源模块13用于提供第一电压范围的电源电压;第一电源模块13接入第一预设像素数据,该第一电压范围的电源电压根据所述第一像素数据得到。
第二电源模块14用于提供第二电压范围的电源电压;第一电压范围比如为8至16V,第二电压范围比如为0至8V。第二电源模块14接入第二预设像素数据。该第二电压范围的电源电压根据所述第二像素数据得到。
选择模块30包括第一开关K9'、第二开关K10'、第三开关K11'、第四开关K12',其中第一开关K9'和第二开关K10'的一端均与所述第一电源模块13的输出端连接,第一开关K9'的另一端与所述第一数据线11连接。第二开关K10'的另一端与所述第二数据线12连接。
第三开关K11'和第四开关K12的一端均与所述第二电源模块14的输出端连接,第三开关K11'另一端与所述第一数据线11连接。第四开关K12'的另一端与所述第二数据线12连接。
当所述第一数据信号的电压大于所述第二数据信号的电压时,K9'和K12'闭合,K10'和K11'断开,从而使得第一数据线对应的像素的亮度大于第二数据线对应的像素的亮度。当所述第二数据信号的电压大于所述第一数据信号的电压时,K10'和K11'闭合,K9'和K12'断开,从而使得第一数据线对应的像素的亮度小于第二数据线对应的像素的亮度。
如图2所示,TP表示触控信号,S1表示第一数据线11输入的数据信号,S2表示第二数据线12输入的数据信号。通常情况下第一数据线11在充电过程中需要从8V上升到16V,第二数据线12在充电过程中需要从8V上升到0V,因此增大了源驱动芯片的充电效率。
请参照图3至图4,图3为本申请一实施例提供的源驱动芯片的结构示意图。
如图3所示,本实施例的源驱动芯片100应用于显示面板中,所述显示面板包括多条第一数据线11和多条第二数据线12,所述第一数据线11用于输入第一数据信号,所述第二数据线12用于输入第二数据信号,所述第一数据线11和所述第二数据线12交错设置,所述第一数据信号和所述第二数据信号不等。
所述源驱动芯片100包括:第一电源模块21、第二电源模块22、选择模块30以及第一预充电模块40。
第一电源模块21用于提供第一电压范围的电源电压;
第二电源模块22用于提供第二电压范围的电源电压;所述第二电压范围与所述第一电压范围相对于预设参考电压对称;在一实施方式中,第一电压范围比如为8至16V,第二电压范围比如为0至8V,预设参考电压为8V,当然可以理解的,第一电压范围和第二电压范围不限于此,具体可以根据需求设置。
选择模块30用于根据第一数据信号的电压在所述第一电源模块21和第二电源模块22中选择其中一个电源模块与所述第一数据线11连接;以及根据第二数据信号的电压在所述第一电源模块21和第二电源模块22中选择另外一个电源模块与所述第二数据线12连接;以将所述第一数据线充电至第一预设目标电压和将所述第二数据线充电至第二预设目标电压。第一预设目标电压为所述第一数据信号的电压的最大值,第二预设目标电压为所述第二数据信号的电压的最大值。以第一数据信号的电压大于第二数据信号的电压为例,第一预设目标电压为16V,第二预设目标电压为8V。在一实施方式中,所述选择模块30包括第九开关元件K9、第十开关元件K10、第十一开关元件K11以及第十二开关元件K12;
所述第九开关元件K9的输入端和所述第十开关元件K10的输入端均与所述第一电源模块21连接,所述第九开关元件K9的控制端接入所述第一数据信号,所述第九开关元件K9的输出端与所述第一数据线11连接;
所述第十开关元件K10的控制端均接入第二数据信号,所述第十开关元件K10的输出端与所述第二数据线12连接;
所述第十一开关元件K11的输入端和所述第十二开关元件K12的输入端均与所述第二电源模块22连接,所述第十一开关元件K11的控制端接入第一数据信号;所述第十二开关元件K12的控制端接入所述第二数据信号,所述第十一开关元件K11的输出端与所述第一数据线11连接;所述第十二开关元件K12的输出端与所述第二数据线12连接。
第一预充电模块40用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线11预充电至第一预设电压V1以及将所述第二数据线12预充电至第二预设电压V2;当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线11预充电至第二预设电压V2和将所述第二数据线12预充电至第一预设电压V1;所述第一预设电压V1大于所述第二预设电压V2。
在一实施方式中,为了进一步降低芯片的温度,所述第一预充电模块40包括第一预充单元41和第二预充单元42;
所述第一预充单元41用于在第一控制信号S5的控制下,将所述第一数据线11预充电至第一预设电压V1以及将所述第二数据线12预充电至第二预设电压V2,所述第一控制信号S5根据所述第一数据信号的电压和预设参考电压之间的差值生成;
所述第二预充单元42用于在第二控制信号S6的控制下,将所述第一数据线11预充电至第二预设电压V2以及将所述第二数据线12预充电至第一预设电压V1,所述第二控制信号S6根据所述第二数据信号的电压和预设参考电压之间的差值生成;所述第一控制信号S5和所述第二控制信号S6的电平相反。
在一实施方式中,为了进一步降低芯片的温度,所述第一预充单元41包括第一开关元件K1和第二开关元件K2;
所述第一开关元件K1的输入端接入所述第一预设电压V1;所述第一开关元件K1的输出端与所述第一数据线11连接;所述第一开关元件K1和所述第二开关元件K2的控制端均接入所述第一控制信号S5;
所述第二开关元件K2的输入端接入所述第二预设电压V2;所述第二开关元件K2的输出端与所述第二数据线12连接。
在一实施方式中,为了进一步降低芯片的温度,所述第二预充单元42包括第三开关元件K3以及第四开关元件K4;
所述第三开关元件K3的输入端接入所述第二预设电压V2,所述第三开关元件K3的控制端和所述第四开关元件K4的控制端均接入所述第二控制信号S6;所述第三开关元件K3的输出端与所述第一数据线11连接;
所述第四开关元件K4的输入端接入所述第一预设电压V1,所述第四开关元件K4的输出端与所述第二数据线12连接.
在一实施方式中,为了进一步降低芯片的温度,当所述第一数据信号的电压大于所述预设参考电压时,所述第一控制信号S5为有效电平;所述第二控制信号S6为无效电平;
当所述第二数据信号的电压大于所述预设参考电压时,所述第二控制信号S6为有效电平;所述第一控制信号S5为无效电平。有效电平也即为使开关元件闭合的电平,无效电平也即使开关元件断开的电平。也即当所述第一数据信号的电压大于所述第二数据信号的电压时,所述第一开关元件K1和所述第二开关元件K2闭合,所述第三开关元件K3和所述第四开关元件K4断开;当所述第一数据信号的电压小于所述第二数据信号的电压时,所述第一开关元件K1和所述第二开关元件K2断开,所述第三开关元件K3和所述第四开关元件K4闭合。
在一实施方式中,以第一数据信号的电压大于预设参考电压,第一预设目标电压为16V,第二预设目标电压为8V为例,如图4所示,S3表示第一数据信号,S4表示第二数据信号。当触控信号的上升沿到来时,第一控制信号S5为有效电平,所述第一开关元件K1和第二开关元件K2闭合,所述第三开关元件K3和所述第四开关元件K4断开。
从图4可以看出,通常情况下第一数据线11在充电过程中需要从8V上升到V1,再从V1上升到16V,且在下降过程中,从16V降到V1,再从V1降到8V。在一实施方式中,所述第一预设电压V1为所述第一数据信号和所述第二数据信号中的最高电压的3/4或者1/4。也即所述第一预设电压位于所述第一电压范围内。
第二数据线12在充电过程中,从0V上升到V2,再从V2上升到8V,在下降过程中需要从8V降到V2,再从V2降到0V;减小了充电电压的增长幅度,从而降低了源驱动芯片的温度,避免源驱动芯片受损。在一实施方式中,所述第二预设电压V2为所述第二数据信号的最高电压的1/4或者8/1。所述第二预设电压位于所述第一电压范围内。
当所述第一预设电压为所述第一数据信号的最高电压的3/4时,所述第二预设电压V2为所述第二数据信号的最高电压的1/4。当所述第一预设电压为所述第一数据信号的最高电压的1/4时,所述第二预设电压V2为所述第一数据信号和所述第二数据信号中的最高电压的1/8。第一预设电压和第二预设电压的大小不限于此。所述第一数据信号和所述第二数据信号中的最高电压比如为16V。
可以理解的,当第一数据信号的电压小于预设参考电压时,当触控信号的上升沿到来时,所述第二控制信号S6为有效电平,所述第一开关元件K1和第二开关元件K2断开,所述第三开关元件K3和所述第四开关元件K4闭合。开关元件不限于图3中的开关,还可为薄膜晶体管等其他元件,具体工作过程与此类似,在此不再赘述。
当然可以理解的,第一预充电模块的结构不限于此。
请参照图5至图6,图5为本申请另一实施例提供的源驱动芯片的结构示意图。
如图5所示,本实施例的源驱动芯片与上一实施例的区别在于:本实施例的源驱动芯片100还包括:第二预充电模块50。
所述第二预充电模块50,用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线11从所述第一预设电压V1充电至第三预设电压V3以及将所述第二数据线12从所述第二预设电压V2充电至所述第四预设电压V4;
当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线11从所述第二预设电压V2充电至第四预设电压V4以及将所述第二数据线12从所述第一预设电压V1充电至所述第三预设电压V3;其中所述第三预设电压V3大于所述第一预设电压V1,所述第四预设电压V4大于所述第二预设电压V2,所述第四预设电压V4小于所述第三预设电压V3。
所述第二预充电模块50包括第三预充单元51和第四预充单元52;
所述第三预充单元51用于在所述第一控制信号S5的控制下,将所述第一数据线从所述第一预设电压V1充电至第三预设电压V3以及将所述第二数据线从所述第二预设电压V2充电至所述第四预设电压V4;
所述第四预充单元52用于在所述第二控制信号S6的控制下,将所述第一数据线12从所述第二预设电压V2充电至第四预设电压V4以及将所述第二数据线12从所述第一预设电压V1充电至所述第三预设电压V3。
在一实施方式中,所述第三预充单元51可包括第五开关元件K5和第六开关元件K6。
所述第五开关元件K5的输入端接入所述第三预设电压V3;所述第五开关元件K5的输出端与所述第一数据线11连接;所述第五开关元件K5和所述第六开关元件K6的控制端均接入所述第一控制信号S5;
所述第六开关元件K6的输入端接入所述第四预设电压V4;所述第六开关元件K6的输出端与所述第二数据线12连接。
在一实施方式中,所述第四预充单元52可包括第七开关元件K7以及第八开关元件K8;
所述第七开关元件K7的输入端接入所述第四预设电压V4,所述第七开关元件K7的控制端和所述第八开关元件K8的控制端均接入所述第二控制信号S6;所述第七开关元件K7的输出端与所述第一数据线11连接;
所述第八开关元件K8的输入端接入所述第三预设电压V3,所述第八开关元件K8的输出端与所述第二数据线12连接。
在一实施方式中,以第一数据信号的电压大于预设参考电压,第一预设目标电压为16V,第二预设目标电压为8V为例,如图6所示,S7表示第一数据信号,S8表示第二数据信号。当触控信号的上升沿到来时,第一控制信号S5为有效电平,所述第一开关元件K1、所述第二开关元件K2、第五开关元件K5以及第六开关元件K6闭合,第三开关元件K3、第四开关元件K4、第七开关元件K7以及第八开关元件K8断开,从图6可以看出,通常情况下第一数据线11在充电过程中需要从8V上升到V1,再从V1上升到V3,再从V3充到16V,或者在下降过程中从16V降到V3,再从V3降到V1,再从V1降到8V。在一实施方式中,所述第三预设电压V3为所述第一数据信号和所述第二数据信号中的最高电压的5/8。
第二数据线12在充电过程中从0V上升到V2,再从V2上升到V4,再从V4上升到8V,在下降过程中需要从8V降到V4,再从V4降到V2,再从V2降到0V,进一步减小了充电电压的增长幅度,从而进一步降低了源驱动芯片的温度,避免源驱动芯片受损。在一实施方式中,所述第四预设电压V4为所述第一数据信号和所述第二数据信号中的最高电压的3/8。第三预设电压和第四预设电压的大小不限于此。
可以理解的,当第一数据信号S7的电压小于所述第二数据信号S8的电压时,当触控信号的上升沿到来时,所述第一开关元件K1、所述第二开关元件K2、第五开关元件K5以及第六开关元件K6断开,第三开关元件K3、第四开关元件K4、第七开关元件K7以及第八开关元件K8闭合。开关元件不限于图5所示的开关,还可为薄膜晶体管等其他元件。
当然可以理解的,第二预充电模块的结构不限于此。
请参照图7至图8,图7为本申请又一实施例提供的源驱动芯片的结构示意图。
如图7所示,本实施例的源驱动芯片与上一实施例的区别在于:本实施例的源驱动芯片100还包括:第三预充电模块60。
所述第三预充电模块60包括第五预充单元61和第六预充单元62;
所述第五预充单元61用于在所述第一控制信号S5的控制下,将所述第一数据线11从所述第三预设电压充电至第五预设电压以及将所述第二数据线从所述第四预设电压充电至所述第六预设电压;
所述第四预充单元62用于在所述第二控制信号的控制下,将所述第一数据线从所述第四预设电压充电至第六预设电压以及将所述第二数据线从所述第三预设电压充电至所述第五预设电压。
在一实施方式中,所述第五预充单元61可包括第十三开关元件K13和第十四开关元件K14;
所述第十三开关元件K13的输入端接入所述第五预设电压V5;所述第十三开关元件K13的输出端与所述第一数据线11连接;所述第十三开关元件K13和所述第十四开关元件K14的控制端均接入所述第一控制信号S5;
所述第十四开关元件K14的输入端接入所述第六预设电压V6;所述第十四开关元件K14的输出端与所述第二数据线12连接。
所述第六预充单元62包括第十五开关元件K15以及第十六开关元件K16;
所述第十五开关元件K15的输入端接入所述第六预设电压V6,所述第十五开关元件K15的控制端和所述第十六开关元件K16的控制端均接入所述第二控制信号S6;所述第十五开关元件K15的输出端与所述第一数据线11连接;
所述第十六开关元件K16的输入端接入所述第五预设电压V5,所述第十六开关元件K16的输出端与所述第二数据线12连接。
其中所述第五预设电压V5大于所述第三预设电压V3,所述第六预设电压V6大于所述第四预设电压V4,所述第六预设电压V6小于所述第五预设电压V5。
在第二实施例的基础上,以第一数据信号的电压大于所述第二数据信号的电压为例,如图8所示,S9表示第一数据信号,S10表示第二数据信号。当触控信号的上升沿到来时,第一控制信号S5为有效电平,所述第一开关元件K1、所述第二开关元件K2、第五开关元件K5、第六开关元件K6、第十三开关元件K13以及第十四开关元件K14闭合;第三开关元件K3、第四开关元件K4、第七开关元件K7、第八开关元件K8、第十五开关元件K15以及第十六开关元件K16断开。从图8可以看出,通常情况下第一数据线11在充电过程中需要从8V上升到V1,再从V1上升到V3,再从V3上升到V5,再从V5充到16V,或者在下降过程中从16V降到V5,再从V5降到V3,再从V3降到V1,再从V3降到8V。在一实施方式中,所述第五预设电压V5为第一数据信号和所述第二数据信号中的最高电压的7/8。
第二数据线12在充电过程中从0V上升到V2,再从V2上升到V4,再从V4上升到V6,再从V6上升到8V,在下降过程中需要从8V降到V6,再从V6降到V4,再从V4降到V2,再从V2降到0V,从而进一步降低了源驱动芯片的温度,避免源驱动芯片受损。在一实施方式中,所述第六预设电压V6为所述第二数据信号的最高电压的6/8。第五预设电压和第六预设电压的大小不限于此。
可以理解的,当第一数据信号的电压小于所述第二数据信号的电压时,当触控信号的上升沿到来时,所述第一开关元件K1、所述第二开关元件K2、第五开关元件K5、第六开关元件K6、第十三开关元件K13以及第十四开关元件K14断开,第三开关元件K3、第四开关元件K4、第七开关元件K7、第八开关元件K8、第十五开关元件K15以及第十六开关元件K16闭合。开关元件不限于图7所示的开关,还可为薄膜晶体管等其他元件。
本申请实施例还提供一种显示装置,在一实施方式中,该显示装置包括上述任意一种源驱动芯片。在一实施方式中,该源驱动芯片也可集成在显示面板中。
所述显示装置包括但不限定于显示面板、手机、平板电脑、计算机显示器、显示屏幕、游戏机、电视机、可穿戴设备及其他具有显示功能的生活电器或家用电器等。
可以理解的,图1至图8仅给出一种示例,并不能对本发明构成限定。
本申请实施例的源驱动芯片以及显示装置,包括第一预充电模块,用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线预充电至第一预设电压以及将所述第二数据线预充电至第二预设电压;当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线预充电至第二预设电压以及将所述第二数据线预充电至第一预设电压;所述第一预设电压大于所述第二预设电压;因此减小了充电电压的增长幅度,从而降低了源驱动芯片的温度,进而避免源驱动芯片受损。
以上对本申请实施例提供的源驱动芯片以及显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请。同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (13)
1.一种源驱动芯片,其特征在于,应用于显示面板中,所述显示面板包括多条第一数据线和多条第二数据线,所述第一数据线用于输入第一数据信号,所述第二数据线用于输入第二数据信号,所述第一数据线和所述第二数据线交错设置,所述第一数据信号和所述第二数据信号不等;
所述源驱动芯片包括:
第一电源模块,用于提供第一电压范围的电源电压;
第二电源模块,用于提供第二电压范围的电源电压;所述第二电压范围与所述第一电压范围相对于预设参考电压对称;
第一预充电模块,用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线预充电至第一预设电压以及将所述第二数据线预充电至第二预设电压;当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线预充电至第二预设电压以及将所述第二数据线预充电至第一预设电压;所述第一预设电压大于所述第二预设电压;
选择模块,用于根据第一数据信号的电压在所述第一电源模块和第二电源模块中选择其中一个电源模块与所述第一数据线连接;以及根据第二数据信号的电压在所述第一电源模块和第二电源模块中选择另外一个电源模块与所述第二数据线连接,以将所述第一数据线充电至第一预设目标电压和将所述第二数据线充电至第二预设目标电压。
2.根据权利要求1所述的源驱动芯片,其特征在于,所述第一预充电模块包括第一预充单元和第二预充单元;
所述第一预充单元用于在第一控制信号的控制下,将所述第一数据线预先充电至第一预设电压以及将所述第二数据线预先充电至第二预设电压,所述第一控制信号根据所述第一数据信号的电压和所述预设参考电压之间的差值生成;
所述第二预充单元用于在第二控制信号的控制下,将所述第一数据线预先充电至所述第二预设电压以及将所述第二数据线预先充电至所述第一预设电压,所述第二控制信号根据所述第二数据信号的电压和所述预设参考电压之间的差值生成,所述第一控制信号和所述第二控制信号的电平相反。
3.根据权利要求2所述的源驱动芯片,其特征在于,
所述第一预充单元包括第一开关元件和第二开关元件;
所述第一开关元件的输入端接入所述第一预设电压;所述第一开关元件的输出端与所述第一数据线连接;所述第一开关元件的控制端和所述第二开关元件的控制端均接入所述第一控制信号;
所述第二开关元件的输入端接入所述第二预设电压;所述第二开关元件的输出端与所述第二数据线连接。
4.根据权利要求3所述的源驱动芯片,其特征在于,
所述第一预充单元还包括第三开关元件和第四开关元件;
所述第三开关元件的输入端接入所述第二预设电压,所述第三开关元件的输出端与所述第一数据线连接;
所述第四开关元件的输入端接入所述第一预设电压,所述第四开关元件的输出端与所述第二数据线连接。
5.根据权利要求4所述的源驱动芯片,其特征在于,
当所述第一数据信号的电压大于所述预设参考电压时,所述第一控制信号为有效电平;所述第二控制信号为无效电平;
当所述第二数据信号的电压大于所述预设参考电压时,所述第二控制信号为有效电平;所述第一控制信号为无效电平。
6.根据权利要求2所述的源驱动芯片,其特征在于,所述源驱动芯片还包括:第二预充电模块;
所述第二预充电模块,用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线从所述第一预设电压充电至第三预设电压以及将所述第二数据线从所述第二预设电压充电至所述第四预设电压;
当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线从所述第二预设电压充电至第四预设电压以及将所述第二数据线从所述第一预设电压充电至所述第三预设电压;所述第三预设电压大于所述第一预设电压,所述第四预设电压大于所述第二预设电压,所述第四预设电压小于所述第三预设电压。
7.根据权利要求6所述的源驱动芯片,其特征在于,
所述第二预充电模块包括第三预充单元和第四预充单元;
所述第三预充单元用于在所述第一控制信号的控制下,将所述第一数据线从所述第一预设电压充电至第三预设电压以及将所述第二数据线从所述第二预设电压充电至所述第四预设电压;
所述第四预充单元用于在所述第二控制信号的控制下,将所述第一数据线从所述第二预设电压充电至第四预设电压以及将所述第二数据线从所述第一预设电压充电至所述第三预设电压。
8.根据权利要求7所述的源驱动芯片,其特征在于,
所述第三预充单元包括第五开关元件和第六开关元件;
所述第五开关元件的输入端接入所述第三预设电压;所述第五开关元件的输出端与所述第一数据线连接;所述第五开关元件的控制端和所述第六开关元件的控制端均接入所述第一控制信号;
所述第六开关元件的输入端接入所述第四预设电压;所述第六开关元件的输出端与所述第二数据线连接。
9.根据权利要求8所述的源驱动芯片,其特征在于,
所述第四预充单元包括第七开关元件以及第八开关元件;
所述第七开关元件的输入端接入所述第四预设电压,所述第七开关元件的控制端和所述第八开关元件的控制端均接入所述第二控制信号;所述第七开关元件的输出端与所述第一数据线连接;
所述第八开关元件的输入端接入所述第三预设电压,所述第八开关元件的输出端与所述第二数据线连接。
10.根据权利要求9所述的源驱动芯片,其特征在于,
当所述第一数据信号的电压大于所述第二数据信号的电压时,所述第五开关元件和所述第六开关元件闭合,所述第七开关元件和所述第八开关元件断开;
当所述第一数据信号的电压小于所述第二数据信号的电压时,所述第五开关元件和所述第六开关元件断开,所述第七开关元件和所述第八开关元件闭合。
11.根据权利要求6所述的源驱动芯片,其特征在于,所述源驱动芯片还包括:第三预充电模块;
所述第三预充电模块,用于当所述第一数据信号的电压大于所述预设参考电压时,将所述第一数据线从所述第三预设电压充电至第五预设电压以及将所述第二数据线从所述第四预设电压充电至所述第六预设电压;
当所述第一数据信号的电压小于所述预设参考电压时,将所述第一数据线从所述第四预设电压充电至所述第六预设电压以及将所述第二数据线从所述第三预设电压充电至第五预设电压;所述第五预设电压大于所述第三预设电压,所述第六预设电压大于所述第四预设电压,所述第六预设电压小于所述第五预设电压。
12.根据权利要求11所述的源驱动芯片,其特征在于,所述源驱动芯片还包括:
所述第三预充电模块包括第五预充单元和第六预充单元;
所述第五预充单元用于在所述第一控制信号的控制下,将所述第一数据线从所述第三预设电压充电至第五预设电压以及将所述第二数据线从所述第四预设电压充电至所述第六预设电压;
所述第四预充单元用于在所述第二控制信号的控制下,将所述第一数据线从所述第四预设电压充电至第六预设电压以及将所述第二数据线从所述第三预设电压充电至所述第五预设电压。
13.一种显示装置,其特征在于,包括如权利要求1至12任意一项所述的源驱动芯片。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010795729.8A CN111951743A (zh) | 2020-08-10 | 2020-08-10 | 源驱动芯片以及显示装置 |
US17/053,715 US11749226B2 (en) | 2020-08-10 | 2020-09-03 | Source driver chip and display device |
PCT/CN2020/113203 WO2022032756A1 (zh) | 2020-08-10 | 2020-09-03 | 源驱动芯片以及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010795729.8A CN111951743A (zh) | 2020-08-10 | 2020-08-10 | 源驱动芯片以及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111951743A true CN111951743A (zh) | 2020-11-17 |
Family
ID=73331917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010795729.8A Pending CN111951743A (zh) | 2020-08-10 | 2020-08-10 | 源驱动芯片以及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11749226B2 (zh) |
CN (1) | CN111951743A (zh) |
WO (1) | WO2022032756A1 (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1664910A (zh) * | 2005-04-11 | 2005-09-07 | 友达光电股份有限公司 | 时间分割驱动的显示器及其驱动方法 |
CN102436789A (zh) * | 2011-11-18 | 2012-05-02 | 友达光电股份有限公司 | 显示面板及驱动显示面板的方法 |
CN103474019A (zh) * | 2013-02-18 | 2013-12-25 | 友达光电股份有限公司 | 驱动电路及使用该驱动电路的显示装置 |
CN106023920A (zh) * | 2016-07-06 | 2016-10-12 | 昆山龙腾光电有限公司 | 液晶显示装置及其驱动方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI337451B (en) | 2006-04-03 | 2011-02-11 | Novatek Microelectronics Corp | Method and related device of source driver with reduced power consumption |
CN100561563C (zh) | 2007-12-29 | 2009-11-18 | 友达光电股份有限公司 | 液晶显示器及其驱动控制电路 |
KR20120057214A (ko) | 2010-11-26 | 2012-06-05 | 주식회사 실리콘웍스 | 평판 표시 장치의 소스 드라이버 출력 회로 |
CN102436791B (zh) | 2012-01-18 | 2013-11-06 | 旭曜科技股份有限公司 | 用于显示面板的控制装置及控制方法 |
CN109410854A (zh) | 2018-11-06 | 2019-03-01 | 深圳市华星光电技术有限公司 | 数据驱动电路及液晶显示器 |
US10950186B2 (en) * | 2019-07-26 | 2021-03-16 | Novatek Microelectronics Corp. | Display apparatus and method thereof |
US11205372B2 (en) * | 2019-09-23 | 2021-12-21 | Beijing Boe Display Technology Co., Ltd. | Source driving circuit, driving method and display device |
US10964277B1 (en) * | 2020-01-07 | 2021-03-30 | Himax Technologies Limited | Method and apparatus for determining and controlling performance of pre-charge operations in electronic shelf label (ESL) system |
-
2020
- 2020-08-10 CN CN202010795729.8A patent/CN111951743A/zh active Pending
- 2020-09-03 US US17/053,715 patent/US11749226B2/en active Active
- 2020-09-03 WO PCT/CN2020/113203 patent/WO2022032756A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1664910A (zh) * | 2005-04-11 | 2005-09-07 | 友达光电股份有限公司 | 时间分割驱动的显示器及其驱动方法 |
CN102436789A (zh) * | 2011-11-18 | 2012-05-02 | 友达光电股份有限公司 | 显示面板及驱动显示面板的方法 |
CN103474019A (zh) * | 2013-02-18 | 2013-12-25 | 友达光电股份有限公司 | 驱动电路及使用该驱动电路的显示装置 |
CN106023920A (zh) * | 2016-07-06 | 2016-10-12 | 昆山龙腾光电有限公司 | 液晶显示装置及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2022032756A1 (zh) | 2022-02-17 |
US20230109421A1 (en) | 2023-04-06 |
US11749226B2 (en) | 2023-09-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2020248999A1 (zh) | 可折叠的电子设备 | |
US10636372B2 (en) | Shift register, gate driver, and driving method of shift register | |
TWI233082B (en) | Liquid crystal display and driving method of the same, and portable terminal | |
CN100395593C (zh) | 液晶驱动装置 | |
US8188961B2 (en) | Liquid crystal display device and method for decaying residual image thereof | |
US20110298785A1 (en) | Gate shielding for liquid crystal displays | |
US10461623B2 (en) | Voltage converter circuit, electronic device including the same and voltage conversion method | |
US20170186392A1 (en) | Electronic device having smaller number of drive chips | |
US20080191989A1 (en) | Liquid crystal display panel and liquid crystal display device having the same | |
US10230253B2 (en) | Power system for multi-voltage levels | |
CN110024021A (zh) | 驱动电路以及显示装置 | |
CN109493786B (zh) | 数据输出装置、显示器窄边框模块、显示器及电子设备 | |
CN108962120B (zh) | 显示基板、显示面板、显示装置和显示驱动方法 | |
CN105405425B (zh) | 一种驱动电流切换控制电路及显示装置 | |
US9268184B2 (en) | Sub-pixel structure, liquid crystal display device and method for reducing colour shift | |
US9257087B2 (en) | Display devices and pixel driving methods therefor | |
TW511049B (en) | Display device | |
CN111951743A (zh) | 源驱动芯片以及显示装置 | |
CN104766573A (zh) | 一种栅极驱动电路及显示装置 | |
JP3912090B2 (ja) | 表示装置およびこれを用いた携帯端末装置 | |
US11348528B2 (en) | Display panel for outputting different setting voltage based on equivalent resistance | |
CN112992098B (zh) | 驱动方法与装置、芯片及电子设备 | |
US20170084243A1 (en) | Devices and methods for discharging or harvesting vcom charge in electronic displays | |
CN103093719A (zh) | 一种驱动电路及驱动方法和显示面板 | |
US10446101B2 (en) | GOA circuit and LCD device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20201117 |