JP3694594B2 - 微細孔および/または微細溝を有する基材の孔埋めめっき方法 - Google Patents

微細孔および/または微細溝を有する基材の孔埋めめっき方法 Download PDF

Info

Publication number
JP3694594B2
JP3694594B2 JP24945698A JP24945698A JP3694594B2 JP 3694594 B2 JP3694594 B2 JP 3694594B2 JP 24945698 A JP24945698 A JP 24945698A JP 24945698 A JP24945698 A JP 24945698A JP 3694594 B2 JP3694594 B2 JP 3694594B2
Authority
JP
Japan
Prior art keywords
fine
plating
hole
substrate
current density
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP24945698A
Other languages
English (en)
Other versions
JP2000080496A5 (ja
JP2000080496A (ja
Inventor
瑞樹 長井
明久 本郷
寛二 大野
亮一 君塚
恵美 丸山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ebara Corp
JCU Corp
Original Assignee
Ebara Corp
Ebara Udylite Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ebara Corp, Ebara Udylite Co Ltd filed Critical Ebara Corp
Priority to JP24945698A priority Critical patent/JP3694594B2/ja
Publication of JP2000080496A publication Critical patent/JP2000080496A/ja
Publication of JP2000080496A5 publication Critical patent/JP2000080496A5/ja
Application granted granted Critical
Publication of JP3694594B2 publication Critical patent/JP3694594B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electroplating Methods And Accessories (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、微細孔および/または微細溝を有する基材の孔埋めめっき方法に関し、更に詳細には、異なった径や幅あるいは深さの微細な孔や溝を有する半導体デバイス用の基材を電解めっきで短時間に孔埋めすることのできる方法を提供するものである。
【0002】
【従来の技術】
半導体ウエハー面には、微細孔および/または微細溝(以下、「配線溝」という)で配線パターンが形成されるが、従来この配線溝を埋める配線材料としては、アルミニウムまたはアルミニウム合金が用いられていた。 しかしながら、配線パターンの集積度が高くなるにつれて電流密度が増加し、温度上昇やこれに伴う熱応力が生じる。 そして、これらの現象は配線材料として利用されたアルミニウムやアルミニウム合金にストレスマイグレーションやエレクトロマイグレーションによる断線等の問題が無視できなくなっていた。 このような問題を回避する手段としては、配線材料であるアルミニウム等への銅の添加や、高融点金属との積層化が行われているが、十分なものとはいえなかった。
【0003】
そこで、通電による発熱を抑制するため、アルミニウムより導電性の良い配線材料を用いて配線溝を埋めることが検討されている。 アルミニウムより比抵抗の低い材料としては、銅や銀が挙げられるが、このうち銀は高価で、強度や耐食性が低く、しかも構成原子が拡散しやすいという欠点を有する材料であるため、新しい配線材料として銅や、銅合金に注目が集まっている。
【0004】
従来、半導体ウエハー面に形成された配線溝にアルミニウム等を埋め込むために行われる方法(以下、「ダマシン法」という)としては、スパッタリング成膜とケミカルドライエッチングを組み合わせて用いる方法がとられてきた。 しかし、この方法は、スパッタリング成膜でアスペクト比(深さと直径または幅の比)の高い配線用の微細溝または微細孔への金属の充填、埋込が困難であり、また、銅や銅合金に対するケミカルエッチングも技術的に確立されていないという問題点があり、実用化は困難であると判断されるものである。
【0005】
一方、ダマシン法における微細な配線溝への金属の埋込手法としては、CVD法が知られているが、この方法は析出金属層中に有機原料由来の炭素の混入が避けられないという欠点のあるものであった。
【0006】
このように、従来のダマシン法は、高集積度を目的として銅または銅合金を利用する場合には適用することができず、別の手法の開発が求められていた。
【0007】
最近、銅または銅合金を半導体ウエハー上の微細な配線溝に埋め込む方法(以下、「銅ダマシン法」という)として、めっき法が注目されている。 銅の電気めっき法は、プロセスコストが低く、成膜速度が速いという長所もあるが、その反面、電析中に気泡が発生することがあり、この気泡が電析面に付着したままになった場合には、この部分がボイド(空孔)になってしまうという問題があった。
【0008】
例えば、通常の定電流でめっきした場合、0.5A/dm以上では、析出速度ははやいが径や巾が0.3μm以下の孔や溝は、めっきで完全に充填される前に、その入口付近が先に塞がり、孔や溝中にボイド(空孔)が発生する危険が大きい。一方、0.5A/dmより低い電流にすれば微細孔を充填することはできるが、大きい孔を埋めるのに著しく時間を要し、生産効率上好ましくない。
【0009】
またパルスめっきも提案されているがDCパルスは、大電流を流すためボイドを生じやすい。PRパルスは条件によってはボイドを防ぐことはできるが、添加剤使用浴では、その条件設定が一定にしづらいばかりか接点切れを起こす危険もあるほか、ボイド側にもめっきがつくためザラを生じやすく、好ましくない。
【0010】
【発明が解決しようとする課題】
このような事情から、特別の電気的設備を必要とせず、簡単に、微細な溝あるいは孔に対し、ボイドの発生を防ぎながら効率よく銅めっきを行ない、基材上の配線溝を孔埋めする方法の開発が求められていた。
【0011】
【課題を解決するための手段】
本発明者は、電気めっき条件とボイドの発生の関係について数多くの試験を行い、検討していたところ、最初に低電流でめっきを行い、配線溝の内部まで金属を析出させた後に電流を上げた場合は、孔や溝の入り口付近が塞がりにくく、ボイドもほとんど発生しないことを見出し、本発明を完成した。
【0012】
すなわち本発明は、配線溝を有する基材上に、最初に低電流で短時間のめっきを行い、次いで電流を上げ、所定の膜厚までめっきすることを特徴とする配線溝を有する基材の孔埋めめっき方法である。
【0013】
【発明の実施の形態】
本発明方法は、銅や銀等の高電導性金属イオンを含む金属めっき浴を準備し、常法によって配線溝を有する基材を導電化した後、最初に1段目のめっきとして、ごく低電流で短時間めっきし、径の小さい孔や溝の中まで金属を析出させた後に電流を上げ、大きい孔を埋め、所定の膜厚までめっきすることにより実施される。
【0014】
本発明方法の対象となる配線溝を有する基材の好ましい例としては、径或いは巾が0.3μm以下の微細孔あるいは微細溝と、それ以上の径や巾の微細孔や微細溝を有する基材である。このような基材の例としては、ロジックLSIシリコンウエハー等が挙げられる。
【0015】
また、高電導性金属イオンを含む金属めっき浴としては、ダマシン法においてアルミニウムに代わりうる電導性の良い金属であれば特に制約はないが、銅や銀のめっき浴が好ましく、経済性の面からは特に銅が好ましい。
【0016】
本発明方法において、最初のめっきは、平均陰極電流密度0.03〜0.5A/dm程度の低電流で、10秒〜10分間程度の時間行うことが好ましい。 また、その後のめっきは、金属めっき浴の一般的な条件範囲で良く、例えば0.5〜10A/dm程度の電流密度でめっきすることができる。なお、後のめっきは、必ずしも一定の電流条件で行う必要はなく、電流密度を複数段あるいは連続的に上昇させて実施しても差し支えない。
【0017】
以上説明した本発明方法は1種類の金属めっき液で異なった孔径や溝径の配線溝を簡単に金属めっきで充填できる点に大きなメリットがあり、金属ダマシン法として利用できるものである。
【0018】
【実施例】
次に実施例を挙げ、本発明を更に詳しく説明するが、本発明はこれら実施例になんら制約されるものではない。
【0019】
実 施 例 1
硫酸銅めっき浴による孔埋めめっき:
(1)孔径0.13〜0.25μm、深さ0.5μmの孔、孔径0.5〜1.0μm、深さ0.5μmの孔、溝幅0.13〜0.25μm、深さ0.5μmの溝および溝幅0.5〜1.0μm、深さ0.5μmの溝を有するシリコンウエハーの基材を、常法により導電化した後、下記の硫酸銅めっき浴1を用い、銅めっきを施した。
【0020】
初めの5分間は平均0.1A/dmでめっきし、次いで、1A/dm2で5分間めっきして、平坦部でトータル1100nmの銅めっきを析出させた。この基材を孔および溝を含むようにFIBで切断し、その断面をFE−SEMで観察したところ、ボイドの発生はなく孔や溝は全て、銅めっきで充填されていた。更に平均部で測定した銅めっきの体積抵抗率は、1.9μΩ・cmと良好であった。
【0021】
( 硫酸銅めっき浴 1 )
硫酸銅五水塩 75 g/l
硫 酸 180 g/l
塩 酸 0.14ml/l
(塩素イオンとして60mg/l)
添 加 剤 5ml/l
浴 温 28 ℃
* Cu−Brite THS(荏原ユージライト(株)製)
【0022】
(2)下記の硫酸銅めっき浴2を用い、上記(1)で用いたのと同じ基板に硫酸銅めっきを行った。 めっきは、初めの1分間は0.05A/dmの電流密度で、次の1分間は0.1A/dmで、更に次の1分は0.2A/dmで、最後の2分は2A/dmで行なった。 この結果、平坦部でトータル900nmの銅めっきがついた。
【0023】
上記(1)と同様に断面観察を行った結果、0.13μmφでアスペクト比4の孔、0.6μm径の孔と、同じ巾の溝の全てがボイドなく良好に充填されていた。 更に、銅皮膜の体積抵抗率は、1.85μΩ・cmであった。
【0024】
( 硫酸銅めっき浴 2 )
硫酸銅五水塩 200 g/l
硫 酸 60 g/l
塩 酸 0.14ml/l
(塩素イオンとして60mg/l)
添 加 剤 5ml/l
浴 温 25 ℃
* Cu−Brite THS(荏原ユージライト(株)製)
【0025】
実 施 例 2
ピロリン酸銅めっき浴による孔埋めめっき:
有機添加剤を全く含まない、下記のピロリン酸銅めっき浴を用い、実施例1の(1)と同じ基板に銅めっきを行った。 めっきは、初めの30秒間は、0.2A/dmの電流密度で、次の30秒は0.5A/dmで、更にその後30秒かけて2A/dmまで電流を上げ、そのまま2分間めっきした。 この結果、平坦部でトータル約1100nmの銅めっきが析出した。
【0026】
実施例1の(1)と同様に断面観察した結果、基材の有していた0.15〜1.0μmまでの孔や溝は全て充填されており、ボイドは認められなかった。 また、銅めっき被膜の体積抵抗率は、2.0μΩ・cmと良好な値であった。
なお市販の有機添加剤を併用した場合もほぼ同様な優れた孔埋めめっきが得られた。
【0027】
( ピロリン酸銅めっき浴 )
ピロリン酸銅三水塩 90 g/l
ピロリン酸カリウム 340 g/l
アンモニア水(28%) 3ml/l
浴 温 55 ℃
pH 8.5
【0028】
比 較 例 1
実施例1の(2)で用いた硫酸銅めっき浴2を使用し、実施例1(2)で用いたのと同じ基材を2A/dmで3分間めっきした。 平坦部でのめっき厚は、約1200nmで、体積抵抗率は、1.85μΩ・cmであった。
【0029】
めっき後の断面をFE−SEMで観察した結果、0.6μm径、巾以上の孔や溝は良好に埋まっていたが、0.13μmφの孔や0.2μm角・アスペクト比4の孔には、孔の中心部から入口にかけてボイドを生じているものが多く観察された。 また、0.1A/dmでめっきを行った場合は、ボイドがみられなかったが、めっき厚を必要量得るには、60分以上のめっき時間がかかった。
【0030】
比 較 例 2
実施例2と同じピロリン酸銅浴を用い、実施例1の(1)と同じ基板に1A/dmで5分間めっきし、平坦部で約1000nmの銅めっきを得た。 この銅めっき被膜の体積抵抗率は2.0μΩ・cmであった。
【0031】
断面観察の結果、0.5μmφ以上の孔は、シームはあるものの良好に埋まっていたが、0.15〜0.3μmφまでの孔は、孔の中心部から入口にかけて、細長い形状のボイドが多く観察された。
以 上

Claims (7)

  1. 微細孔あるいは微細溝を有する基材上に、まず平均陰極電流密度0 . 03〜0 . 5A/dm の電流密度で10秒〜10分間めっきを行い0 . 3μm以下の微細孔あるいは微細溝を埋めた後、次に平均陰極電流密度0 . 5〜10A/dm の電流密度で0 . 3μm以上の大きい孔を埋めするようにめっきすることを特徴とする微細孔あるいは微細溝を有する基材の孔埋めめっき方法。
  2. 基材上の微細孔および/または微細溝が異なった径や幅あるいは深さのものである請求項第1項記載の微細孔および/または微細溝を有する基材の孔埋めめっき方法。
  3. 基材が、半導体ウエハーである請求項第1項または第2項記載の微細孔および/または微細溝を有する基材の孔埋めめっき方法。
  4. 基材が、ロジックLSIシリコンウエハーである請求項第1項ないし第項の何れかの項記載の微細孔および/または微細溝を有する基材の孔埋めめっき方法。
  5. 平均陰極電流密度0.5〜10A/dmの電流密度で行うめっきを、複数段の電流密度で行う請求項第1項ないし第項の何れかの項記載の微細孔および/または微細溝を有する基材の孔埋めめっき方法。
  6. 平均陰極電流密度0.5〜10A/dmの電流密度で行うめっきを、連続的に電流密度を上昇させて行う請求項第1項ないし第項の何れかの項記載の微細孔および/または微細溝を有する基材の孔埋めめっき方法。
  7. 平均陰極電流密度0.03〜0.5A/dmの電流密度で行うめっきを、10秒ないし10分間行う請求項第1項ないし第項の何れかの項記載の微細孔および/または微細溝を有する基材の孔埋めめっき方法。
JP24945698A 1998-09-03 1998-09-03 微細孔および/または微細溝を有する基材の孔埋めめっき方法 Expired - Lifetime JP3694594B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24945698A JP3694594B2 (ja) 1998-09-03 1998-09-03 微細孔および/または微細溝を有する基材の孔埋めめっき方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24945698A JP3694594B2 (ja) 1998-09-03 1998-09-03 微細孔および/または微細溝を有する基材の孔埋めめっき方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2004076820A Division JP4307300B2 (ja) 2004-03-17 2004-03-17 微細孔および/または微細溝を有する基材の孔埋めめっき方法

Publications (3)

Publication Number Publication Date
JP2000080496A JP2000080496A (ja) 2000-03-21
JP2000080496A5 JP2000080496A5 (ja) 2005-02-24
JP3694594B2 true JP3694594B2 (ja) 2005-09-14

Family

ID=17193241

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24945698A Expired - Lifetime JP3694594B2 (ja) 1998-09-03 1998-09-03 微細孔および/または微細溝を有する基材の孔埋めめっき方法

Country Status (1)

Country Link
JP (1) JP3694594B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004197228A (ja) * 2004-03-17 2004-07-15 Ebara Corp 微細孔および/または微細溝を有する基材の孔埋めめっき方法
JP2005256178A (ja) * 2005-05-18 2005-09-22 Ebara Corp 微細孔および/または微細溝を有する基材の孔埋めめっき方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE477353T1 (de) * 1998-10-05 2010-08-15 Semitool Inc Submikrone metallisierung unter verwendung elektrochemischer beschichtung
KR100760337B1 (ko) * 1999-12-15 2007-09-20 롬 앤드 하스 일렉트로닉 머트어리얼즈, 엘.엘.씨 시드층 보수방법
JP2003318544A (ja) * 2002-04-22 2003-11-07 Toppan Printing Co Ltd 多層配線基板およびその製造方法
JP2005272874A (ja) * 2004-03-23 2005-10-06 Sumitomo Bakelite Co Ltd 回路基板の製造方法
JP4676350B2 (ja) * 2006-02-14 2011-04-27 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP4996160B2 (ja) * 2006-07-25 2012-08-08 新光電気工業株式会社 電子部品の製造方法
JP5000941B2 (ja) * 2006-07-27 2012-08-15 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP2011204750A (ja) 2010-03-24 2011-10-13 Elpida Memory Inc 半導体装置の製造方法
US20110253545A1 (en) * 2010-04-19 2011-10-20 International Business Machines Corporation Method of direct electrodeposition on semiconductors
JP2012122097A (ja) * 2010-12-08 2012-06-28 Ebara Corp 電気めっき方法
JP2012231096A (ja) 2011-04-27 2012-11-22 Elpida Memory Inc 半導体装置及びその製造方法
JP5767154B2 (ja) * 2012-04-13 2015-08-19 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP7063101B2 (ja) * 2018-05-11 2022-05-09 住友電気工業株式会社 プリント配線板及びプリント配線板の製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5337542A (en) * 1976-09-20 1978-04-06 Nippon Electric Co Constant current density bump plating method
JPS57210988A (en) * 1981-06-22 1982-12-24 Sumitomo Electric Ind Ltd Plating method
JPS58177488A (ja) * 1982-04-09 1983-10-18 Fujitsu Ltd 電気めつき処理方法
JPS644091A (en) * 1987-06-26 1989-01-09 Sony Corp Plating
JPH05243730A (ja) * 1992-03-03 1993-09-21 Hitachi Chem Co Ltd 印刷配線板の製造方法
JP3241430B2 (ja) * 1992-04-21 2001-12-25 沖電気工業株式会社 半導体ウエハのバンプ電極めっき装置およびバンプ電極めっき方法
JP3064734B2 (ja) * 1993-04-01 2000-07-12 日本電気株式会社 半導体装置の製造方法
JPH07283219A (ja) * 1994-04-13 1995-10-27 Sanyo Electric Co Ltd 半導体装置および半導体装置の製造方法および半導体装 置の製造装置
JP3362512B2 (ja) * 1994-07-20 2003-01-07 株式会社デンソー 半導体ウエハのめっき方法およびめっき装置
AU6120898A (en) * 1997-03-10 1998-09-29 Asahi Kasei Kogyo Kabushiki Kaisha Wiring forming method for semiconductor device and semiconductor device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004197228A (ja) * 2004-03-17 2004-07-15 Ebara Corp 微細孔および/または微細溝を有する基材の孔埋めめっき方法
JP2005256178A (ja) * 2005-05-18 2005-09-22 Ebara Corp 微細孔および/または微細溝を有する基材の孔埋めめっき方法

Also Published As

Publication number Publication date
JP2000080496A (ja) 2000-03-21

Similar Documents

Publication Publication Date Title
JP3694594B2 (ja) 微細孔および/または微細溝を有する基材の孔埋めめっき方法
TWI376433B (en) Method of direct plating of copper on a substrate structure
US6881318B2 (en) Dynamic pulse plating for high aspect ratio features
JP5346215B2 (ja) 半導体デバイスの製造において直接銅めっきし、かつ充填して相互配線を形成するための方法及び組成物
US5972192A (en) Pulse electroplating copper or copper alloys
TWI418667B (zh) 用於以金屬塗覆基材表面之電鍍組合物
TW530099B (en) Electroplating method of a semiconductor substrate
CN103603018B (zh) 一种脉冲电镀方法及其应用
JP3116897B2 (ja) 微細配線形成方法
JP6474410B2 (ja) 電気化学的に不活性なカチオンを含む銅電着浴
KR102206291B1 (ko) 구리를 장벽 층 상에 전기도금하기 위한 전해질 및 프로세스
US20050029662A1 (en) Semiconductor production method
TWI254411B (en) Damascenes and manufacturing method thereof
TWI434963B (zh) 藉由電鍍用金屬塗覆基材表面之方法
EP1132500A2 (en) Method for electrochemical deposition of metal using modulated waveforms
KR20090093985A (ko) 전기도금에 의한 콘택 로듐 구조물의 제조 및 전기도금 조성물
JP4307408B2 (ja) 微細孔および/または微細溝を有する基材の孔埋めめっき方法
JP3967879B2 (ja) 銅めっき液及びそれを用いた半導体集積回路装置の製造方法
JP4307300B2 (ja) 微細孔および/または微細溝を有する基材の孔埋めめっき方法
US8524512B2 (en) Method for repairing copper diffusion barrier layers on a semiconductor solid substrate and repair kit for implementing this method
TW487968B (en) Electrochemical deposition for high aspect ratio structures using electrical plus modulation
Kim et al. Electroless nickel alloy deposition on SiO2 for application as a diffusion barrier and seed layer in 3D copper interconnect technology
JP3836252B2 (ja) 基板のめっき方法
JPH11269693A (ja) 銅の成膜方法及び銅めっき液
KR100421913B1 (ko) 반도체 소자의 금속 배선 형성방법

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040317

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040317

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050301

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050308

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050509

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050607

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050627

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080701

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090701

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090701

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100701

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110701

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110701

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120701

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120701

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130701

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130701

Year of fee payment: 8

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130701

Year of fee payment: 8

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term