JP3682012B2 - 半導体素子収納用パッケージおよび半導体装置 - Google Patents

半導体素子収納用パッケージおよび半導体装置 Download PDF

Info

Publication number
JP3682012B2
JP3682012B2 JP2001325870A JP2001325870A JP3682012B2 JP 3682012 B2 JP3682012 B2 JP 3682012B2 JP 2001325870 A JP2001325870 A JP 2001325870A JP 2001325870 A JP2001325870 A JP 2001325870A JP 3682012 B2 JP3682012 B2 JP 3682012B2
Authority
JP
Japan
Prior art keywords
conductor
coaxial connector
circuit board
holding member
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001325870A
Other languages
English (en)
Other versions
JP2003133457A (ja
Inventor
信幸 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2001325870A priority Critical patent/JP3682012B2/ja
Publication of JP2003133457A publication Critical patent/JP2003133457A/ja
Application granted granted Critical
Publication of JP3682012B2 publication Critical patent/JP3682012B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item

Landscapes

  • Coupling Device And Connection With Printed Circuit (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、信号入出力部に同軸コネクタを用いた半導体素子収納用パッケージおよび半導体装置に関する。
【0002】
【従来の技術】
従来、光通信分野で用いられる半導体素子や、マイクロ波帯,ミリ波帯等の高周波信号で駆動される各種半導体素子を収納する半導体素子収納用パッケージ(以下、半導体パッケージという)には、半導体素子と外部電気回路基板とを電気的に接続するための入出力端子として同軸コネクタが用いられている。この同軸コネクタを具備した半導体パッケージを図6に断面図で示す。同図において、21は基体、22は枠体、23は同軸コネクタ、24は蓋体、26は回路基板である。
【0003】
基体21は鉄(Fe)−ニッケル(Ni)−コバルト(Co)合金や銅(Cu)−タングステン(W)等の金属から成る略四角形の板状体であり、その上側主面の略中央部には、IC,LSI,半導体レーザ(LD),フォトダイオード(PD)等の半導体素子25を搭載して成る回路基板26を載置する載置部21aが形成されている。載置部21aには、半導体素子25が、例えばアルミナ(Al23)質セラミックス等から成る回路基板26に搭載された状態で載置固定される。
【0004】
なお、回路基板26に搭載された半導体素子25は、その電極が、回路基板26に被着形成されている線路導体26aにボンディングワイヤ27等を介して電気的に接続されている。
【0005】
基体21の上側主面の外周部には載置部21aを囲繞するようにして枠体22が立設されており、枠体22は基体21とともにその内側に半導体素子25を収容する空所を形成する。この枠体22は基体21と同様にFe−Ni−Co合金やCu−Wの焼結材等から成り、基体21と一体成形される、または基体21に銀ろう等のろう材を介してろう付けされる、またはシーム溶接法等の溶接法により接合されることによって、基体21の上側主面の外周部に立設される。
【0006】
枠体22の側部には同軸コネクタ23が嵌着される貫通孔22aが形成されており、貫通孔22a内に同軸コネクタ23を嵌め込むとともに半田等の封着材28を貫通孔22a内の隙間に挿入し、しかる後、加熱して封着材28を溶融させ、溶融した封着材28を毛細管現象により同軸コネクタ23と貫通孔22aの内面との隙間に充填させることによって、同軸コネクタ23が貫通孔22a内に封着材28を介して嵌着接合される。
【0007】
同軸コネクタ23は、Fe−Ni−Co合金等の金属から成る円筒状の外周導体23aの中心軸部分に、信号線路としてFe−Ni−Co合金等の金属から成る棒状の中心導体23bが絶縁体23cを介して固定されて成る。そして、接地導体としての外周導体23aが封着材28を介して枠体22に電気的に接続されており、特性インピーダンスに整合された同軸線路モードの信号線路を形成している。また、中心導体23bが半田等から成る導電性接着材26bを介して回路基板26の線路導体26aに電気的に接続される。線路導体26aは、所定の特性インピーダンスに整合されたマイクロストリップ線路となっている。
【0008】
そして、枠体22の上面に蓋体24をろう付け法やシームウエルド法等の溶接法によって接合し、基体21、枠体22および蓋体24から成る容器内部に半導体素子25を収容し気密に封止することによって製品としての半導体装置となる。
【0009】
なお、図6において、21bは基体21を外部電気回路基板等にネジ止めするための貫通孔、22bは同軸コネクタプラグ29を嵌め込むための貫通孔、29は同軸コネクタプラグ、30は外部電気回路に接続された同軸ケーブルである。
【0010】
【発明が解決しようとする課題】
しかしながら、上記従来の半導体パッケージでは、枠体22内側に突出した同軸コネクタ23の中心導体23bが同軸構造となっていない。そのため、伝送される高周波信号の周波数が高くなると、同軸構造になっていない部分に発生するインピーダンスが非常に大きくなり、かつ信号の伝播モードにずれを生じていた。従って、中心導体23bの枠体22内側に突出していない部分と回路基板26の線路導体26aとの間のインピーダンスのギャップおよび信号の伝播モードのずれが非常に大きくなっていた。その結果、高周波信号の入出力時における反射損失が大きくなり、半導体素子25の作動性が劣化するという問題点を有していた。
【0011】
即ち、上記従来の構成では、外周導体23aの内周面に覆われた中心導体23bの部位、およびマイクロストリップ線路構造である線路導体26aでの高周波信号の伝播モードはTEM(Transverse Electro Magnetic)モードである。それに対して、枠体22の内側に露出した中心導体23bであって、回路基板26の線路導体26aとの接続部以外の部位の伝播モードはTE(Transverse Electric)モードである。従って、高周波信号は、TEMモード、TEモード、TEMモードと伝播モードが変化するため、伝播モードの変化部でインピーダンスがステップ状に変化し、高周波信号の反射損失が大きくなる。
【0012】
従って、本発明は上記問題点に鑑み完成されたものであり、その目的は、高周波信号の伝送効率に優れた半導体パッケージを提供することである。
【0014】
【課題を解決するための手段】
発明の半導体パッケージは、上側主面に半導体素子を載置するための載置部を有する基体と、該基体の前記上側主面に前記載置部を囲繞するように接合され、側部に貫通孔または切欠き部から成る同軸コネクタの保持部材の取付部が設けられた枠体と、筒状の外周導体およびその中心軸に設置された中心導体ならびにそれらの間に介在させた絶縁体から成るとともに前記取付部に取り付けられた前記保持部材に前記絶縁体の前記枠体内側の端面が前記保持部材内部に位置するように保持された同軸コネクタとを具備した半導体素子収納用パッケージにおいて、前記保持部材は、前記枠体外側より前記同軸コネクタが挿着されるように前記枠体内側にかけて貫通孔が形成され、前記枠体内側の前記貫通孔の下方の部位に上面に前記半導体素子と前記中心導体とを電気的に接続する線路導体が形成された回路基板を上面に設置した棚部が設けられており、前記中心導体は、前記絶縁体および前記保持部材内面より突出しているとともに前記保持部材内面から前記回路基板に接続される先端までの部位の厚さがその残部の10〜50%とされた薄肉部となっており、該薄肉部とその残部との間になだらかな形状の段差が形成されていることを特徴とする。
【0015】
本発明は、中心導体が絶縁体および枠体内面より突出しているとともに枠体内面から回路基板に接続される先端までの部位の厚さがその残部の10〜50%とされていることから、中心導体の枠体内側に突出していない部分と、回路基板の線路導体との間のインピーダンスのギャップを小さくすることができ、高周波信号の入出力時における反射損失を極めて小さくすることができる。即ち、高周波信号の伝送時に回路基板の線路導体で発生する電界の大きさは、同軸コネクタの中心導体が枠体内側にそのまま突出した場合(中心導体の先端部に薄肉部がない場合)にその部分に発生する電界の大きさよりも、中心導体の厚さが残部の厚さの10〜50%である薄肉部に発生する電界の大きさに近くなるためであり、中心導体の薄肉部を線路導体と接続することにより線路導体と中心導体との間の電界の変化を緩やかにできる。その結果、中心導体と線路導体との接続部でインピーダンスの急激な変化を抑えてインピーダンスの変化により発生する反射損失を極めて小さくできる。
【0016】
また、線路導体との接続部で中心導体は薄肉部とされていることから、特性インピーダンスに整合された線路導体の表面に中心導体が載置固定されても、接続部の容量成分の増加が最小限に抑えられ、接続部における信号線路のインピーダンスの低下を最小限に抑えることができる。その結果、接続部を特性インピーダンスに略整合させることができる。
【0017】
以上の作用により、中心導体および線路導体から成る信号線路の全体においてインピーダンスの急激な変化を抑えることができ、高周波信号の入出力時の反射損失を小さくすることができ、伝送特性が良好となる。
【0018】
また本発明は、同軸コネクタの挿着部と回路基板設置用の棚部を同軸コネクタの保持部材に設けて保持部材を枠体に嵌着した場合、保持部材の厚みを枠体に比べ厚くするなどして保持部材の体積を大きくすることによって、半導体パッケージをネジ止め等により外部回路基板等に装着する際に枠体に加わる歪みが、保持部材で分散および吸収される。その結果、同軸コネクタと回路基板に不要な応力および歪みが伝わることを防止できる。
【0019】
本発明において、好ましくは、前記線路導体は前記中心導体との接続部が前記中心導体の幅の0.7〜0.9倍の幅狭部とされ、残部が前記中心導体と略同じ幅とされていることを特徴とする。
【0020】
本発明は、上記の構成により、接続部のインピーダンスを特性インピーダンスに略整合させ、半導体パッケージ内の信号線路の接続部で高周波信号の反射損失をより低減させ、高周波信号を効率よく伝送することができる。
【0021】
本発明の半導体装置は、上記本発明の半導体素子収納用パッケージと、前記載置部に載置固定されるとともに前記同軸コネクタに前記線路導体を介して電気的に接続された半導体素子と、前記枠体の上面に接合された蓋体とを具備したことを特徴とする。
【0022】
本発明は、上記の構成により、上記本発明の半導体パッケージを用いた信頼性の高い半導体装置を提供できる。
【0023】
【発明の実施の形態】
本発明の半導体パッケージを以下に詳細に説明する。図1は本発明の半導体パッケージについて実施の形態の一例を示す断面図であり、1は基体、2は枠体、3は同軸コネクタ、4は蓋体、6は回路基板である。
【0024】
本発明の基体1はFe−Ni−Co合金等の金属やCu−Wの焼結材等から成り、そのインゴットに圧延加工や打ち抜き加工等の従来周知の金属加工法、または射出成形と切削加工等を施すことによって、所定の形状に製作される。基体1の上側主面の略中央部には、IC,LSI,LD,PD等の半導体素子5を載置するための載置部1aが設けられており、載置部1aには半導体素子5が載置固定される。半導体素子5は、その電極が、回路基板6の上面に被着形成されている線路導体6aにボンディングワイヤ7等を介して電気的に接続されている。つまり、線路導体6aは、その一端側が中心導体3bに他端側が半導体素子5にそれぞれ電気的に接続されている。
【0025】
また、基体1の上側主面の外周部には載置部1aを囲繞するようにして枠体2が立設されており、枠体2は基体1とともにその内側に半導体素子5を収容する空所を形成する。この枠体2は、基体1と同様にFe−Ni−Co合金やCu−Wの焼結材等から成り、基体1と一体成形される、または基体1に銀ろう等のろう材を介してろう付けされる、またはシーム溶接法等の溶接法により接合されることによって基体1の上側主面の外周部に立設される。
【0026】
枠体2の側部には同軸コネクタ3が嵌着される貫通孔2bが形成されている。貫通孔2b内に同軸コネクタ3を嵌め込むとともに半田等の封着材8を貫通孔2bとの隙間に挿入する。しかる後、加熱して封着材8を溶融させ、溶融した封着材8は毛細管現象により同軸コネクタ3と貫通孔2bの内面との隙間に充填されて、同軸コネクタ3が貫通孔2b内に封着材8を介して嵌着接合される。
【0027】
枠体2の内面の貫通孔2bの下方の部位に半導体素子5と中心導体3bとを電気的に接続する線路導体6aが上面に形成された回路基板を上面に設置した棚部2aが設けられている。また、回路基板6は下面に接地導体層6cが形成されている。そして、棚部2aに半田等の接合材6eを載置し、接合材6eの上に回路基板6を接地導体層6c側の面(下面)が接合材6e側になるようにして載置する。しかる後、加熱して接合材6eを溶融させ、棚部2a上面に回路基板6が固定される。
【0028】
同軸コネクタ3は、内部に収容する半導体素子5を外部の同軸ケーブル10に電気的に接続するものであり、Fe−Ni−Co合金等の金属から成る円筒状の外周導体3aの中心軸に同じくFe−Ni−Co合金等の金属から成る中心導体3bが絶縁体3cを介して固定された構造をしている。また、絶縁体3cの枠体2内側の端面は枠体2内部に位置しており、中心導体3bは絶縁体3cおよび枠体2内面より突出している。
【0029】
中心導体3bにより伝送される高周波信号は、貫通孔2b,2c部において貫通孔2b,2cの中心軸を同軸線路のモードで伝送し、特性インピーダンス値に整合されている。中心導体3bが枠体2の内面から突出して線路導体6aと半田等の導電性接着材6bにより接続された部分以降では、高周波信号は回路基板6の上面に被着形成された線路導体6a上で伝送される。
【0030】
図2(b)〜(e)は、本発明の中心導体3bと線路導体6aとの接続部の線路方向に平行な面での断面図である。本発明では、図2(b)〜(e)に示すように、中心導体3bが絶縁体3cおよび枠体2内面より突出しているとともに枠体2内面から回路基板6に接続される先端までの部位の厚さがその残部の10〜50%とされた薄肉部3dとなっていることから、中心導体3bの枠体2内側に突出していない部分と線路導体6aとの間のインピーダンスのギャップを小さくでき、高周波信号の入出力時における反射損失を極めて小さくすることができる。
【0031】
即ち、高周波信号の伝送時に線路導体6aで発生する電界の大きさは、中心導体3bが枠体2内側にそのまま突出した場合(薄肉部3dがない場合)にその部分に発生する電界の大きさよりも、中心導体3bの厚さが残部の厚さの10〜50%とされた薄肉部3dに発生する電界の大きさに近いものとなる。そのため、薄肉部3dを線路導体6aと接続することにより線路導体6aと中心導体3bとの間の電界の変化を緩やかにできる。その結果、中心導体3bと線路導体6aとの接続部でインピーダンスの急激な変化を抑えることができ、インピーダンスの変化により発生する反射損失を極めて小さくできる。
【0032】
薄肉部3dはその残部との間に段差を形成しており、その段差は、図2(b)のように円弧状のなだらかなくぼんだ曲面である構成、図2(c)のように傾斜面である構成等の種々の構成とすることができる。図2(b),図2(c)のように、段差をなだらかな形状とすることにより、表皮効果によって信号線路の表面近くを伝送される高周波信号の反射損失を抑えることができる。図2(c)において、段差である傾斜面の傾斜角が30〜60°であるのが好ましく、信号線路の表面近くを伝送する高周波信号の反射損失を最小限に抑え、高周波信号を効率よく伝送させることが可能となる。
【0033】
薄肉部3dと線路導体6aとの接続部の構成は、図2(b)〜(c)に示すような中心導体3bの先端部の上側を切り欠いて形成した薄肉部3dが線路導体6aに接続される構成、中心導体3bの先端部の下側を切り欠いて形成した薄肉部3dが線路導体6aに接続される構成、図2(e)に示すような中心導体3bの先端部の上側と下側とを切り欠いて形成した薄肉部3dが線路導体6aに接続される構成とし得る。
【0034】
薄肉部3dとその残部との境界部は、枠体2内面と面一であるのが最も好ましいが、薄肉部3dを金属加工する際に加工寸法の誤差が生ずるため、薄肉部3dとその残部との境界部から枠体2内面までの距離は0.03mm未満であれば良い。0.03mm以上の場合、中心導体3b全体でのインピーダンス整合が困難となり、高周波信号の反射損失が大きくなる。
【0035】
さらに、中心導体3bと線路導体6aとの接続部(以下、単に「接続部」といえば線路導体6aと中心導体3bとの接続部をいう)では、図3の線路方向に垂直な面での接続部の断面図に示すように、中心導体3bの厚みがその残部の10〜50%とされた薄肉部3dとなっている。この接続部では、TEMモードとTEモードが混在したものとなるが、中心導体3bの薄肉部3dでの伝播モードはTEMモードとなる。そのため、伝播モードの変化は非常に小さくなり、その結果、インピーダンスの変化が極めて緩やかになり、高周波信号の反射損失を非常に小さくすることができる。薄肉部3dが線路導体6a上に載置固定されることにより、線路導体6aの表面に中心導体3bが載置固定されても接続部の容量成分の増加が最小限に抑えられ、接続部での信号線路のインピーダンスの低下を最小限に抑えることができる。その結果、接続部でのインピーダンスが特性インピーダンスに近い値となり、半導体パッケージ内の信号線路の接続部で高周波信号の反射損失を低減させ、高周波信号を効率よく伝送させることができる。
【0036】
即ち、線路導体6aの容量成分は線路導体6aと回路基板6下面の接地導体との間で発生しており、接続部ではほぼ中心導体3bの表面積の分だけ容量成分を発生させる対向電極の面積が増大することになるが、本発明のように接続部で中心導体3bを薄肉化することにより中心導体3bの表面積が小さくなり、容量成分を発生させる対向電極の面積が減少して容量成分が小さくなる。
【0037】
また、中心導体3bの薄肉部3dの厚みがその残部の厚みの10%未満では、薄肉部3dが薄すぎて折れ等の破損が生じ、中心導体3bで高周波信号を伝送できなくなる可能性がある。50%を超える場合、薄肉部3dの表面積が大きいため接続部での容量成分の増加が大きくなり、接続部における信号線路のインピーダンスが大きく低下して、接続部における信号線路のインピーダンスが特性インピーダンスに比べ大幅に小さい値となり反射損失が大きくなる。
【0038】
また、薄肉部3dの線路方向に垂直な面における断面形状は、図3のような半円形状のみならず、四角形等様々な形状とし得る。
【0039】
さらに、薄肉部3dの上面は回路基板6の下面に略平行な平坦面であることが好ましい。この場合、薄肉部3dの上面から出た電気力線は上方に延びるのみで回路基板6下面の接地導体に結合することがないため、薄肉部3d上面が容量成分を生じる対向電極とはならない。即ち、薄肉部3d上面は容量成分の増加に全く寄与することがなくなるため、容量成分の低減に有効な構成となる。
【0040】
枠体2の貫通孔2c内に挿入固定される同軸コネクタプラグ9は、外部電気回路に接続された同軸ケーブル10と枠体2に嵌着された同軸コネクタ3とを接続するためのプラグである。
【0041】
そして、本発明の半導体パッケージは、半導体素子5の電極と回路基板6の上面の線路導体6aとを電気的に接続し、線路導体6aと中心導体3bとを半田等の導電性接着材6bを介して電気的に接続し、しかる後、枠体2の上面にFe−Ni−Co合金等の金属から成る蓋体4を半田付け法やシームウエルド法により接合することにより製品としての半導体装置となる。この半導体装置は、基体1の対向する端部に設けられた貫通孔1bにネジを通してネジ止めすることで外部電気回路基板に実装され、同軸コネクタプラグ9と外部電気回路に接続された同軸ケーブル10とを接続することにより、内部に収容する半導体素子5が外部電気回路に電気的に接続され、半導体素子5が高周波信号で作動することとなる。
【0042】
そして、図4は本発明の半導体パッケージについて実施の形態の他の例を示す断面図であり、11は保持部材である。図4のように、保持部材11に設けられた枠体2内外を貫通する貫通孔11bに同軸コネクタ3を外側より挿着し、保持部材11を枠体2に嵌着させる。この枠体2の側部には保持部材11が嵌着される取付部2dが形成されている。取付部2dは、枠体2内外を貫通する貫通孔であったり、枠体2の基体1との接合面側から逆U字型に切り欠いて枠体2内外を貫通する切欠き部であったり、枠体2の蓋体4との接合面側からU字型に切り欠いて枠体2内外を貫通する切欠き部であれば良い。
【0043】
保持部材11には、回路基板6を上面に設置するための棚部11aと、同軸コネクタ3を挿着するための貫通孔11bが設けられている。棚部11aには半田等の接合材6eを載置し、接合材6eの上に線路導体6aと接地導体層6cとを具備した回路基板6を、接地導体層6c側の面(下面)が接合材6e側になるようにして設置する。貫通孔11bは枠体2外側より同軸コネクタ3が挿着されるように枠体2内側にかけて形成され、貫通孔11b内には同軸コネクタ3を嵌め込むとともに半田等の封着材8を貫通孔11bとの隙間に挿入する。中心導体3bの先端部は、回路基板6の上面に突出させ、中心導体3bの先端部と線路導体6aの上面の端部との間に半田等の導電性接着材6bを載置する。
【0044】
しかる後、加熱して接合材6eと封着材8および導電性接着材6bを溶融させ、接合材6eにより回路基板6が棚部11aに強固に固定され、溶融した封着材8は毛細管現象により外周導体3aと貫通孔11bの内面との隙間に充填されることによって、外周導体3aが貫通孔11b内に半田等の封着材8を介して挿着され、導電性接着材6bにより中心導体3bと線路導体6aとが接続される。
【0045】
なお、同軸コネクタ3の絶縁体3cは枠体2内側の端面が保持部材11内部に位置しており、また中心導体3bは絶縁体3cおよび保持部材11内面(保持部材11の枠体2内側の面)より突出している。
【0046】
中心導体3bを伝送される高周波信号は、貫通孔11b,11c部で貫通孔11b,11cの中心軸を伝送されることにより同軸線路を伝送され、保持部材11の枠体2内側の面から出て線路導体6aおよび導電性接着材6bに達した後は、マイクロストリップ線路となっている線路導体6a上を伝送される。この同軸線路とマイクロストリップ線路は、所定の特性インピーダンス値に整合されている。導電性接着材6bによる接続部において、中心導体3bの先端部の位置、線路導体6aの位置、および導電性接着材6bの量により、信号線路のインピーダンスが所定の値に設定されている。かくして、半導体パッケージ内で反射損失や透過損失等の伝送損失のない良好な信号線路が形成される。
【0047】
保持部材11の貫通孔11c内に挿入固定される同軸コネクタプラグ9は、外部電気回路に接続された同軸ケーブル10と保持部材11に挿着された同軸コネクタ3とを接続するためのプラグであり、その外周面はネジ状となっており、内周面にネジ切りを有する貫通孔11cにネジ止めされる。
【0048】
そして、本発明の半導体パッケージは、半導体素子5の電極と回路基板6の上面に被着された線路導体6aとをボンディングワイヤ7により電気的に接続し、しかる後、枠体2の上面にFe−Ni−Co合金等の金属から成る蓋体4を半田付け法やシームウエルド法により接合することにより製品としての半導体装置となる。この半導体装置は、基体1の対向する端部に設けられた貫通孔1bをネジ止めすることで外部電気回路基板に実装され、同軸コネクタプラグ9と外部電気回路に接続された同軸ケーブル10とを接続することにより、内部に収容する半導体素子5が外部電気回路に電気的に接続され、半導体素子5が高周波信号で作動することとなる。
【0049】
この構成において、同軸コネクタ3および回路基板6が保持部材11に保持されて、その保持部材11が枠体2に嵌着されて取り付けられる。基体1の端部を貫通孔1bを通してネジ止め等することによって半導体パッケージを外部回路基板等に装着する際、枠体2に歪みが発生した場合、枠体2から同軸コネクタ3および回路基板6に伝わろうとする歪みは保持部材11で分散および吸収される。従って、同軸コネクタ3および回路基板6に加わる応力や歪みを小さくすることができ、絶縁体3cと回路基板6にクラックが発生するのを防止できる。保持部材11で歪みを有効に分散させるためには、つまり単位体積当たりの変形を小さくさせかつ歪みを吸収させるためには、保持部材11の体積が大きいのがよく、保持部材11の厚さを枠体2より肉厚にするなどして体積を大きくする。
【0050】
保持部材11の棚部11a以外の部分の厚さは枠体2の厚さの2〜5倍であるのが良い。枠体2の厚さの2倍未満である場合、保持部材11の体積が小さいため、半導体パッケージを外部回路基板等に装着する際に保持部材11で歪みを十分に分散または吸収できず、絶縁体3cと回路基板6にクラックが発生し易くなる。また、枠体2の厚さの5倍を超える場合、貫通孔11bに同軸コネクタ3を接合する際に、同軸コネクタ3に加わる保持部材11との熱膨張差による応力が大きくなり、その応力のため絶縁体3cにクラック等の破損が生じ、半導体パッケージの気密信頼性が低下する場合がある。
【0051】
図5は回路基板6の平面図であるが、同図に示すように、線路導体6aは中心導体3bとの接続部が中心導体3bの幅の0.7〜0.9倍の幅狭部6fとされ、残部が中心導体3bと略同じ幅とされているのが好ましい。幅狭部6fを除く線路導体6aの幅をW1、幅狭部6fの幅をW2、中心導体3bの幅をdとしたとき、0.7d≦W2≦0.9d,W1>W2となっている。なお、W1とdについては、0.9d≦W1≦1.1dといった程度の範囲内で略同じ幅であればよい。上記構成により、幅狭部6fを除く部分の線路導体6aを特性インピーダンス値に整合させ、幅狭部6f部では特性インピーダンス値よりも高いインピーダンス値とすることができる。幅狭部6fと線路導体6aの残部との間で線路幅に段差が生じるが、この段差部については、幅狭部6fから幅の広い線路導体6aへ変化している傾斜部の線路導体6aに対する傾斜角度θは30〜60°として連続的に線路幅を変化させるのがよい。この場合反射損失による高周波信号の減衰を抑制することができる。
【0052】
図3に示すように、線路導体6aと中心導体3bとを接続することにより、接続部では信号線路が中心導体3b,線路導体6aおよび導電性接着材6bとなっている。線路導体6aのみが信号線路である場合と比して、信号線路の容量成分が増加し接続部のインピーダンスが低下することとなる。従って、接続部における線路導体6aを幅狭部6fとして、幅狭部6f単体のインピーダンス値を特性インピーダンスより高い値とし、接続部での中心導体3bの厚みを接続部以外の残部における厚みの10〜50%とした薄肉部3dとし、接続部での信号線路の容量成分の増加を最小限に抑える。これにより、中心導体3bを接続して接続部のインピーダンスが低下しても、接続部を特性インピーダンスに略整合させることができる。また接続部では、導電性接着材6bの量を適宜調整して信号線路のインピーダンスを整合することができる。かくして、半導体パッケージ内で反射損失や透過損失等の伝送損失の小さい良好な伝送特性の信号線路が形成される。
【0053】
本発明における高周波信号の好ましい周波数は5〜100GHz程度であり、この場合に高周波信号の伝送特性を良好なものとすることができる。
【0054】
なお、本発明は上記実施の形態に限定されず、本発明の要旨を逸脱しない範囲内で種々の変更を施すことが可能である。
【0055】
【発明の効果】
本発明は、枠体内面の貫通孔の下方の部位に上面に半導体素子と中心導体とを電気的に接続する線路導体が形成された回路基板を上面に設置した棚部が設けられており、中心導体は、絶縁体および枠体内面より突出しているとともに枠体内面から回路基板に接続される先端までの部位の厚さがその残部の10〜50%とされていることから、中心導体の枠体内側に突出していない部分と回路基板の線路導体との間のインピーダンスのギャップを小さくでき、高周波信号の入出力時における反射損失を極めて小さくできる。また、回路基板は枠体内面の棚部に設置されるため、半導体パッケージが大幅に小型化されるという効果も有する。
【0056】
また本発明は、同軸コネクタの保持部材は、枠体外側より同軸コネクタが挿着されるように枠体内側にかけて貫通孔が形成され、枠体内側の貫通孔の下方の部位に上面に半導体素子と中心導体とを電気的に接続する線路導体が形成された回路基板を上面に設置した棚部が設けられており、中心導体は、絶縁体および保持部材内面より突出しているとともに保持部材内面から回路基板に接続される先端までの部位の厚さがその残部の10〜50%とされていることから、高周波信号の入出力時における反射損失を極めて小さくすることができ、また、基体をネジ止め等によって外部回路基板等に固定する際に枠体に歪みが発生した場合、枠体から同軸コネクタおよび回路基板に伝わろうとする歪みは保持部材で分散および吸収され、同軸コネクタの絶縁体と回路基板にクラックが発生するのを防止できる。その結果、同軸コネクタの絶縁体にクラックが発生するのを防止して半導体パッケージの気密の信頼性が向上するとともに、同軸コネクタの中心導体を伝送される高周波信号の伝送特性を向上させることができ、回路基板にクラックが発生するのを防止して線路導体の断線を防止し高周波信号の伝送特性を向上させ得る。さらに、回路基板は保持部材の枠体内側の棚部に設置されるため、半導体パッケージが大幅に小型化されるという効果も有する。
【0057】
本発明は、好ましくは、線路導体は中心導体との接続部が中心導体の幅の0.7〜0.9倍の幅狭部とされ、残部が中心導体と略同じ幅とされることにより、接続部のインピーダンスを特性インピーダンスに略整合させ、半導体パッケージ内の信号線路の接続部で高周波信号の反射損失をより低減させ、高周波信号を効率よく伝送させることができる。
【0058】
本発明の半導体装置は、本発明の半導体素子収納用パッケージと、載置部に載置固定されるとともに同軸コネクタに線路導体を介して電気的に接続された半導体素子と、枠体の上面に接合された蓋体とを具備したことにより、上記本発明の作用効果を有する半導体パッケージを用いた信頼性の高い半導体装置となる。
【図面の簡単な説明】
【図1】本発明の半導体パッケージについて実施の形態の例を示す断面図である。
【図2】(b)〜(e)は本発明の半導体パッケージについて実施の形態の各種例を示し、半導体パッケージ内に収容された回路基板の線路導体と同軸コネクタの中心導体との接続部の線路方向に平行な面における断面図である。
【図3】本発明の半導体パッケージ内に収容された回路基板の線路導体と同軸コネクタの中心導体との接続部の線路方向の垂直な面における断面図である。
【図4】本発明の半導体パッケージについて実施の形態の他の例を示す断面図である。
【図5】本発明の半導体パッケージについて実施の形態の他の例を示し、半導体パッケージ内に収容された回路基板の平面図である。
【図6】従来の半導体パッケージの断面図である。

Claims (3)

  1. 上側主面に半導体素子を載置するための載置部を有する基体と、該基体の前記上側主面に前記載置部を囲繞するように接合され、側部に貫通孔または切欠き部から成る同軸コネクタの保持部材の取付部が設けられた枠体と、筒状の外周導体およびその中心軸に設置された中心導体ならびにそれらの間に介在させた絶縁体から成るとともに前記取付部に取り付けられた前記保持部材に前記絶縁体の前記枠体内側の端面が前記保持部材内部に位置するように保持された同軸コネクタとを具備した半導体素子収納用パッケージにおいて、前記保持部材は、前記枠体外側より前記同軸コネクタが挿着されるように前記枠体内側にかけて貫通孔が形成され、前記枠体内側の前記貫通孔の下方の部位に上面に前記半導体素子と前記中心導体とを電気的に接続する線路導体が形成された回路基板を上面に設置した棚部が設けられており、前記中心導体は、前記絶縁体および前記保持部材内面より突出しているとともに前記保持部材内面から前記回路基板に接続される先端までの部位の厚さがその残部の10〜50%とされた薄肉部となっており、該薄肉部とその残部との間になだらかな形状の段差が形成されていることを特徴とする半導体素子収納用パッケージ。
  2. 前記線路導体は、前記中心導体との接続部が前記中心導体の幅の0.7〜0.9倍の幅狭部とされ、残部が前記中心導体と略同じ幅とされていることを特徴とする請求項1記載の半導体素子収納用パッケージ。
  3. 請求項1または請求項2記載の半導体素子収納用パッケージと、前記載置部に載置固定されるとともに前記同軸コネクタに前記線路導体を介して電気的に接続された半導体素子と、前記枠体の上面に接合された蓋体とを具備したことを特徴とする半導体装置。
JP2001325870A 2001-10-24 2001-10-24 半導体素子収納用パッケージおよび半導体装置 Expired - Fee Related JP3682012B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001325870A JP3682012B2 (ja) 2001-10-24 2001-10-24 半導体素子収納用パッケージおよび半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001325870A JP3682012B2 (ja) 2001-10-24 2001-10-24 半導体素子収納用パッケージおよび半導体装置

Publications (2)

Publication Number Publication Date
JP2003133457A JP2003133457A (ja) 2003-05-09
JP3682012B2 true JP3682012B2 (ja) 2005-08-10

Family

ID=19142347

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001325870A Expired - Fee Related JP3682012B2 (ja) 2001-10-24 2001-10-24 半導体素子収納用パッケージおよび半導体装置

Country Status (1)

Country Link
JP (1) JP3682012B2 (ja)

Also Published As

Publication number Publication date
JP2003133457A (ja) 2003-05-09

Similar Documents

Publication Publication Date Title
JP3619479B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3682012B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3752473B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3682010B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3619473B2 (ja) 半導体素子収納用パッケージ
JP3652287B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3663349B2 (ja) 半導体素子収納用パッケージ
JP3686855B2 (ja) 回路基板および半導体素子収納用パッケージ並びにそれを用いた半導体装置
JP3686853B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3686858B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3716199B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3619478B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3659328B2 (ja) 半導体素子収納用パッケージ
JP3574798B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP2001237482A (ja) 光半導体素子収納用パッケージ
JP3686854B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3716173B2 (ja) 回路基板およびそれを用いた半導体素子収納用パッケージ
JP3825343B2 (ja) 半導体素子収納用パッケージおよび半導体装置
JP3619445B2 (ja) 半導体素子収納用パッケージ
JP2003163512A (ja) 半導体素子収納用パッケージおよび半導体装置
JP2003124368A (ja) 半導体素子収納用パッケージおよび半導体装置
JP2004146406A (ja) 半導体素子収納用パッケージ
JP2002026618A (ja) 半導体素子収納用パッケージ
JP2004146407A (ja) 半導体素子収納用パッケージ
JP2003163301A (ja) 半導体素子収納用パッケージおよび半導体装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Effective date: 20040526

Free format text: JAPANESE INTERMEDIATE CODE: A971007

A131 Notification of reasons for refusal

Effective date: 20040629

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040827

A131 Notification of reasons for refusal

Effective date: 20041122

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050119

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Effective date: 20050517

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050519

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 4

Free format text: PAYMENT UNTIL: 20090527

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090527

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 5

Free format text: PAYMENT UNTIL: 20100527

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 6

Free format text: PAYMENT UNTIL: 20110527

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110527

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20120527

LAPS Cancellation because of no payment of annual fees