JP3663565B2 - 搬送波再生回路 - Google Patents

搬送波再生回路 Download PDF

Info

Publication number
JP3663565B2
JP3663565B2 JP30691997A JP30691997A JP3663565B2 JP 3663565 B2 JP3663565 B2 JP 3663565B2 JP 30691997 A JP30691997 A JP 30691997A JP 30691997 A JP30691997 A JP 30691997A JP 3663565 B2 JP3663565 B2 JP 3663565B2
Authority
JP
Japan
Prior art keywords
signal
sweep
loop filter
carrier
carrier wave
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP30691997A
Other languages
English (en)
Other versions
JPH11146028A (ja
Inventor
隆則 岩松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP30691997A priority Critical patent/JP3663565B2/ja
Priority to US09/081,352 priority patent/US6339623B1/en
Publication of JPH11146028A publication Critical patent/JPH11146028A/ja
Application granted granted Critical
Publication of JP3663565B2 publication Critical patent/JP3663565B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/38Demodulator circuits; Receiver circuits
    • H04L27/3845Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier
    • H04L27/3854Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier using a non - coherent carrier, including systems with baseband correction for phase or frequency offset
    • H04L27/3872Compensation for phase rotation in the demodulated signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0091Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor provided with means for scanning over a band of frequencies
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/12Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a scanning signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/14Preventing false-lock or pseudo-lock of the PLL
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset
    • H04L2027/003Correction of carrier offset at baseband only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0053Closed loops
    • H04L2027/0057Closed loops quadrature phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0071Control of loops
    • H04L2027/0073Detection of synchronisation state

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、直交変調信号を復調出力する復調装置に於ける搬送波再生回路に関する。
直交変調信号の復調装置は、その直交変調信号の搬送波に同期した搬送波を再生する搬送波再生回路を含む構成を有するものであり、既に各種の構成が知られている。この搬送波再生回路に於いては、受信し直交変調信号の搬送波の変動に追従した搬送波を再生する構成であると共に、同期引込み時は引込み範囲を広くし、且つ疑似引込みが生じないようにすることが要望されている。
【0002】
【従来の技術】
図6は従来例のアナログ復調装置の説明図であり、51は同期検波部、52,53はロールオフフィルタ、54,55はAD変換器(A/D)、56はトランスバーサル型の等化器、57は搬送波再生用の電圧制御発振器、58はAD変換用のサンプリングクロック信号を出力する電圧制御クロック発生器、59は搬送波再生回路、60は位相検出部、61はループフィルタ、62はスイープ部、63は制御部、64はローパスフィルタ、INは中間周波の入力直交変調信号、Iout,Qoutは直交復調出力信号である。
【0003】
例えば、直交振幅変調(QAM;Quadrature Amplitude Modulation )方式の変調信号を受信し、中間周波の入力直交変調信号INとして同期検波部51に入力し、電圧制御発振器57の出力信号を再生搬送波信号とし、それぞれπ/2の位相差の再生搬送波信号として入力直交変調信号を同期検波し、I,Qチャネルの検波出力信号を、ロールオフフィルタ52,53を介してAD変換器54,55に入力する。
【0004】
AD変換器54,55によりディジタル信号に変換されたI,Qチャネルの検波出力信号は、等化器56に入力されてI,Qチャネルの出力信号Iout,Qoutとして図示を省略した後段の回路に入力される。又搬送波再生回路59は、位相検出部60とループフィルタ61とスイープ部62とを含む構成の場合を示すが、電圧制御発振器57を含めて搬送波再生回路とすることもできる(例えば、特開平1−78058号〔特許第2553103号〕公報参照)。
【0005】
この搬送波再生回路59の位相検出部60は、I,Qチャネルの出力信号Iout,Qoutを基に、入力直交変調信号INの搬送波と電圧制御発振器57からの再生搬送波との位相差を検出するもので、再生搬送波の位相誤差Peとし、I,Qチャネルの識別信号をId,Qd、I,Qチャネルの誤差信号をIe,Qeとすると、
Pe=Id×Qe−Ie×Qd …(1)
で表される(例えば、特開平6−54014号公報参照)。
【0006】
この位相差信号Peをループフィルタ61を介して電圧制御発振器57の制御電圧とし、入力直交変調信号INの搬送波に位相同期した再生搬送波を電圧制御発振器57から出力させる。又スイープ部62は、同期引込み時に、引込み範囲を広くする為に、電圧制御発振器57の制御電圧を強制的に変化させるものであり、図示を省略した後段の誤り検出部等により同期外れ時の誤り増加を検出して同期外れと判定し、同期外れアラーム信号をスイープ部62に入力して、電圧制御発振器57の制御電圧をスイープし、誤り減少により同期引込みと判定して、スイープ部62の動作を停止させることになる。
【0007】
又制御部63は、出力信号Iout,Qoutを基にクロック成分を抽出し、ローパスフィルタ64を介して電圧制御クロック発生器58の制御電圧とし、シンボル位相に同期したクロック信号を発生させ、そのクロック信号に従ってAD変換器54,55に於いて検波出力信号をサンプリングしてディジタル信号に変換する。
【0008】
図7は従来例のディジタル復調装置の説明図であり、71は準同期検波部、72,73はロールオフフィルタ、74,75はAD変換器(A/D)、76は等化器、77は位相回転部、78は電圧制御位相信号発生器、79は搬送波再生回路、80は位相検出部、81はループフィルタ、82はスイープ部、83は制御部、84はローパスフィルタ、85は電圧制御クロック発生器、86は局部発振器である。
【0009】
局部発振器86は、中間周波の入力直交変調信号INの搬送波と同一周波数の発振周波数となるように設定された固定周波数の発振器であり、従って、準同期検波部71による検波出力信号は、再生搬送波の位相及び周波数が、入力直交変調信号INの搬送波の位相及び周波数とずれた状態に相当することになる。そこで、位相回転部77が設けられ、電圧制御位相信号発生器78からの信号によって出力信号Iout,Qoutが所定の位相となるように、位相回転部77によって位相回転が行われる。
【0010】
この場合も、AD変換器74,75は、電圧制御クロック発生器85からのクロック信号に従って検波出力信号をサンプリングしてディジタル信号に変換する。又電圧制御クロック発生器85は、制御部83によるシンボル位相検出に従ってローパスフィルタ84を介して制御電圧が印加されて制御される。又電圧制御位相信号発生器78は、図6に於ける電圧制御発振器57に相当し、位相検出部80とループフィルタ81とスイープ部82とを含む搬送波再生回路79からの制御電圧によって制御され、位相検出部80は、図6の位相検出部60と同様な機能によって位相誤差信号を出力することができる。従って、位相誤差が零となるように、位相回転部77に於いて位相回転を制御することになる。
【0011】
図8は従来例のディジタル復調装置の説明図であり、91は準同期検波部、92,93はロールオフフィルタ、94はAD変換器(A/D)、95は電圧制御クロック発生器、96は等化器、97は位相回転部、98は電圧制御位相信号発生器、99は搬送波再生回路、100は位相検出部、101はループフィルタ、102はスイープ部、103は制御部、104はローパスフィルタである。
【0012】
このディジタル復調装置は、図7に示す構成に比較して、中間周波の入力直交変調信号INをAD変換器94によってディジタル信号に変換して、準同期検波部91に入力するもので、準同期検波部91は、直交成分を振分けて出力する構成を有するものである。そして、ロールオフフィルタ92,93と等化器96と位相回転部97とを介して正規の位相の出力信号Iout,Qoutを出力することになる。又搬送波再生回路99は、図7の搬送波再生回路79と同一の構成とすることができる。又制御部103とローパスフィルタ104は、図7の制御部83とローパスフィルタ84と同一の構成とすることができる。従って、重複する説明は省略する。
【0013】
前述の搬送波再生回路59,79,99に於けるスイープ部62,82,102は、例えば、図9に示す構成を有するものである。同図に於いて、111はループフィルタ、112はスイープ部、113は加算器、114はスイープ信号発生器、115はスイッチ回路(SW)、116は電圧制御発振器(VCO)である。
【0014】
同期外れアラーム信号ALMが入力されない時、即ち、同期引込み状態の時は、スイッチ回路115はオフ状態であるから、ループフィルタ111を介した制御電圧はそのまま電圧制御発振器116に入力され、位相誤差成分の変動に追従するように電圧制御発振器116の出力位相が制御される。
【0015】
このような同期引込み状態が何らかの原因により同期外れとなった場合、又は最初の同期引込み時に、同期外れアラーム信号ALMが入力されることになり、スイッチ回路115はオンとなり、スイープ信号発生器114からの三角波のスイープ信号が加算器113に入力され、ループフィルタ111を介した制御電圧に加算される。それによって、電圧制御発振器116の出力周波数がスイープされて、同期引込み範囲を広くし、直交変調信号の搬送波に位相同期した搬送波が出力されて同期引込み状態となると、同期外れアラーム信号ALMが停止され、スイッチ回路115はオフとなる。
【0016】
【発明が解決しようとする課題】
従来例の搬送波再生回路59,79,99に於いては、スイープ部62,82,102からの三角波等のスイープ信号を電圧制御発振器57(電圧制御位相信号発生器78,98)に印加して、出力信号位相を大きく変化させることにより、引込み範囲の拡大を図るものである。しかし、例えば、疑似安定点に引込んだ状態に於いて、スイープ信号発生器114の三角波のスイープ信号と逆の波形の位相誤差信号がループフィルタ111を介して制御電圧となる場合がある。このような状態に於いては同期引込み動作が延々と継続される問題がある。
【0017】
又ループフィルタ111をディジタルフィルタにより構成する場合が一般的であり、ディジタルフィルタは比較的追従性が良いことから、前述のような疑似安定点から脱出して、正規の安定点に引込むことが一層困難となる問題がある。
本発明は、比較的簡単な構成によって迅速な同期引込みを行わせることを目的とする。
【0018】
本発明の搬送波再生回路は、(1)直交変調信号の搬送波に同期した搬送波を再生する搬送波再生回路であって、直交変調信号の搬送波と再生搬送波との位相差を検出する位相検出部1と、この位相検出部1の出力信号を加えるループフィルタ2と、このループフィルタ2の出力信号を制御信号として出力信号位相を制御して、再生搬送波を出力する電圧制御発振器(VCO)4と、同期引込み時に、ループフィルタ2の出力信号に複数の異なるレベル値をランダム的に選択したスイープ信号を加算して電圧制御発振器4の制御電圧とするスイープ部3とを備えている。スイープ信号を、ランダム的にそのレベル値を変化させる波形とすることにより、擬似安定点に引込んだ場合でも、その擬似安定点から抜け出して、正規の安定点に引込むことができる。
【0019】
又(2)ループフィルタ2は、同期引込み開始時に周波数成分をリセットするディジタルフィルタにより構成する。追従性の良いディジタルフィルタをループフィルタとした時にリセットすることによって、一時的に周波数制御経路を初期状態に戻すことになるから、スイープ信号による同期引込みが容易となる。
【0020】
又(3)スイープ部3は、複数の異なるレベルに対応する値を所定周期で順次選択して、レベルが順次上昇又は下降又はランダム的に変化する階段状のスイープ信号を出力する構成とすることができる。
【0021】
又(4)ループフィルタ2は、スイープ部3からの階段状のスイープ信号のレベル変化の周期毎に、周波数成分をリセットする構成とすることができる。
【0022】
又(5)スイープ部3は、前回の同期引込み時の階段状のスイープ信号のレベルを示す値を保持し、同期引込み開始時に該保持した値に対応するレベルの階段状のスイープ信号から出力を開始する構成とすることができる。
【0023】
又(6)スイープ部3は、同期外れアラーム信号ALMによって起動され、同期引込みによって動作を停止する低周波パルス発生部7と、この低周波パルス発生部7からのパルス信号をカウントするカウンタと、このカウンタのカウント内容に従って階段状のスイープ信号のレベルを示す値を選択出力するレベル値セレクタと、同期外れアラーム信号ALMによって低周波パルス発生部7からの最初の1パルス分を前記カウンタに入力しないように阻止するカウント制御部とを有し、ループフィルタ2は、周波数制御経路の周波数成分を一時的に保持するフリップフロップと、周波数制御経路の周波数成分と前記レベル値セレクタからの値とを:低周波パルス発生部7からのパルス信号に従ってフリップフロップに切替えて入力するセレクタとを有する構成とすることができる。
【0024】
又(7)直交変調信号の搬送波と再生搬送波との位相差を検出する位相検出部1と、この位相検出部1の出力信号を加えるループフィルタ2と、このループフィルタ2の出力信号を制御信号として出力信号位相を制御して、再生搬送波を出力する電圧制御発振器4と、同期引込み時に、ループフィルタ2の出力信号に不連続な値をとるスイープ信号を加算して電圧制御発振器4の制御電圧とするスイープ部3とを備えている。
【0025】
【発明の実施の形態】
図1は本発明の第1の実施の形態の要部説明図であり、1は位相検出部、2はループフィルタ、3はスイープ部、4は電圧制御発振器(VCO)、5は加算器、6はレベル値出力部、7は低周波パルス発生部である。位相検出部1は、アナログ復調装置又はディジタル復調装置の出力信号Iout,Qoutが入力されて、前述の(1)式に従って位相誤差Peを算出し、ループフィルタ2を介して電圧制御発振器4の制御電圧として、電圧制御発振器4の出力信号位相を、直交変調信号の搬送波位相に同期化させる。
【0026】
又スイープ部3のレベル値出力部6は、例えば、カウンタとセレクタとを備えて、同期外れアラームALMによって起動される低周波パルス発生部7からの低周波パルスをカウントし、そのカウント内容に従ってセレクタからスイープ信号のレベルを示す値を選択出力する構成とすることができるもので、例えば、0,1,2の3値を順次選択して出力することにより、右側に示す階段状のスイープ信号とすることができる。このスイープ信号を加算器5を介して電圧制御発振器4の制御電圧とすることにより、ループフィルタ2の追従性が良い場合でも、疑似安定点に引込んだ状態から確実に抜け出すことが可能となり、正規の安定点に引込むことができる。
【0027】
又低周波パルス発生部7からのパルス信号を、ループフィルタ2の周波数制御経路の周波数成分のリセット信号rstとすることにより、追従性の良いループフィルタ2であっても、スイープ信号を電圧制御発振器4に入力する時に、周波数成分をリセットして、周波数制御経路を一時的に遮断することになるから、疑似安定点から確実に抜け出すことが可能となる。
【0028】
図2は本発明の第2の実施の形態の要部説明図であり、1は位相検出部、2はループフィルタ、3はスイープ部、6はレベル値出力部、7は低周波パルス発生部、11,12は乗算器、13,15は加算器、14はフリップフロップ(FF)、16はセレクタであり、電圧制御発振器は図示を省略している。
【0029】
スイープ部3は、図1に示すスイープ部3と同一のレベル値出力部6と低周波パルス発生部7とを含む構成を有し、又ループフィルタ2は、2次の周波数制御経路と1次の位相制御経路とのディジタルフィルタの場合を示し、基本構成は図3に示すものとなる。この図3に於いて、図2と同一符号は同一部分を示し、α,βはループ帯域を設定する定数である。又乗算器11と加算器13とフリップフロップ(FF)14との経路は、フリップフロップ14の出力信号を、その前段の加算器13に入力する2次の周波数制御経路であり、又乗算器12の経路は1次の位相制御経路であって、加算器15によって両方の経路の信号を加算して電圧制御発振器の制御電圧とするものである。
【0030】
図1に於けるループフィルタ2に、図3のループフィルタを適用した場合、低周波パルス発生部7からのリセット信号rstを、フリップフロップ14のリセット端子に入力して、周波数制御経路の周波数成分をリセットする構成とすることになる。
【0031】
又図2に於けるループフィルタ2に於いては、フリップフロップ14の前段にセレクタ16を設け、このセレクタ16を、同期外れアラーム信号ALMによって起動される低周波パルス発生部7からのパルス信号によって制御し、レベル値出力部6からの階段状のスイープ信号を、加算器13の出力信号の代わりにフリップフロップ14に入力し、加算器15を介して電圧制御発振器の制御電圧とする。即ち、フリップフロップ14は、加算器13を介した周波数成分をリセットして、スイープ信号を入力したことに相当した構成となる。この場合、例えば、低周波パルス発生部7からのパルス信号の立上りによってセレクタ16を制御し、レベル値出力部6からのスイープ信号をフリップフロップ14に入力した後、元に戻して加算器13の出力信号をフリップフロップ14に入力するように構成することができる。
【0032】
図4は本発明の第3の実施の形態の要部説明図であり、図2と同一符号は同一部分を示し、21はカウンタ、22はレベル値セレクタ、23はゲート回路、24はカウント制御部であり、電圧制御発振器は図示を省略している。位相検出部1とループフィルタ2とは、図2に示す構成と同一である。
【0033】
この実施の形態は、スイープ部3を、同期外れアラーム信号ALMによって起動される低周波パルス発生部7と、カウンタ22と、レベル値セレクタ22と、ゲート回路23と、カウント制御部24とにより構成し、カウンタ22のカウント内容に従ってレベル値セレクタ22から例えば図1に示すような0,1,2或いは更に多数の値又はランダム的な順序でスイープ信号を出力する。
【0034】
又カウント制御部24は、ゲート回路23をアンドゲートとした場合は、同期外れアラーム信号ALMによって“1”の信号を出力するものであるが、最初の低周波パルス発生部7からの1パルス信号については阻止する。その時、低周波パルス発生部7からのパルス信号によってセレクタ16が制御されて、レベル値セレクタ22からのスイープ信号をフリップフロップ14に入力することになるが、カウンタ21のカウント内容は、前回の同期引込み完了時の内容を保持していることになる。従って、同期引込み開始時に、前回の同期引込み状態となった時のスイープ信号のレベルを保持し、そのレベルから電圧制御発振器のスイープを開始することになり、同期引込みの高速化を図ることができる。
【0035】
図5は本発明の実施の形態のスイープ信号波形の説明図であり、図1に於いては、0,1,2のレベル値を順次選択する場合を示すが、図5の(A)は、レベル値+8〜0〜−8をランダム的に選択してスイープ信号を形成した場合を示し、不連続な値をとるスイープ信号に相当し、図4のスイープ部3に適用すると、パルス信号をカウントするカウンタ21のカウント内容に対応して、レベル値+8〜0〜−8をレベル値セレクタ22によってランダム的に選択出力することになる。この場合、カウンタ21のカウント内容はカウンタの段数に応じて直線的に増加するから、レベル値セレクタ22に、レベル値+8〜0〜−8をランダム的に配列した状態として、カウント内容に対応したレベル値を出力する構成とすることができる。
【0036】
又(B)はレベル値+8〜0〜−8をカウント内容に従って順次飛び越し選択出力する場合を示し、その時の最大値又は最小値を順次異なるレベル値とすることにより、大きな繰り返し周期として、レベル値(階段数)を増加した時でも、アナログスイープ信号とは全く異なる引込み動作を行わせることができる。即ち、疑似安定点に引込んだ場合でも容易に抜け出して、正規の安定点に引込むことができる。
【0037】
本発明は、前述の実施の形態のみに限定されるものではなく、種々付加変更することができるものであり、例えば、図4に於けるスイープ部3に於いて前回の同期引込み時のレベル値をメモリ等に記憶し、次の同期引込み開始時にそのメモリに保持されたレベル値を最初に使用してスイープ信号を形成する構成とすることも可能であり、又乱数発生器の構成を適用してランダム的にレベル値のスイープ信号を出力することもできる。又ループフィルタ2は、他の構成のディジタルフィルタを適用することも可能であり、又スイープ部3のレベル値出力部6と共に、それらの機能をマイクロプロセッサの演算処理機能によって実現することも可能である。
【0038】
【発明の効果】
以上説明したように、本発明は、直交変調信号の搬送波と再生搬送波との位相差を位相検出部1により検出し、ループフィルタ2を介して電圧制御発振器4の制御電圧とし、同期外れアラーム信号ALMによってスイープ部3を起動して、電圧制御発振器4にスイープ信号を加えて同期引込みを行わせるもので、スイープ信号を複数レベルの階段状の波形或いは順次不連続な値のレベルとなる波形とすることによって、疑似安定点から容易に抜け出すことを可能とし、同期引込みの迅速化を図ることができる。又その時にループフィルタ2の周波数成分をリセットして、ループフィルタ2の追従性を一時的に変化させて同期引込みを容易にすることができる。
【0039】
又前回の同期引込み時の階段状のスイープ信号のレベル値を保持し、同期引込み開始時に、そのレベル値から階段状のスイープ信号を発生させることにより、特に短時間の同期外れ期間後の同期引込み時に、階段状のスイープ信号の繰り返し周期に比較して短い時間で同期引込みを行うことができる利点がある。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態の要部説明図である。
【図2】本発明の第2の実施の形態の要部説明図である。
【図3】ループフィルタの説明図である。
【図4】本発明の第3の実施の形態の要部説明図である。
【図5】本発明の実施の形態のスイープ信号波形の説明図である。
【図6】従来例のアナログ復調装置の説明図である。
【図7】従来例のディジタル復調装置の説明図である。
【図8】従来例のディジタル復調装置の説明図である。
【図9】従来例のスイープ部の説明図である。
【符号の説明】
1 位相検出部
2 ループフィルタ
3 スイープ部
4 電圧制御発振器
5 加算器
6 レベル値出力部
7 低周波パルス発生部
ALM 同期外れアラーム信号
rst リセット信号

Claims (6)

  1. 直交変調信号の搬送波に同期した搬送波を再生する搬送波再生回路に於いて、
    前記直交変調信号の搬送波と再生搬送波との位相差を検出する位相検出部と、
    該位相検出部の出力信号を加えるループフィルタと、
    該ループフィルタの出力信号を制御信号として出力信号位相を制御して、前記再生搬送波を出力する電圧制御発振器と、
    同期引込み時に前記ループフィルタの出力信号に複数の異なるレベル値をランダム的に選択したスイープ信号を加算して前記電圧制御発振器の制御電圧とするスイープ部と
    を備えたことを特徴とする搬送波再生回路。
  2. 前記ループフィルタは、同期引込み開始時に周波数成分をリセットするディジタルフィルタにより構成したことを特徴とする請求項1記載の搬送波再生回路。
  3. 前記ループフィルタは、前記スイープ部からの前記複数の異なるレベル値をランダム的に選択したスイープ信号のレベル変化の周期毎に、周波数成分をリセットする構成を有することを特徴とする請求項1又は2記載の搬送波再生回路。
  4. 前記スイープ部は、前回の同期引込み時の前記スイープ信号のレベルを示す値を保持し、同期引込み開始時に該保持した値に対応するレベルのスイープ信号から出力を開始する構成を有することを特徴とする請求項1乃至3の何れか1項記載の搬送波再生回路。
  5. 前記スイープ部は、同期外れアラーム信号によって起動され、同期引込みによって動作を停止する低周波パルス発生部と、該低周波パルス発生部からのパルス信号をカウントするカウンタと、該カウンタのカウント内容に従って前記スイープ信号のレベルを示す値を選択出力するレベル値セレクタと、前記同期外れアラーム信号によって前記低周波パルス発生部からの最初の1パルス分を前記カウンタに入力しないように阻止するカウント制御部とを有し、前記ループフィルタは、周波数制御経路の周波数成分を一時的に保持するフリップフロップと、前記周波数制御経路の周波数成分と前記レベル値セレクタからの値とを前記低周波パルス発生部からのパルス信号に従って前記フリップフロップに切替えて入力するセレクタとを有することを特徴とする請求項1記載の搬送波再生回路。
  6. 直交変調信号の搬送波に同期した搬送波を再生する搬送波再生回路に於いて、
    前記直交変調信号の搬送波と再生搬送波との位相差を検出する位相検出部と、
    該位相検出部の出力信号を加えるループフィルタと、
    該ループフィルタの出力信号を制御信号として出力信号位相を制御して、前記再生搬送波を出力する電圧制御発振器と、
    同期引込み時に前記ループフィルタの出力信号に複数の異なるレベル値をランダム的に選択したスイープ信号を加算して前記電圧制御発振器の制御電圧とするスイープ部と
    を備えたことを特徴とする搬送波再生回路。
JP30691997A 1997-11-10 1997-11-10 搬送波再生回路 Expired - Fee Related JP3663565B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP30691997A JP3663565B2 (ja) 1997-11-10 1997-11-10 搬送波再生回路
US09/081,352 US6339623B1 (en) 1997-11-10 1998-05-19 Reference carrier generator device for pulling a reference carrier out of a false stabilized point into a correct stabilized point of synchronism

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30691997A JP3663565B2 (ja) 1997-11-10 1997-11-10 搬送波再生回路

Publications (2)

Publication Number Publication Date
JPH11146028A JPH11146028A (ja) 1999-05-28
JP3663565B2 true JP3663565B2 (ja) 2005-06-22

Family

ID=17962855

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30691997A Expired - Fee Related JP3663565B2 (ja) 1997-11-10 1997-11-10 搬送波再生回路

Country Status (2)

Country Link
US (1) US6339623B1 (ja)
JP (1) JP3663565B2 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100315350B1 (ko) * 1999-12-08 2001-11-26 홍승억 주파수 스위핑을 이용한 캐리어 복원 장치
JP2003046587A (ja) 2001-08-03 2003-02-14 Nec Corp 復調器
EP1414207B8 (en) * 2002-10-25 2006-11-15 Matsushita Electric Industrial Co., Ltd. Phase error correction circuit, receiver and method for selecting a measured preamble phase error depending on the timing of a detected unique word
JP2006508572A (ja) * 2002-11-28 2006-03-09 フラウンホッファー−ゲゼルシャフト ツァ フェルダールング デァ アンゲヴァンテン フォアシュンク エー.ファオ 周波数発生器
US12350029B2 (en) 2016-01-27 2025-07-08 Life Detection Technologies, Inc. Computation of parameters of a body using an electric field
CN108601531A (zh) 2016-01-27 2018-09-28 生命探测技术股份有限公司 用于在没有物理接触的情况下检测物理变化的系统和方法
US12310710B2 (en) 2016-01-27 2025-05-27 Life Detection Technologies, Inc. Computation of parameters of a body using an electric field
US10631752B2 (en) 2016-01-27 2020-04-28 Life Detection Technologies, Inc. Systems and methods for detecting physical changes without physical contact
US12310709B2 (en) 2016-01-27 2025-05-27 Life Detection Technologies, Inc. Computation of parameters of a body using an electric field

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3978411A (en) * 1973-11-30 1976-08-31 Matsushita Electric Industrial Co., Ltd. Sweep output generator having a frequency modulated local oscillator for the station selector of a television receiver
US4205347A (en) * 1977-04-30 1980-05-27 Sharp Kabushiki Kaisha Television signal determination in an automatic tuning system
US4300165A (en) * 1978-04-07 1981-11-10 General Electric Company Dual mode automatic fine tuning
JPH0626353B2 (ja) * 1987-05-19 1994-04-06 日本電気株式会社 復調装置
US5260671A (en) * 1991-05-17 1993-11-09 Hitachi, Ltd. Receiving circuit for demodulating an angle modulated signal
US5400366A (en) 1992-07-09 1995-03-21 Fujitsu Limited Quasi-synchronous detection and demodulation circuit and frequency discriminator used for the same
JP2932861B2 (ja) * 1992-10-13 1999-08-09 日本電気株式会社 位相同期検出回路
GB2310091B (en) * 1996-02-06 2000-06-07 Nec Corp Frequency sweep circuit
US5903748A (en) * 1997-08-18 1999-05-11 Motorola Inc. Method and apparatus for managing failure of a system clock in a data processing system

Also Published As

Publication number Publication date
US6339623B1 (en) 2002-01-15
JPH11146028A (ja) 1999-05-28

Similar Documents

Publication Publication Date Title
JPH0626353B2 (ja) 復調装置
JP3663565B2 (ja) 搬送波再生回路
JPH10308784A (ja) 復調装置
CA1198170A (en) Non-pll concurrent carrier clock synchronization
JPS62222745A (ja) 復調装置
JP2848328B2 (ja) 位相変調信号復調方法およびその方法を実施するための装置
JP3695920B2 (ja) 搬送波再生回路および搬送波再生方法
JP4009373B2 (ja) Psk変調波キャリア再生回路及びその再生方法並びにその制御プログラムを記録した記録媒体
JP3163771B2 (ja) 周波数掃引回路
JP3481486B2 (ja) ディジタル復調装置
JPH09130443A (ja) ディジタル復調装置
JPH0834487B2 (ja) コスタスループ型復調装置
JP2582462B2 (ja) 復調器
KR970011691B1 (ko) 변, 복조 시스템의 클럭복구장치
JP3926945B2 (ja) キャリア再生回路及びキャリア再生方法
JP2001177590A (ja) 復調器
JPH07177194A (ja) 復調回路
JPS6313381B2 (ja)
JP2689579B2 (ja) コスタスループ型復調器の疑似ロック検出回路
JPS63178642A (ja) 搬送波抽出回路
JPH09224063A (ja) クロック再生回路
JP3097582B2 (ja) 周波数掃引回路
JPH0678009A (ja) デジタル変調波の搬送波再生回路
JP2689806B2 (ja) 同期型スペクトル拡散変調波の復調装置
JPH0897877A (ja) 復調装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041014

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041026

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041224

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050301

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050317

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080408

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090408

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090408

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100408

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110408

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110408

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120408

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130408

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees