JP3149899B2 - 画像処理回路 - Google Patents

画像処理回路

Info

Publication number
JP3149899B2
JP3149899B2 JP22413693A JP22413693A JP3149899B2 JP 3149899 B2 JP3149899 B2 JP 3149899B2 JP 22413693 A JP22413693 A JP 22413693A JP 22413693 A JP22413693 A JP 22413693A JP 3149899 B2 JP3149899 B2 JP 3149899B2
Authority
JP
Japan
Prior art keywords
signal
output signal
comparator
black level
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP22413693A
Other languages
English (en)
Other versions
JPH0787363A (ja
Inventor
秀子 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP22413693A priority Critical patent/JP3149899B2/ja
Publication of JPH0787363A publication Critical patent/JPH0787363A/ja
Application granted granted Critical
Publication of JP3149899B2 publication Critical patent/JP3149899B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Receiver Circuits (AREA)
  • Picture Signal Circuits (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は,テレビ,CRT等のN
TSC信号を表示する輝度調節装置に関し,さらに詳し
くは,回路構成を簡単にするとともにノイズの発生を減
少させた画像処理回路に関すものである。
【0002】
【従来の技術】図3は従来の画像処理回路の一例を示す
ものである。図において1は入力信号としてのNTSC
信号を入力するA/D変換器,2はA/D変換器1の出
力を入力して同期信号を抽出する同期信号抽出器,3は
同期信号抽出器2からの信号に基づいてハイ若しくはロ
ーの信号を出力するPLL発振器を含むタイミング回路
である。4は入力抵抗R1を介して入力信号としてのN
TSC信号をA/D変換器1と同時に入力する増幅器で
あり,反転端子側にはタイミング回路3の出力に応じて
SW2により選択接続される帰還抵抗R2,R3が設けら
れ,非反転端子側には同じくタイミング回路3の出力に
応じてSW1により選択接続される0若しくはオフセッ
ト電圧が設けられている。5は増幅器4の出力信号を反
転して出力するゲイン1倍の反転増幅器である。
【0003】図4は同期信号Aと画像信号Bを有するN
TSC信号であり,タイミング回路3から同期信号A
(ハイ)が出力されているときはスイッチ1,2とも端
子1を選択し,同期信号Aが出力されていない(ロー)
ときはスイッチ1,2とも端子2を選択する。即ち,ス
イッチ1,2とも端子1を選択しているときは出力信号
はVOUT=VI Nとなり,スイッチ1,2とも端子2を選
択しているときは出力信号はVOUT=(R2/R1)VIN
−VOFSTとなって可変抵抗R2によりコントラストが調
整され,可変電圧VOFSTによりブライトネス調整がおこ
なわれる。
【0004】
【発明が解決しようとする課題】ところで,上記従来の
画像処理装置においてはデジタル回路とアナログ回路が
混在しているために, クロックのノイズがNTSC信号にのりやすい。 アナログスイッチのオン・オフの切り替えノイズが
NTSC信号にのりやすい。 クロック再生のためのPLL回路等回路構成が大型
化し易い。 等の問題点があった。本発明は上記従来技術の問題を解
決するためになされたもので,回路構成を簡単にすると
ともにノイズの発生を減少させた画像処理回路を提供す
ることを目的とする。
【0005】
【課題を解決するための手段】上記課題を解決する為に
本発明は、NTSC入力信号の黒レベル電圧を検出する
黒レベル検出器と,該黒レベル検出器の出力信号と前記
入力信号を比較して高い方の信号のみを出力する第1比
較器と,前記黒レベル検出器の出力信号と前記入力信号
を比較して低い方の信号のみを出力する第2比較器と,
前記黒レベル検出器の出力信号と任意のDC電圧を入力
して前記黒レベル検出器の出力信号から前記任意のDC
電圧を引算する引算器と,該引算器からの出力信号と前
記第2比較器からの出力信号を比較して高い方の信号を
ブライトネス調整信号として出力する第3比較器と,該
第3比較器からの出力信号を増幅する第1増幅器と,前
記第1比較器からの出力信号と前記第1増幅器からの出
力信号を入力して加算する第1加算回路と,該第1加算
回路からの出力信号を入力して増幅する第2増幅器と,
該第2増幅器からの出力信号と前記第2比較器からの出
力信号を加算して出力する第2加算回路を備えたことを
特徴とするものである。
【0006】
【作用】第1比較器はNTSC信号のうち黒レベル信号
より高いレベルの信号のみを画像信号として出力する。
第2比較器はNTSC信号のうち黒レベル信号より低い
レベルの信号のみを同期信号として出力する。引算器は
黒レベル信号からわずかに低い電圧信号を出力する。第
3比較器はブライトネス信号を出力し第1増幅器はその
ブライトネス信号の信号を増幅する。第1加算回路は第
1比較回路の出力に第1増幅器からの出力信号を加算し
て出力し,第2増幅器は第1加算回路の出力を増幅して
コントラスト調整を行う。第2加算回路は第2増幅回路
の出力に同期信号を加えて出力する。
【0007】
【実施例】図1は本発明による画像処理回路の一実施例
を示す要部構成図である。図1において,1は黒レベル
検出器でNTSC信号(VIN)を入力してその入力信号
の黒レベル電圧(VBLK)を検出する。2は第1比較器
で検出器1の出力信号と前記入力信号を比較して高い方
の信号のみを出力する。3は第2比較器で黒レベル検出
器1の出力信号と前記入力信号を比較して低い方の信
のみを出力する。4は引算器で黒レベル検出器1の出力
信号と任意のDC電圧を入力して黒レベル検出器1の
信号から前記任意のDC電圧を引算する。5は第3比
較器で引算器4からの出力信号と第2比較器3からの出
力信号を比較して高い方の信号をブライトネス調整信号
として出力する。7は第1増幅器で第3比較器5からの
出力信号を増幅する。8は第1加算回路で第1比較器2
からの出力信号と第1増幅器7からの出力信号を入力し
て加算する。9は第2増幅器で第1加算回路8からの出
力信号を入力して増幅する。11は第2加算回路で第2
増幅器9からの出力信号と第2比較器3からの出力信号
を加算して出力する。
【0008】上記の構成における動作を図2(a)〜
(e)の波形図を用いて説明する。図2(a)はNTS
C信号であり,この信号は黒レベル検出器1及び第1比
較器2,第2比較器3のそれぞれの一方の端子に同時に
入力する。そして,黒レベル検出器は矢印Kで示す黒レ
ベルの電圧を検出してその電圧信号を出力する。この検
出器1からの電圧信号は第1,第2比較器2,3の他方
の端子に入力されると共に引算器4の一方の端子に入力
されるが,第1比較器からはNTSC信号のうち検出器
1から入力された電圧よりも高い電圧の信号が画像信号
(VSIG)として出力され(図2b参照),その画像信
号は第1加算回路8の一方の端子に入力される。
【0009】また,第2比較器3からはNTSC信号の
うち検出器1から入力された電圧よりも低い電圧の信号
が同期信号(VSYNC)として出力され(図2c参照),
その同期信号は第2加算回路11及び第3比較器5の一
方の端子に入力される。
【0010】また,引算器4の他方の端子には任意のD
C電圧(図2aに示すVAとKの間の電圧)が入力され
て引算器は黒レベル電圧よりもわずかに低い電圧を出力
する。この引算器4からの出力信号は第3比較器の他方
の端子に入力され,第3比較器は引算器4の電圧よりも
高いブライトネス信号(VBR)を出力する(図2d参
照)。このブライネス信号は第1増幅器7により増幅
(増幅率1以下の場合もある)されて第1加算回路8の
他方の端子にオフセット信号(VOFT)として入力され
る。この第1加算回路8で加算された信号は第2増幅器
によりコントラスト調整が行われ,その出力は第2加算
回路11の他方の端子に入力され,図2(e)に示す様
な白と黒のコントラストが強調された出力信号となる。
【0011】
【発明の効果】以上実施例とともに具体的に説明した様
に本発明によれば,NTSC信号の輝度調整回路を全て
アナログ回路で構成したため、低ノイズで構成が簡単な
画像処理回路を実現することが出来る。
【図面の簡単な説明】
【図1】本発明の一実施例を示す画像処理回路の要部構
成図である。
【図2】図1の要部の波形を示す波形図。
【図3】従来例を示す要部構成図である。
【図4】NTSC信号の一例を示す図である。
【符号の説明】
1 クロレベル検出器 2 第1比較器 3 第2比較器 4 引算器 5 第3比較器 7 第1増幅器 8 第1加算回路 9 第2増幅器 11 第2加算回路

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】NTSC入力信号の黒レベル電圧を検出す
    る黒レベル検出器と,該黒レベル検出器の出力信号と前
    記入力信号を比較して高い方の信号のみを出力する第1
    比較器と,前記黒レベル検出器の出力信号と前記入力信
    号を比較して低い方の信号のみを出力する第2比較器
    と,前記黒レベル検出器の出力信号と任意のDC電圧を
    入力して前記黒レベル検出器の出力信号から前記任意の
    DC電圧を引算する引算器と,該引算器からの出力信号
    と前記第2比較器からの出力信号を比較して高い方の信
    号をブライトネス調整信号として出力する第3比較器
    と,該第3比較器からの出力信号を増幅する第1増幅器
    と,前記第1比較器からの出力信号と前記第1増幅器か
    らの出力信号を入力して加算する第1加算回路と,該第
    1加算回路からの出力信号を入力して増幅する第2増幅
    器と,該第2増幅器からの出力信号と前記第2比較器か
    らの出力信号を加算して出力する第2加算回路を備えた
    ことを特徴とする画像処理回路。
JP22413693A 1993-09-09 1993-09-09 画像処理回路 Expired - Fee Related JP3149899B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22413693A JP3149899B2 (ja) 1993-09-09 1993-09-09 画像処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22413693A JP3149899B2 (ja) 1993-09-09 1993-09-09 画像処理回路

Publications (2)

Publication Number Publication Date
JPH0787363A JPH0787363A (ja) 1995-03-31
JP3149899B2 true JP3149899B2 (ja) 2001-03-26

Family

ID=16809115

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22413693A Expired - Fee Related JP3149899B2 (ja) 1993-09-09 1993-09-09 画像処理回路

Country Status (1)

Country Link
JP (1) JP3149899B2 (ja)

Also Published As

Publication number Publication date
JPH0787363A (ja) 1995-03-31

Similar Documents

Publication Publication Date Title
GB2243745A (en) Apparatus for eliminating noise in a video signal
JPH11266415A (ja) ビデオ復号回路
JP2502873B2 (ja) 色信号輪郭補正装置
KR920001010B1 (ko) 영상신호 처리회로
JP3149899B2 (ja) 画像処理回路
JP2000224440A (ja) ディジタルクランプ回路
JP3943645B2 (ja) 輪郭補償回路
JP3850912B2 (ja) 映像信号処理機のパターン認識形輪郭補正回路
US4984070A (en) Picture quality improving apparatus capable of reducing deterioration of interpolated signal
KR100316675B1 (ko) 클록신호생성장치
JP2756697B2 (ja) ビデオ信号処理装置
JP2798562B2 (ja) 信号補正回路
JPH05336402A (ja) 信号処理回路
JP2891380B2 (ja) 平衡・不平衡変換装置
JP3128331B2 (ja) 再生色信号処理回路
JP3038795B2 (ja) 位相検出装置
JP3158003B2 (ja) ディジタル同期分離回路
KR100251537B1 (ko) 휘도및색신호분리방법및이를수행하기위한휘도및색신호분리회로
JP2812271B2 (ja) 映像非加算混合装置
JP2568056Y2 (ja) テレビジョン信号の自動利得制御装置
JPS63131794A (ja) 動き検出回路
KR920010786B1 (ko) 히스테리시스형 자동색 조절 방식 및 장치
JPH07108021B2 (ja) クランプ制御回路
JPH06259051A (ja) 入力周波数判別回路
JPH0813111B2 (ja) 自動利得制御回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080119

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090119

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees