JP3099927B2 - マイクロコンピュータ - Google Patents
マイクロコンピュータInfo
- Publication number
- JP3099927B2 JP3099927B2 JP05137063A JP13706393A JP3099927B2 JP 3099927 B2 JP3099927 B2 JP 3099927B2 JP 05137063 A JP05137063 A JP 05137063A JP 13706393 A JP13706393 A JP 13706393A JP 3099927 B2 JP3099927 B2 JP 3099927B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- level
- output
- synchronization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/24—Handling requests for interconnection or transfer for access to input/output bus using interrupt
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microcomputers (AREA)
Description
関し、特に高速のリアルタイム制御に用いるマイクロコ
ンピュータに関する。
図6を参照すると、この信号検出回路は、Dタイプフリ
ップフロップのレジスタ800、排地的論理和ゲート8
01、ANDゲート802およびS/Rタイプフリップ
フロップのレジスタ803で構成されている。
力され、制御信号702が入力されたとき入力信号70
1と出力信号705が同一レベルとなる。排他的論理和
ゲート801には外部入力信号701とレジスタ800
の出力705が入力され、入力信号701および705
がそれぞれ同一レベルのときは出力706がロウレベル
となる。ANDゲート802は制御信号703と排他的
論理和ゲート801の出力706が入力される。レジス
タ803はセット側にANDゲート802の出力707
が入力され、リセット側にリセット信号704が入力さ
れ、出力信号Qが検出信号708となっている。
と、制御信号702およびリセット信号704をハイレ
ベルにすることにより初期化が行われ、検出信号708
はロウレベルとなる。外部入力信号701がロウレベル
からハイレベルに変化した場合、制御信号702はロウ
レベルであるため、レジスタ800の出力705はロウ
レベルであり、従って、排他的論理和ゲート801の出
力706がハイレベルとなる。この時、制御信号703
がハイレベルと仮定すれば、レジスタ803はセットさ
れ、検出信号708としてハイレベルが出力される。
に変化した場合も同様に、排他的論理割ゲート801の
出力706がハイレベルとなるため、検出信号708と
してハイレベルが出力される。そして、検出完了後、制
御信号702およびリセット信号704をハイレベルに
することにより初期状態に戻る。
しない場合は、排他的論理和ゲート801の出力706
はロウレベルのままであるので、検出信号708もロウ
レベルのままである。
制御装置である。
(n個)の外部信号811を一組にして、複数組の入力
信号の中から、1つの組の入力信号をスキャナ810に
よって選択することにより、経済的に状態検出を行うも
のである。そして、極性反転回路(818,819)を
備えることにより、外部入力信号811の立上がり変化
と立ち下がり変化を区別して検出できる。
いて、タイマのカウント値の計測等を行おうとした場合
には、複数の入力信号に対し検出回路が共有されている
ため、入力信号に対応した検出信号を再度スキャナ等に
より、対象となるタイマ値を格納するレジスタへの入力
信号として選択する。
た図6に示す従来の検出回路では、入力信号の変化がハ
イレベルからロウレベルへの変化なのか、ロウレベルか
らハイレブへの変化なのかを区別して処理できないとい
う欠点を有している。
6に示す従来の検出回路の欠点は解決できたが、入力信
号の検出回路が共有化されているため、各外部入力に対
する信号レベルの変化が頻繁に発生する場合実質的に対
応できない。つまり、スキャナで選択対象外となってい
る他の組の端子への信号変化は検出できず、割り込み処
理をリアルタイムに実行出来ないという欠点を有してい
た。
ュータは、中央処理装置と、割り込み装置と、外部から
の割り込み信号の供給を受ける入力端子と、前記割り込
み信号のレベルの変化を検出する検出回路とを備えるマ
イクロコンピュータにおいて、前記検出回路の検出結果
に基づき前記割り込み信号のレベルの変化がロウレベル
からハイレベルへ変化した場合にセットされる第1のレ
ジスタと、前記割り込み信号のレベルの変化がハイレベ
ルからロウレベルへ変化した場合にセットされる第2の
レジスタと、内部クロックをカウントするタイマと、前
記検出回路の出力と前記タイマとの同期を制御する同期
回路と、前記同期回路の出力信号に同期して前記タイマ
のカウント値を格納する第3のレジスタとを備え、かつ
前記検出回路は、前記割り込み信号を受け前記内部クロ
ックを制御信号とするDタイプフリップフロップと、前
記割込み信号を入力端に受け前記Dタイプフリップフロ
ップの反転出力信号を他の入力端に受けるNAND回路
と、前記割り込み信号を入力端に受け前記反転出力信号
を他の入力端に受けるNOR回路と、前記NAND回路
の出力を反転するインバータ回路とから構成される。
タは、中央処理装置と、割り込み処理装置と、外部から
の複数の割り込み信号の供給を受ける複数の入力端子
と、前記割り込み信号のレベルの変化を検出する複数の
検出回路とを備えるマイクロコンピュータにおいて、前
記複数の検出回路の出力結果のそれぞれに基づき前記割
り込み信号のレベルの変化がロウレベルからハイレレベ
ルへ変化した場合にセットされる複数の第1のレジスタ
と、前記割り込み信号のレベルの変化がハイレベルから
ロウレベルへ変化した場合にセットされる複数の第2の
レジスタと、内部クロックをカウントするタイマと、前
記複数の検出回路の出力のそれぞれと前記タイマとの同
期を制御する複数の同期回路と、前記複数の同期回路の
出力信号に同期して前記タイマのカウント値を格納する
複数の第3のレジスタとを備え、かつ前記検出回路は、
前記割り込み信号を受け前記内部クロックを制御信号と
するDタイプフリップフロップと、前記割込み信号を入
力端に受け前記Dタイプフリップフロップの反転出力信
号を他の入力端に受けるNAND回路と、前記割り込み
信号を入力端に受け前記反転出力信号を他の入力端に受
けるNOR回路と、前記NAND回路の出力を反転する
インバータ回路とから構成される。
は、中央処理装置と、割り込み装置と、外部からの割り
込み信号の供給を受ける入力端子と、前記割り込み信号
のレベルの変化を検出する検出回路とを備えるマイクロ
コンピュータにおいて、前記検出回路の検出結果に基づ
き前記割り込み信号のレベルの変化がロウレベルからハ
イレベルへ変化した場合にセットされる第1のレジスタ
と、前記割り込み信号のレベルの変化がハイレベルから
ロウレベルへ変化した場合にセットされる第2のレジス
タと、内部クロックをカウントするタイマと、前記検出
回路の出力と前記タイマとの同期を制御する同期回路
と、前記同期回路の出力信号に同期して前記タイマのカ
ウント値を格納する第3のレジスタとを備え、かつ前記
同期回路は前記検出回路の立上り信号および立下り信号
を受けるNOR回路と、前記NOR回路の出力を反転す
るインバータ回路とこのインバータ回路の出力を受け前
記タイマの同期信号に同期するDタイプフリップフロッ
プとから構成される。
ータは、中央処理装置と、割り込み処理装置と、外部か
らの複数の割り込み信号の供給を受ける複数の入力端子
と、前記割り込み信号のレベルの変化を検出する複数の
検出回路とを備えるマイクロコンピュータにおいて、前
記複数の検出回路の出力結果のそれぞれに基づき前記割
り込み信号のレベルの変化がロウレベルからハイレレベ
ルへ変化した場合にセットされる複数の第1のレジスタ
と、前記割り込み信号のレベルの変化がハイレベルから
ロウレベルへ変化した場合にセットされる複数の第2の
レジスタと、内部クロックをカウントするタイマと、前
記複数の検出回路の出力のそれぞれと前記タイマとの同
期を制御する複数の同期回路と、前記複数の同期回路の
出力信号に同期して前記タイマのカウント値を格納する
複数の第3のレジスタとを備え、かつ前記同期回路は前
記検出回路の立上り信号および立下り信号を受けるNO
R回路と、前記NOR回路の出力を反転するインバータ
回路とこのインバータ回路の出力を受け前記タイマの同
期信号に同期するDタイプフリップフロップとから構成
される。
タを図1から図4を参照して説明する。
コンピュータは、外部割り込み入力用の入力端子10
と、入力端子10からの入力信号11のレベルの変化を
検出する検出回路100と、検出回路100が入力信号
11のロウレベルからハイレベルへの変化を検出した時
にセットされるレジスタA500と、検出回路100が
入力信号11のハイレベルからロウレベルへの変化を検
出した時にセットされるレジスタB502と、内部クロ
ックをカウントするタイマ300と、同期回路200の
出力201によりその時のタイマ300の値を格納する
キャプチャレジスタ400と、割り込み処理装置600
と、中央処理装置700とから構成される。
を行い、キャプチャレジスタ400とバス302を介し
て接続されており、そしてカウント動作と同期したタイ
マ同期信号301を同期回路200に出力している。キ
ャプチャレジスタ400は同期回路200からハイレベ
ルのキャプチャ信号201により、その時のタイマ値を
格納する。
1によりセットされ、立上がり割り込み処理装置600
へ出力し、割り込み処理装置600からの立上がり割り
込みクリア信号601によりリセットされる。
2によりセットされ、立下がり割り込み信号503を割
り込み処理装置600へ出力し、割り込み処理装置60
0からの立下がり割り込みクリア信号602によりリセ
ットされる。
参照すると、この検出回路100は、Dタイプフリップ
フロップ103と、INVゲート104および105
と、NANDゲート106と、NORゲート107とで
構成される。
103とNANDゲート106とNORゲート107に
入力される。Dタイプフリップフロップ103の出力は
クロック20に同期してINVゲート104に入力され
る。INVゲート104の出力はNANDゲート106
とNORゲート107に入力される。NANDゲート1
06の出力はINVゲート105に入力され、INVゲ
ート105の出力は立上がり検出信号101として出力
される。NORゲート107の出力は立上がり検出信号
102として出力される。
ク20が周期的に入力されるものとして説明する。
ないときは、Dタイプフリップフロップ103の出力は
入力信号11と同一レベルであるので、INVゲート1
04の出力はハイレベルである。したがって、NORゲ
ート107の出力信号はロウレベルであるので、立下が
り検出信号102はロウレベルのままである。
力信号11ロウレベルのままであるのでハイレベルであ
り、INVゲート105の出力はロウレベルのままであ
る。したがって、立上がり検出信号101もロウレベル
のままである。
ないときは、Dタイプフリップフロップ103の出力は
入力信号11と同一レベルであるので、INVゲート1
04の出力はロウレベルである。したがって、NAND
ゲート106の出力信号はハイレベルであり、INVゲ
ート105の出力はロウレベルであるので、立上がり検
出信号10はロウレベルのままである。
信号11がハイレベルであるので、ロウレベルのままで
ある。したがって、立下がり検出信号102もロウレベ
ルのままである。
に変化した場合、Dタイプフリップフロップ103の出
力は1クロック遅れてハイレベルとなるので、INVゲ
ート104の出力は1クロック間ハイレベルを保持した
後ロウレベルとなる。
は、入力信号11がハイレベルに変化した直後の1クロ
ック間だけ2入力ともハイレベルとなり、ロウレベルを
INVゲート105へ出力する。したがって、立上がり
検出信号101は、入力信号11がハイレベルに変化し
た直後の1クロック間だけハイレベルとなる。
ート104の出力がロウレベルになった時点では、入力
信号11のハイレベルが入力されているため、出力はロ
ウレベルであり、立下がり検出信号102はロウレベル
のままである。
に変化した場合、Dタイプフリップフロップ103の出
力は1クロック遅れてロウレベルとなるので、INVゲ
ート104の出力も1クロック間ロウレベルを保持した
後ハイレベルとなる。
入力信号11がロウレベルに変化した直後の1クロック
間だけ2入力ともロウレベルとなる。したがって、NO
Rゲート107の出力はハイレベルとなるので、立下が
り検出信号102は、入力信号11がロウレベルに変化
した直後の1クロック間だけハイレベルとなる。
が入力されるので、出力はハイレベルであり、INVゲ
ート105の出力はロウレベルであるので立上がり検出
信号101はロウレベルのままである。
説明をすると、この同期回路200は、NORゲート2
02と、INVゲート203と、Dタイプフリップフロ
ップ204とで構成される。
号102はNORゲート202に入力され、NORゲー
ト202の出力はINVゲート203に入力され、IN
Vゲート203の出力はDタイプフリップフロップ10
3に入力される。そして、Dタイプフリップフロップ1
03はタイマ同期信号301に同期してキャプチャ信号
201を出力する。
号102がともにロウレベルのときは、NORゲート2
02からハイレベルが出力され、INVゲート203か
らはロウレベルが出力されるため、Dタイプフリップフ
ロップ103の出力であるキャプチャ信号201はロウ
レベルのままである。
検出信号102がハイレベルのときは、NORゲート2
02からロウレベルが出力され、INVゲート203か
らはハイレベルが出力されるため、キャプチャ信号20
1はタイマ同期信号301に同期してハイレベルとな
る。
作を図2に示すタイミングチャートを参照して説明す
る。各構成要素の動作に関しては前述したとおりであ
る。
は、立上がり検出信号101および立下がり検出信号1
02ともにロウレベルであるため、割り込み処理装置6
00およびキャプチャレジスタ400ともに状態に変化
はない。
に変化した場合、立上がり検出信号101がハイレベル
となるため、キャプチャ信号201がハイレベルとな
り、その時のタイマ300の値がキャプチャレジスタ4
00に格納される。
もハイレベルとなるため、割り込み処理装置600によ
り割り込み処理が行われる。そして、立上がり割り込み
クリア信号601がハイレベルとなり、レジスタA50
0はリセットされて初期状態に戻る。
に変化した場合も同様に、立下がり検出信号102がハ
イレベルとなるため、キャプチャ信号201がハイレベ
ルとなり、その時のタイマ300の値がキャプチャネル
ジスタ400に格納される。
レベルとなり、割り込み処理装置600により割り込み
処理が行われる。そして、立下がり割り込みクリア信号
602がハイレベルとなり、レジスタB502はリセッ
トされて処理状態に戻る。
0への入力信号11の信号変化をリアルタタイムに検出
し、入力信号11がハイレベルからロウレベルへ変化し
た場合と、ロウレベルからハイレベル変化した場合と
で、それぞれ独立した割り込み処理を行うことができ
る。
ンピュータを説明する。
クロコンピュータに適用した例の構成を示す図である。
同一の参照符号を付してある。これらの各構成要素の作
用は第1の実施例と同様なのでその構成のみを図示する
にとどめ詳細な説明は省略する。
ることができる。
しこのマイクロコンピュータの入力端子(10−1)の
1本を割り当てることにより計測を行い、乗用車の場合
は4本、トラック等は必要に応じて6本、8本と割り当
てる。
へK回目の外部割り込みが入力されたときのキャプチャ
レジスタ1(400−1)の値と、(K−1)回目のキ
ャプチレジスタ1(400−1)の値との差を取ること
により、速度計測ができる。他の入力端子(10−2〜
10−n)に対しても同様である。
り割り込み要求により割り込み処理を行う。速度が速く
なった場合は、立上がり、または立下がりの割り込み要
求を割り込み処理装置600でマスクすることにより、
プログラムにおける割り込み処理時間のオーバーヘッド
の軽減を行う。
たが、本発明のマイクロコンピュータは他の種々のリア
ルタイム制御にも応用ができる。
の変化がハイレベルからロウレベルへの変化なのか、ロ
ウレベルからハイレベルへの変化なのか個別に処理でき
るため、プログラムに対する割り込み処理時間のオーバ
ーヘッドが軽減でき、適切に割り込み処理を実行するこ
とができる効果がある。
検出回路を各外部入力ごとにもっているため、外部割り
込みに対する割り込み処理を高速かつリアルタイムに実
行できる。
の構成図である。
するタイミングチャートである。
ンピュータの検出回路の詳細回路図である。
ンピュータの同期回路の詳細回路図である。
の構成図である。
Claims (4)
- 【請求項1】 中央処理装置と、割り込み装置と、外部
からの割り込み信号の供給を受ける入力端子と、前記割
り込み信号のレベルの変化を検出する検出回路とを備え
るマイクロコンピュータにおいて、前記検出回路の検出
結果に基づき前記割り込み信号のレベルの変化がロウレ
ベルからハイレベルへ変化した場合にセットされる第1
のレジスタと、前記割り込み信号のレベルの変化がハイ
レベルからロウレベルへ変化した場合にセットされる第
2のレジスタと、内部クロックをカウントするタイマ
と、前記検出回路の出力と前記タイマとの同期を制御す
る同期回路と、前記同期回路の出力信号に同期して前記
タイマのカウント値を格納する第3のレジスタとを備
え、かつ前記検出回路は、前記割り込み信号を受け前記
内部クロックを制御信号とするDタイプフリップフロッ
プと、前記割込み信号を入力端に受け前記Dタイプフリ
ップフロップの反転出力信号を他の入力端に受けるNA
ND回路と、前記割り込み信号を入力端に受け前記反転
出力信号を他の入力端に受けるNOR回路と、前記NA
ND回路の出力を反転するインバータ回路とから構成さ
れることを特徴とするマイクロコンピュータ。 - 【請求項2】 中央処理装置と、割り込み処理装置と、
外部からの複数の割り込み信号の供給を受ける複数の入
力端子と、前記割り込み信号のレベルの変化を検出する
複数の検出回路とを備えるマイクロコンピュータにおい
て、前記複数の検出回路の出力結果のそれぞれに基づき
前記割り込み信号のレベルの変化がロウレベルからハイ
レレベルへ変化した場合にセットされる複数の第1のレ
ジスタと、前記割り込み信号のレベルの変化がハイレベ
ルからロウレベルへ変化した場合にセットされる複数の
第2のレジスタと、内部クロックをカウントするタイマ
と、前記複数の検出回路の出力のそれぞれと前記タイマ
との同期を制御する複数の同期回路と、前記複数の同期
回路の出力信号に同期して前記タイマのカウント値を格
納する複数の第3のレジスタとを備え、かつ前記検出回
路は、前記割り込み信号を受け前記内部クロックを制御
信号とするDタイプフリップフロップと、前記割込み信
号を入力端に受け前記Dタイプフリップフロップの反転
出力信号を他の入力端に受けるNAND回路と、前記割
り込み信号を入力端に受け前記反転出力信号を他の入力
端に受けるNOR回路と、前記NAND回路の出力を反
転するイ ンバータ回路とから構成されることを特徴とす
るマイクロコンピュータ。 - 【請求項3】 中央処理装置と、割り込み装置と、外部
からの割り込み信号の供給を受ける入力端子と、前記割
り込み信号のレベルの変化を検出する検出回路とを備え
るマイクロコンピュータにおいて、前記検出回路の検出
結果に基づき前記割り込み信号のレベルの変化がロウレ
ベルからハイレベルへ変化した場合にセットされる第1
のレジスタと、前記割り込み信号のレベルの変化がハイ
レベルからロウレベルへ変化した場合にセットされる第
2のレジスタと、内部クロックをカウントするタイマ
と、前記検出回路の出力と前記タイマとの同期を制御す
る同期回路と、前記同期回路の出力信号に同期して前記
タイマのカウント値を格納する第3のレジスタとを備
え、かつ前記同期回路は前記検出回路の立上り信号およ
び立下り信号を受けるNOR回路と、前記NOR回路の
出力を反転するインバータ回路とこのインバータ回路の
出力を受け前記タイマの同期信号に同期するDタイプフ
リップフロップとから構成されることを特徴とするマイ
クロコンピュータ。 - 【請求項4】 中央処理装置と、割り込み処理装置と、
外部からの複数の割り込み信号の供給を受ける複数の入
力端子と、前記割り込み信号のレベルの変化を検出する
複数の検出回路とを備えるマイクロコンピュータにおい
て、前記複数の検出回路の出力結果のそれぞれに基づき
前記割り込み信号のレベルの変化がロウレベルからハイ
レレベルへ変化した場合にセットされる複数の第1のレ
ジスタと、前記割り込み信号のレベルの変化がハイレベ
ルからロウレベルへ変化した場合にセットされる複数の
第2のレジスタと、内部クロックをカウントするタイマ
と、前記複数の検出回路の出力のそれぞれと前記タイマ
との同期を制御する複数の同期回路と、前記複数の同期
回路の出力信号に同期して前記タイマのカウント値を格
納する複数の第3のレジスタとを備え、かつ前記同期回
路は前記検出回路の立上り信号および立下り信号を受け
るNOR回路と、前記NOR回路の出力を反転するイン
バータ回路とこのインバータ回路の出力を受け前記タイ
マの同期信号に同期するDタイプフリップフロップとか
ら構成されることを特徴とするマイクロコンピュータ。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP05137063A JP3099927B2 (ja) | 1993-06-08 | 1993-06-08 | マイクロコンピュータ |
EP94108807A EP0628913A1 (en) | 1993-06-08 | 1994-06-08 | Interrupt signal detection circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP05137063A JP3099927B2 (ja) | 1993-06-08 | 1993-06-08 | マイクロコンピュータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH06348507A JPH06348507A (ja) | 1994-12-22 |
JP3099927B2 true JP3099927B2 (ja) | 2000-10-16 |
Family
ID=15190027
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP05137063A Expired - Fee Related JP3099927B2 (ja) | 1993-06-08 | 1993-06-08 | マイクロコンピュータ |
Country Status (2)
Country | Link |
---|---|
EP (1) | EP0628913A1 (ja) |
JP (1) | JP3099927B2 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07334450A (ja) * | 1994-06-10 | 1995-12-22 | Mitsubishi Denki Semiconductor Software Kk | インタフェイス装置 |
US5794014A (en) * | 1994-06-27 | 1998-08-11 | Cirrus Logic, Inc. | Method and apparatus for interfacing between peripherals of multiple formats and a single system bus |
WO1996026489A1 (en) * | 1995-02-20 | 1996-08-29 | Cirrus Logic, Inc. | Method and apparatus for interfacing between peripherals of multiple formats and a single system bus |
EP0943999A1 (en) * | 1998-03-20 | 1999-09-22 | International Business Machines Corporation | Interrupt masker for an interrupt handler with double-edge interrupt request signals detection |
US6219744B1 (en) | 1998-03-20 | 2001-04-17 | International Business Machines Corporation | Interrupt masker for an interrupt handler with double-edge interrupt request signals detection |
CN111290887A (zh) * | 2020-03-27 | 2020-06-16 | 深圳阜时科技有限公司 | 中断输出装置和电子设备 |
CN111290888A (zh) * | 2020-03-27 | 2020-06-16 | 深圳阜时科技有限公司 | 中断输出的方法 |
CN111797044A (zh) * | 2020-05-25 | 2020-10-20 | 航天科工空间工程发展有限公司 | 一种异步串口通信系统数据延迟处理系统及方法 |
CN115309618B (zh) * | 2022-06-30 | 2023-04-11 | 广州创龙电子科技有限公司 | 基于RT-Linux系统的输入和输出延时检测方法及系统 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0193827A (ja) * | 1987-10-05 | 1989-04-12 | Nec Corp | 割り込み回路 |
US4862409A (en) * | 1988-06-13 | 1989-08-29 | Advanced Micro Devices, Inc. | Asynchronous interrupt status bit circuit |
JPH0223448A (ja) * | 1988-07-13 | 1990-01-25 | Pfu Ltd | 割込み制御方式 |
JP2711111B2 (ja) * | 1988-07-29 | 1998-02-10 | 株式会社日立製作所 | データ処理装置、計測方法及び制御方法 |
-
1993
- 1993-06-08 JP JP05137063A patent/JP3099927B2/ja not_active Expired - Fee Related
-
1994
- 1994-06-08 EP EP94108807A patent/EP0628913A1/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
JPH06348507A (ja) | 1994-12-22 |
EP0628913A1 (en) | 1994-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3099927B2 (ja) | マイクロコンピュータ | |
JPH01297735A (ja) | マイクロプロセッサ | |
JP3437802B2 (ja) | クロック制御回路とこれを用いた誤り訂正回路 | |
JPH06188872A (ja) | 同期保護回路 | |
JP2517943B2 (ja) | タイマ装置 | |
JP4122128B2 (ja) | エッジ検出回路 | |
JP3072168B2 (ja) | メモリ動作調停回路 | |
JP2984670B1 (ja) | タイマ回路 | |
JPH05100844A (ja) | マイクロ・プロセツサのプログラムウエイト制御回路 | |
JPH0546105Y2 (ja) | ||
JP2598547Y2 (ja) | 半導体試験装置用パターン発生器 | |
JP2778066B2 (ja) | キャプチャ機構を有するマイクロプロセッサ | |
JP2743353B2 (ja) | 外部同期回路 | |
JPS61501661A (ja) | 並列同期動作 | |
JPH0767288B2 (ja) | サイリスタ・インバ−タのゲ−トパルス制御装置 | |
JP2680299B2 (ja) | 同期式カウンタのリセット回路 | |
JP2557785Y2 (ja) | シングルチップマイクロコンピュータ | |
JP2668215B2 (ja) | マイクロコンピユータ | |
JP2602404Y2 (ja) | カウンタ回路 | |
JPH04106637A (ja) | ストール検出回路 | |
JPS601644B2 (ja) | タイミングパルス発生回路 | |
JPH10143375A (ja) | 割り込み制御回路 | |
JPH01276240A (ja) | タイマカウンタ | |
JPH0744399A (ja) | 割込制御回路 | |
JPH0120393B2 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 19960319 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070818 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080818 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080818 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090818 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090818 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100818 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100818 Year of fee payment: 10 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100818 Year of fee payment: 10 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110818 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110818 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120818 Year of fee payment: 12 |
|
LAPS | Cancellation because of no payment of annual fees |