JP3097713B2 - 帯域ブースト回路 - Google Patents

帯域ブースト回路

Info

Publication number
JP3097713B2
JP3097713B2 JP9240492A JP9240492A JP3097713B2 JP 3097713 B2 JP3097713 B2 JP 3097713B2 JP 9240492 A JP9240492 A JP 9240492A JP 9240492 A JP9240492 A JP 9240492A JP 3097713 B2 JP3097713 B2 JP 3097713B2
Authority
JP
Japan
Prior art keywords
circuit
band
output signal
filter circuit
gain control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP9240492A
Other languages
English (en)
Other versions
JPH05267964A (ja
Inventor
直幸 本木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New Japan Radio Co Ltd
Original Assignee
New Japan Radio Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New Japan Radio Co Ltd filed Critical New Japan Radio Co Ltd
Priority to JP9240492A priority Critical patent/JP3097713B2/ja
Publication of JPH05267964A publication Critical patent/JPH05267964A/ja
Application granted granted Critical
Publication of JP3097713B2 publication Critical patent/JP3097713B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、オーディオ信号を入力
してその特定の周波数帯域の信号を増幅し、これを入力
オーディオ信号に加算して出力する帯域ブースト回路に
関するものである。
【0002】
【従来の技術】従来から、図3に示すような帯域ブース
ト回路がある。同図において、1はオーディオ信号が入
力する入力端子、2は特定の周波数帯域の信号を減衰さ
せる帯域制限フィルタ回路、3は帯域制限フィルタ回路
2の出力信号を検波する検波回路、4は検波回路3の出
力信号によって利得が制御される利得制御回路、5は利
得制御回路3の出力と入力端子1に印加するオーディオ
入力信号とを加算する加算回路、6は出力端子である。
【0003】この回路では、検波回路3の出力信号のレ
ベルに応じて、利得制御回路4の利得が制御される。例
えば、帯域制限フィルタ回路2がLPFであって、利得
制御回路4の利得が検波回路3の出力信号レベルに比例
して制御される場合には、入力端子1に印加するオーデ
ィオ信号のうちの低域信号成分が大きいほど、その低域
信号成分が大きく増幅されて加算器5に印加するので、
低域ブーストが行われる。
【0004】
【発明が解決しようとする課題】しかし、この低域ブー
ストでは、ブースト量の増大につれて、カットオフ周波
数が見かけ上変化し、周波数特性が変化するという問題
がある(図4参照)。これは帯域制限フィルタ回路2の
周波数特性曲線がカットオフ周波数fc付近で傾斜して
いるためである。
【0005】本発明の目的は、特定帯域をブーストする
際、ブースト量変化に基づく所要のカットオフ周波数の
変動を防止できるようにした帯域ブースト回路を提供す
ることである。
【0006】
【課題を解決するための手段】このために本発明は、入
力オーディオ信号の特定周波数帯域をカットする帯域制
限フィルタ回路と、該帯域制限フィルタ回路の出力信号
を検波する検波回路と、上記帯域制限フィルタ回路の出
力信号を入力し、上記検波回路の出力信号のレベルに応
じて利得が制御される利得制御回路と、該利得制御回路
の出力信号を上記入力オーディオ信号と加算する加算回
路とから成る帯域ブースト回路において、上記帯域制限
フィルタ回路と上記利得制御回路との間、又は上記利得
制御回路と上記加算回路との間に、可変フィルタ回路を
接続し、該可変フィルタ回路のカットオフ周波数を上記
検波回路の出力信号のレベルに応じて制御するように構
成した。
【0007】
【作用】本発明では、利得制御回路における利得増大に
応じたカットオフ周波数の変移を、可変フィルタ回路に
よって反対方向に補正できるので、ブースト量変化によ
る所要のカットオフ周波数の変動を防止できる。
【0008】
【実施例】以下、本発明の実施例について説明する。図
1はその一実施例の帯域ブースト回路の回路図である。
図3におけるものと同一のものには同一の符号を付し
て、その詳しい説明は省略する。7は帯域制限フィルタ
回路2と利得制御回路4との間に挿入された可変フィル
タ回路であり、そのカットオフ周波数が検波回路3の出
力信号によって変化するようになっている。
【0009】いま、帯域制限フィルタ回路2をLPFと
すると、可変フィルタ回路7がないときには、前述のよ
うにブースト量の増大(検波回路3の出力信号レベルが
高くなる)につれて、その加算回路6で得られる出力信
号でみたLPFのカットオフ周波数がみかけ上変化して
より高い周波数に移行する。
【0010】そこで、本実施例では、検波回路3の出力
信号のレベル増大に応じて可変フィルタ回路7のカット
オフ周波数を低い周波数に移行させるようにした。この
結果、利得制御回路4において発生するカットオフ周波
数の変移が、可変フィルタ回路7によって相殺され、加
算回路5から得られる信号の周波数特性が、帯域制限フ
ィルタ回路2のカットオフ周波数で決まる特性から変化
することを阻止できるようになる。
【0011】図2は上記図1の回路を具体化した回路図
であり、帯域制限フィルタ回路2は抵抗21とコンデン
サ22からなるLPFで成り、検波回路3は検波素子3
1、オペアンプ32、抵抗33、34、コンデンサ35
から成り、利得制御回路4は反転gmアンプ41から成
り、また可変フィルタ回路7はgmアンプ71とコンデ
ンサ72から成り、加算回路5はオペアンプ51と抵抗
52から成る。
【0012】利得制御回路4はその反転gmアンプ41
のgmを検波回路3の出力信号によって変化させて利得
を制御し、可変フィルタ回路7もそのgmアンプ71を
検波回路3の出力信号によって変化させてカットオフ周
波数を制御している。この図2に示す回路は、コンデン
サ成分を除けば他はすべて半導体集積回路内に構成する
ことができる。
【0013】なお、上記実施例では帯域制限フィルタ回
路2をLPFとし、可変フィルタ回路7もLPFとして
説明したが、高域ブーストを行うときはそれらはHPF
に変更すれば良い、このとき、カットオフ周波数は低域
方向にみかけ上移行するので、それを補償するように可
変フィルタ回路のカットオフ周波数を調整する。また中
域ブーストを行うときはBPFにすれば良い。また、上
記実施例では可変フィルタ回路7を帯域制限フィルタ回
路2と利得制御回路4との間に接続したが、利得制御回
路4と加算回路5との間に接続することもできる。更
に、ここではブースト量に応じたカットオフ周波数の変
化を阻止するようにしたが、可変フィルタ回路7の定数
設定によっては、積極的にそのカットオフ周波数を変化
させるようにすることができることはもちろんである。
【0014】
【発明の効果】以上から本発明によれば、オーディオ信
号の特定帯域をブーストする際に、そのカットオフ周波
数をブースト量に拘らず変化させないようにすることが
できることはもとより、ブースト量に応じて積極的に所
望のカットオフ周波数に変化させることもできるように
なる。この結果、例えばヘッドフォンステレオ等のロー
ブースト回路に採用すれば、低音の補償と同時に引き締
まった躍動感の溢れる重低音を得ることができるように
なる。
【図面の簡単な説明】
【図1】 本発明の一実施例の帯域ブースト回路のブロ
ック図である。
【図2】 同帯域ブースト回路の具体的回路図である。
【図3】 従来の帯域ブースト回路のブロック図であ
る。
【図4】 従来のローブーストの周波数特性図である。
【符号の説明】
1:入力端子、2:帯域制限フィルタ回路、3:検波回
路、4:利得制御回路、5:加算回路、6:出力端子、
7:可変フィルタ回路。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】入力オーディオ信号の特定周波数帯域をカ
    ットする帯域制限フィルタ回路と、該帯域制限フィルタ
    回路の出力信号を検波する検波回路と、上記帯域制限フ
    ィルタ回路の出力信号を入力し、上記検波回路の出力信
    号のレベルに応じて利得が制御される利得制御回路と、
    該利得制御回路の出力信号を上記入力オーディオ信号に
    加算する加算回路とから成る帯域ブースト回路におい
    て、 上記帯域制限フィルタ回路と上記利得制御回路との間、
    又は上記利得制御回路と上記加算回路との間に、可変フ
    ィルタ回路を接続し、該可変フィルタ回路のカットオフ
    周波数を上記検波回路の出力信号のレベルに応じて制御
    するようにしたことを特徴とする帯域ブースト回路。
JP9240492A 1992-03-19 1992-03-19 帯域ブースト回路 Expired - Fee Related JP3097713B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9240492A JP3097713B2 (ja) 1992-03-19 1992-03-19 帯域ブースト回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9240492A JP3097713B2 (ja) 1992-03-19 1992-03-19 帯域ブースト回路

Publications (2)

Publication Number Publication Date
JPH05267964A JPH05267964A (ja) 1993-10-15
JP3097713B2 true JP3097713B2 (ja) 2000-10-10

Family

ID=14053482

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9240492A Expired - Fee Related JP3097713B2 (ja) 1992-03-19 1992-03-19 帯域ブースト回路

Country Status (1)

Country Link
JP (1) JP3097713B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4825427B2 (ja) * 2005-01-11 2011-11-30 賢一 大島 振幅制限回路
JP4976012B2 (ja) * 2005-12-28 2012-07-18 賢一 大島 音声信号振幅制限器

Also Published As

Publication number Publication date
JPH05267964A (ja) 1993-10-15

Similar Documents

Publication Publication Date Title
US5034984A (en) Speed-controlled amplifying
US8565448B2 (en) Dynamic bass equalization with modified Sallen-Key high pass filter
JPH034611A (ja) 車載用自動音量調整装置
US5305388A (en) Bass compensation circuit for use in sound reproduction device
KR910007982Y1 (ko) 중저음 레벨 제어회로
JP3097713B2 (ja) 帯域ブースト回路
JP2007507166A (ja) 中域圧縮機能付音声信号前置増幅回路
JPH11215587A (ja) Mfb型オーディオ再生装置
JP2946884B2 (ja) 低音域特性補正回路
JP2640552B2 (ja) 音声信号出力装置
JP2522936B2 (ja) 自動ラウドネス制御回路
JPH0611632Y2 (ja) 自動ラウドネス制御回路
JPS62206999A (ja) スピ−カ装置
JP3063268B2 (ja) 音声信号増幅回路
JPH05344583A (ja) 小型電子機器
JP3140283B2 (ja) オーディオ装置
JPH05191185A (ja) ノイズ抑制装置
JPH06153295A (ja) サラウンド処理回路
JPH0510407Y2 (ja)
JPS6133484B2 (ja)
JPH07105680B2 (ja) 音量調整回路
JPH05130691A (ja) イヤホン装置
JPH0519843B2 (ja)
JP2000165166A (ja) 自動信号レベル制御装置
JPH0715266A (ja) オーディオ増幅装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000711

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080811

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090811

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees