JP2980496B2 - フレキシブル配線板の端子構造 - Google Patents

フレキシブル配線板の端子構造

Info

Publication number
JP2980496B2
JP2980496B2 JP5281051A JP28105193A JP2980496B2 JP 2980496 B2 JP2980496 B2 JP 2980496B2 JP 5281051 A JP5281051 A JP 5281051A JP 28105193 A JP28105193 A JP 28105193A JP 2980496 B2 JP2980496 B2 JP 2980496B2
Authority
JP
Japan
Prior art keywords
wiring board
terminal
flexible wiring
connection
terminal structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP5281051A
Other languages
English (en)
Other versions
JPH07135039A (ja
Inventor
圭司 青田
正明 大鋸
康伸 田草
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Consejo Superior de Investigaciones Cientificas CSIC
Original Assignee
Consejo Superior de Investigaciones Cientificas CSIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Consejo Superior de Investigaciones Cientificas CSIC filed Critical Consejo Superior de Investigaciones Cientificas CSIC
Priority to JP5281051A priority Critical patent/JP2980496B2/ja
Priority to KR1019940029401A priority patent/KR100209048B1/ko
Priority to US08/338,013 priority patent/US5546279A/en
Priority to CN94120082A priority patent/CN1048359C/zh
Publication of JPH07135039A publication Critical patent/JPH07135039A/ja
Priority to US08/643,928 priority patent/US5768105A/en
Application granted granted Critical
Publication of JP2980496B2 publication Critical patent/JP2980496B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01045Rhodium [Rh]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0269Marks, test patterns or identification means for visual or optical inspection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09145Edge details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09781Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09918Optically detected marks used for aligning tool relative to the PCB, e.g. for mounting of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10681Tape Carrier Package [TCP]; Flexible sheet connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Combinations Of Printed Boards (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Multi-Conductor Connections (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、異方性導電膜によっ
て回路基板と接続されるフレキシブル配線板(以下、F
PCと略称する)の端子構造に関する。
【0002】
【従来の技術】一般に、集積回路が搭載されたFPC
は、図9において(A)で示すように、FPC1の基材2
における側辺部が接続端子3の配列における最外側に位
置する接続端子3aの長辺エッジよりも外方に延在して
いる。
【0003】
【発明が解決しようとする課題】ところで、上述のよう
な構造のFPC1と回路基板とを異方性導電膜によって
接続する場合は、接続端子3の配列の両側部において接
続抵抗が不安定になるという問題が生ずる。
【0004】最外側に位置する接続端子3aの接続抵抗
は比較的安定しているのであるが、外側から2ライン目
の接続端子3bあるいは3ライン目の接続極端子3cにお
ける接続抵抗が特に不安定になる。そこで、接続抵抗の
不安定を補うために、接続端子3の配列の両外側に数本
(2〜10本)ずつのダミー(補助端子)を設ける必要が生
じ、それに伴って、実装に際して次のような問題が生じ
る。
【0005】 製品設計の制約によって、複数の接続
端子3を限られたスペース(長さ)内で接続しなければな
らない場合がある。その場合には、補助端子分だけ接続
端子3の配列ピッチが小さくなってリーク等の不良の要
因となり、信頼性の低下を招く。 また、接続端子3の配列ピッチを小さくすることな
く補助端子を設けた場合には接続端子3の接続面積が大
きくなり、製品そのものの寸法も大きくなってしまう。
【0006】尚、図10は、上記最外側に位置する接続
端子3aの長辺側エッジからのFPC1の基材2の突出
量を0.15mm〜1.0mmとした場合における2ライン目
の接続端子3bおよび2ライン目以外の接続端子3の接
続抵抗の信頼性試験(65°C,95%RH)の結果を示
す。但し、FPC1の基材5はポリイミドで75μmt
形成している。また、接続端子3は銅箔で1ozに形成し
てあり、その配列ピッチは0.8mmである。
【0007】上述したように、2ライン目の接続端子3
bの接続抵抗が不安定になるのは次のような原因によ
る。図11に示すように、異方性導電膜5によってFP
C1と回路基板6とを接続する場合には、FPC1の基
材2および回路基板6の厚みのばらつきによる接続部の
安定の悪さを緩和するために、シリコンゴム等の緩衝材
7を加圧ツール8とFPC1との間に挿入する。そのた
めに、加圧ツール8による加圧時には、図12において
(B)で示すように、緩衝材7が下側に変形して基材2の
側端を圧し曲げる。そして、加圧ツール8が上昇して
も、図13において(C)で示すように、FPC1の基材
2の側端は回路基板6に接着されて変形したままとな
る。その結果、最外側の接続端子3aが支点となって2
ライン目の接続端子3bが浮き上がってしまうのであ
る。
【0008】このような2ライン目の接続端子3bの浮
き上がりは、初期あるいは信頼性試験後における接続抵
抗の不安定化の要因となるのである。
【0009】尚、図13における9は異方性導電膜5中
の導電粒子を示す。但し、図11および図12において
はこの導電粒子9を省略している。
【0010】また、図14に示すように、集積回路11
を搭載したFPC1の基材2における信号入力側および
信号出力側の接続端子3の配列の両外側には、接続端子
3の位置合わせに用いるアライメントマーク13が設け
られている。そのために、FPC1における接続端子3
の配列方向へのサイズが大きくなる。その結果、製品の
サイズが大きくなったり、材料費が高く付くことにな
る。
【0011】そこで、この発明の目的は、異方性導電膜
による小面積で高信頼性な回路基板との接続を可能にす
るFPCの端子構造を提供することにある。
【0012】
【課題を解決するための手段】上記目的を達成するた
め、請求項1に係る発明は、異方性導電膜によって回路
基板と接続されるFPCの端子構造であって、上記FP
Cの接続端子は、最外側に位置する接続端子の長辺エッ
ジが上記FPCの基材の一辺に沿うように配列されて、
上記基材は上記長辺エッジより外方に延在していないこ
とを特徴としている。
【0013】また、請求項2に係る発明は、請求項1に
係る発明のFPCの端子構造において、上記FPCの基
材に配列される接続端子は上記基材上に搭載された集積
回路の入力端子および出力端子であり、上記入力端子お
よび出力端子の少なくとも一方は2以上の群に分割され
ると共に,上記分割された群のうちの一群は上記集積回
路の一側に配列され,他の一群は上記集積回路の他側に
配列されていることを特徴としている。
【0014】また、請求項3に係る発明は、請求項1あ
るいは請求項2に係る発明のFPCの端子構造におい
て、上記FPCの基材に配列された上記接続端子におけ
る外側の少なくとも1本以上の接続端子に、位置合わせ
用のアライメントマークを形成したことを特徴としてい
る。
【0015】また、請求項4に係る発明は、請求項3に
係る発明のFPCの端子構造において、上記FPCの基
材に配列された上記接続端子は互いに電気的に絶縁され
ており、最外側に位置する上記接続端子に所定形状の穴
を穿つことによって上記アライメントマークを形成した
ことを特徴としている。
【0016】また、請求項5に係る発明は、請求項3に
係る発明のFPCの端子構造において、上記FPCの基
材に配列された上記接続端子は互いに電気的に絶縁され
ており、そのうち外側の少なくとも2本の接続端子にお
ける対向する長辺エッジに所定形状の切り欠きを設ける
ことによって上記アライメントマークを形成したことを
特徴としている。
【0017】また、請求項6に係る発明は、請求項3に
係る発明のFPCの端子構造において、最外側に位置し
て同一信号を伝送する少なくとも2本以上の接続端子に
おける互いに対向する長辺エッジを所定形状の連結材で
連結することによってアライメントマークを形成したこ
とを特徴としている。
【0018】
【作用】請求項1に係る発明では、FPCの基材は最外
側に位置する接続端子の長辺エッジより外方には延在し
ていない。そのために、FPCを異方性導電膜によって
回路基板に接続するに際して、加圧ツールによる緩衝材
を介した加圧によって上記基材の側端は回路基板に接着
されない。したがって、除圧後に最外側の接続端子を支
点として外側から2ライン目の接続端子が浮き上がるこ
とがない。
【0019】また、請求項2に係る発明では、上記FP
Cの基材に配列されて集積回路の入力端子あるいは出力
端子の少なくとも一方を成す接続端子は、2以上の群に
分割されている。そして、そのうちの一群は上記集積回
路の一側に配列され、他の一群は上記集積回路の他側に
配列されている。そのために、上記入力端子と出力端子
との間隔が狭く、補助電極を必要としないことと相俟っ
て上記FPCがコンパクトになる。
【0020】また、請求項3乃至請求項6に係る発明で
は、位置合わせ用のアライメントマークは、上記FPC
の基材に配列された上記接続端子における外側の少なく
とも1本以上の接続端子に直接形成されている。こうし
て、接続端子に設けられたアライメントマークを用いて
回路基板との接続の際の位置合わせが実施される。
【0021】
【実施例】以下、この発明のFPCの端子構造を図示の
実施例により詳細に説明する。
【0022】図1は、本実施例の端子構造によって接続
端子が形成されたFPCの断面図である。図1におい
て、FPC21の基材22は、接続端子23の配列(以
下、端子列と言う)における最外側に位置する接続端子
23aの長辺エッジよりも外側には延在していない。そ
して、FPC21は、このFPC21の各接続端子23
と図2に示す回路基板24の各接続端子25とが1対1
に対応するように、導電粒子を含む異方性導電膜によっ
て、以下のようにして電気的に接続される。
【0023】(1) 先ず、上記FPC21側の端子列ま
たは回路基板24側の端子列に異方性導電膜を転写す
る。 (2) 次にアライメントマークを利用して、上記FPC
21の端子列と回路基板24側の端子列との位置合わせ
を行う。 (3) 最後に、上記FPC21の側から、コンスタント
ヒート(常温加熱)またはパルスヒート(一時加熱)された
加圧ツールによって緩衝材を介して加圧しつつ上記異方
性導電膜を硬化させる。 こうして、図3に示すように、上記FPC21の接続端
子23と回路基板24の接続端子25とが1対1に対応
付けられて、導電粒子27を含む異方性導電膜26によ
って接続されるのである。
【0024】このように、本実施例においては、上記F
PC21の基材22を端子列における最外側に位置する
接続端子23aの長辺エッジよりも外方に延在しないよ
うにしている。したがって、FPC21を異方性導電膜
26によって回路基板24に接続するに際して加圧ツー
ルによって緩衝材を介してFPC21を加圧しても、基
材22の側端は変形しないので回路基板24に接着され
ない。その結果、除圧後に最外側の接続端子23aが支
点となって外側から2ライン目の接続端子23が浮き上
がることがないのである。
【0025】つまり、本実施例によれば、FPC21の
端子列における最外側の接続端子23aの外側に補助端
子を設ける必要がなく、端子列の幅に制約がある場合で
も配列ピッチを小さくすることなく回路基板24との接
続を可能にする。また、接続による占有面積が小さくな
り、より小面積での実装が可能となる。すなわち、本実
施例によれば、信頼性が高く、コンパクトで低コストな
端子接続構造を実現できるのである。
【0026】図4は図1とは異なるFPCの平面図であ
り、図5は図4における接続部の断面図である。このF
PC31においては、上記実施例の場合と同様に、FP
C31の基材32が最外側に位置する各接続端子34a,
34a',36aの長辺エッジよりも外側に延在しないよう
にすることに加えて、例えば信号入力側の接続端子34
を二つの群に分割して、一方の接続端子34の群を集積
回路33の一側に配列し、他方の接続端子34'の群を
集積回路33の他側に配列する。そして、各接続端子3
4,34'と集積回路33の入力端子とは集積回路33の
横の空きスペースを引き回した配線35,35'によって
接続する。
【0027】こうすることによって、上記実施例と同様
に端子列の幅を狭くできるという効果に加えて、図14
に示す従来のFPC1に比較して入力側の接続端子3
4,34'と出力側の接続端子36との間隔を狭くでき、
FPC31のサイズをさらに小さくできるのである。
【0028】図6〜図8は、上記各実施例に適用可能な
アライメントマークの例を示す図である。上記各実施例
においては、上述のように、FPC21,31の基材2
2,32を最外側に位置する各接続端子23a,34a,3
4a',36aの長辺エッジよりも外側に延在しないように
している。したがって、アライメントマークを図14の
ように最外側に位置する各接続端子23a,34a,34
a',36aより外側の基材22,32に設けることができ
ない。そこで、本実施例においては接続端子に直接アラ
イメントマークを形成するのである。
【0029】図6は、平行して配列されて互いに電気的
に絶縁された端子列40,40,…,40の最外側に位置
する接続端子40aと2ライン目の接続端子40bにおけ
る互いに対向する長辺エッジにコ字状の切り欠き41a
を設けて、矩形を成すアライメントマーク41を形成し
た例である。
【0030】図7は、平行して配列された端子列45,
45…,45の最外側に位置する3本の共通端子45aを
同一幅の連結材46a,46aによって一直線に連結し
て、十字形を成すアライメントマーク46を形成した例
である。尚、共通端子は、TFT液晶パネルの対向パネ
ル電極や電源供給用端子等として、端子接続抵抗を見掛
け上下げるために設けられる。
【0031】図8は、平行して配列されて互いに電気的
に絶縁された端子列51,51,…,51における最外側
に位置する接続端子51aに矩形の穴を設けて、矩形の
アライメントマーク52を形成した例である。
【0032】図6〜図8に例示するように接続端子列に
アライメントマークを形成することによって基材22,
32にアライメントマーク形成のための領域を確保する
必要がなく、上記各実施例に示すようなFPCの端子構
造を可能にするのである。
【0033】
【発明の効果】以上より明らかなように、請求項1に係
る発明のFPCの端子構造は、上記FPCの基材が最外
側に位置する両接続端子の長辺エッジより外方に延在し
ないようにしたので、異方性導電膜によって回路基板に
接続する際の加圧ツールによる緩衝材を介した加圧によ
って基材の側端は回路基板に接着されない。その結果、
除圧後に外側から2ライン目の接続端子が浮き上がるこ
とがない。したがって、この発明によれば、最外側の接
続端子の外側に補助端子を設ける必要がなく、異方性導
電膜による小面積で高信頼性な回路基板との接続が可能
となる。
【0034】また、請求項2に係る発明のFPCの端子
構造は、上記FPCの基材に配列される接続端子は集積
回路の入力端子および出力端子であり、その入力端子お
よび出力端子の少なくとも一方を2以上の群に分割し、
そのうちの一群を上記集積回路の一側に配列し、他の一
群を上記集積回路の他側に配列したので、上記入力端子
と出力端子との間隔を狭くすることができる。したがっ
て、請求項1に係る効果と相俟って、さらにFPCのサ
イズを小さくできる。
【0035】また、請求項3乃至請求項6に係る発明の
FPCの端子構造は、上記FPCの基材に配列された上
記接続端子における外側の少なくとも1本以上の接続端
子にアライメントマークを形成するので、上記FPCの
基材にアライメントマークを形成するための領域を確保
する必要がない。したがって、上記回路基板と小面積で
高信頼性な接続を実施できるFPCの端子構造を容易に
実現できる。
【図面の簡単な説明】
【図1】この発明のFPCの端子構造を有するFPCに
おける接続部の断面図である。
【図2】図1に示すFPCと接続される回路基板におけ
る接続部の断面図である。
【図3】図1に示すFPCを図2に示す回路基板に異方
性導電膜によって接続した際における接続部の断面図で
ある。
【図4】図1とは異なるFPCの平面図である。
【図5】図4に示すFPCにおける接続部の断面図であ
る。
【図6】この発明のFPCの端子構造に適用されるアラ
イメントマークの一例を示す図である。
【図7】図6とは異なるアライメントマークを示す図で
ある。
【図8】図6および図7とは異なるアライメントマーク
を示す図である。
【図9】従来のFPCにおける接続部の断面図である。
【図10】図9に示すFPCの端子列における外側から
2ライン目の接続端子とその他の接続端子との接続抵抗
の信頼性試験結果を示す図である。
【図11】従来のFPCを異方性導電膜によって回路基
板に接続する場合における加圧前の状態を示す図であ
る。
【図12】図11に続く加圧時の状態を示す図である。
【図13】図12に続く除圧後の状態を示す図である。
【図14】図9に示すFPCの平面図である。
【符号の説明】
21,31…FPC、 22,32…基
材、23,34,34',36,40,45,51…接続端
子、24…回路基板、 26…異方性
導電膜、33…集積回路、 41,4
6,52…アライメントマーク、41a…切り欠き、
46a…連結材。
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭58−87784(JP,A) 特開 平5−82200(JP,A) 特開 平5−198936(JP,A) 特開 昭60−103695(JP,A) 実開 平4−108871(JP,U) 実開 平4−52380(JP,U) 実開 昭59−129178(JP,U) 特公 昭55−41556(JP,B2) (58)調査した分野(Int.Cl.6,DB名) H01R 11/01

Claims (6)

    (57)【特許請求の範囲】
  1. 【請求項1】 異方性導電膜によって回路基板と接続さ
    れるフレキシブル配線板の端子構造であって、 上記フレキシブル配線板の接続端子は、最外側に位置す
    る接続端子の長辺エッジが上記フレキシブル配線板の基
    材の一辺に沿うように配列されて、上記基材は上記長辺
    エッジより外方に延在していないことを特徴とするフレ
    キシブル配線板の端子構造。
  2. 【請求項2】 請求項1に記載のフレキシブル配線板の
    端子構造において、 上記フレキシブル配線板の基材に配列される接続端子は
    上記基材上に搭載された集積回路の入力端子および出力
    端子であり、 上記入力端子および出力端子の少なくとも一方は2以上
    の群に分割されると共に、上記分割された群のうちの一
    群は上記集積回路の一側に配列され、他の一群は上記集
    積回路の他側に配列されていることを特徴とするフレキ
    シブル配線板の端子構造。
  3. 【請求項3】 請求項1あるいは請求項2に記載のフレ
    キシブル配線板の端子構造において、 上記フレキシブル配線板の基材に配列された上記接続端
    子における外側の少なくとも1本以上の接続端子に、位
    置合わせ用のアライメントマークを形成したことを特徴
    とするフレキシブル配線板の端子構造。
  4. 【請求項4】 請求項3に記載のフレキシブル配線板の
    端子構造において、 上記フレキシブル配線板の基材に配列された上記接続端
    子は互いに電気的に絶縁されており、最外側に位置する
    上記接続端子に所定形状の穴を穿つことによって上記ア
    ライメントマークを形成したことを特徴とするフレキシ
    ブル配線板の端子構造。
  5. 【請求項5】 請求項3に記載のフレキシブル配線板の
    端子構造において、 上記フレキシブル配線板の基材に配列された上記接続端
    子は互いに電気的に絶縁されており、そのうち外側の少
    なくとも2本の接続端子における対向する長辺エッジに
    所定形状の切り欠きを設けることによって上記アライメ
    ントマークを形成したことを特徴とするフレキシブル配
    線板の端子構造。
  6. 【請求項6】 請求項3に記載のフレキシブル配線板の
    端子構造において、 最外側に位置して同一信号を伝送する少なくとも2本以
    上の接続端子における互いに対向する長辺エッジを所定
    形状の連結材で連結することによって上記アライメント
    マークを形成したことを特徴とするフレキシブル配線板
    の端子構造。
JP5281051A 1993-11-10 1993-11-10 フレキシブル配線板の端子構造 Expired - Fee Related JP2980496B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP5281051A JP2980496B2 (ja) 1993-11-10 1993-11-10 フレキシブル配線板の端子構造
KR1019940029401A KR100209048B1 (ko) 1993-11-10 1994-11-10 기판의 전 에지를 따라 연장한 단자 어레이를 갖는 가요성 배선판 및 가요성 배선판과 회로판간 접속 구조물
US08/338,013 US5546279A (en) 1993-11-10 1994-11-10 Flexible wiring board having a terminal array extending along a whole edge of its substrate and a connection structure of the flexible wiring board with a circuit board
CN94120082A CN1048359C (zh) 1993-11-10 1994-11-10 具有端子排的弹性接线板及其与电路板的连接结构
US08/643,928 US5768105A (en) 1993-11-10 1996-05-07 Flexible wiring board having a terminal array extending along a whole edge of its substrate and a connection structure of the flexible wiring board with a circuit board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5281051A JP2980496B2 (ja) 1993-11-10 1993-11-10 フレキシブル配線板の端子構造

Publications (2)

Publication Number Publication Date
JPH07135039A JPH07135039A (ja) 1995-05-23
JP2980496B2 true JP2980496B2 (ja) 1999-11-22

Family

ID=17633627

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5281051A Expired - Fee Related JP2980496B2 (ja) 1993-11-10 1993-11-10 フレキシブル配線板の端子構造

Country Status (4)

Country Link
US (2) US5546279A (ja)
JP (1) JP2980496B2 (ja)
KR (1) KR100209048B1 (ja)
CN (1) CN1048359C (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5767623A (en) * 1995-09-11 1998-06-16 Planar Systems, Inc. Interconnection between an active matrix electroluminescent display and an electrical cable
US5936311A (en) * 1996-12-31 1999-08-10 Intel Corporation Integrated circuit alignment marks distributed throughout a surface metal line
US5951304A (en) * 1997-05-21 1999-09-14 General Electric Company Fanout interconnection pad arrays
JPH1140522A (ja) 1997-07-17 1999-02-12 Rohm Co Ltd 半導体ウエハの製造方法、この方法により作製された半導体ウエハ、半導体チップの製造方法、およびこの方法により製造された半導体チップ、ならびにこの半導体チップを備えたicカード
JP4298068B2 (ja) * 1998-08-18 2009-07-15 セイコーエプソン株式会社 電気光学装置およびそれらを備えた電子機器並びに電気光学装置の製造方法
DE60037630T2 (de) * 1999-03-31 2009-01-08 Seiko Epson Corp. Verbinder mit schmalen abständen, abstandsumsetzer, mikromaschine, piezoelektrisches stellglied, elektrostatisches stellglied, tintenstrahldruckkopf, tintenstrahldrucker, flüssigkristallbauelement und elektronisches gerät
JP2001031929A (ja) * 1999-07-21 2001-02-06 Sony Chem Corp 接続構造体
WO2001041054A2 (de) * 1999-12-02 2001-06-07 Infineon Technologies Ag Chipkartenmodul mit anisotrop leitfähiger trägerfolie
KR100381052B1 (ko) * 2000-02-23 2003-04-18 엘지.필립스 엘시디 주식회사 윈도우를 가지는 테이프 케리어 패키지 및 이를 접속한액정표시장치
TW487896B (en) * 2000-02-24 2002-05-21 Seiko Epson Corp Mounting structure for semiconductor device, electro-optical device, and electronic apparatus
WO2002007220A1 (fr) * 2000-07-19 2002-01-24 Shindo Company, Ltd. Dispositif a semi-conducteurs
JP2003108021A (ja) * 2001-09-28 2003-04-11 Hitachi Ltd 表示装置
JP3963843B2 (ja) * 2002-03-22 2007-08-22 シャープ株式会社 回路基板の接続構造およびその形成方法、ならびに回路基板の接続構造を有する表示装置
KR101002346B1 (ko) * 2003-12-30 2010-12-20 엘지디스플레이 주식회사 칩 실장형 필름 패키지
US20050265650A1 (en) * 2004-05-27 2005-12-01 Sunil Priyadarshi Small profile, pluggable optical transceiver subassembly
KR100737590B1 (ko) * 2005-05-30 2007-07-10 엘지전자 주식회사 테이프 캐리어 패키지용 탭 테이프
US20060286721A1 (en) * 2005-06-16 2006-12-21 Daoqiang Lu Breakable interconnects and structures formed thereby
JP5184335B2 (ja) 2008-12-26 2013-04-17 株式会社フジクラ プリント配線板およびその製造方法、プリント配線板の接続方法
JP5518806B2 (ja) * 2011-08-04 2014-06-11 株式会社ソニー・コンピュータエンタテインメント 電子機器
KR102354514B1 (ko) * 2017-05-11 2022-01-21 엘지디스플레이 주식회사 표시 장치
CN108155491A (zh) * 2017-12-26 2018-06-12 台州西普电气有限公司 接电装置
CN108152541A (zh) * 2017-12-26 2018-06-12 台州西普电气有限公司 用于软启动器性能测试设备的接电装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US44995A (en) * 1864-11-08 Improvement in breech-loading fire-arms
DE3346704A1 (de) * 1983-12-23 1985-07-04 Richter-System GmbH & Co KG, 6103 Griesheim Selbstschneidende schnellbauschraube
JPS60149079A (ja) * 1984-01-13 1985-08-06 シャープ株式会社 表示体ユニツト接続装置
JPH0773153B2 (ja) * 1984-12-14 1995-08-02 シャープ株式会社 テープキャリアデバイスの端子接続構造
US4770641A (en) * 1986-03-31 1988-09-13 Amp Incorporated Conductive gel interconnection apparatus
JP2598030B2 (ja) * 1986-09-11 1997-04-09 株式会社東芝 液晶表示装置
US5045249A (en) * 1986-12-04 1991-09-03 At&T Bell Laboratories Electrical interconnection by a composite medium
JPS63249393A (ja) * 1987-04-03 1988-10-17 シャープ株式会社 電子部品の接続方法
JPH01206575A (ja) * 1988-02-15 1989-08-18 Shin Etsu Polymer Co Ltd 接着性熱融着形コネクタ
JPH03241392A (ja) * 1990-02-20 1991-10-28 Casio Comput Co Ltd 表示パネルの実装構造
US5033824A (en) * 1990-08-02 1991-07-23 Display Matrix Corporation Convertible analog-digital mode display device
TW232065B (ja) * 1992-04-16 1994-10-11 Sharp Kk
JP3096169B2 (ja) * 1992-09-11 2000-10-10 株式会社日立製作所 半導体装置

Also Published As

Publication number Publication date
US5768105A (en) 1998-06-16
KR950016461A (ko) 1995-06-17
KR100209048B1 (ko) 1999-07-15
US5546279A (en) 1996-08-13
JPH07135039A (ja) 1995-05-23
CN1048359C (zh) 2000-01-12
CN1114786A (zh) 1996-01-10

Similar Documents

Publication Publication Date Title
JP2980496B2 (ja) フレキシブル配線板の端子構造
KR101051013B1 (ko) 구동 칩 및 이를 갖는 표시장치
US4514042A (en) Thin structure of display panel
US6675470B2 (en) Method for manufacturing an electro-optical device
JP3284262B2 (ja) 液晶表示装置及びそれを用いた電子機器
US7486284B2 (en) Driver chip and display apparatus having the same
JP2000002882A (ja) 液晶表示装置及びその製造方法
JP2003133677A (ja) フレキシブル回路基板の圧着構造
US6519020B1 (en) Liquid crystal display module, using a flexible printed circuit board with enhanced thermocompression characteristics
JP3202525B2 (ja) 電気回路基板及びそれを備えた表示装置
US4683519A (en) Connection structure
US6050830A (en) Tape carrier package for liquid crystal display
JP2652107B2 (ja) 電気的接続構造
US7459838B2 (en) Plasma display device, TCP applied thereto, and method of manufacturing the TCP
JP2007329316A (ja) 配線基板及び実装構造体
JPH06203932A (ja) 基板接続構造
JP2867228B2 (ja) コネクタ
JP2591653Y2 (ja) 液晶表示装置
JP3138859B2 (ja) プリント基板とテープキャリアパッケージとの接続部のコーティング材硬化方法およびその硬化方法を用いた液晶表示装置
JPS63299065A (ja) 電子部品の接続方法
JP2503311B2 (ja) 熱圧着型フィルムコネクタの接続方法
JPH0682706B2 (ja) 接続体
KR100626052B1 (ko) 플라즈마 표시 장치
JP3330445B2 (ja) フレキシブルプリント基板の保持構造
JPS6334580A (ja) 表示装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080917

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080917

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090917

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090917

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100917

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110917

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120917

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130917

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees