KR100209048B1 - 기판의 전 에지를 따라 연장한 단자 어레이를 갖는 가요성 배선판 및 가요성 배선판과 회로판간 접속 구조물 - Google Patents

기판의 전 에지를 따라 연장한 단자 어레이를 갖는 가요성 배선판 및 가요성 배선판과 회로판간 접속 구조물 Download PDF

Info

Publication number
KR100209048B1
KR100209048B1 KR1019940029401A KR19940029401A KR100209048B1 KR 100209048 B1 KR100209048 B1 KR 100209048B1 KR 1019940029401 A KR1019940029401 A KR 1019940029401A KR 19940029401 A KR19940029401 A KR 19940029401A KR 100209048 B1 KR100209048 B1 KR 100209048B1
Authority
KR
South Korea
Prior art keywords
substrate
connection
flexible wiring
terminal
wiring board
Prior art date
Application number
KR1019940029401A
Other languages
English (en)
Other versions
KR950016461A (ko
Inventor
게이지 아오따
마사아끼 오오가
야스노부 다구사
Original Assignee
쓰지 하루오
샤프 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 쓰지 하루오, 샤프 가부시끼가이샤 filed Critical 쓰지 하루오
Publication of KR950016461A publication Critical patent/KR950016461A/ko
Application granted granted Critical
Publication of KR100209048B1 publication Critical patent/KR100209048B1/ko

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01045Rhodium [Rh]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0269Marks, test patterns or identification means for visual or optical inspection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09145Edge details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09781Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09918Optically detected marks used for aligning tool relative to the PCB, e.g. for mounting of components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10681Tape Carrier Package [TCP]; Flexible sheet connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Combinations Of Printed Boards (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Multi-Conductor Connections (AREA)

Abstract

가요성 배선판은 비등방성 도전막에 의해서 회로판에 접속되도록 적합하게 되어 있다. 가요성 배선판의 가요성 기판은 집적 회로를 탑재하고 있으며 대략 사각형상의 접속부를 갖는다. 접속부는 기판의 제1 에지와 이에 인접한 제2 및 제3 에지의 일부를 포함한다. 다수의 접속 단자는 기판의 접속부에 제공된다. 이들 접속부는 기판의 제1 에지를 따라 배열되며 이에 수직하여 연장한다. 접속부의 제2 및 제3 에지의 일부를 포함하는 양단부는 제2 및 제3 에지 각각에 가장 밀접한 위치에 있는 접속 단자보다 연장하지 않는다.

Description

기판의 전 에지를 따라 연장한 단자 어레이를 갖는 가요성 배선판 및 가요성 배선판과 회로판간 접속 구조물
제1도는 본 발명의 실시예에 따른 가요성 배선판의 개략적인 정면도.
제2도는 제1도의 가요성 배선판의 접속부에 대한 단면도.
제3도는 제2도에 도시한 가요성 배선판의 접속부에 접속될 회로판의 접속부에 대한 단면도.
제4도는 제2도에 도시한 가요성 배선판의 접속부 및 제3도에 도시한 회로판에 대해서 이방성 도전막에 의해 서로 접속될 때를 도시한 단면도.
제5도는 본 발명의 다른 실시예에 따른 가요성 배선판의 개략적인 정면도.
제6도는 제5도에 도시한 가요성 배선판의 접속부에 대한 단면도.
제7도는 본 발명의 다른 실시예에 따른 가요성 배선판의 개략적인 정면도.
제8도는 본 발명 실시예의 가요성 배선판에 사용하는 정렬 표시부의 예를 도시한 도면.
제9도는 본 발명의 실시예에서 사용하는 다른 정렬 표시부를 도시한 도면.
제10도는 본 발명의 실시예에서 사용하는 다른 정렬 표시부를 도시한 도면.
제11도는 종래 가요성 배선관의 접속부에 대한 부분 사시도.
제12도는 단자 어레이에서 제2 외측 라인의 접속 단자의 접촉 저항 및 단자 어레이에서 다른 접속 단자의 접속 저항에 관한 제11도의 가요성 배선판의 신뢰성 테스트 결과를 도시한 그래프.
제13도~제15도는 회로판과 제11도의 가요성 배선판을 접속하기 위한 여러 접속 프로세스 단계의 예를 도시한 도면으로서, 제13도는 압력을 가하기 전 상태를 도시한 도면, 제14도는 압력을 가하는 단계에서의 상태를 도시한 도면, 제15도는 제14도에 도시한 상태에 이어 압력을 제거하는 단계에서의 상태를 도시한 도면.
제16도는 종래의 다른 가요성 배선관의 정면도.
* 도면의 주요부분에 대한 부호의 설명
1 : 가요성 배선판 2 : 기판, 베이스 막
3a : 최외측 라인의 접속 단자 3b : 제2 외측 라인의 접속 단자
3c : 제3 외측 라인의 접속 단자 5 : 이방성 도전막
7 : 완충재 8 : 가압 툴(pressure tool)
9 : 도전 입자 12 : 가상 단자
13 : 정렬 표시부 21, 31 : 가요성 배선판
22 : 기판 3, 23, 25, 26, 40 : 접속 단자
23a, 26a : 외측 접속 단자 6, 24 : 회로판
32 : 기판 32a, 32b : 에지
33 : 집적 회로 34 : 입력측 접속 단자
35, 39 : 배선 36 : 출력측 접속 단자
37, 37a, 37b, 38, 38a, 38b : 단자 어레이
34a, 36a : 외측 접속 단자 41a : 절단부
40a : 최외측 접속 단자 40b : 제2 외측 접속 단자
45 : 단자 어레이 45a : 공통 단자
46a : 접속 부재 46 : 정렬 표시부
51 : 단자 어레이 51a : 접속 단자
52 : 구멍
본 발명은 이방성 도전막에 의해 회로판에 접속되는 가요성 배선판 및 그 접속 구조물에 관한 것이다.
제11도는 접속 단자의 위치에 제공된 종래의 가요성 배선판의 부분 사시도이다.
제16도는 종래의 가요성 배선판의 평면도이다. 일반적으로 집적회로가 탑재된 가요성 배선관에 있어서는 제11도 또는 제16도에 도시된 바와 같이(집적회로는 제11도에 도시없음) 제11도에서 가요성 배선판(1)의 기판 또는 베이스 막(2)의 에지의 A로 표시된 양 단부는 접속 단자(3)의 어레이보다도 외측으로 연장되고 있다. 접속 단자(3)는 기판(2)의 에지에 수직으로 연장하고 있으며 기판 에지를 따라 배열된다.
상기 언급된 구조를 갖는 가요성 배선판(1)을 이방성 도전막으로 회전판과 접속하는 경우, 접속 단자(3)의 어레이의 양 측부에서 불안정한 접촉 저항이 발생하는 문제가 발생한다. 최외측 위치에 배치된 접속 단자(3a)의 접촉 저항은 비교적 안정하다. 그러나, 외측으로부터 2라인 째의 제2 외측 라인의 접속 단자(3b) 및 제3 외측 라인의 접속 단자(3c)는 특히 불안정하다.
제2 외측 라인의 접속 단자(3b)의 접촉 저항이 불안정한 이유에 대해서 가요성 배선판(1) 및 회로판(6)을 접속하는 접속 과정의 여러 단계를 도시한 제13도 내지 제15도를 참조하여 설명한다.
가요성 배선판(1)과 회로판(6)을 이방성 도전막(5)으로 서로 접속하는 경우, 제13도에 도시된 바와 같이 가요성 배선판(1)의 기판(2)과 회로판(6)의 기판의 두께 차에 기인한 접속부에서의 불안정성을 제거하기 위해서 가압 툴(pressure tool; 8)과 가요성 배선판(1) 간에는 실리콘 고무 등으로 만들어진 완충재(7)가 삽입된다. 그러므로, 가압 툴(8)에 의해서 압력이 가해지면, 완충재(7)는 아래쪽으로 변형되어 제14도에 도시한 바와 같이 기판(2)의 단부(B)를 비틀어 버린다. 그후 가압 툴(8)이 상측으로 이동되면, 가요성 배선판(1)의 기판(2) 단부는 변형된 채로 제15도에 C로 표시된 부분에서 회로판(6)에 접척된다. 결과적으로, 제2 외측 라인의 접속 단자(3b)는 받침점(fulcrum) 역할을 하는 최외측 접속 단자(3a)에 의해서 들려버린다.
제15도에서 참조부호 9는 이방성 도전막(5)에 포함된 도전 입자(9)를 나타낸다. 도전 입자(9)는 간략히 하기 위해서 제13도와 제14도에 도시하지 않았다.
제12도는 제11도에 도시된 바와 같이 단자 어레이에서 제2 외측 라인의 접속 단자(3b)에 대한 접촉 저항과 외측 접속 단자(3a)들 각각으로부터 0.15mm 내지 1.0mm 외부로 돌출한 가요성 배선판(1)의 기판(2)에 대한 제2 외측 라인이외의 라인의 접속 단자(3)들의 접촉 저항에 관하여 65및 98% RH에서 행하여진 가요성 배선판(1)에 대한 신뢰성 테스트 결과를 도시한 것이다. 사용된 기판(2)은 폴리이미드로 형성된 기판이었으며 두께는 75 t
제12도에 도시한 테스트 결과로부터 명백하듯이, 상기 언급한 바와 같이 제2 외측 라인의 접속 단자(3b)가 들리면 신뢰성 테스트의 초기 단계에서 또는 신뢰성 테스트 후에 접속 저항이 불안정해지는 원인이 된다.
접촉 저항의 불안정성을 보상하기 위해서, 제16도에 도시한 바와 같이 접속 단자(3) 어레이의 양측 상에 특정 개수(2 내지 10)의 가상(dummy) 단자(12)가 제공된다. 그러나 이러한 배열은 다음의 문제를 일으킨다.
(1) 제품 설계시의 제약에 기인한 한정된 공간(길이) 내에 접속 단자(3)를 배치해야 할 필요성이 종종 발생한다. 이러한 경우에, 가상 단자(dummy terminals)의 제공은 접속 단자(3)의 피치를 감소시키며, 이와 같이 감소된 피치로 접속된 접속 단자는 누설 또는 다른 장애의 원인이 되어 결국 신뢰성을 악화시키게 된다.
(2) 한편, 접속 단자(3)의 배열 피치를 감소시킴이 없이 가상 단자들이 제공되는 경우, 접속 단자(3)에 의해서 점유된 면적이 증가하고 따라서 제품의 크기를 증가시키게 된다.
더욱이, 제16도에 도시한 종래의 가요성 배선판에 있어서는 상대방 단자에 관해 접속 단자(3)를 정렬시키기 위한 정렬 표시부(13)는 신호 입력 측의 접속 단자(3)의 어레이의 양측 상에 그리고 신호 출력 측의 접속 단자의 다른 어레이 양측상의 기판(2) 상에 제공된다. 이것은 접속 단자(3)가 배열되는 방향으로 가요성 배선판(1)의 길이를 증가시키며, 따라서 제품 전체의 크기 및 재료 코스트를 증가시키게 된다.
그러므로, 본 발명의 목적은 크기가 감소되고 신뢰성이 높아진 가요성 배선판을 제공하는 것이며 또한 이러한 가요성 배선판을 이방성 도전막을 통해 회로판에 접속하는 신뢰성 있는 접속 구조물을 제공하는 것이다.
상기한 목적을 달성하기 위해서, 본 발명은 기판의 제1 에지 및 이에 인접하는 제2 및 제3 에지의 일부를 포함하는 대략 사각 형상의 접속부를 가지며 집적 회로가 탑재된 가요성 기판과, 상기 기판의 접속부에 제공되고 상기 기판의 제1 에지를 따라 배열되며 이 에지에 수직으로 연장하는 다수의 접속 단자를 포함하는 가요성 배선판을 제공한다. 상기 제2 및 제3 에지의 일부를 포함하는 상기 접속부의 양단부는 각각 상기 제2 및 제3 에지에 가장 근접한 위치에 있는 접속 단자보다 외부로 연장되지 않는다.
이방성 도전막을 사용하여 상기한 구성의 가요성 배선판의 접속 단자를 회로판의 접속 단자에 접속함에 있어서는 통상 행해지는 바와 같이 완충재를 매개로 하여 가요성 배선판의 기판에 압력이 가해진다. 그러나, 이러한 압력은 가요성 배선판의 기판 단부가 아래쪽으로 구부러지게 하지는 않으며 단부들을 회로판에 접착시키지도 않는다. 그러므로, 제2 외측 라인의 접속 단자, 즉 기판의 제2 및 제3 에지에 두 번째로 가장 근접한 접속 단자는 회로판의 상대방 접속 단자로부터 들리거나 또는 분리되지 않게 되므로 양호한 신뢰성이 제공된다. 더욱이, 본 발명에 따르면, 이떠한 접속 단자라도 회로판으로부터 들려지는 것이 방지되기 때문에, 종래 가요성 배선판에서 필요했었던 가상 단자를 제공할 필요가 없게 된다.
본 발명의 가요성 배선판 및 제16도의 종래의 가요성 배선판에 있어서 접속 단자의 수가 같고 가상 단자를 포함하여 단자용 공간이 동일하다면, 본 발명에서 접속 단자의 피치는 가장 단자를 포함하는 종래의 가요성 배선판의 접속 단자의 피치보다 크게 만들어질 수 있고 따라서 신뢰성이 개선된다.
본 발명 및 종래의 가요성 배선판에서 접속 단자의 수 및 접속 단자의 피치가 동일하다면, 본 발명의 접속 단자에 의해서만 점유된 접속 면적(connection area)은 종래의 접속 단자 및 가상 단자에 의해 점유된 접속 면적보다 작게 되므로 가요성 배선판의 크기는 감소될 수 있다.
더욱이, 본 발명 및 종래의 가요성 배선판에서 접속 단자의 피치 및 접속 면적 또는 단자 점유 면적이 동일하다면, 본 발명의 가요성 배선판은 접속 단자 뿐만 아니라 가상 단자를 포함하는 종래의 가요성 배선판보다 많은 개수의 접속 단자를 제공할 수 있어 고밀도 실장이 달성된다.
본 발명의 실시예에서, 접속 단자들은 서로 이격된 다수의 단자 어레이를 형성한다. 다수의 단자 어레이는 제1 및 제2 어레이를 포함하며, 집적 회로의 적어도 일부는 제1 및 제2 단자 어레이간 기판의 접속부에 배치된다. 실시예에서, 다수의 단자 어레이의 접속 단자는 집적 회로의 입력 단자에 접속된다. 다른 실시예에서, 다수의 단자 어레이의 접속 단자는 집적 회로의 출력 단자에 접속된다.
이러한 구성에 의하면, 집적 회로 전체를 앞서 언급한 접속부 이외의 기판 부분 내에 갖는 가요성 배선판에 비해 접속 단자가 연장하는 방향의 가요성 배선판의 크기가 작아진다.
본 실시예에서, 기판은 이 기판의 제4 에지 및 이에 인접한 제5 및 제6 에지의 일부를 포함하는 대략 사각 형상의 또 다른 접속부를 갖는다. 기판의 다른 접속부에는 다른 다수의 접속 단자가 제공되며 상기 접속 단자는 상기 기판의 제4 에지를 따라 배열 및 이 에지에 수직으로 연장한다. 상기 다른 접속부의 상기 제5 및 제6 에지의 일부를 포함하는 양 단부는 상기 제5 및 제6 에지의 각각에 가장 근접한 위치에 있는 접속 단자보다 외부로는 연장되지 않는다.
본 실시예에서, 기판은 사각 형상이며 제5 에지는 제2 에지와 동일하고 제6에지는 제3 에지와 동일하다.
본 발명의 가요성 배선판은 기판의 접속부의 양 단부에 배치된 접속 단자에 제공된 정렬 표시부를 더 포함한다. 이러한 정렬 표시부의 예에 대해서는 후에 상세히 설명한다.
위치 정렬을 위한 정렬 표시부는 본 발명에서 기판의 접속부의 각각의 단부에 배치된 하나 또는 그 이상의 접속 단자에 바로 제공되어 있기 때문에, 가요성 배선판 기판에 정렬 표시부를 형성하기 위한 면적을 확보할 필요는 없다. 그러므로, 본 발명의 가요성 배선판은 정렬 표시부를 단자 어레이의 외부에 형성한 종래의 가요성 배선판보다 작게 만들어진다.
본 발명은 이하 주어진 상세한 설명과 단지 예시를 위한 것으로서, 본 발명을 이에 한정하지 않는 첨부된 도면으로부터 보다 용이하게 이해될 것이다.
제1도는 본 발명의 실시예에 따라 가요성 배선관을 개략적으로 도시한 정면도이며 제2도는 제1도의 가요성 배선판의 접속부의 단면도이다.
제1도 및 제2도에 도시한 바와 같이, 실제로 평행한 접속 단자(23)의 어레이(27)(이하 단자 어레이라 함)와 사각 형상의 베이스 막, 즉 이 막의 기판(22)상의 실제로 평행한 접속 단자(26)의 또다른 어레이(28)를 갖는다. 단자 어레이(27)를 갖는 기판 부분은 기판(22)의 접속부로 정의된다. 접속 단자(23)는 집적 회로(33)의 입력 단자(도시 없음)에 배선(35)에 의해서 접속되며 접속 단자(26)는 집적 회로(33)의 출력 단자에 배선(39)에 의해서 접속된다. 접속 단자(23) 각각은 기판의 에지에 수직으로 연장하며, 단자 어레이(27)는 에지 전체 길이에 걸쳐 있다. 마찬가지로, 접속 단자(26) 각각은 기판의 대향 에지에 수직으로 연장하며, 단자 어레이(28)는 에지 전체 길이에 걸쳐 있다. 달리 말하자면, 기판(22)의 접속부의 양측단부는 각각의 단자 어레이(27, 28)에서 최외측 접속 단자(23a, 26a) 너머로는 연장되지 않는다.
제1도에서 접속 단자간 간격은 도시되어 있지 않으며 제2도에서 몇몇의 접속 단자(23)만이 단순화를 위해서 도시되었음에 유의한다.
가요성 배선관(21)의 접속 단자(23)가 다음과 같이 이방성 도전막에 의해서 1대 1 대응관계로 회로판(24)의 대응하는 접속 단자(25)에 접속되면 가요성 배선판(21)은 제3도에 도시된 회로판(24)에 전기적으로 접속될 것이다.
(1) 먼저, 이방성 도전막(26)(제4도 참조)은 가요성 배선판(21)의 접속 단자나 회로판(24)의 접속 단자 상에 전사된다.
(2) 이어서, 가요성 배선판(21)의 접속 단자 및 회로판(24)의 접속 단자는 이하 상세히 기술되는 바와 같이 정렬 표시부를 이용하여 위치가 정렬된다.
(3) 마지막으로, 일정한 열(즉, 일정 온도로 가열되는) 또는 펄스 열(즉, 일시적으로 가열되는)로 가열되는 가압 툴(제13도 참조)에 의해서 완충재를 통해 가요성 배선판(21) 뒤쪽에서 압력이 가해지는 동안 이방성 도전막은 경화된다.
가요성 배선판(21)의 접속 단자(23)와 회로판(24)의 접속 단자(25)는 1대 1 대응 관계로 제4도에 도시한 바와 같은 방식으로 도전 입자(27)를 포함하는 이방성 도전막(26)에 의해서 서로 접속된다.
접속 단자(26)는 유사한 방법으로 회로판에 접속될 수 있다.
상기 설명한 바와 같이, 기판(22)의 양단이 단자 어레이(27)의 최외측 접속 단자(23a)를 넘어서지 않도록 접속 단자(23)는 가요성 배선판(21)의 기판(22)의 에지를 따라 배열된다. 그러므로, 이방성 도전막(26)으로 가요성 배선판(21)을 회로판(24)에 접속함이 있어서 가압 툴로부터 압력이 완충재를 통해 가요성 배선판(21)에 인가되는 경우라도, 기판(22)의 단부가 변형되는 것을 방지하여 회로판(24)에 접착되는 것을 방지한다. 결과적으로, 압력이 제거된 후에, 제2 외측 라인의 접속 단자(23)는 받침점 역할을 하는 외측 접속 단자(23a) 상의 위쪽으로 들리는 것이 방지된다.
즉, 본 실시예에서는, 접속 단자(23)의 어레이(27)의 양측 상에 가상 단자를 제공할 필요가 없는 것이다. 따라서, 본 실시예의 가요성 배선판 및 종래의 기술에서 접속 단자의 수가 동일하고 단자에 대한 간격이 동일하다면, 본 실시예에서 접속 단자(23)의 피지는 가상 단자(12)를 포함하는 종래 기술의 가요성 배선판의 접속 단자(3) 피치보다 크게 만들어진다. 그러므로, 단자 어레이의 폭에 제약이 부과되더라도, 접속 단자(23) 피치를 감소시킴이 없이 회로판(24)을 가요성 배선판(21)에 접속시킬 수 있다.
한편, 본 실시예의 가요성 배선판 및 종래의 기술에서 접속 단자(23, 3) 수가 동일하고 접속 단자(23, 3)의 피치가 동일하다면, 본 실시예의 접속 단자(23)만을 포함하는 단자 어레이에 의해 점유된 면적은 접속 단자(3) 및 가상 단자(12) 모두를 포함하는 단자 어레이에 의해 점유된 면적보다 작다. 따라서, 가요성 배선판의 크기가 감소될 수 있다.
더욱이, 본 실시예의 가요성 배선판 및 종래기술에서 접속 단자(23, 3)의 피치가 동일하고 접속 면적 또는 단자 점유 면적이 동일하다면, 본 실시예의 가요성 배선판은 접속 단자(3) 뿐만 아니라 가상 단자(12)를 포함하는 종래 기술의 가요성 배선판보다 많은 수의 접속 단자(23)를 제공할 수 있다.
이상은 접속 단자(26)에 대해서도 진실이다.
본 실시예는 높은 신뢰성을 갖는 컴팩트하고 저렴한 단자 구조를 달성할 수 있다.
제5도는 본 발명의 다른 실시예에 따른 가요성 배선판의 정면도이며, 제6도는 제5도의 가요성 배선판의 접속부에 대한 단면도이다. 제5도의 가요성 배선판(31)이 제1도의 가요성 배선판(21)과 다른 것은 기판의 에지를 따라 제공된 접속 단자는 서로 이격된 두 개의 단자 어레이를 형성한다는 것과 이하 더욱 상세히 설명되는 바와 같이 두 개의 단자 어레이간 간격 내에 집적 회로가 제공된다는 점이다.
본 실시예에 가요성 배선판(31)은 사각 기판(32)의 에지(32a)를 따라 있는 신호 출력용 접속 단자(36)(이하 출력측 접속 단자라 함)의 어레이(38)와 기판(32) 에지(32a)에 대향하는 에지(32b)를 따라 있는 신호 입력용 접속 단자(34)(이하 입력측 접속 단자)의 두 어레이(37a 및 37b)를 갖는다. 입력측 접속 단자(34)의 두 어레이(37a 및 37b)는 서로 이격되어 있으며 이들 어레이(37a 및 37b) 사이에는 집적 회로(33)가 위치한다. 입력측 접속 단자(34)는 집적 회로(33) 옆의 비어있는 공간을 통해 접속되는 배선(35)을 경우하여 집적 회로(33)의 대응 입력 단자(도시 없음)에 접속된다. 출력측 접속 단자(36)는 배선(39)을 경유하여 집적 회로(33)의 대응 출력 단자(도시 없음)에 접속된다. 단자 어레이(37a, 37b, 38)를 포함하는 기판 부분은 상기 가요성 배선관(31)의 접속부로 정의된다.
기판(32)의 다른 에지의 일부를 포함하는 접속부의 측단부(lateral end portions)는 각각의 단자 어레이에서 최외측 접속 단자(36a, 34a) 너머 외측으로는 연장되지 않는다. 이러한 특징은 제1 실시예와 관련하여 상기 기술된 바와 같은 효과를 낳는다.
입력측 접속 단자의 두 어레이간에 집적 회로가 배치되는 구성에 의해서 제1 실시예와 비교하여 접속 단자가 연장하는 방향으로 기판(32)의 크기를 감소시킬 수 있다.
가요성 배선판의 입력측 접속 단자(36)는 보다 많은 단자 어레이 그룹으로 될 수 있다. 이러한 경우, 적어도 집적 회로(33)의 일부는 단자 어레이 중 임의의 두 단자 어레이간에 배치된다.
입력측 접속 단자(34) 대신에, 제7도에 도시한 바와 같이 출력측 접속 단자(36)는 둘 이상의 어레이로 분할될 수 있으며 집적 회로는 출력측 단자의 2 어레이 간에 삽입될 수도 있다. 제7도에서, 출력측 접속 단자(36)는 두 개의 단자 어레이(38a 및 38b)로 분할되며 집적 회로(33)는 이들 단자 어레이(38a 및 38b) 사이에 배치된다. 도면에는 도시되어 있지 않지만, 입력측 접속 단자 및 출력측 접속 단자는 둘 또는 그 이상의 단자 어레이로 분할되며 집적 회로는 두 개의 출력측 단자 어레이 사이 그리고 두 개의 입력측 단자 어레이 사이의 공간 내에 배치될 수도 있다. 이 경우 접속 단자가 연장하는 방향으로 기판(32)의 크기는 더 감소될 것이다.
제8도 내지 제10도는 앞서 언급한 실시예 각각에 적용될 수 있는 정렬 표시의 예를 도시한 것이다.
앞서 언급한 각각의 실시예에서, 가요성 배선판(21, 31)의 기판(22, 32)은 단자 어레이(27, 28, 37, 37a, 37b, 38, 38a, 38b)보다 측방향 외부로는 연장되지 않는다. 그러므로, 제16도의 종래 기술과는 달리, 정렬 표시부는 단자 어레이(27, 28, 37, 37a, 37b, 38, 38a, 38d)에서 최외측 위치에 배치된 접속 단자(23a, 26a, 34a, 36a)의 측방향 외부에 제공될 수 없다. 그러므로, 정렬 표시부(제1도 내지 제7도에는 도시 없음)는 본 발명에서 접속 단자에 바로 형성된다.
제8도를 참조하면, 대략 U자형상의 절단부(cutout; 41a)는 대략 평행한 단자(40) 어레이의 최외측 접속 단자(40a) 및 제2 외측 접속 단자(40b) 내에 형성되므로서, 접속 단자(40a)의 절단부(cutout; 41a)는 접속 단자(40b)의 절단부(41a)와 마주보고 있게 된다. 2개의 연관된 절단부(41a)는 정렬 마크(41)를 형성한다. 단자(40a, 40b)를 포함하는 단자(40)는 서로 전기적으로 절연된다.
제9도는 참조하면, 평행하게 배열된 단자 어레이(45)의 외측 위치 내에 위치한 3개의 공통 단자(45a)들은 동일 폭의 직선형 접속 부재(46a, 46a)에 의해서 서로 접속된다. 중앙의 공통 단자(45a)에 관련된 두 개의 접속 부재(46a)는 십자형상의 정렬 표시부(46)를 형성한다. TFT LCD 패널 분야에서, 공통의 단자들은 단자들의 명백한 접촉 저항을 감소시킬 목적으로 제공되며 대향하는 패널 전극, 전원 공급 단자, 등에 접속되는 단자로서 사용된다.
제10도를 참조하여, 사각 구멍(52)은 평행하게 배열되어 상호 전기적으로 절연되어 있는 단자 어레이(51)의 최외측 위치에 배치된 접속 단자(51a) 내에 형성된다. 구멍(52)은 사각 정렬 표시부를 형성한다. 구멍은 임의의 적당한 형태를 가질 수 있다.
제8도, 제9도 및 제10도에 도시한 바와 같은 방식으로 단자 어레이 내의 정렬 표시를 형성하게 되면 단자 어레이 외부의 기판 부분 내에 정렬 표시부를 형성하기 위한 면적을 확보할 필요가 없게 된다. 제8도, 제9도 및 제10도에 도시한 정렬 표시부는 접속 단자가 제1도, 제5도 및 제7도에 도시한 바와 같이 기판 상에 배열될 수 있도록 해준다.
이와 같이 설명한 본 발명에 따라서, 많은 방법으로 동일하게 변형될 수 있음이 자명하다. 이러한 변형은 본 발명의 정신 및 범위를 벗어나는 것으로 간주되지 않을 것이며, 이 분야에 숙련된 자에게 명백한 모든 변형에는 첨부된 청구범위 내에 포함된다.

Claims (14)

  1. 가요성 배선판(flexible wiring board)에 있어서, 집적 회로가 탑재되어 있는 가요성 기판-상기 기판은 상기 기판의 제1 에지 및 상기 제1 에지에 인접하는 상기 기판의 제2 및 제3 에지의 일부분들을 포함하는 대략 직사각형 형상의 접속부(connection portion)를 가짐-과; 상기 기판의 상기 접속부에 제공되는 다수의 접속 단자들-상기 접속 단자들은 상기 기판의 제1 에지에 수직으로 연장되며 상기 기판의 제1 에지를 따라 배열됨-을 포함하되, 상기 기판의 상기 제1 에지를 포함하는 상기 접속부의 단부는 상기 접속 단자들 너머 외측으로 연장되지 않고, 상기 제2 및 제3 에지의 상기 일부분들을 포함하는 상기 접속부의 대향 단부들은 상기 제2 및 제3 에지 각각에 가장 근접하게 위치하고 있는 상기 접속 단자들 너머 외측으로 연장되지 않는 가요성 배선판.
  2. 제1항에 있어서, 상기 접속 단자들은 서로 이격된 다수의 단자 어레이를 형성하며, 상기 다수의 단자 어레이는 제1 및 제2 단자 어레이를 포함하며, 상기 집적 회로의 적어도 일부는 상기 제1 및 제2 단자 어레이간 기판의 접속부 내에 배치되는 가요성 배선판.
  3. 제2항에 있어서, 상기 접속 단자는 상기 집적 회로의 입력 단자의 접속되는 가요성 배선판.
  4. 제2항에 있어서, 상기 접속 단자는 상기 집적 회로의 출력 단자에 접속되는 가요성 배선관.
  5. 제1항에 있어서, 상기 기판은 기판의 제4 에지 및 이에 인접한 제5 및 제6 에지의 일부분들을 포함하는 대략 직사각형 형상의 다른 접속부를 가지며, 상기 기판의 다른 접속부에는 다른 다수의 접속 단자가 제공되며, 상기 접속 단자는 상기 기판의 제4 에지를 따라 배열되어 이에 수직으로 연장되며, 상기 다른 접속부의 상기 제5 및 제6 에지의 일부분들을 포함하는 양 단부는 상기 제5 및 제6 에지 각각에 가장 근접한 위치에 있는 접속 단자 너머 외측으로 연장되지 않는 가요성 배선관.
  6. 제3항에 있어서, 상기 기판은 기판의 제4 에지 및 이에 인접한 제5 및 제6 에지의 일부분들을 포함하는 대략 직사각형 형상의 다른 접속부를 가지며, 상기 기판의 다른 접속부에는 다른 다수의 접속 단자가 제공되고 상기 집적 회로의 출력 단자에 접속되며, 상기 접속 단자는 상기 기판의 제4 에지를 따라 배열되어 이에 수직으로 연장되며, 상기 다른 접속부의 상기 제5 및 제6 에지의 일부분들을 포함하는 양 단부는 상기 제5 및 제6 내지 각각에 가장 근접한 위치에 있는 접속 단자 너머 외측으로 연장되지 않는 가요성 배선판.
  7. 제4항에 있어서, 상기 기판은 기판의 제4 에지 및 이에 인접한 제5 및 제6 에지의 일부분들을 포함하는 대략 직사각형 형상의 다른 접속부를 가지며, 상기 기판의 다른 접속부에 다른 다수의 접속 단자가 제공되어 상기 집적 회로의 출력 단자에 접속되며, 상기 접속 단자는 상기 기판의 제4 에지를 따라 배열되어 이에 수직으로 연장하며, 상기 다른 접속부의 상기 제5 및 제6 에지의 일부분들을 포함하느 양 단부는 상기 제5 및 제6 에지 각각에 가장 근접한 위치에 있는 접속 단자 너머 외측으로 연장되지 않는 가요성 배선판.
  8. 제1항에 있어서, 상기 기판 접속부의 상기 양 단부에 배치된 접속 단자 내에 형성된 정렬 표시부(alignment marks)를 더 포함하는 가요성 배선판.
  9. 제5항에 있어서, 각각의 기판 접속부의 상기 양 단부에 배치된 접속 단자 내에 형성된 정렬 표시부를 더 포함하는 가요성 배선판.
  10. 제8항에 있어서, 상기 정렬 표시부는 두 개의 이웃한 접속 단자에 각각 형성되어 서로 마주보도록 한 두 개의 절단부로 구성된 정렬 표시부를 포함하는 가요성 배선관.
  11. 제8항에 있어서, 상기 정렬 표시부는 한 접속 단자 내에 형성된 구멍으로 구성되는 정렬 표시부를 포함하는 가요성 배선판.
  12. 제8항에 있어서, 상기 기판 접속부의 단부에 배치된 상기 접속 단자는 접속 수단에 의해서 서로 전기적으로 접속되며, 상기 정렬 표시부는 상기 접속 단자 중 적어도 한 접속 단자에 관련하여 상기 접속 수단으로 구성되는 정렬 표시부를 포함하는 가요성 배선판.
  13. 제5항에 있어서, 상기 기판은 직사각형 형상이며, 상기 제5 에지는 상기 제2 에지와 동일하고, 상기 제6 에지는 상기 제3 에지와 동일한 가요성 배선판.
  14. 기판의 제1 에지 및 이에 인접하는 제2 및 제3 에지의 일부분들을 포함하는 대략 직사각형 형상의 접속부를 가지며, 집적 회로가 탐재된 가요성 기판; 및 상기 기판의 접속부에 제공되고, 상기 기판의 제1 에지를 따라 배열되며 이 에지에 수직으로 연장되는 다수의 접속 단자를 포함하며, 상기 제2 및 제3 에지의 일부분들을 포함하는 상기 접속부의 양 단부는 각각 상기 제2 및 제3 에지에 가장 근접한 위치에 있는 접속 단자 너머 외측으로 연장되지 않는 가요성 배선판과 회로판(circuit board)과의 접속 구조물로서, 상기 회로판은 상기 가요성 배선판의 접속 단자의 간격과 동일한 간격으로 배열된 다수의 접속 단자를 가지며, 상기 가요성 배선판의 접속 단자는 이방성 도전막(anisotropic conductive film)을 통하여 상기 회로판의 접속 단자에 1대 1로 대응하여 접속되는 접속 구조물.
KR1019940029401A 1993-11-10 1994-11-10 기판의 전 에지를 따라 연장한 단자 어레이를 갖는 가요성 배선판 및 가요성 배선판과 회로판간 접속 구조물 KR100209048B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP93-281051 1993-11-10
JP5281051A JP2980496B2 (ja) 1993-11-10 1993-11-10 フレキシブル配線板の端子構造

Publications (2)

Publication Number Publication Date
KR950016461A KR950016461A (ko) 1995-06-17
KR100209048B1 true KR100209048B1 (ko) 1999-07-15

Family

ID=17633627

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940029401A KR100209048B1 (ko) 1993-11-10 1994-11-10 기판의 전 에지를 따라 연장한 단자 어레이를 갖는 가요성 배선판 및 가요성 배선판과 회로판간 접속 구조물

Country Status (4)

Country Link
US (2) US5546279A (ko)
JP (1) JP2980496B2 (ko)
KR (1) KR100209048B1 (ko)
CN (1) CN1048359C (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5767623A (en) * 1995-09-11 1998-06-16 Planar Systems, Inc. Interconnection between an active matrix electroluminescent display and an electrical cable
US5936311A (en) * 1996-12-31 1999-08-10 Intel Corporation Integrated circuit alignment marks distributed throughout a surface metal line
US5951304A (en) * 1997-05-21 1999-09-14 General Electric Company Fanout interconnection pad arrays
JPH1140522A (ja) * 1997-07-17 1999-02-12 Rohm Co Ltd 半導体ウエハの製造方法、この方法により作製された半導体ウエハ、半導体チップの製造方法、およびこの方法により製造された半導体チップ、ならびにこの半導体チップを備えたicカード
JP4298068B2 (ja) * 1998-08-18 2009-07-15 セイコーエプソン株式会社 電気光学装置およびそれらを備えた電子機器並びに電気光学装置の製造方法
DE60037630T2 (de) * 1999-03-31 2009-01-08 Seiko Epson Corp. Verbinder mit schmalen abständen, abstandsumsetzer, mikromaschine, piezoelektrisches stellglied, elektrostatisches stellglied, tintenstrahldruckkopf, tintenstrahldrucker, flüssigkristallbauelement und elektronisches gerät
JP2001031929A (ja) * 1999-07-21 2001-02-06 Sony Chem Corp 接続構造体
ATE263398T1 (de) * 1999-12-02 2004-04-15 Infineon Technologies Ag Chipkartenmodul mit anisotrop leitfähiger trägerfolie
KR100381052B1 (ko) * 2000-02-23 2003-04-18 엘지.필립스 엘시디 주식회사 윈도우를 가지는 테이프 케리어 패키지 및 이를 접속한액정표시장치
TW487896B (en) * 2000-02-24 2002-05-21 Seiko Epson Corp Mounting structure for semiconductor device, electro-optical device, and electronic apparatus
EP1318546A4 (en) * 2000-07-19 2007-08-08 Shindo Company Ltd SEMICONDUCTOR COMPONENT
JP2003108021A (ja) * 2001-09-28 2003-04-11 Hitachi Ltd 表示装置
JP3963843B2 (ja) * 2002-03-22 2007-08-22 シャープ株式会社 回路基板の接続構造およびその形成方法、ならびに回路基板の接続構造を有する表示装置
KR101002346B1 (ko) * 2003-12-30 2010-12-20 엘지디스플레이 주식회사 칩 실장형 필름 패키지
US20050265650A1 (en) * 2004-05-27 2005-12-01 Sunil Priyadarshi Small profile, pluggable optical transceiver subassembly
KR100737590B1 (ko) * 2005-05-30 2007-07-10 엘지전자 주식회사 테이프 캐리어 패키지용 탭 테이프
US20060286721A1 (en) * 2005-06-16 2006-12-21 Daoqiang Lu Breakable interconnects and structures formed thereby
JP5184335B2 (ja) 2008-12-26 2013-04-17 株式会社フジクラ プリント配線板およびその製造方法、プリント配線板の接続方法
JP5518806B2 (ja) * 2011-08-04 2014-06-11 株式会社ソニー・コンピュータエンタテインメント 電子機器
KR102354514B1 (ko) * 2017-05-11 2022-01-21 엘지디스플레이 주식회사 표시 장치
CN108152541A (zh) * 2017-12-26 2018-06-12 台州西普电气有限公司 用于软启动器性能测试设备的接电装置
CN108155491A (zh) * 2017-12-26 2018-06-12 台州西普电气有限公司 接电装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US44995A (en) * 1864-11-08 Improvement in breech-loading fire-arms
DE3346704A1 (de) * 1983-12-23 1985-07-04 Richter-System GmbH & Co KG, 6103 Griesheim Selbstschneidende schnellbauschraube
JPS60149079A (ja) * 1984-01-13 1985-08-06 シャープ株式会社 表示体ユニツト接続装置
JPH0773153B2 (ja) * 1984-12-14 1995-08-02 シャープ株式会社 テープキャリアデバイスの端子接続構造
US4770641A (en) * 1986-03-31 1988-09-13 Amp Incorporated Conductive gel interconnection apparatus
JP2598030B2 (ja) * 1986-09-11 1997-04-09 株式会社東芝 液晶表示装置
US5045249A (en) * 1986-12-04 1991-09-03 At&T Bell Laboratories Electrical interconnection by a composite medium
JPS63249393A (ja) * 1987-04-03 1988-10-17 シャープ株式会社 電子部品の接続方法
JPH01206575A (ja) * 1988-02-15 1989-08-18 Shin Etsu Polymer Co Ltd 接着性熱融着形コネクタ
JPH03241392A (ja) * 1990-02-20 1991-10-28 Casio Comput Co Ltd 表示パネルの実装構造
US5033824A (en) * 1990-08-02 1991-07-23 Display Matrix Corporation Convertible analog-digital mode display device
TW232065B (ko) * 1992-04-16 1994-10-11 Sharp Kk
JP3096169B2 (ja) * 1992-09-11 2000-10-10 株式会社日立製作所 半導体装置

Also Published As

Publication number Publication date
JPH07135039A (ja) 1995-05-23
CN1048359C (zh) 2000-01-12
US5546279A (en) 1996-08-13
KR950016461A (ko) 1995-06-17
US5768105A (en) 1998-06-16
JP2980496B2 (ja) 1999-11-22
CN1114786A (zh) 1996-01-10

Similar Documents

Publication Publication Date Title
KR100209048B1 (ko) 기판의 전 에지를 따라 연장한 단자 어레이를 갖는 가요성 배선판 및 가요성 배선판과 회로판간 접속 구조물
US4655551A (en) Liquid crystal display with chip projecting above and below flexible film
US4598960A (en) Methods and apparatus for connecting closely spaced large conductor arrays employing multi-conductor carrier boards
US4738625A (en) Electrical connectors for circuit panels
US4721365A (en) Electronic device including panels with electrical alignment means
JPH075071A (ja) 液晶ディスプレイパネル用試験プロ−ブ
JP2000259091A (ja) 表示パネル、フレキシブル配線基板及びそれらを備えた表示装置
US6150833A (en) LCD panel power-up test fixture and method of using
US5414372A (en) Reusable test apparatus for integrated circuit chips
EP0466376A2 (en) Driver circuit package for liquid crystal display
US20020173178A1 (en) Peripheral circuit board for a liquid crystal display device and liquid crystal display device equipped therewith
KR100266892B1 (ko) 표시 장치용 전기 회로 기판
KR20000034177A (ko) 테이프 캐리어 패키지 및 이를 이용한 액정표시기모듈
US6050830A (en) Tape carrier package for liquid crystal display
US5555116A (en) Liquid crystal display having adjacent electrode terminals set equal in length
GB2041614A (en) Liquid crystal display device
JPH11305250A (ja) 画像表示装置
EP2128685A1 (en) Liquid crystal display apparatus and method for manufacturing liquid crystal display apparatus
JP3187855B2 (ja) 表示パネル用プローバ
JPH04282618A (ja) 液晶表示装置
JPH10294332A (ja) テープキャリアパッケージ
JPH08248432A (ja) 表示パネルの実装構造
JPH03218473A (ja) 表示パネル用プローブ
JPH11184405A (ja) 液晶表示装置
JP3138859B2 (ja) プリント基板とテープキャリアパッケージとの接続部のコーティング材硬化方法およびその硬化方法を用いた液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
B90T Transfer of trial file for re-examination
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130404

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20140401

Year of fee payment: 16

EXPY Expiration of term