JP2878026B2 - 通信制御装置およびシステム - Google Patents

通信制御装置およびシステム

Info

Publication number
JP2878026B2
JP2878026B2 JP18201792A JP18201792A JP2878026B2 JP 2878026 B2 JP2878026 B2 JP 2878026B2 JP 18201792 A JP18201792 A JP 18201792A JP 18201792 A JP18201792 A JP 18201792A JP 2878026 B2 JP2878026 B2 JP 2878026B2
Authority
JP
Japan
Prior art keywords
signal
control signal
control
parallel
primary group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP18201792A
Other languages
English (en)
Other versions
JPH0629944A (ja
Inventor
義孝 島田
勝則 遠藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MYAGI NIPPON DENKI KK
NEC Corp
Original Assignee
MYAGI NIPPON DENKI KK
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MYAGI NIPPON DENKI KK, Nippon Electric Co Ltd filed Critical MYAGI NIPPON DENKI KK
Priority to JP18201792A priority Critical patent/JP2878026B2/ja
Publication of JPH0629944A publication Critical patent/JPH0629944A/ja
Application granted granted Critical
Publication of JP2878026B2 publication Critical patent/JP2878026B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は通信制御装置およびシス
テムに関し、特にPCM一次群の分岐挿入点に設けその
PCM一次群の多重化装置に対して各種制御、例えば設
定パラメータ、アラーム収集などの制御を行う通信制御
装置およびシステムに関する。
【0002】
【従来の技術】従来、この種の通信制御装置は、図3に
示す構成である。図3は従来例のブロック図である。
【0003】第1のPCM一次群受信ポート36に含ま
れる通信制御信号とシリアル入出力回路33から送出さ
れる通信制御信号のいずれか一方を選択し第2のPCM
一次群送信ポート38へ出力する選択回路31と、第2
のPCM一次群受信ポート39に含まれる通信制御信号
とシリアル入出力回路34から送出される通信制御信号
のいずれか一方を選択し第1のPCM一次群送信ポート
37へ出力する選択回路32と、第1のPCM一次群受
信ポート36の通信制御信号を抽出し制御回路5へ出力
し、かつ制御回路5の出力する制御信号から選択回路3
2への制御信号を選択し出力するシリアル入出力回路3
2と、同様な動作を行う第2シリアル入出力回路4と、
ポート2の通信制御信号シリアル入出力回路33と、シ
リアル入出力回路33,34からの制御信号を入力し装
置内の制御を行い、またこの応答あるいは相手局制御を
行う制御信号をシリアル入出力回路33,34へ出力
し、この自局の制御信号を相手局へ送出する選択を行う
選択信号を選択回路32,33へ出力する制御回路35
とから構成されている。
【0004】
【発明が解決しようとする課題】このように従来の通信
制御回路は一つのPCM一次群毎にこのPCM一次群を
伝送路とする一つの通信制御装置が設けられているの
で、このPCM一次群が障害となると相手局のPCM一
次群多重化装置の制御は行えなくなる。また複数のPC
M一次群が束となる場合は一つのPCM一次群毎に制御
を行うことになり手間がかかるという問題もある。
【0005】
【課題を解決するための手段】本発明の通信制御装置
は、第1のPCM一次群受信信号と第1の制御信号とを
入力し第1の選択信号により前記第1のPCM一次群受
信信号のスペアビットに配置された第2の制御信号の代
りに前記第1の制御信号を挿入しこれを第2のPCM一
次群送信信号として出力する第1の選択回路と、第2の
PCM一次群受信信号と第3の制御信号とを入力し第2
の選択信号により前記第2のPCM一次群受信信号のス
ペアビットに配置された第4の制御信号の代りに前記第
3の制御信号を挿入しこれを第1のPCM一次群送信信
号として出力する第2の選択回路と、第1のパラレル制
御信号と第2のパラレル制御信号とを入力し第3の選択
信号により一方を選択した後シリアル信号に変換し前記
第1の制御信号として出力すると共に前記第2のPCM
一次群受信信号を入力しこの信号から前記第4の制御信
号を抽出しパラレル変換した後第3のパラレル制御信号
として出力する第1のシリアル入出力回路と、前記第1
のパラレル制御信号と前記第2のパラレル制御信号とを
入力し第4の選択信号により一方を選択した後シリアル
信号に変換し前記第3の制御信号として出力すると共に
前記第1のPCM一次群受信信号を入力しこの信号から
前記第2の制御信号を抽出しパラレル変換した後第4の
パラレル制御信号として出力する第2のシリアル入出力
回路と、外部制御装置より送信汎用制御信号を入力しパ
ラレル変換して前記第2のパラレル制御信号として出力
すると共に前記第1のパラレル制御信号と前記第3のパ
ラレル制御信号と前記第4のパラレル制御信号とを入力
し第5の選択信号によりいづれか一つを選択しシリアル
変換した後受信汎用制御信号として前記外部制御装置へ
出力する第3のシリアル入出力回路と、送信制御信号を
制御する前記第1〜5の選択信号と前記第1のパラレル
制御信号とを出力すると共に前記第2〜4のパラレル制
御信号を受信し装置内制御を行う制御回路とを備えてい
る。
【0006】また、前記送信汎用制御信号および前記受
信汎用制御信号はそれぞれ米国EIA RS−485規
格に準拠するシリアル制御信号を用いることでも良い。
【0007】本発明は通信制御システムは、請求項1記
載の複数の通信制御装置と、各前記通信制御装置の前記
送信汎用制御信号と前記受信汎用制御信号とをそれぞれ
共通的に送受信する一つの前記外部制御装置と、各前記
通信制御装置のPCM一次群側と接続された多重化装置
とを備える第1の中継局と、伝送路を介し前記第1の中
継局の多重化装置と対向する多重化装置と、この多重化
装置のPCM一次群側に接続されかつ自己の前記受信汎
用制御信号を他装置の前記送信汎用制御信号として他装
置のそれぞれへ入力する複数の前記通信制御装置とを備
える第2の中継局とを含め構成する。
【0008】
【実施例】次に本発明の一実施例について図面を参照し
て説明する。図1は本実施例の通信制御装置のブロック
図である。
【0009】選択回路1は、PCM一次群受信ポート1
1の信号内スペアビットに含まれる通信制御信号とシリ
アル入出力回路3から出力される通信制御信号のどちら
か一方を選択しPCM一次群送信ポート13へ出力す
る。選択回路2は、PCM一次群受信ポート14信号内
スペアビットに含まれる通信制御信号とシリアル入出力
回路4から出力される通信制御信号のどちらか一方を選
択しPCM一次群送信ポート1へ出力する。
【0010】シリアル入出力回路3は、PCM一次群受
信ポート14の信号を受信し制御信号を抽出して制御回
路5及びシリアル入出力回路6へパラレル制御信号10
3として送出する機能と、制御回路5から出力されるパ
ラレル制御信号101とシリアル入出力回路6から出力
されるパラレル制御信号102とを制御回路5からの選
択信号106により選択して一方を選択回路1へ送出す
る機能とを持つ。
【0011】シリアル入出力回路4は、PCM一次群受
信ポート11の信号を受信し制御信号を抽出して制御回
路5およびシリアル入出力回路6へパラレル制御信号1
04として送出する機能と、制御回路5から出力される
パラレル制御信号101とシリアル入出力回路6から出
力されるパラレル制御信号102とを制御回路5からの
選択信号106により選択し一方を選択回路2へ送出す
る機能とを持つ。
【0012】シリアル入出力回路6は、米国EIA規格
RS−485のシリアル制御信号をRS−485入力ポ
ート15から入力しパラレル制御信号102と変換して
制御回路5とシリアル入出力回路3と、シリアル入出力
回路4とへ送出し、逆に、制御回路5とシリアル入出力
回路3とシリアル入出力回路4とからそれぞれ出力され
たパラレル制御信号101,103,104を制御回路
5からの選択信号107により一つを選択し、RS−4
85規格のシリアル信号に変換してRS−485出力ポ
ート16へ出力する。
【0013】制御回路5は各シリアル入出力回路のパラ
レル制御信号出力を入力し、その内容を解読し、その内
容が自分の装置に対するものである場合には、正常受信
を示すパラレル制御信号101を出力するとともに内容
に応じた制御を装置内部で行い、又、選択回路1,2の
選択信号108,109を各ポート及びRS−485信
号の受信状況に応じ送出する。
【0014】従って、PCM一次群受信ポート11に含
まれる制御信号はPCM一次群送信ポート13とRS−
485出力ポート16に分配され、PCM一次群受信ポ
ート14に含まれる制御信号はPCM一次群送信ポート
12とRS−485出力ポート16に分配され、又RS
−485入力ポート15に含まれる制御信号はPCM一
次群送信ポート13,12に分配されることになる。制
御回路5はまた、選択信号105,106,107によ
りシリアル入出力回路3,4,6の機能を停止させるこ
とが出来る。
【0015】図2は図1の通信制御装置を用いたシステ
ムのブロック図である。図2において、中継局21の各
通信制御装置20のRS−485ポート15,16より
パーソナルコンピュータ等の外部制御装置23を用いて
中継局21,22の全ての装置の設定パラメータ、アラ
ーム収集等の制御信号を分配,収集することができる。
又中継局22においても自己のRS−485出力ポート
16を他装置のRS−485入力ポート15にマルチに
接続しておき、PCM一次群信号の通信が正常である時
は制御回路5によりシリアル入出力回路6の機能を停止
させ、シリアル入出力回路3,4は機能させ通信制御を
行い、若しA点の箇所のPCM一次群信号に障害が発生
し通信不能になった時、シリアル入出力回路6の機能を
生かし外部制御装置23より、障害が発生していないP
CM一次群を経由して相互に接続されたRS−485ポ
ート15,16を用いての装置に対し通信制御を行うこ
とができる。また正常時において、外部制御装置23よ
り各通信制御装置を一斉に操作することもできる。
【0016】
【発明の効果】以上説明したように本発明は、外部制御
装置を接続できる通信ポートを付加したので、各通信制
御装置はこの通信ポートに共通の外部制御装置を接続す
るなどして複数のPCM一次群によるシステム構成をと
った場合、このPCM一次群のうち一つに障害が発生し
ても、他のPCM一次群を介し障害区間のPCM一次群
装置に対して通信制御が行えこの通信制御系を保護でき
るという効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例のブロック図である。
【図2】図1の通信制御装置で構成したシステムのブロ
ック図である。
【図3】従来の通信制御装置のブロック図である。
【符号の説明】
1 選択回路1 2 選択回路2 3 シリアル入出力回路1 4 シリアル入出力回路2 5 制御回路 6 シリアル入出力回路3 20 通信制御装置 23 外部制御装置 25 伝送路(含多重化装置)

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】 第1のPCM一次群受信信号と第1の制
    御信号とを入力し第1の選択信号により前記第1のPC
    M一次群受信信号のスペアビットに配置された第2の制
    御信号の代りに前記第1の制御信号を挿入しこれを第2
    のPCM一次群送信信号として出力する第1の選択回路
    と、第2のPCM一次群受信信号と第3の制御信号とを
    入力し第2の選択信号により前記第2のPCM一次群受
    信信号のスペアビットに配置された第4の制御信号の代
    りに前記第3の制御信号を挿入しこれを第1のPCM一
    次群送信信号として出力する第2の選択回路と、 第1のパラレル制御信号と第2のパラレル制御信号とを
    入力し第3の選択信号により一方を選択した後シリアル
    信号に変換し前記第1の制御信号として出力すると共に
    前記第2のPCM一次群受信信号を入力しこの信号から
    前記第4の制御信号を抽出しパラレル変換した後第3の
    パラレル制御信号として出力する第1のシリアル入出力
    回路と、前記第1のパラレル制御信号と前記第2のパラ
    レル制御信号とを入力し第4の選択信号により一方を選
    択した後シリアル信号に変換し前記第3の制御信号とし
    て出力すると共に前記第1のPCM一次群受信信号を入
    力しこの信号から前記第2の制御信号を抽出しパラレル
    変換した後第4のパラレル制御信号として出力する第2
    のシリアル入出力回路と、外部制御装置より送信汎用制
    御信号を入力しパラレル変換して前記第2のパラレル制
    御信号として出力すると共に前記第1のパラレル制御信
    号と前記第3のパラレル制御信号と前記第4のパラレル
    制御信号とを入力し第5の選択信号によりいづれか一つ
    を選択しシリアル変換した後受信汎用制御信号として前
    記外部制御装置へ出力する第3のシリアル入出力回路
    と、送信制御信号を制御する前記第1〜5の選択信号と
    前記第1のパラレル制御信号とを出力すると共に前記第
    2〜4のパラレル制御信号を受信し装置内制御を行う制
    御回路とを備えることを特徴とする通信制御装置。
  2. 【請求項2】 前記送信汎用制御信号および前記受信汎
    用制御信号はそれぞれ米国EIA RS−485規格に
    準拠するシリアル制御信号を用いることを特徴とする請
    求項1記載の通信制御装置。
  3. 【請求項3】 請求項1記載の複数の通信制御装置と、
    各前記通信制御装置の前記送信汎用制御信号と前記受信
    汎用制御信号とをそれぞれ共通的に送受信する一つの前
    記外部制御装置と、各前記通信制御装置のPCM一次群
    側と接続された多重化装置とを備える第1の中継局と、
    伝送路を介し前記第1の中継局の多重化装置と対向する
    多重化装置と、この多重化装置のPCM一次群側に接続
    されかつ自己の前記受信汎用制御信号を他装置の前記送
    信汎用制御信号として他装置のそれぞれへ入力する複数
    の前記通信制御装置とを備える第2の中継局とを含め構
    成することを特徴とする通信制御システム。
JP18201792A 1992-07-09 1992-07-09 通信制御装置およびシステム Expired - Fee Related JP2878026B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18201792A JP2878026B2 (ja) 1992-07-09 1992-07-09 通信制御装置およびシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18201792A JP2878026B2 (ja) 1992-07-09 1992-07-09 通信制御装置およびシステム

Publications (2)

Publication Number Publication Date
JPH0629944A JPH0629944A (ja) 1994-02-04
JP2878026B2 true JP2878026B2 (ja) 1999-04-05

Family

ID=16110884

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18201792A Expired - Fee Related JP2878026B2 (ja) 1992-07-09 1992-07-09 通信制御装置およびシステム

Country Status (1)

Country Link
JP (1) JP2878026B2 (ja)

Also Published As

Publication number Publication date
JPH0629944A (ja) 1994-02-04

Similar Documents

Publication Publication Date Title
JPS6410977B2 (ja)
JPH04165841A (ja) ファクシミリ端末集線装置への遠隔操作制御方式
JP2878026B2 (ja) 通信制御装置およびシステム
JPH0232838B2 (ja)
JP2885103B2 (ja) 監視制御方式
JPH02281840A (ja) データ・リンク装置の送信機及び受信機
JPH04273738A (ja) 監視・制御装置
JP2677274B2 (ja) 可変長シリアルデータ通信方式
JP2669356B2 (ja) Pds伝送システム
KR100342490B1 (ko) 통신시스템의 링크 다중화 장치 및 방법
JP2715137B2 (ja) 通信網制御方式
JPH03270348A (ja) 制御パス通信方式
KR100202993B1 (ko) 통신포트와 백보드상의 코넥터간 정합장치
JPS62131641A (ja) 同時通信方式
JPS59207763A (ja) デ−タ伝送回線のル−プ式全二重通信方式
JPH02100442A (ja) 高能率ディジタル多重化伝送装置
JPS58131844A (ja) デ−タ伝送装置
JPH05235892A (ja) 通信制御回路
JPS5952329A (ja) デ−タ端末装置
JPS62214750A (ja) 通信制御装置
JPH10154971A (ja) 多重通信装置
JPH05183553A (ja) モニタ信号伝送方式
JPH05276170A (ja) モニタ信号伝送方式
JPH05300150A (ja) 監視ターミナルのアダプタ通信方式
JPH09282254A (ja) 通信データ制御システム

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19981222

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100122

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110122

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees