JP2739789B2 - データ送受信システム - Google Patents

データ送受信システム

Info

Publication number
JP2739789B2
JP2739789B2 JP3252522A JP25252291A JP2739789B2 JP 2739789 B2 JP2739789 B2 JP 2739789B2 JP 3252522 A JP3252522 A JP 3252522A JP 25252291 A JP25252291 A JP 25252291A JP 2739789 B2 JP2739789 B2 JP 2739789B2
Authority
JP
Japan
Prior art keywords
signal
output
data transmission
control signal
cmdr
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP3252522A
Other languages
English (en)
Other versions
JPH0591115A (ja
Inventor
正憲 安田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP3252522A priority Critical patent/JP2739789B2/ja
Publication of JPH0591115A publication Critical patent/JPH0591115A/ja
Application granted granted Critical
Publication of JP2739789B2 publication Critical patent/JP2739789B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、主としてシリアルデー
タの通信を行う簡素化された構成のデータ送受信システ
ムに関する。
【0002】
【従来の技術】従来、この種のデータ送受信システムと
しては、例えば図2に示すような構成のものが挙げられ
る。このデータ送受信システムは、ユニット情報を出力
するCMDR端子とシリアルデータを受信するCMDS
端子とを備えた複数のユニット(ユニット1〜n)と、
これらの各ユニットに接続されて互いに独立して作動す
ると共に、シリアルデータを出力するCMDS端子とシ
リアルデータの出力内容に応じてユニット情報を受信す
るCMDR端子とを備えた複数のデータ送受信制御回路
とから構成されている。
【0003】このデータ送受信システムでは、各データ
送受信制御回路と各ユニットとの接続に関し、ユニット
の種別に合わせ接続用コネクタをそれぞれのデータ送受
信回路毎にn個準備するようになっている。
【0004】
【発明が解決しようとする課題】上述したデータ送受信
システムの場合、各データ送受信制御回路と各ユニット
との接続に関し、ユニットの種別に合わせ接続用コネク
タをそれぞれのデータ送受信回路毎にn個準備する必要
があるため、構成が複雑になってしまうという問題があ
る。
【0005】又、上述したデータ送受信システムの場
合、ユニットによっては二つのデータ送受信回路との通
信を行う必要があるため、こうした場合にコネクタの接
続位置を誤ると正常に通信ができないため、接続に注意
を払う必要があり、取り扱いが不便であるという問題が
ある。
【0006】本発明は、このような問題点を解決すべく
なされたもので、その技術的課題は、ユニット内の通信
線を簡素化して各データ送受信制御回路と各ユニットと
の接続コネクタ数を当該ユニット数で足り得る簡素な構
成のデータ送受信システムを提供することにある。
【0007】
【課題を解決するための手段】本発明によれば、シリア
ルデータを示す第1のCMDR信号を受信するCMDS
端子と該シリアルデータの内容に応じた第2のCMDR
信号を送信するCMDR端子とを備えると共に、ユニッ
ト情報を出力する複数のユニットと、複数のユニットに
対して複数の通信線を介して接続されて互いに独立して
作動すると共に、第1のCMDR信号を送信するCMD
S端子,第2のCMDR信号を受信するCMDR端子,
該複数のユニットのうちの自己の管理するもの以外の他
のものに対する通信要求信号を送出するREQ端子,及
び該通信要求信号に応じたタイミングを示すACK信号
を受信するACK端子を有し、且つ該ACK信号に従っ
て該第1のCMDR信号及び該第2のCMDR信号の通
信可否を決定する複数のデータ送受信制御回路と、RE
Q端子及びACK端子にそれぞれ接続され、通信要求信
号に応じたACK信号と出力制御信号及び選択制御信号
とを送出するシリアルバス調停回路と、ユニット情報と
出力制御信号及び選択制御信号とを受信して該ユニット
情報を出力するか、或いは該出力制御信号を出力するか
を該選択制御信号に基づいて選択し、当該選択結果に応
じて複数のデータ送受信制御回路におけるCMDS端子
に対する出力をそれぞれ何れか一つに定めて出力させる
複数の方向制御回路と、ユニット情報又は出力制御信号
と第2のCMDR信号とを論理和処理して複数のデータ
送受信制御回路におけるCMDR端子へそれぞれ入力さ
せる複数の論理和回路とを備えたデータ送受信システム
であって、複数の方向制御回路は、シリアルバス調停回
路が動作しない場合にユニット情報に基づいて自己の出
力内容を決定し、且つ該シリアルバス調停回路が動作し
た場合に該出力制御信号により規定される複数のデータ
送受信制御回路のうちの所望のものを複数のユニットの
全部に複数の通信線を介して接続するデータ送受信シス
テムが得られる。
【0008】又、本発明によれば、上記データ送受信シ
ステムにおいて、複数の方向制御回路は、ユニット情報
と出力制御信号及び選択制御信号とを受信して該ユニッ
ト情報を出力するか、或いは該出力制御信号を出力する
かを該選択制御信号に基づいて選択する第1の選択回路
と、第2のCMDS信号を受信して第1の選択回路の選
択結果に基づいて複数のデータ送受信制御回路における
CMDS端子に対する出力をそれぞれ何れか一つに定め
て出力させる第2の選択回路とをそれぞれ有するデータ
送受信システムが得られる。
【0009】
【実施例】以下に実施例を挙げ、本発明のデータ送受信
システムについて、図面を参照して詳細に説明する。
【0010】図1は、本発明の一実施例に係るデータ送
受信システムの基本構成を示したブロック図である。こ
のデータ送受信システムは、シリアルデータを示す第1
のCMDR信号を受信するCMDS端子とシリアルデー
タの内容に応じた第2のCMDR信号を送信するCMD
R端子とを備えると共に、ユニット情報を出力する複数
のユニット601〜60nと、これらのユニット601
〜60nに対して複数の通信線を介して接続されて互い
に独立して作動すると共に、第1のCMDR信号を送信
するCMDS端子,第2のCMDR信号を受信するCM
DR端子,各ユニット601〜60nのうちの自己の管
理するもの以外の他のものに対する通信要求信号を送出
するREQ端子,及び通信要求信号に応じたタイミング
を示すACK信号を受信するACK端子を有し、且つA
CK信号に従って第1のCMDR信号及び第2のCMD
R信号の通信可否を決定する複数(ここでは2つ)のデ
ータ送受信制御回路101,102と、これらのデータ
送受信制御回路101,102におけるREQ端子及び
ACK端子にそれぞれ接続され、通信要求信号に応じた
ACK信号と出力制御信号及び選択制御信号とを送出す
るシリアルバス調停回路201と、ユニット情報と出力
制御信号及び選択制御信号とを受信してユニット情報を
出力するか、或いは出力制御信号を出力するかを選択制
御信号に基づいて選択し、当該選択結果に応じて各デー
タ送受信制御回路101,102におけるCMDS端子
に対する出力をそれぞれ何れか一つに定めて出力させる
複数の方向制御回路301〜30nと、ユニット情報又
は出力制御信号と第2のCMDR信号とを論理和(O
R)処理して各データ送受信制御回路101,102に
おけるCMDR端子へそれぞれ入力させる複数の論理和
(OR)回路とを備えて成っている。
【0011】このうち、各方向制御回路301〜30n
は、ユニット情報と出力制御信号及び選択制御信号とを
受信してユニット情報を出力するか、或いは出力制御信
号を出力するかを選択制御信号に基づいて選択する第1
の選択(SEL)回路と、第2のCMDS信号を受信し
て第1の選択回路の選択結果に基づいて各データ送受信
制御回路101,102におけるCMDS端子に対する
出力をそれぞれ何れか一つに定めて出力させる第2の選
択(SEL)回路とをそれぞれ有している。
【0012】このデータ送受信システムにおける動作を
各通信線を辿って具体的に説明すれば、各データ送受信
制御回路101,102から送信されるシリアルデータ
は、これを示す第1のCMDS信号としてCMDS信号
線103,104を通って各方向制御回路301〜30
nに接続され、更に各方向制御回路301〜30nから
CMDS線701〜70nを介して各ユニット601〜
60nのCMDS端子に接続される。
【0013】ところで、各方向制御回路301〜30n
では、第1の選択回路に入力される信号として、シリア
ルバス調停回路201から出力制御信号線206を通っ
て出力される出力制御信号及び選択制御信号線207を
通って出力される選択制御信号と各ユニット601〜6
0nから各ユニット情報線901〜90nを通って出力
される各ユニット情報とがある。又、第2の選択回路に
入力される信号として、各ユニット601〜60nから
CMDS信号線801,80nを通って出力される第2
のCMDS信号とがある。
【0014】シリアルバス調停回路201に入力される
信号として、各データ送受信制御回路101,102の
REQ端子からREQ信号線202,203を通って送
出されるREQ信号が接続される。これにより、シリア
ルバス調停回路201からはREQ信号に応じたタイミ
ング信号として各データ送受信制御回路101,102
のACK端子へACK信号線204,205を通ってA
CK信号が接続される。各ユニット601〜60nから
の第2のCMDR信号は、シリアルバス調停回路201
からの出力制御信号又は各ユニット601〜60nから
のユニット情報との間で論理和回路により論理和(O
R)処理された後、各データ送受信回路101,102
のCMDR端子に接続される。
【0015】ここで、シリアルバス調停回路201が動
作しない場合、各方向制御回路301〜30nの各選択
回路の出力は、各ユニット601〜60nより入力され
るユニット情報の内容のみにより各データ送受信制御回
路101,102の送信データを出力させることにな
る。
【0016】一方、各データ送受信制御回路101,1
02の何れか一方が各ユニット601〜60nのうちの
自己が管理するもの以外のものと通信する必要が発生し
た場合、REQ信号の何れか一方によりシリアルバス調
停回路201を介在して通信要求信号として出力する。
このとき、シリアルバス調停回路201では、各REQ
信号の何れか一方を出力した各データ送受信制御回路1
01,102の何れか一方に対し、各ACK信号の何れ
か一方を送出して通信線の一時的な占有を許可する。同
時に、シリアルバス調停回路201は、出力制御信号及
び選択制御信号を送出して各方向制御回路301〜30
nを一括で制御する。このため、各方向制御回路301
〜30n内の各選択回路は、それぞれシリアルバス調停
回路201からの選択制御信号の内容により一括制御さ
れる。
【0017】他方、各データ送受信制御回路101,1
02の何れか一方が一括の通信線の使用を放棄する場
合、出力していたREQ信号の何れか一方を解除する。
即ち、REQ信号の何れか一方が解除された場合、シリ
アルバス調停回路201は各方向制御回路301〜30
nに出力していた出力制御信号と選択制御信号とを解除
することになる。こうした場合、シリアルバス調停回路
201からの出力制御信号と選択制御信号とが解除され
ることにより、各方向制御回路301〜30nの各選択
回路における出力は、各ユニット601〜60nから入
力されるユニット情報のみにより決定される。
【0018】
【発明の効果】以上に述べた通り、本発明のデータ送受
信システムによれば、各ユニットに対応する数の方向制
御回路を持たせ、それらの方向制御回路は通常各ユニッ
トからのユニット情報により各データ送受信制御回路か
らのCMDS信号のうちの必要なものをユニットに入力
し、ここで仮に残りのものからの通信が必要となった場
合にはシリアルバス調停回路により一時的に各ユニット
との通信線を使用可能とすることによって、各ユニット
内の通信線を1本に集約することができるようになる。
この結果、各データ送受信回路と各ユニットとの接続コ
ネクタはユニットの数分の実装のみで足りるため、従来
のシステムよりも簡素な構成となる。
【図面の簡単な説明】
【図1】本発明の一実施例に係るデータ送受信システム
の基本構成を示したブロック図である。
【図2】従来のデータ送受信システムの基本構成を示し
たブロック図である。
【符号の説明】
101,102 データ送受信制御回路 103,104,701〜70n,801〜80n C
MDS線 201 シリアルバス調停回路 202,203 REQ信号線 204,205 ACK信号線 206 出力制御信号線 207 選択制御信号線 301〜30n 方向制御回路 401〜40n,501〜50n 選択(SEL)回路 601〜60n ユニット 901〜90n ユニット情報線

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】 シリアルデータを示す第1のCMDR信
    号を受信するCMDS端子と該シリアルデータの内容に
    応じた第2のCMDR信号を送信するCMDR端子とを
    備えると共に、ユニット情報を出力する複数のユニット
    と、前記複数のユニットに対して複数の通信線を介して
    接続されて互いに独立して作動すると共に、前記第1の
    CMDR信号を送信するCMDS端子,前記第2のCM
    DR信号を受信するCMDR端子,該複数のユニットの
    うちの自己の管理するもの以外の他のものに対する通信
    要求信号を送出するREQ端子,及び該通信要求信号に
    応じたタイミングを示すACK信号を受信するACK端
    子を有し、且つ該ACK信号に従って該第1のCMDR
    信号及び該第2のCMDR信号の通信可否を決定する複
    数のデータ送受信制御回路と、前記REQ端子及び前記
    ACK端子にそれぞれ接続され、前記通信要求信号に応
    じた前記ACK信号と出力制御信号及び選択制御信号と
    を送出するシリアルバス調停回路と、前記ユニット情報
    と前記出力制御信号及び前記選択制御信号とを受信して
    該ユニット情報を出力するか、或いは該出力制御信号を
    出力するかを該選択制御信号に基づいて選択し、当該選
    択結果に応じて前記複数のデータ送受信制御回路におけ
    る前記CMDS端子に対する出力をそれぞれ何れか一つ
    に定めて出力させる複数の方向制御回路と、前記ユニッ
    ト情報又は前記出力制御信号と前記第2のCMDR信号
    とを論理和処理して前記複数のデータ送受信制御回路に
    おける前記CMDR端子へそれぞれ入力させる複数の論
    理和回路とを備えたデータ送受信システムであって、前
    記複数の方向制御回路は、前記シリアルバス調停回路が
    動作しない場合に前記ユニット情報に基づいて自己の出
    力内容を決定し、且つ該シリアルバス調停回路が動作し
    た場合に該出力制御信号により規定される前記複数のデ
    ータ送受信制御回路のうちの所望のものを前記複数のユ
    ニットの全部に前記複数の通信線を介して接続すること
    を特徴とするデータ送受信システム。
  2. 【請求項2】 請求項1記載のデータ送受信システムに
    おいて、前記複数の方向制御回路は、前記ユニット情報
    と前記出力制御信号及び前記選択制御信号とを受信して
    該ユニット情報を出力するか、或いは該出力制御信号を
    出力するかを該選択制御信号に基づいて選択する第1の
    選択回路と、前記第2のCMDS信号を受信して前記第
    1の選択回路の選択結果に基づいて前記複数のデータ送
    受信制御回路における前記CMDS端子に対する出力を
    それぞれ何れか一つに定めて出力させる第2の選択回路
    とをそれぞれ有することを特徴とするデータ送受信シス
    テム。
JP3252522A 1991-09-30 1991-09-30 データ送受信システム Expired - Lifetime JP2739789B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3252522A JP2739789B2 (ja) 1991-09-30 1991-09-30 データ送受信システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3252522A JP2739789B2 (ja) 1991-09-30 1991-09-30 データ送受信システム

Publications (2)

Publication Number Publication Date
JPH0591115A JPH0591115A (ja) 1993-04-09
JP2739789B2 true JP2739789B2 (ja) 1998-04-15

Family

ID=17238544

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3252522A Expired - Lifetime JP2739789B2 (ja) 1991-09-30 1991-09-30 データ送受信システム

Country Status (1)

Country Link
JP (1) JP2739789B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5192353B2 (ja) * 2008-10-31 2013-05-08 株式会社オートネットワーク技術研究所 通信回路、通信装置、通信システム及び通信機器集約装置

Also Published As

Publication number Publication date
JPH0591115A (ja) 1993-04-09

Similar Documents

Publication Publication Date Title
JPS63255760A (ja) 制御システム
JP2739789B2 (ja) データ送受信システム
JPS63128832A (ja) 多重伝送システムの主局入出力ポ−ト可変設定方法
JPS61245735A (ja) 多重伝送監視制御システム
JPH0795734B2 (ja) ポ−リング通信用回路
JPS5992653A (ja) デ−タ伝送装置
JPS6055752A (ja) パケツト処理方式
JPS61112204A (ja) リモ−トプロセス入出力装置
JPH0540516A (ja) Nc装置通信システム及びnc装置
JP2616010B2 (ja) パケットネットワーク
KR930003450B1 (ko) 패리티변환방식을 이용한 프로세서간 데이터 송수신 장치
JP2656250B2 (ja) デジタルボタン電話装置及び該装置におけるデータ設定方法
JP2674182B2 (ja) 同期式コントロールバスシステム
JPS6121650A (ja) 自動交換機のデ−タ端末接続制御方式
JPS62132456A (ja) デ−タ伝送装置
JPS63263514A (ja) Scsiバスの平衡/不平衡変換装置
JPS6074848A (ja) シリアルデ−タ転送方式
JPS61232746A (ja) デ−タ転送バツフア方式
JPH0318952A (ja) データ処理装置
JPH0531408U (ja) 多重通信回路
JPH0831891B2 (ja) 切替装置
JPS60182834A (ja) コンピユ−タシステム
JPS6057097B2 (ja) 中央処理装置間デ−タ伝送方式
JPS6355642U (ja)
JPS63143639A (ja) システム監視装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19971224