JPH0318952A - データ処理装置 - Google Patents

データ処理装置

Info

Publication number
JPH0318952A
JPH0318952A JP15408089A JP15408089A JPH0318952A JP H0318952 A JPH0318952 A JP H0318952A JP 15408089 A JP15408089 A JP 15408089A JP 15408089 A JP15408089 A JP 15408089A JP H0318952 A JPH0318952 A JP H0318952A
Authority
JP
Japan
Prior art keywords
input
output
address
data
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15408089A
Other languages
English (en)
Inventor
Fumiaki Ishibashi
石橋 文明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP15408089A priority Critical patent/JPH0318952A/ja
Publication of JPH0318952A publication Critical patent/JPH0318952A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、主記憶装置と入出力装置との間のデータ転送
を制御する装置に利用する。特に、チャネル装置と入出
力制御装置との間の入出力インタフェース接続手段に関
する。
〔概要〕
本発明は、チャネル装置と入出力制御装置とを接続する
インタフェースにおいて、 このインタフェースとしてループ接続を形成することに
より、 装置の小型化とインタフェースケーブル長の延長を容易
にすることができるようにしたものである。
〔従来の技術〕
従来例として、チャネル装置と直列接続された複数の入
出力制御装置を介して制御するFIPS−60インタフ
工−ス方式がある。
〔発明が解決しようとする問題点〕
このような従来のFIPS−60インタフ工−ス方式で
は、チャネル装置から最後の入出力制御装置までの総ケ
ーブル長が百数十メートルまでしか延長できない欠点と
、また、装置の高速化に伴い入出力装置と中央処理装置
間の性能差を埋めるための入出力インタフェースの高速
化とチャネル装置の増加とにより対応する傾向にあるが
、入出力インタフェースケーブルコネクタの形状は大き
くなり、コネクタを収容する面積は最近のLSI化によ
る装置の小型化に逆行する欠点がある。
本発明はこのような欠点を除去するもので、インタフェ
ースケーブル長の延長を容易にし、かつ装置の小型化が
図れるデータ処理装置を提供することを目的とする。
〔問題点を解決するための手段〕
本発明は、入出力処理装置に含まれるチャネル装置と入
出力デバイスに接続された入出力制御装置の複数個とを
備えたデータ処理装置において、上記チャネル装置は送
信先の入出力デバイスのアドレス、送信すべきデータお
よび自チャネル装置のアドレスを含む情報を含む第一フ
レームを構成する第一フレーム構成手段を備え、上記入
出力制御装置は第一フレームに含まれる入出力デバイス
のアドレスが自装置に接続された入出力デバイスのアド
レスに一致するときに、この第一フレームに含まれる送
信先の入出力デバイスのアドレスを上記チャネル装置の
アドレスに、送信すべきデータを返信すべきデータに、
また、チャネル装置のアドレスを上記入出力デバイスの
アドレスに置換した情報を含む第二フレームを構成する
第二フレーム構成手段を備え、上記チャネル装置および
上記入出力制御装置が挿入され、第一フレームおよび第
二フレームが伝送されるループ状の伝送路を備えたこと
を特徴とする。
〔作用〕
チャネル装置と入出力制御装置とを介したループ接続を
形成し、データまたは制御情報の転送を行う。このデー
タ転送に際して、入出力デバイスのアドレスをデータに
付加し、一致するアドレスを有するデバイスに接続され
た入出力制御装置は送信先をチャネル装置のアドレスに
切替えて応答データを返信する。この返信内容でチャネ
ル装置は対応するデバイスの有無および応答のあったデ
バイスを3忍識することができる。
〔実施例〕
以下、本発明の一実施例について図面を参照して説明す
る。
第1図はこの実施例の構成を示し、入出力処理装置10
0は、入出力処理プロセッサ部200と、チャネル装置
300.310および320とを備え、各々は信号線2
50.251および252で接続される。チャネル装置
300は、入出力制御装置400.410.420およ
び430 に入出力インタフェース350.450.4
51.452および453を介してループ接続を形成す
る。すなわち、この実施例は、入出力処理装置100に
含まれるチャネル装置300.310.320と入出力
デバイスに接続された入出力制御装置400.410.
420.430とを備え、さらに、本発明の特徴とする
手段として、チャネル装置300.310.320は送
信先の入出力デバイスのアドレス、送信すべきデータお
よび自チャネル装置のアドレスを含む情報を含む第一フ
レームを構成する第一フレーム構成手段を備え、入出力
制御装置400.4111.420.430は、第一フ
レームに含まれる入出力デバイスのアドレスが自装置に
接続された入出力デバイスのアドレスに一致するときに
、この第一フレームに含まれる送信先の入出力デバイス
のアドレスをチャネル装置のアドレスに、送信すべきデ
ータを返信すべきデータに、また、チャネル装置のアド
レスを入出力デバイスのアドレスに置換した情報を含む
第二フレームを構成する第二フレーム構成手段を備え、
チャネル装置300および入出力制御装置400 、4
10.420.430が挿入され、第一フレームおよび
第二フレームが伝送されるル−プ状の伝送路である入出
力インタフェース線350450.451.452.4
53を備える。
次に、この実施例の動作を説明する。第2図はこの実施
例の入出力インタフェース線上を流れるデータフレーム
の形式の一例を示す。
チャネル装置300は、第2図で示すデータフレームの
送信先アドレス510に送信先デバイスアドレスを、送
信元アドレス520にチャネルから発行したことを示す
コードを、ループ制御コマンド530にフレーム種別対
応の送受信制御を指示するコマンドを、データ540に
書込データ制御データを、フレームチエツクコード55
0 にフレームデータの正当性を確認するためのコード
を各々挿入し、入出力インタフェース線350を介して
入出力制御装置400 に転送する。
入出力制御装置400はデリミフタ500が送られてく
ると、フレームの受信を開始する。同時に、送信先アド
レス510の内容と入出力制御装置400配下のデバイ
スアドレスとを照合し、対応するデバイスが存在しない
場合には次の入出力制御装置410に入出力インタフェ
ース450を介して転送する。入出力制御装置400に
対応するデバイスが存在する場合には対応するフレーム
を受取り、送信先アドレス510にチャネル装置へ送る
ことを示すコードを、送信元アドレス520に対応する
デバイスアドレスヲ、ループ制御コマンド530にフレ
ーム種別対応の送受信制御を指示するコマンドを、デー
タ540にデバイスからの読出しデータまたは状態情報
などの制御情報を、フレームチエツクコードに入出力制
御装置400が作成したフレームに対するフレームチエ
ツクコードを各々挿入し、次の入出力制御装置410に
入出力インタフェース線450を介して転送する。同様
に、フレームデータは順次入出力制御装置410.42
0および430に入出力インタフェース451.452
および453を介して転送される。
チャネル装置300は入出力インタフェース線453を
介して送られてきたフレームを受取り、送信元アドレス
520にチャネル装置であるコードを検出すると、入出
力インタフェース線に対応するデバイスが存在しないこ
とを知る。送信先アドレス510にチャネル装置である
コードを検出し、送信元アドレス520にチャネル装置
であるコード以外が検出された場合には、送信元アドレ
ス520で示されるデバイスからの応答であることを知
る。同様な動作を繰返してデータ転送を実行する。
なお、本発明には、電気的インタフェース、光インタフ
ェース、並列インタフェースおよび直列インタフェース
などによる制限が無い。
〔発明の効果〕
本発明は、以上説明したように、チャネル装置と入出力
制御装置を介したループ接続を形成してデータまたは制
御情報の転送を行うので、総入出力インタフェースケー
ブル長の延長が容易になる効果と、入出力インタフェー
スケーブルコネクタを小さくすることが可能になり、装
置の小型化を図ることができる効果と、ループ入出力イ
ンタフェースを形成することにより入出力インタフェー
ス上の多重処理を容易にする効果とがある。
【図面の簡単な説明】
第1図は本発明実施例の構成を示すブロック構成図。 第2図は本発明実施例で用いるデータフレームの形式を
示す形式図。 100・・・入出力処理装置、200・・・入出力処理
プロセッサ部(IOPP)、300.310.320・
・・チャネル装置(CHo、 CH,CH,) 、40
0.410.420.430・・・入出力制御装置(t
o(:、 、 loC,Inc2.、、、、IOC,、
)、350 、450.451.452.453・・・
入出力インタフェース線。

Claims (1)

  1. 【特許請求の範囲】 1、入出力処理装置に含まれるチャネル装置と入出力デ
    バイスに接続された入出力制御装置の複数個とを備えた
    データ処理装置において、 上記チャネル装置は送信先の入出力デバイスのアドレス
    、送信すべきデータおよび自チャネル装置のアドレスを
    含む情報を含む第一フレームを構成する第一フレーム構
    成手段を備え、 上記入出力制御装置は第一フレームに含まれる入出力デ
    バイスのアドレスが自装置に接続された入出力デバイス
    のアドレスに一致するときに、この第一フレームに含ま
    れる送信先の入出力デバイスのアドレスを上記チャネル
    装置のアドレスに、送信すべきデータを返信すべきデー
    タに、また、チャネル装置のアドレスを上記入出力デバ
    イスのアドレスに置換した情報を含む第二フレームを構
    成する第二フレーム構成手段を備え、 上記チャネル装置および上記入出力制御装置が挿入され
    、第一フレームおよび第二フレームが伝送されるループ
    状の伝送路 を備えたことを特徴とするデータ処理装置。
JP15408089A 1989-06-15 1989-06-15 データ処理装置 Pending JPH0318952A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15408089A JPH0318952A (ja) 1989-06-15 1989-06-15 データ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15408089A JPH0318952A (ja) 1989-06-15 1989-06-15 データ処理装置

Publications (1)

Publication Number Publication Date
JPH0318952A true JPH0318952A (ja) 1991-01-28

Family

ID=15576457

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15408089A Pending JPH0318952A (ja) 1989-06-15 1989-06-15 データ処理装置

Country Status (1)

Country Link
JP (1) JPH0318952A (ja)

Similar Documents

Publication Publication Date Title
WO1998015896A1 (en) High speed heterogeneous coupling of computer systems using channel-to-channel protocol
US5978865A (en) System for performing DMA transfers where an interrupt request signal is generated based on the value of the last of a plurality of data bits transmitted
US5958024A (en) System having a receive data register for storing at least nine data bits of frame and status bits indicating the status of asynchronous serial receiver
US5896549A (en) System for selecting between internal and external DMA request where ASP generates internal request is determined by at least one bit position within configuration register
US4977499A (en) Method and apparatus for commanding operations on a computer network
US6058440A (en) Programmable and adaptive resource allocation device and resource use recorder
JPH0318952A (ja) データ処理装置
EP0344999A3 (en) Data transmission system
EP0569512A4 (en) Packet transmission system and method utilizing both a data bus and dedicated control lines
JPH02110625A (ja) プリンタ種別読取方式
JP2739789B2 (ja) データ送受信システム
JPH069036B2 (ja) 入出力制御装置
JPS6162961A (ja) 入出力機器
JPH0795734B2 (ja) ポ−リング通信用回路
JPH0317764A (ja) チャネル装置間通信装置
JPS633346B2 (ja)
JPS6360409B2 (ja)
JPH02250453A (ja) データ受信装置
JPH01276940A (ja) データ転送制御装置
Masuda et al. Development of a custom LSI for industrial data communication
JPH0681158B2 (ja) デ−タ転送制御装置
JPS62544B2 (ja)
JPS61115158A (ja) 入出力インタ−フエイス制御方式
JPS6029987B2 (ja) デ−タ転送制御方式
JPH07105797B2 (ja) Hdlc手順のポ−リング制御送信処理方式