JP2655650B2 - 時間軸補正装置 - Google Patents
時間軸補正装置Info
- Publication number
- JP2655650B2 JP2655650B2 JP62205516A JP20551687A JP2655650B2 JP 2655650 B2 JP2655650 B2 JP 2655650B2 JP 62205516 A JP62205516 A JP 62205516A JP 20551687 A JP20551687 A JP 20551687A JP 2655650 B2 JP2655650 B2 JP 2655650B2
- Authority
- JP
- Japan
- Prior art keywords
- clock
- sampling
- time axis
- video signal
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/95—Time-base error compensation
- H04N5/956—Time-base error compensation by using a digital memory with independent write-in and read-out clock generators
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
Description
【発明の詳細な説明】 [産業上の利用分野] この発明は、VTRの再生信号など時間軸変動をもつ映
像信号から時間軸変動を除くための時間軸補正装置に関
するものである。
像信号から時間軸変動を除くための時間軸補正装置に関
するものである。
[従来の技術] 第3図は日本放送出版協会編「VTR技術」P.118に時間
軸補正装置の構成例として示されたブロツク図で、同図
において、(1)はA/D変換器、(2)はメモリ、
(3)はD/A変換器、(4)は書き込みブロツク発生回
路、(5)は読出しクロツク発生回路である。
軸補正装置の構成例として示されたブロツク図で、同図
において、(1)はA/D変換器、(2)はメモリ、
(3)はD/A変換器、(4)は書き込みブロツク発生回
路、(5)は読出しクロツク発生回路である。
つぎに、上記構成の動作について説明する。
書き込みクロツク発生回路(4)に時間軸変動をもつ
た映像信号を入力すると、その時間軸変動に一致した書
き込みクロツクを出力する。この書き込みクロツクによ
りA/D変換器(1)でサンプリングし、PCM化するととも
に、そのサンプリング値をメモリ(2)に書き込む。一
方、読み出しクロツク発生回路(5)においては、外部
基準同期信号を基準にしてメモリ(2)からデータを読
み出すためのクロツクを作成し、この読み出しクロツク
に同期してメモリ(2)からデータを読み出すとともに
D/A変換器(3)でアナログ信号にもどす。以上の過程
によつて入力映像信号から時間軸変動が除かれ、外部基
準信号に同期して時間軸の安定化した出力映像信号が得
られる。
た映像信号を入力すると、その時間軸変動に一致した書
き込みクロツクを出力する。この書き込みクロツクによ
りA/D変換器(1)でサンプリングし、PCM化するととも
に、そのサンプリング値をメモリ(2)に書き込む。一
方、読み出しクロツク発生回路(5)においては、外部
基準同期信号を基準にしてメモリ(2)からデータを読
み出すためのクロツクを作成し、この読み出しクロツク
に同期してメモリ(2)からデータを読み出すとともに
D/A変換器(3)でアナログ信号にもどす。以上の過程
によつて入力映像信号から時間軸変動が除かれ、外部基
準信号に同期して時間軸の安定化した出力映像信号が得
られる。
上記書き込み組クロツク発生手段には種々の手段があ
り、その一例である特開昭58−124385号公報には入力映
像信号に含まれるバースト信号を基準に時間軸変動を検
出し、その時間軸変動に対して高速に応答する手段が開
示されている。
り、その一例である特開昭58−124385号公報には入力映
像信号に含まれるバースト信号を基準に時間軸変動を検
出し、その時間軸変動に対して高速に応答する手段が開
示されている。
第4図は時間軸変動によるサンプリング点のずれを検
出する原理を説明するための波形図であり、バースト信
号をなす正弦波の周期をサンプリング周期の4倍とすれ
ば、バースト信号をサンプリングして、同図に示すよう
に、1周期あたり4点のサンプル点が得られる。各サン
プル点のレベルを(X1),(X2),(X3),(X4)とす
れば、 X1=B+Asinθ X2=B+Asin(θ+90゜)=B+Acosθ X3=B+Asin(θ+180℃)=B−Asinθ X4=B+Asin(θ+270℃)=B−Acosθ となる。ここで、バースト信号の振幅を(A)、直流レ
ベルを(B)、サンプル点レベル(X1)に対応するサン
プリング点の位相を(θ)とした。
出する原理を説明するための波形図であり、バースト信
号をなす正弦波の周期をサンプリング周期の4倍とすれ
ば、バースト信号をサンプリングして、同図に示すよう
に、1周期あたり4点のサンプル点が得られる。各サン
プル点のレベルを(X1),(X2),(X3),(X4)とす
れば、 X1=B+Asinθ X2=B+Asin(θ+90゜)=B+Acosθ X3=B+Asin(θ+180℃)=B−Asinθ X4=B+Asin(θ+270℃)=B−Acosθ となる。ここで、バースト信号の振幅を(A)、直流レ
ベルを(B)、サンプル点レベル(X1)に対応するサン
プリング点の位相を(θ)とした。
したがつて、 X1−X3=2Asinθ X2−X4=2Acosθ となり、上記4点のサンプリング点のレベルから、サン
プリング点の位相(θ)は次式によつて算出できる。
プリング点の位相(θ)は次式によつて算出できる。
θ=0をサンプリング点の基準とすれば、サンプリン
グ点の位相(θ)を算出することによつてサンプリング
点の基準位置からのずれがわかる。そこで、サンプリン
グ点の位相(θ)に応じてサンプリングクロツクの位相
を変えることにより、時間軸変動に対応した書き込みク
ロツクが得られる。
グ点の位相(θ)を算出することによつてサンプリング
点の基準位置からのずれがわかる。そこで、サンプリン
グ点の位相(θ)に応じてサンプリングクロツクの位相
を変えることにより、時間軸変動に対応した書き込みク
ロツクが得られる。
第5図は、特開昭58−124385号公報においてサンプリ
ングクロツクの位相を変える方法の一例として示されて
いる位相変調手段のブロツク図であり、同図において、
(34)〜(36)、(37)〜(39)は遅延素子で、遅延素
子(34)〜(36)はサンプリングブロツクの周期の1/4
の遅延量を与え、遅延素子(37)〜(39)はサンプリン
グクロツクの周期の1/16の遅延量を与える。また、(3
1),(32)はデータセレクタ、(33)はバツフア増幅
器である。
ングクロツクの位相を変える方法の一例として示されて
いる位相変調手段のブロツク図であり、同図において、
(34)〜(36)、(37)〜(39)は遅延素子で、遅延素
子(34)〜(36)はサンプリングブロツクの周期の1/4
の遅延量を与え、遅延素子(37)〜(39)はサンプリン
グクロツクの周期の1/16の遅延量を与える。また、(3
1),(32)はデータセレクタ、(33)はバツフア増幅
器である。
上記構成の位相変調手段は、サンプリングクロツクの
周期の1/4の遅延量にそれぞれ重み付けした3個の遅延
素子(34)〜(36)を直列に接続して各入出力端子がデ
ータセレクタ(31)の入力端子に接続されたものと、サ
ンプリングクロツク周期の1/16の遅延量にそれぞれ重み
付けした3個の遅延素子(37)〜(39)とデータセレク
タ(32)を上記と同様に接続されたものとを縦続接続
し、基準クロツクをバツフア増幅器(33)を介して入力
として与える。そして、上述の方法で求めたサンプリン
グ点の位相(θ)から決定されるクロツク遅延量に対応
したデータを微小時間軸誤差信号としてデータセレクタ
(31),(32)に与えることによつてサンプリングクロ
ツクの位相が変調される。
周期の1/4の遅延量にそれぞれ重み付けした3個の遅延
素子(34)〜(36)を直列に接続して各入出力端子がデ
ータセレクタ(31)の入力端子に接続されたものと、サ
ンプリングクロツク周期の1/16の遅延量にそれぞれ重み
付けした3個の遅延素子(37)〜(39)とデータセレク
タ(32)を上記と同様に接続されたものとを縦続接続
し、基準クロツクをバツフア増幅器(33)を介して入力
として与える。そして、上述の方法で求めたサンプリン
グ点の位相(θ)から決定されるクロツク遅延量に対応
したデータを微小時間軸誤差信号としてデータセレクタ
(31),(32)に与えることによつてサンプリングクロ
ツクの位相が変調される。
[発明が解決しようとする問題点] 以上のように構成された従来の時間軸補正装置におい
ては、入力映像信号の時間軸変動に応じて高速に応答す
るサンプリングクロツク変調手段として、第5図に示す
構成のものが使用されていたが、このような従来のサン
プリングクロツク変調手段を用いる場合は、データセレ
クタ(31),(32)と遅延素子(34)〜(39)による遅
延時間を正確に一致させなければならず、調整が困難で
実用的でないという問題点があつた。
ては、入力映像信号の時間軸変動に応じて高速に応答す
るサンプリングクロツク変調手段として、第5図に示す
構成のものが使用されていたが、このような従来のサン
プリングクロツク変調手段を用いる場合は、データセレ
クタ(31),(32)と遅延素子(34)〜(39)による遅
延時間を正確に一致させなければならず、調整が困難で
実用的でないという問題点があつた。
この発明は上記のような問題点を解消するためになさ
れたもので、サンプリングクロツクの位相を変えるため
のクロツク位相変調手段による位相変調を無調整化、高
精度化することができる時間軸補正装置を提供すること
を目的とする。
れたもので、サンプリングクロツクの位相を変えるため
のクロツク位相変調手段による位相変調を無調整化、高
精度化することができる時間軸補正装置を提供すること
を目的とする。
[問題点を解決するための手段] この発明に係る時間軸補正装置は、サンプリングされ
た入力映像信号を、所定の基準クロツクに同期させて時
間軸の安定した映像信号として出力する時間軸補正装置
において、前記入力映像信号に含まれる参照信号をサン
プリングする参照信号サンプリング手段と、その参照信
号サンプリング値からサンプリングクロックの位相変調
量を算出する演算手段と、前記基準クロックに基づいて
基準アドレスを発生するアドレス発生手段と、前記位相
変調量と前記基準アドレスとに応じて正弦波のサンプリ
ング値を出力するディジタルデータ記憶手段と、このデ
ィジタルデータ記憶手段の出力データをアナログ信号に
変換するディジタル−アナログ変換手段とを備え、前記
ディジタル−アナログ変換手段から出力される位相変調
されたサンプリングクロックを出力するクロック位相変
調手段によって、前記入力映像信号の時間軸変動を補正
することを特徴とするものである。
た入力映像信号を、所定の基準クロツクに同期させて時
間軸の安定した映像信号として出力する時間軸補正装置
において、前記入力映像信号に含まれる参照信号をサン
プリングする参照信号サンプリング手段と、その参照信
号サンプリング値からサンプリングクロックの位相変調
量を算出する演算手段と、前記基準クロックに基づいて
基準アドレスを発生するアドレス発生手段と、前記位相
変調量と前記基準アドレスとに応じて正弦波のサンプリ
ング値を出力するディジタルデータ記憶手段と、このデ
ィジタルデータ記憶手段の出力データをアナログ信号に
変換するディジタル−アナログ変換手段とを備え、前記
ディジタル−アナログ変換手段から出力される位相変調
されたサンプリングクロックを出力するクロック位相変
調手段によって、前記入力映像信号の時間軸変動を補正
することを特徴とするものである。
[作用] この発明によれば、入力映像信号のバースト信号のサ
ンプリング値からサンプリングクロツクの位相変調量を
算出し、その算出値に応じて読出し専用メモリからあら
かじめ与えられた正弦波のサンプリング値を読み出し、
この正弦波のサンプリング値をD/A変換して、位相変調
されたクロックをサンプリングクロックとして出力する
ようにしているので、無調整で、かつ高精度に位相が変
調されたクロツクを得ることができ安定した動作を期待
することが可能となる。
ンプリング値からサンプリングクロツクの位相変調量を
算出し、その算出値に応じて読出し専用メモリからあら
かじめ与えられた正弦波のサンプリング値を読み出し、
この正弦波のサンプリング値をD/A変換して、位相変調
されたクロックをサンプリングクロックとして出力する
ようにしているので、無調整で、かつ高精度に位相が変
調されたクロツクを得ることができ安定した動作を期待
することが可能となる。
[発明の実施例] 以下、この発明の一実施例を図面にもとづいて説明す
る。
る。
第1図はこの発明の一実施例による時間軸補正装置の
ブロツク図であり、同図において、(1)はA/D変換器
で、入力端子(10)から入力された時間軸変動をもつ映
像信号をデイジタルデータに変換する。(2)はデイジ
タルメモリで、上記A/D変換器(1)によつて発生した
デイジタルデータを記憶する。(3)はD/A変換器で、
時間軸変動が除かれた映像信号を端子(11)から出力す
る。(6)は同期分離回路で、入力映像信号に含まれる
同期信号を分離する。
ブロツク図であり、同図において、(1)はA/D変換器
で、入力端子(10)から入力された時間軸変動をもつ映
像信号をデイジタルデータに変換する。(2)はデイジ
タルメモリで、上記A/D変換器(1)によつて発生した
デイジタルデータを記憶する。(3)はD/A変換器で、
時間軸変動が除かれた映像信号を端子(11)から出力す
る。(6)は同期分離回路で、入力映像信号に含まれる
同期信号を分離する。
(7)はバーストサンプル回路で、上記A/D変換器
(1)によつて得た映像信号のデイジタルデータから参
照番号、すなわちバースト信号部分のデータを抜き出
し、後続の演算回路に与える。(8)は位相変調量を算
出する演算回路、(9)は上記メモリ(2)への書き込
みを制御するメモリ書込み制御回路、(12)はD/A変換
器で、位相変調されたクロツクを出力する。(13)は正
弦波のサンプリング値が書き込まれた読出し専用メモリ
(以下、ROMと称す)、(14)はROMアドレス発生回路、
(15)は加算器、(16)は基準クロツク発生回路、(1
7)は上記メモリ(2)からデータの読み出しを制御す
るメモリ読出し制御回路である。第1図において破線で
囲まれた部分(20)がクロツク位相変調手段となる。
(1)によつて得た映像信号のデイジタルデータから参
照番号、すなわちバースト信号部分のデータを抜き出
し、後続の演算回路に与える。(8)は位相変調量を算
出する演算回路、(9)は上記メモリ(2)への書き込
みを制御するメモリ書込み制御回路、(12)はD/A変換
器で、位相変調されたクロツクを出力する。(13)は正
弦波のサンプリング値が書き込まれた読出し専用メモリ
(以下、ROMと称す)、(14)はROMアドレス発生回路、
(15)は加算器、(16)は基準クロツク発生回路、(1
7)は上記メモリ(2)からデータの読み出しを制御す
るメモリ読出し制御回路である。第1図において破線で
囲まれた部分(20)がクロツク位相変調手段となる。
つぎに、上記構成の動作について説明する。
時間軸変動を含む映像信号は、端子(10)を通じてA/
D変換器(1)と同期分離回路(6)に入力される。同
期分離回路(6)において、入力映像信号から同期信号
だけを抜き取り、メモリ書込み制御回路(9)とバース
トサンプル回路(7)に同期信号を出力する。メモリ書
込み制御回路(9)では、メモリ(2)の書き込みアド
レスを発生し、水平同期信号に同期して上記アドレスを
リセツトすることによつてクロツク単位で時間軸補正が
おこなわれる。バーストサンプル回路(7)では水平同
期信号から一定のタイミングにおいてバースト信号のサ
ンプリング値を抜きだして演算回路(8)に供給する。
この演算回路(8)においてバースト信号のサンプリン
グ値から既述の方法で、サンプリングクロツクの位相変
調量を算出する。この位相変調量は基準クロツクに基づ
いてアドレス発生回路(14)で生成された基準アドレス
と加算器(15)で加算される。
D変換器(1)と同期分離回路(6)に入力される。同
期分離回路(6)において、入力映像信号から同期信号
だけを抜き取り、メモリ書込み制御回路(9)とバース
トサンプル回路(7)に同期信号を出力する。メモリ書
込み制御回路(9)では、メモリ(2)の書き込みアド
レスを発生し、水平同期信号に同期して上記アドレスを
リセツトすることによつてクロツク単位で時間軸補正が
おこなわれる。バーストサンプル回路(7)では水平同
期信号から一定のタイミングにおいてバースト信号のサ
ンプリング値を抜きだして演算回路(8)に供給する。
この演算回路(8)においてバースト信号のサンプリン
グ値から既述の方法で、サンプリングクロツクの位相変
調量を算出する。この位相変調量は基準クロツクに基づ
いてアドレス発生回路(14)で生成された基準アドレス
と加算器(15)で加算される。
ROM(13)には正弦波を等間隔にサンプリングして得
るデータが書き込まれている。例えば、正弦波1周期で
16点サンプリングしてそのサンプリング値を順次ROM(1
3)に書き込んである場合のサンプリング点は第2図で
示すとおりであり、サンプリング点に付けた数字がアド
レスに対応している。
るデータが書き込まれている。例えば、正弦波1周期で
16点サンプリングしてそのサンプリング値を順次ROM(1
3)に書き込んである場合のサンプリング点は第2図で
示すとおりであり、サンプリング点に付けた数字がアド
レスに対応している。
第2図の例ではROMアドレスが0〜15で、アドレス発
生回路(14)から0,4,8,12と4おきの数値が出力される
ように構成されている。演算回路(8)の出力を一定と
し、加算器(15)の出力をROM(13)のアドレスとして
与えると、ROM(13)から正弦波1周期当たり4点のサ
ンプリング点データが出力されることになり、これをD/
A変換器(12)でアナログの正弦波に変換すれば演算回
路(8)の値に応じて位相が変化するクロツクが得られ
る。演算回路(8)の出力を零にしてバースト波形をサ
ンプリングすれば時間軸変動に応じた位相変調量が算出
されるので演算回路(8)の出力を零から演算結果に変
更すればD/A変換器(12)から出力されるクロツクの位
相は時間軸変動に追従して変化する。したがつて、D/A
変換器(12)の出力をクロツクとして入力映像信号のA/
D変換およびメモリ書き込み制御をおこない、基準クロ
ツクをもとにメモリ読み出し制御およびD/A変換をおこ
なうことによつて時間軸変動が補正された映像信号が得
られる。なお、アドレス発生回路(14)にはサンブリン
グブロツクの4倍の周波数のクロツクを供給し、このク
ロツクに同期して発生アドレスを変えなければならな
い。
生回路(14)から0,4,8,12と4おきの数値が出力される
ように構成されている。演算回路(8)の出力を一定と
し、加算器(15)の出力をROM(13)のアドレスとして
与えると、ROM(13)から正弦波1周期当たり4点のサ
ンプリング点データが出力されることになり、これをD/
A変換器(12)でアナログの正弦波に変換すれば演算回
路(8)の値に応じて位相が変化するクロツクが得られ
る。演算回路(8)の出力を零にしてバースト波形をサ
ンプリングすれば時間軸変動に応じた位相変調量が算出
されるので演算回路(8)の出力を零から演算結果に変
更すればD/A変換器(12)から出力されるクロツクの位
相は時間軸変動に追従して変化する。したがつて、D/A
変換器(12)の出力をクロツクとして入力映像信号のA/
D変換およびメモリ書き込み制御をおこない、基準クロ
ツクをもとにメモリ読み出し制御およびD/A変換をおこ
なうことによつて時間軸変動が補正された映像信号が得
られる。なお、アドレス発生回路(14)にはサンブリン
グブロツクの4倍の周波数のクロツクを供給し、このク
ロツクに同期して発生アドレスを変えなければならな
い。
第2図に示した例では、1/16クロツクが時間軸補正の
最小間隔であるが、ROM(13)のデータとして正弦波を
さらに細かくサンプリングした値を与えれば、さらに小
さい時間ステツプでの補正が可能である。
最小間隔であるが、ROM(13)のデータとして正弦波を
さらに細かくサンプリングした値を与えれば、さらに小
さい時間ステツプでの補正が可能である。
また、アドレス発生回路(14)に供給するクロツクと
してはサンプリングクロツクの4倍に限定する必要はな
く、3倍以上の整数値であればよい。たとえば8倍のク
ロツクを用いた場合にはアドレス発生回路(14)から第
2図に示す正弦波のサンプリング値に対応して0,2,4,8,
10,12,14の系列のアドレスを出力すればよい。
してはサンプリングクロツクの4倍に限定する必要はな
く、3倍以上の整数値であればよい。たとえば8倍のク
ロツクを用いた場合にはアドレス発生回路(14)から第
2図に示す正弦波のサンプリング値に対応して0,2,4,8,
10,12,14の系列のアドレスを出力すればよい。
[発明の効果] 以上のように、この発明によれば、バースト信号のサ
ンプリング値からサンプリングクロックの位相変調量を
算出し、基準クロックに基づいて生成された基準アドレ
スと位相変調量とに応じて予め与えられた正弦波のサン
プリング値を読み出し専用メモリから読み出し、この正
弦波のサンプリング値をD/A変換して、位相変調された
クロックをサンプリングクロックとして出力するように
しているので、無調整で精度の高いサンプリングクロッ
クの位相変調が可能となり、正確な時間軸補正を行え
る。
ンプリング値からサンプリングクロックの位相変調量を
算出し、基準クロックに基づいて生成された基準アドレ
スと位相変調量とに応じて予め与えられた正弦波のサン
プリング値を読み出し専用メモリから読み出し、この正
弦波のサンプリング値をD/A変換して、位相変調された
クロックをサンプリングクロックとして出力するように
しているので、無調整で精度の高いサンプリングクロッ
クの位相変調が可能となり、正確な時間軸補正を行え
る。
第1図はこの発明の一実施例による時間軸補正装置のブ
ロツク図、第2図はROMに書き込む正弦波のサンプリン
グ値を表わす波形図、第3図はは時間軸補正装置の一般
的な構成を示すブロツク図、第4図はサンプリングクロ
ツクの位相の算出方法を示すための信号波形図、第5図
は従来のクロツク位相変調手段の構成を示すブロツク図
である。 (7)……バーストサンプル回路、(8)……演算回
路、(12)……D/A変換器、(13)……ROM、(14)……
アドレス発生回路、(15)……加算器。 なお、図中の同一符号は同一または相当部分を示す。
ロツク図、第2図はROMに書き込む正弦波のサンプリン
グ値を表わす波形図、第3図はは時間軸補正装置の一般
的な構成を示すブロツク図、第4図はサンプリングクロ
ツクの位相の算出方法を示すための信号波形図、第5図
は従来のクロツク位相変調手段の構成を示すブロツク図
である。 (7)……バーストサンプル回路、(8)……演算回
路、(12)……D/A変換器、(13)……ROM、(14)……
アドレス発生回路、(15)……加算器。 なお、図中の同一符号は同一または相当部分を示す。
Claims (1)
- 【請求項1】サンプリングされた入力映像信号を、所定
の基準クロックに同期させて時間軸の安定した映像信号
として出力する時間軸補正装置において、前記入力映像
信号に含まれる参照信号をサンプリングする参照信号サ
ンプリング手段と、その参照信号サンプリング値からサ
ンプリングクロックの位相変調量を算出する演算手段
と、前記基準クロックに基づいて基準アドレスを発生す
るアドレス発生手段と、前記位相変調量と前記基準アド
レスとに応じて正弦波のサンプリング値を出力するディ
ジタルデータ記憶手段と、このディジタルデータ記憶手
段の出力データをアナログ信号に変換するディジタル−
アナログ変換手段とを備え、前記ディジタル−アナログ
変換手段から出力される位相変調されたサンプリングク
ロックを出力するクロック位相変調手段によって、前記
入力映像信号の時間軸変動を補正することを特徴とする
時間軸補正装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62205516A JP2655650B2 (ja) | 1987-08-18 | 1987-08-18 | 時間軸補正装置 |
CA000574206A CA1314975C (en) | 1987-08-18 | 1988-08-09 | Time axis correcting device |
DE3827798A DE3827798A1 (de) | 1987-08-18 | 1988-08-16 | Zeitfehlerkorrekturvorrichtung |
US07/233,253 US5072315A (en) | 1987-08-18 | 1988-08-16 | Time axis correcting device |
NL8802026A NL192863C (nl) | 1987-08-18 | 1988-08-16 | Tijdascorrectie-inrichting voor een videosignaal, voorzien van een digitaal golfvormgeheugen. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62205516A JP2655650B2 (ja) | 1987-08-18 | 1987-08-18 | 時間軸補正装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6448581A JPS6448581A (en) | 1989-02-23 |
JP2655650B2 true JP2655650B2 (ja) | 1997-09-24 |
Family
ID=16508166
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62205516A Expired - Lifetime JP2655650B2 (ja) | 1987-08-18 | 1987-08-18 | 時間軸補正装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5072315A (ja) |
JP (1) | JP2655650B2 (ja) |
CA (1) | CA1314975C (ja) |
DE (1) | DE3827798A1 (ja) |
NL (1) | NL192863C (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3909847A1 (de) * | 1989-03-25 | 1990-09-27 | Broadcast Television Syst | Verfahren und schaltungsanordnung zur erzeugung eines hilfssignals |
US5260839A (en) * | 1990-03-22 | 1993-11-09 | Matsushita Electric Industrial Co., Ltd. | Time base corrector |
KR940001838B1 (ko) * | 1990-11-09 | 1994-03-09 | 삼성전자 주식회사 | 영상 데이타 스플리트 회로 |
JPH04189084A (ja) * | 1990-11-22 | 1992-07-07 | Canon Inc | 画像情報伝送システム |
DE4102993A1 (de) * | 1991-02-01 | 1992-08-06 | Philips Patentverwaltung | Schaltungsanordnung zur zeitbasis-transformation eines digitalen bildsignals |
JP2718311B2 (ja) * | 1991-12-27 | 1998-02-25 | 日本ビクター株式会社 | 時間軸補正装置 |
US5412481A (en) * | 1992-02-24 | 1995-05-02 | Samsung Electronics Co., Ltd. | Time-base correction in a video recording/playback system |
US6469741B2 (en) | 1993-07-26 | 2002-10-22 | Pixel Instruments Corp. | Apparatus and method for processing television signals |
JP3993297B2 (ja) * | 1998-04-01 | 2007-10-17 | 三菱電機株式会社 | 制御回路 |
EP1990929A1 (en) * | 2007-05-08 | 2008-11-12 | Feelux Co., Ltd. | Power line communication apparatus, and method and apparatus for controlling electric devices |
DE102011081409B3 (de) * | 2011-08-23 | 2013-02-21 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Erzeugung einer digitalen Version eines Videos aus einer analogen Magnetbandaufzeichnung |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4212027A (en) * | 1974-04-25 | 1980-07-08 | Ampex Corporation | Time base compensator |
US4291332A (en) * | 1980-04-10 | 1981-09-22 | Tokyo Shibaura Denki Kabushiki Kaisha | Phase-locked circuit |
JPS5715586A (en) * | 1980-07-02 | 1982-01-26 | Sony Corp | Code modulator for video signal |
JPS57106285A (en) * | 1980-12-22 | 1982-07-02 | Sony Corp | Time base collector |
JPS57160286A (en) * | 1981-03-28 | 1982-10-02 | Sony Corp | Time base correcting device |
JPS58124386A (ja) * | 1982-01-20 | 1983-07-23 | Matsushita Electric Ind Co Ltd | 周波数特性補償装置 |
JPS58124385A (ja) * | 1982-01-21 | 1983-07-23 | Nippon Hoso Kyokai <Nhk> | 時間軸補正装置 |
KR900001769B1 (ko) * | 1984-06-26 | 1990-03-19 | 가부시끼가이샤 히다찌세이사꾸쇼 | 영상신호 재생장치의 스큐왜곡 보정회로 |
US4688081A (en) * | 1985-01-25 | 1987-08-18 | Hitachi, Ltd. | Apparatus for correcting time base error of video signal |
JPS61189094A (ja) * | 1985-02-16 | 1986-08-22 | Sony Corp | 読出スタ−トパルス発生回路 |
US4675724A (en) * | 1985-09-27 | 1987-06-23 | Ampex Corporation | Video signal phase and frequency correction using a digital off-tape clock generator |
US4780770A (en) * | 1986-06-20 | 1988-10-25 | Ampex Corporation | Method and apparatus for separating and individually correcting repetitive and random velocity errors |
US4719505A (en) * | 1986-09-19 | 1988-01-12 | M/A-Com Government Systems, Inc. | Color burst regeneration |
-
1987
- 1987-08-18 JP JP62205516A patent/JP2655650B2/ja not_active Expired - Lifetime
-
1988
- 1988-08-09 CA CA000574206A patent/CA1314975C/en not_active Expired - Fee Related
- 1988-08-16 DE DE3827798A patent/DE3827798A1/de active Granted
- 1988-08-16 NL NL8802026A patent/NL192863C/nl not_active IP Right Cessation
- 1988-08-16 US US07/233,253 patent/US5072315A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPS6448581A (en) | 1989-02-23 |
US5072315A (en) | 1991-12-10 |
DE3827798C2 (ja) | 1992-07-23 |
NL192863B (nl) | 1997-11-03 |
NL192863C (nl) | 1998-03-04 |
NL8802026A (nl) | 1989-03-16 |
DE3827798A1 (de) | 1989-03-09 |
CA1314975C (en) | 1993-03-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2655650B2 (ja) | 時間軸補正装置 | |
KR920001003B1 (ko) | 시간축 보정장치 | |
KR950011011B1 (ko) | 위상 에러 보정 장치 | |
US5260839A (en) | Time base corrector | |
JPS5883894A (ja) | デイジタル楽音変調装置 | |
JPH01261089A (ja) | 時間軸補正装置 | |
JPH01147990A (ja) | 時間軸補正装置 | |
US5161032A (en) | Velocity error generator with first-order interpolation | |
JP2809628B2 (ja) | 時間軸補正装置 | |
SE427405B (sv) | Anordning for att endra tidbasen hos en informationssignal | |
JPH0722382B2 (ja) | 時間軸変動補正装置 | |
JPH0727351B2 (ja) | ビデオインタフェイス装置のサンプリングクロック設定方法 | |
JPS6023761Y2 (ja) | 遅延変調回路の位相制御回路 | |
JPH02162983A (ja) | 時間軸補正装置 | |
JP2506948B2 (ja) | 時間軸補正装置 | |
US5335077A (en) | Time base correcting device | |
JPS6268380A (ja) | クロツク信号をビデオ信号と結合する方法および装置 | |
JP2594665B2 (ja) | 標本化周波数制御方式 | |
JPH0332193A (ja) | 時間軸補正装置 | |
JPH0447783A (ja) | 時間軸誤差補正装置 | |
JPH0779414A (ja) | 時間軸誤差補正装置 | |
JPH07336649A (ja) | 時間軸変動補正装置 | |
JPH08190767A (ja) | 再生装置 | |
JPS62115927A (ja) | 基準信号発生回路 | |
JPH0137046B2 (ja) |