JP2531619B2 - スクロ−ル表示制御方式 - Google Patents

スクロ−ル表示制御方式

Info

Publication number
JP2531619B2
JP2531619B2 JP60203478A JP20347885A JP2531619B2 JP 2531619 B2 JP2531619 B2 JP 2531619B2 JP 60203478 A JP60203478 A JP 60203478A JP 20347885 A JP20347885 A JP 20347885A JP 2531619 B2 JP2531619 B2 JP 2531619B2
Authority
JP
Japan
Prior art keywords
memory
display
memory block
image information
display area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60203478A
Other languages
English (en)
Other versions
JPS6263991A (ja
Inventor
八郎 澤田
正 藤津
憲一 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP60203478A priority Critical patent/JP2531619B2/ja
Priority to US06/908,432 priority patent/US4920504A/en
Publication of JPS6263991A publication Critical patent/JPS6263991A/ja
Application granted granted Critical
Publication of JP2531619B2 publication Critical patent/JP2531619B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は,スクロール表示装置に関し,特に複数のフ
ァイルに分割されている地図情報等の連続したイメージ
情報の一部を表示メモリ上に展開し,表示メモリ上の表
示領域を移動する際に,表示メモリをスクロール表示制
御する基本単位に分割し,その分割単位で表示データの
アクセス転送制御を行うことにより,高速に表示画面の
スクロールを可能とするスクロール表示装置に関する。
〔従来の技術〕
従来,表示画面のスクロール制御を行う場合,グラフ
ィックディスプレイコントローラ等の専用の表示制御回
路を使用して,イメージメモリ上の表示領域のアドレス
制御を行い,これによって表示画面のスクロールを行っ
ている。
〔発明が解決しようとする問題点〕
ところで,従来の画面スクロール表示装置の場合,表
示制御回路の制御できるアドレス空間のサイズが制約さ
れること,表示領域の分割数が限定されること,表示領
域が垂直方向の分割しかできないこと,分割した表示領
域の実メモリアドレスの順序が決まっていること等,画
面の表示領域が限定されるという問題点がある。また,
地図情報等の連続したイメージ情報が複数のファイルに
分割されている場合,そのイメージ情報の一部が表示メ
モリ上に展開されているため,表示メモリ領域外の位置
へのスクロール表示を行うためには,スクロール位置と
その表示内容に対応して表示メモリの内容を逐次すべて
書換える必要があるという問題点があり,このため,高
速な表示画面のスクロールができない。
〔問題点を解決するための手段〕
本発明のスクロール表示装置は、連続したイメージ情
報を複数に分割し、論理アドレスに対応させて蓄積した
ファイルと、このファイルから転送された、分割された
イメージ情報をそれぞれ保持する、m×n(m及びnは
自然数)のドットサイズのメモリブロックがM×N個
(M及びNは自然数)の格子状に配置され、M×N個の
メモリブロックのうちの一部のメモリブロックに保持さ
れたイメージ情報を表示する表示領域と、表示領域の外
周に隣接して位置するメモリブロックにより構成される
外周領域とを含む表示メモリとを備えている。さらに、
本発明のスクロール表示装置は、表示領域と外周領域に
対応するメモリブロックの代表するマッピングアドレス
を記憶するマッピングメモリと、表示領域のスクロール
に従って外周領域のうち表示メモリのサイズ情報に基づ
いて不要となったスクロール表示されないイメージ情報
が保持されたメモリブロックを求めて、スクロール表示
する先の位置にある移動先のメモリブロックを割り当て
るとともに、該メモリブロックに対応するマッピングア
ドレスの割当て制御を行い、メモリブロックのサイズ情
報に基づいて論理アドレスに対応したイメージ情報をフ
ァイルから移動先のメモリブロックに転送するための実
アドレスを生成して当該イメージ情報を当該メモリブロ
ックに転送する表示メモリ制御回路とを備えている。そ
して、表示領域の外にスクロールする場合に、スクロー
ル表示に対応するイメージ情報をメモリブロックの単位
で順次書き換えることによりスクロール表示を行うこと
を特徴としている。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例の基本的構成を示す図であ
る。第1図を参照して,表示メモリ31は表示データのア
クセス制御を行う基本メモリ単位であるメモリブロック
32を格子状に配置することによって構成されている。
表示メモリ31を構成するメモリブロック32の配置情報
はマッピングメモリ34に記憶されている。マッピングメ
モリ34と後述する機能を有する表示メモリ制御回路33と
はメモリブロック32の配置情報を表わすメモリブロック
位置情報をやり取りする。また表示メモリ制御回路33と
表示メモリ31とは表示メモリアドレス35をやり取りす
る。一方マッピングメモリ34及び表示メモリ制御回路33
はシステムアドレスバス38に接続されており,またマッ
ピングメモリ34,表示メモリ制御回路33,及び表示メモリ
31はシステムデータバス37に接続されている。
次に本発明によるスクロール表示制御について説明す
る。第2図(a)及び(b)はそれぞれ本発明のスクロ
ール表示装置による表示メモリ31と地図情報等の連続し
たイメージ情報との関係を示す図及び表示メモリ31とメ
モリブロック32との関係を示す図である。
第2図(a)及び(b)を参照して,複数のファイル
に分割し,管理されている連続したイメージ情報21の表
示しようとする部分は,実メモリが対応している表示メ
モリ31に展開されている。第2図(a)において,イメ
ージ情報21は( )で示し,表示メモリ31の存在する論
理アドレスは1〜16で示されている。表示メモリ31は,M
×N枚のメモリブロック32から構成され,その表示領域
31aは,表示メモリ31上の自由な位置で選択できる。な
お,メモリブロック32は,表示メモリ31のアクセス転送
の基本単位となるm×nドットのメモリ領域である。表
示領域31aの周囲には,最低1つのメモリブロック32が
配置されており,表示領域31aのスクロールを行なった
場合,表示メモリ31の書換えは,基本としては,メモリ
ブロック32単位であるが,一般的には,複数ブロックの
書換えにて行なう。
第3図(a)〜(e)は,複数のファイルに分割し,
蓄積されている地図情報等の連続したイメージ情報21の
一部が,表示メモリ31上に展開されている時,その表示
領域31aのスクロールとメモリブロック32のアクセスと
の関係を示すものである。第3図(a)〜(e)を参照
して,第3図(a)に実線矢印で示す方向に表示領域31
aをスクロールすると,表示メモリ31上の表示領域31a
は,第3図(b),(c),及び(d)に示すように順
次移動する。
スクロールが進み,表示領域31aが第3図(d)に示
す状態になると,表示領域31aから離れた位置にあるメ
モリブロック32のデータは不要になる。即ち,論理アド
レス1,2,3,4,5,9及び13に対応するメモリブロック32の
データは不要となる。従って,スクロールが継続するこ
とを考慮し,データが必要になるメモリブロック32の位
置に,空いたメモリブロック32を割り当て,この割り当
てられたメモリブロックの位置に上記のデータが必要と
なるメモリブロック32に対応するイメージデータ21を転
送する。即ち,第3図(d)に示す状態から第3図
(e)に示す状態に空いたメモリブロック32の配置交換
を行ない,データを転送する。表示メモリ31のメモリブ
ロック32の配置が第3図(e)に示す状態となることに
より表示領域31aの周囲にメモリブロック32が存在し,
次のスクロールが可能になる。また,メモリブロック32
の配置交換を行なったため,第3図(e)に示すように
論理アドレスが更新される。表示領域31aのスクロール
に伴うメモリブロック32の配置交換は表示メモリ制御回
路33によってマッピングメモリ34の内容を書換えること
により行う。
次にマッピングメモリについて説明する。マッピング
メモリの内容を示す第4図(a)及び(b)を参照し
て,マッピングメモリ34には,メモリブロック32が表示
メモリ31上で位置する論理アドレスの順番に,メモリブ
ロック32の先頭アドレスが書込まれている。
メモリブロック32の実アドレス生成は,与えられた論
理アドレスに対して表示メモリ31のブロック分割制御を
表示メモリ制御回路33により行う。即ち,表示領域31a
のスクロールに伴うデータ転送の場合,データ転送する
メモリブロック32の先頭アドレス(A(添字省略)で示
す)がマッピングメモリ34を参照することにより求めら
れる。メモリブロック32内のアドレスは,メモリブロッ
ク32ごとに物理アドレスが連続となっているため,マッ
ピングメモリ34内のメモリブロック32の先頭アドレスを
参照することにより,物理アドレスが生成される。
一方,表示データ31の連送は,アクセスする位置の論
理アドレスから対応するメモリブロック32を求め,マッ
ピングメモリ34のメモリブロック32の先頭アドレスを順
次参照して,メモリブロック32及び表示メモリ31のサイ
ズ情報から表示メモリ31の表示領域31aの物理アドレス
を生成し,この物理アドレスに対応する実メモリがアク
セスされる。
〔発明の効果〕
以上説明したように,本発明は表示メモリを複数のメ
モリブロックに分割し,メモリブロックの先頭アドレス
を制御することにより,表示領域のスクロール制御を高
速で簡単に行なうことが可能になる。
スクロールの制御は,マッピングメモリによってメモ
リブロック単位に行なっているため,連続したイメージ
情報の一部を表示している様な場合,表示メモリ領域外
のスクロール制御に対し,必要とするデータをメモリブ
ロック単位で,順次書換えることにより,高速なスクロ
ール制御ができる。また,表示領域は,複数のメモリブ
ロックにより構成されるため,自由に分割することがで
き,また,メモリブロックは,マッピングメモリにより
その先頭アドレスが管理されているため,物理メモリ上
の自由な位置に設定することができる。
【図面の簡単な説明】
第1図は本発明によるスクロール表示装置の一実施例の
基本的構成を示す図,第2図(a)及び(b)はそれぞ
れ本発明によるスクロール表示装置による表示メモリと
イメージ情報との関係及び表示メモリとメモリブロック
との関係を示す図,第3図(a)〜(e)は表示領域の
スクロール制御とメモリブロックのアクセス転送との関
係を示す図,第4図(a)及び(b)はメモリブロック
とマッピングメモリの内容との関係を示す図である。 21……イメージ情報,31……表示メモリ,31a……表示領
域,32……メモリブロック,33……表示メモリ制御回路,3
4……マッピングメモリ,35……表示メモリアドレス,36
……メモリブロック位置情報,37……システムデータバ
ス,38……システムアドレスバス。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 高橋 憲一 東京都港区芝5丁目33番1号 日本電気 株式会社内 (56)参考文献 特開 昭56−118146(JP,A) 特開 昭57−112780(JP,A) 特開 昭59−42413(JP,A) 特開 昭59−216190(JP,A)

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】連続したイメージ情報を複数に分割し、論
    理アドレスに対応させて蓄積したファイルと、 前記ファイルから転送された、分割された前記イメージ
    情報をそれぞれ保持する、m×n(m及びnは自然数)
    のドットサイズのメモリブロックがM×N個(M及びN
    は自然数)の格子状に配置され、前記M×N個のメモリ
    ブロックのうちの一部のメモリブロックに保持されたイ
    メージ情報を表示する表示領域と、前記表示領域の外周
    に隣接して位置するメモリブロックにより構成される外
    周領域とを含む表示メモリと、 前記表示領域と前記外周領域に対応する前記メモリブロ
    ックの代表するマッピングアドレスを記憶するマッピン
    グメモリと、 前記表示領域のスクロールに従って、前記外周領域のう
    ち前記表示メモリのサイズ情報に基づいて不要となった
    スクロール表示されないイメージ情報が保持されたメモ
    リブロックを求めて、スクロール表示する先の位置にあ
    る移動先のメモリブロックを割り当てるとともに、該メ
    モリブロックに対応するマッピングアドレスの割当て制
    御を行い、前記メモリブロックのサイズ情報に基づいて
    前記論理アドレスに対応した前記イメージ情報を前記フ
    ァイルから前記移動先のメモリブロックに転送するため
    の実アドレスを生成して当該イメージ情報を当該メモリ
    ブロックに転送する表示メモリ制御回路と を備え、 前記表示領域の外にスクロールする場合に、スクロール
    表示に対応するイメージ情報を前記メモリブロックの単
    位で順次書き換えることを特徴とするスクロール表示装
    置。
JP60203478A 1985-09-17 1985-09-17 スクロ−ル表示制御方式 Expired - Lifetime JP2531619B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP60203478A JP2531619B2 (ja) 1985-09-17 1985-09-17 スクロ−ル表示制御方式
US06/908,432 US4920504A (en) 1985-09-17 1986-09-17 Display managing arrangement with a display memory divided into a matrix of memory blocks, each serving as a unit for display management

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60203478A JP2531619B2 (ja) 1985-09-17 1985-09-17 スクロ−ル表示制御方式

Publications (2)

Publication Number Publication Date
JPS6263991A JPS6263991A (ja) 1987-03-20
JP2531619B2 true JP2531619B2 (ja) 1996-09-04

Family

ID=16474808

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60203478A Expired - Lifetime JP2531619B2 (ja) 1985-09-17 1985-09-17 スクロ−ル表示制御方式

Country Status (1)

Country Link
JP (1) JP2531619B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101007315B1 (ko) * 2002-10-16 2011-01-13 톰슨 라이센싱 스크롤 절차가 수행될 수 있는 디스플레이 스크린

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2526294B2 (ja) * 1989-10-25 1996-08-21 富士通テン株式会社 地図の表示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56118146A (en) * 1980-02-22 1981-09-17 Nec Corp Crt display device
JPS6015953B2 (ja) * 1980-12-29 1985-04-23 富士通株式会社 デイスプレイ装置における分割スクリ−ン表示回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101007315B1 (ko) * 2002-10-16 2011-01-13 톰슨 라이센싱 스크롤 절차가 수행될 수 있는 디스플레이 스크린

Also Published As

Publication number Publication date
JPS6263991A (ja) 1987-03-20

Similar Documents

Publication Publication Date Title
US4491834A (en) Display controlling apparatus
JPS6330632B2 (ja)
JPS5858674B2 (ja) 陰極線管表示装置
JP2531619B2 (ja) スクロ−ル表示制御方式
JPH0646378B2 (ja) コンピュータ表示装置
JPS63187288A (ja) 表示方式
JPS6363913B2 (ja)
JP2892001B2 (ja) 画像検策表示装置
JP2954589B2 (ja) 情報処理装置
JPS597115B2 (ja) アドレス作成方法
JPS61258291A (ja) マルチウィンドウ表示装置
JPH0695651A (ja) Crtコントロール装置
JPH0246956B2 (ja)
JPS61219082A (ja) 表示制御装置
JPS62191883A (ja) 文字表示制御装置
JP2740197B2 (ja) ビットマップ描画装置
JPS62147482A (ja) カ−ソル制御装置
JPS59210485A (ja) ビデオram制御回路
JPH0425552B2 (ja)
JPH0432408B2 (ja)
JPH037989A (ja) 表示データ制御方式
JPS61203487A (ja) 画像メモリ制御方式
JPH0642139B2 (ja) 動画表示装置
JPH0553548A (ja) デイスプレイ制御装置
JPH03196375A (ja) 画像メモリ