JP2021063807A - 複合ピンドライバ - Google Patents
複合ピンドライバ Download PDFInfo
- Publication number
- JP2021063807A JP2021063807A JP2020172545A JP2020172545A JP2021063807A JP 2021063807 A JP2021063807 A JP 2021063807A JP 2020172545 A JP2020172545 A JP 2020172545A JP 2020172545 A JP2020172545 A JP 2020172545A JP 2021063807 A JP2021063807 A JP 2021063807A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- driver
- circuit
- stage
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 150000001875 compounds Chemical class 0.000 title abstract description 5
- 238000012360 testing method Methods 0.000 claims abstract description 115
- 239000000872 buffer Substances 0.000 claims abstract description 9
- 239000002131 composite material Substances 0.000 claims description 122
- 238000000034 method Methods 0.000 claims description 31
- 230000004044 response Effects 0.000 claims description 25
- 230000003139 buffering effect Effects 0.000 claims description 9
- 238000010586 diagram Methods 0.000 description 5
- 230000003071 parasitic effect Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000007704 transition Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000000638 stimulation Effects 0.000 description 2
- 230000006399 behavior Effects 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31721—Power aspects, e.g. power supplies for test circuits, power saving during test
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3069—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3177—Testing of logic operation, e.g. by logic analysers
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31917—Stimuli generation or application of test patterns to the device under test [DUT]
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31917—Stimuli generation or application of test patterns to the device under test [DUT]
- G01R31/31924—Voltage or current aspects, e.g. driver, receiver
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/211—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/50—Amplifiers in which input is applied to, or output is derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/72—Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G2201/00—Indexing scheme relating to subclass H03G
- H03G2201/10—Gain control characterised by the type of controlled element
- H03G2201/103—Gain control characterised by the type of controlled element being an amplifying element
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G2201/00—Indexing scheme relating to subclass H03G
- H03G2201/50—Gain control characterized by the means of gain control
- H03G2201/502—Gain control characterized by the means of gain control by switching impedance in feedback loop
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
Description
116 ドライバA
120 スイング
122 負荷回路
202 複合ステージ
204 増幅器回路
208 ドライバAB
216 ドライバA
308 複合ステージゲイン回路
310 トランスインピーダンス回路
Claims (20)
- ピンドライバシステムのための複合ステージ回路であり、少なくとも第1のドライバおよび第2のドライバからのそれぞれの入力信号に応答する複合ステージ回路であって、前記複合ステージ回路は、複合ステージ出力ノードで、出力電圧信号を出力ゲインステージに提供するように構成されており、前記複合ステージ回路は、
前記第1のドライバから入力電圧信号を受信するように構成された電圧入力ノードと、
前記第2のドライバから入力電流信号を受信するように構成された電流入力ノードと、
前記電圧入力ノードで前記入力電圧信号を受信し、前記入力電圧信号に基づいて、前記複合ステージ出力ノードで前記出力電圧信号の第1の部分を提供するように構成された第1のゲイン回路と、
前記電流入力ノードで前記入力電流信号を受信し、前記入力電流信号に基づいて、前記複合ステージ出力ノードで前記出力電圧信号の第2の部分を提供するように構成されたトランスインピーダンス回路と、を備え、
前記出力電圧信号の前記第1および第2の部分が、前記複合ステージ出力ノードで組み合わされて、前記出力電圧信号を提供する、複合ステージ回路。 - 前記トランスインピーダンス回路は、前記電流入力ノードと前記複合ステージ出力ノードとの間に直列に結合された抵抗器または抵抗を含む、請求項1に記載の複合ステージ回路。
- 前記第1のゲイン回路が、前記抵抗器または抵抗のインピーダンス特性よりも小さい前記電流入力ノードの見かけの入力インピーダンスを提供するように構成されたフィードバックネットワークを含む、請求項2に記載の複合ステージ回路。
- 出力抵抗器を介して試験中のデバイス(DUT)に試験信号を提供するように構成された前記出力ゲインステージをさらに備え、前記試験信号は、前記複合ステージ出力ノードでの前記出力電圧信号に基づく、請求項1に記載の複合ステージ回路。
- 前記第1のゲイン回路は、前記複合ステージ回路の帯域幅特性を確立するように構成されたフィードバックネットワークを含む、請求項1に記載の複合ステージ回路。
- 前記第1のゲイン回路は、前記出力電圧信号の前記第1の部分に、前記第1のドライバからの前記入力電圧信号の大きさおよび位相特性に対応する大きさおよび位相特性を提供するように構成されている、請求項5に記載の複合ステージ回路。
- 前記第1のドライバは、第1の速度で電圧試験信号を提供するように構成されたクラスABドライバを含み、前記第2のドライバは、前記第1の速度未満の第2の速度で電流試験信号を提供するように構成されたクラスAドライバを含む、請求項1に記載の複合ステージ回路。
- 前記電圧入力ノードは、制御回路からの第1の制御信号に応答して前記第1のドライバから前記入力電圧信号を受信するように構成されており、前記電流入力ノードは、前記制御回路からの第2の制御信号に応答して前記第2のドライバから前記入力電流信号を受信するように構成されており、前記制御回路は、前記第1の制御信号および前記第2の制御信号を少なくとも部分的に同時にアサートする、請求項1に記載の複合ステージ回路。
- 前記出力電圧信号の前記第1の部分および前記第2の部分は、加算回路を使用して前記複合ステージ出力ノードで重ね合わされている、請求項1に記載の複合ステージ回路。
- 前記第1のゲイン回路は、前記複合ステージ出力ノードで前記トランスインピーダンス回路に結合されている、請求項1に記載の複合ステージ回路。
- 試験中のデバイス(DUT)に試験信号を提供するためのドライバ回路であって、
第1のドライバステージからの入力電圧信号に応答して、中間出力ノードにおいて第1の電圧出力信号を提供するように構成された電圧バッファ回路と、
異なる第2のドライバステージからの入力電流信号に応答して、前記中間出力ノードにおいて第2の電圧出力信号を提供するように構成されたトランスインピーダンス回路と、
前記中間出力ノードから、前記第1および第2の電圧出力信号の重ね合わせを含む組み合わせ信号を受信し、前記組み合わせ信号に応答して、出力信号を前記DUTに提供するように構成された増幅器回路と、を備える、ドライバ回路。 - 前記入力電圧信号を提供するように構成された前記第1のドライバステージと、前記入力電流信号を提供するように構成された前記第2のドライバステージと、をさらに備える、請求項11に記載のドライバ回路。
- 前記第1のドライバステージは、2つ以上の離散および非ゼロ信号レベルで前記入力電圧信号を提供するように構成されており、前記第2のドライバステージは、2つ以上の離散の非ゼロ信号レベルで前記入力電流信号を提供するように構成されている、請求項12に記載のドライバ回路。
- 信号大きさ命令ならびに信号タイミング命令を前記第1のドライバステージおよび前記第2のドライバステージの各々に提供するように構成された制御回路をさらに備える、請求項12に記載のドライバ回路。
- 前記第1のドライバステージは、前記入力電圧信号として比較的低速信号を提供するように構成されており、
前記第2のドライバステージは、前記入力電流信号として比較的高速信号を提供するように構成されている、請求項12に記載のドライバ回路。 - デジタル試験信号を試験中のデバイス(DUT)に提供するための方法であって、
電圧試験信号を電圧入力ノードに提供することと、
電流試験信号を電流入力ノードに提供することと、
前記電圧試験信号をバッファリングして、複合出力信号の第1の電圧信号部分を提供することと、
前記電流試験信号を処理して、前記複合出力信号の第2の電圧信号部分を提供することであって、前記複合出力信号が、前記第1の電圧信号部分と前記第2の電圧信号部分の組み合わせを含む、提供することと、
前記複合出力信号をバッファリングして、前記デジタル試験信号を前記DUTに提供することと、を含む、方法。 - 前記電流試験信号を処理することは、前記電流試験信号を受信し、応答的に、前記複合出力信号の前記第1の電圧信号部分を提供するようにトランスインピーダンス回路を使用することを含む、請求項16に記載の方法。
- 前記複合出力信号をバッファリングすることは、前記複合出力信号を増幅することを含む、請求項16に記載の方法。
- 前記電圧試験信号を提供することは、第1のクラスABドライバ回路を使用することを含み、前記電流試験信号を提供することは、異なる第2のクラスAドライバ回路を使用することを含む、請求項16に記載の方法。
- タイミング制御信号または大きさ制御信号のうちの少なくとも1つを前記第1のドライバ回路および前記第2のドライバ回路にそれぞれ提供することと、応答的に、前記第1のドライバ回路および前記第2のドライバ回路を使用して、前記電圧試験信号および前記電流試験信号をそれぞれ提供することと、をさらに含む、請求項19に記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/600,917 | 2019-10-14 | ||
US16/600,917 US11125817B2 (en) | 2019-10-14 | 2019-10-14 | Compound pin driver |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021063807A true JP2021063807A (ja) | 2021-04-22 |
JP7121089B2 JP7121089B2 (ja) | 2022-08-17 |
Family
ID=75155663
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020172545A Active JP7121089B2 (ja) | 2019-10-14 | 2020-10-13 | 複合ピンドライバ |
Country Status (4)
Country | Link |
---|---|
US (1) | US11125817B2 (ja) |
JP (1) | JP7121089B2 (ja) |
CN (1) | CN112731120A (ja) |
DE (1) | DE102020124054A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021096252A (ja) * | 2019-12-13 | 2021-06-24 | アナログ ディヴァイスィズ インク | 複合ピンドライバコントローラ |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08285926A (ja) * | 1995-04-17 | 1996-11-01 | Mitsubishi Electric Corp | リンギング防止回路、デバイスアンダーテストボード、ピンエレクトロニクスカード及び半導体装置 |
JP2000292502A (ja) * | 1999-02-03 | 2000-10-20 | Hitachi Electronics Eng Co Ltd | 半導体装置試験装置および半導体装置試験方法 |
US6292010B1 (en) * | 2000-02-02 | 2001-09-18 | Teradyne, Inc. | Dynamic pin driver combining high voltage mode and high speed mode |
WO2007049674A1 (ja) * | 2005-10-28 | 2007-05-03 | Advantest Corporation | ドライバ回路、試験装置及び調整方法 |
JP2008219718A (ja) * | 2007-03-07 | 2008-09-18 | Advantest Corp | ドライバ回路 |
JP2009192528A (ja) * | 2008-02-14 | 2009-08-27 | Advantest Corp | ドライバ回路および試験装置 |
JP2011055484A (ja) * | 2009-09-03 | 2011-03-17 | Advantest Corp | ドライバ回路および試験装置 |
JP2017173318A (ja) * | 2016-03-18 | 2017-09-28 | アナログ デバイシス, インコーポレイテッド | セグメント化されたピン駆動システム |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5270660A (en) * | 1992-05-05 | 1993-12-14 | Xerox Corporation | Electrostatic voltmeter employing high voltage integrated circuit devices |
US5493519A (en) | 1993-08-16 | 1996-02-20 | Altera Corporation | High voltage driver circuit with fast current limiting for testing of integrated circuits |
US5942922A (en) * | 1998-04-07 | 1999-08-24 | Credence Systems Corporation | Inhibitable, continuously-terminated differential drive circuit for an integrated circuit tester |
US6157224A (en) * | 1998-12-23 | 2000-12-05 | Raytheon Company | High speed pin driver integrated circuit architecture for commercial automatic test equipment applications |
US6294949B1 (en) | 1999-06-07 | 2001-09-25 | Advantest Corporation | Voltage drive circuit, voltage drive apparatus and semiconductor-device testing apparatus |
US6642734B1 (en) | 1999-12-01 | 2003-11-04 | Hitachi Electronics Engineering Co., Ltd. | Method and apparatus to generate a ground level of a semiconductor IC tester having a plurality of substrates |
US6377051B1 (en) | 1999-12-03 | 2002-04-23 | Abb Power T&D Company Inc. | Relay test set using computer controlled voltage supply to stimulate both voltage and current transformers |
US6563298B1 (en) | 2000-08-15 | 2003-05-13 | Ltx Corporation | Separating device response signals from composite signals |
US6677775B2 (en) | 2001-01-10 | 2004-01-13 | Analog Devices, Inc. | Circuit testing device using a driver to perform electronics testing |
US6737857B2 (en) * | 2001-01-10 | 2004-05-18 | Analog Devices, Inc. | Apparatus and method for driving circuit pins in a circuit testing system |
DE10135113B4 (de) * | 2001-07-19 | 2009-04-09 | Infineon Technologies Ag | Pseudo-differentieller Leistungstreiber zur Verstärkung eines differentiellen Eingangsstroms |
US6856129B2 (en) | 2002-07-09 | 2005-02-15 | Intel Corporation | Current probe device having an integrated amplifier |
US7248035B2 (en) | 2002-12-12 | 2007-07-24 | Analog Devices, Inc. | Automatic test equipment pin channel with T-coil compensation |
KR100555544B1 (ko) | 2004-01-02 | 2006-03-03 | 삼성전자주식회사 | 피시험 장치의 내부 임피던스 변화에 무관한 전류 소스를갖는 테스트 자극 신호를 발생하는 장치 |
US7135881B2 (en) * | 2004-12-21 | 2006-11-14 | Teradyne, Inc. | Method and system for producing signals to test semiconductor devices |
US7102375B2 (en) | 2004-12-23 | 2006-09-05 | Teradyne, Inc. | Pin electronics with high voltage functionality |
US7323898B2 (en) * | 2005-07-18 | 2008-01-29 | Teradyne, Inc. | Pin electronics driver |
US7397306B2 (en) * | 2005-11-02 | 2008-07-08 | Marvell World Trade Ltd. | High-bandwidth high-gain amplifier |
US7755377B2 (en) * | 2007-11-16 | 2010-07-13 | Advantest Corporation | Driver circuit and test apparatus |
US7589549B2 (en) * | 2007-11-16 | 2009-09-15 | Advantest Corporation | Driver circuit and test apparatus |
US8289732B2 (en) * | 2008-12-23 | 2012-10-16 | Iwatt Inc. | Controller for switching power converter driving BJT based on primary side adaptive digital control |
US8106700B2 (en) * | 2009-05-01 | 2012-01-31 | Analog Devices, Inc. | Wideband voltage translators |
US9287835B2 (en) * | 2012-09-07 | 2016-03-15 | Broadcom Corporation | Low-quiescent current headset driver |
US8922271B1 (en) | 2013-07-29 | 2014-12-30 | Micrel, Inc. | Programmable high current voltage supply for automatic test equipment |
KR102073367B1 (ko) * | 2014-07-07 | 2020-02-05 | 한국전자통신연구원 | 버퍼 증폭기 및 버퍼 증폭기를 포함하는 트랜스 임피던스 증폭기 |
US10180453B2 (en) | 2015-09-04 | 2019-01-15 | Analog Test Engines | Increased power efficiency in driver circuits |
-
2019
- 2019-10-14 US US16/600,917 patent/US11125817B2/en active Active
-
2020
- 2020-09-15 DE DE102020124054.6A patent/DE102020124054A1/de active Pending
- 2020-10-13 JP JP2020172545A patent/JP7121089B2/ja active Active
- 2020-10-14 CN CN202011099172.0A patent/CN112731120A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08285926A (ja) * | 1995-04-17 | 1996-11-01 | Mitsubishi Electric Corp | リンギング防止回路、デバイスアンダーテストボード、ピンエレクトロニクスカード及び半導体装置 |
JP2000292502A (ja) * | 1999-02-03 | 2000-10-20 | Hitachi Electronics Eng Co Ltd | 半導体装置試験装置および半導体装置試験方法 |
US6292010B1 (en) * | 2000-02-02 | 2001-09-18 | Teradyne, Inc. | Dynamic pin driver combining high voltage mode and high speed mode |
WO2007049674A1 (ja) * | 2005-10-28 | 2007-05-03 | Advantest Corporation | ドライバ回路、試験装置及び調整方法 |
JP2008219718A (ja) * | 2007-03-07 | 2008-09-18 | Advantest Corp | ドライバ回路 |
JP2009192528A (ja) * | 2008-02-14 | 2009-08-27 | Advantest Corp | ドライバ回路および試験装置 |
JP2011055484A (ja) * | 2009-09-03 | 2011-03-17 | Advantest Corp | ドライバ回路および試験装置 |
JP2017173318A (ja) * | 2016-03-18 | 2017-09-28 | アナログ デバイシス, インコーポレイテッド | セグメント化されたピン駆動システム |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021096252A (ja) * | 2019-12-13 | 2021-06-24 | アナログ ディヴァイスィズ インク | 複合ピンドライバコントローラ |
Also Published As
Publication number | Publication date |
---|---|
US20210109155A1 (en) | 2021-04-15 |
JP7121089B2 (ja) | 2022-08-17 |
CN112731120A (zh) | 2021-04-30 |
DE102020124054A1 (de) | 2021-04-15 |
US11125817B2 (en) | 2021-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105551421B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
US8723573B1 (en) | Method and apparatus for reducing crowbar current and controlling slew rate | |
US8018245B2 (en) | Semiconductor device | |
JP2021113829A (ja) | セグメント化されたピン駆動システム | |
JP2021063807A (ja) | 複合ピンドライバ | |
US8941571B2 (en) | Liquid crystal driving circuit | |
US7880470B2 (en) | Switching circuit, signal output device and test apparatus | |
US8324950B2 (en) | Schmitt trigger circuit operated based on pulse width | |
JP7220696B2 (ja) | 複合ピンドライバコントローラ | |
JP2015509693A (ja) | フリーフライd級パワーアンプ | |
US7683677B2 (en) | Sample-and-hold amplification circuits | |
US8476924B2 (en) | Majority decision circuit | |
JP2001014040A (ja) | 電圧出力回路装置 | |
US20110049986A1 (en) | Adaptive phase offset controller for multi-channel switching power converter | |
JPH0897676A (ja) | 出力回路 | |
US20070013422A1 (en) | Clock pulse width control circuit | |
CN112799465A (zh) | 控制信号发生器及其驱动方法 | |
JPS63142719A (ja) | 3ステ−ト付相補型mos集積回路 | |
US9720026B1 (en) | Radiation hardened chip level integrated recovery apparatus, methods, and integrated circuits | |
US9041438B2 (en) | Output buffer and signal processing method | |
US20160173093A1 (en) | Method for performing signal driving control in an electronic device with aid of driving control signals, and associated apparatus | |
US8451027B2 (en) | Pseudo full-rate sense amplifier flip-flop for high-speed receiver front-end | |
US20170336473A1 (en) | Multiple-level driver circuit with non-commutating bridge | |
JPH08274606A (ja) | 出力バッファ回路 | |
JPS60163532A (ja) | Mos集積回路用大電流制御回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20201015 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20211011 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20211025 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20220125 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220325 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220711 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220804 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7121089 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |