JP2014229771A - 電子部品装置の製造方法、積層シート、及び、電子部品装置 - Google Patents

電子部品装置の製造方法、積層シート、及び、電子部品装置 Download PDF

Info

Publication number
JP2014229771A
JP2014229771A JP2013108845A JP2013108845A JP2014229771A JP 2014229771 A JP2014229771 A JP 2014229771A JP 2013108845 A JP2013108845 A JP 2013108845A JP 2013108845 A JP2013108845 A JP 2013108845A JP 2014229771 A JP2014229771 A JP 2014229771A
Authority
JP
Japan
Prior art keywords
electronic component
sheet
sealing
sealing sheet
functional layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013108845A
Other languages
English (en)
Other versions
JP5735036B2 (ja
Inventor
裕之 千歳
Hiroyuki Chitose
裕之 千歳
亀山 工次郎
Kojiro Kameyama
工次郎 亀山
豊田 英志
Hideshi Toyoda
英志 豊田
石坂 剛
Takeshi Ishizaka
剛 石坂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nitto Denko Corp
Original Assignee
Nitto Denko Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nitto Denko Corp filed Critical Nitto Denko Corp
Priority to JP2013108845A priority Critical patent/JP5735036B2/ja
Priority to PCT/JP2014/060797 priority patent/WO2014188825A1/ja
Priority to KR1020157031254A priority patent/KR20160013011A/ko
Priority to SG11201509542VA priority patent/SG11201509542VA/en
Priority to CN201480028638.4A priority patent/CN105210184A/zh
Priority to TW103115865A priority patent/TW201508844A/zh
Publication of JP2014229771A publication Critical patent/JP2014229771A/ja
Application granted granted Critical
Publication of JP5735036B2 publication Critical patent/JP5735036B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/38Layered products comprising a layer of synthetic resin comprising epoxy resins
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/06Layered products comprising a layer of synthetic resin as the main or only constituent of a layer, which is next to another layer of the same or of a different material
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/18Layered products comprising a layer of synthetic resin characterised by the use of special additives
    • B32B27/20Layered products comprising a layer of synthetic resin characterised by the use of special additives using fillers, pigments, thixotroping agents
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/293Organic, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2457/00Electrical equipment
    • B32B2457/14Semiconductor wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Laminated Bodies (AREA)

Abstract

【課題】 電子部品を封止している樹脂に割れや欠けが発生することを抑制することが可能な電子部品装置の製造方法を提供すること。
【解決手段】 電子部品が被実装体に実装された積層体を準備する工程Aと、電子部品を封止するための封止用シートと封止用シートとは異なる材質からなる機能層とを有する積層シートを準備する工程Bと、加熱板上に積層体を電子部品が実装された面を上にして配置するとともに、積層体の電子部品が実装された面上に積層シートを、封止用シート面を下側にして配置する工程Cと、工程Cの後、熱プレスして、電子部品を封止用シートに埋め込んで封止する工程Dとを具備し、工程Dの後に、機能層の側面の少なくとも一部が封止用シートを構成する樹脂により被覆されている半導体装置の製造方法。
【選択図】 図4

Description

本発明は、電子部品装置の製造方法、当該電子部品装置の製造方法に使用される積層シート、及び、電子部品装置に関する。
従来、半導体素子の封止に使用される封止用シートが知られている。
特許文献1には、金属泊からなる基材面上に、特定の成分を含有するエポキシ樹脂組成物からなる樹脂組成物層が形成された半導体素子封止用シートが開示されている。特許文献1では、吸着ヘッドに装着した半導体素子封止用シートを、金型に配置された半導体素子に圧着させるとともに、吸着ヘッド内に内蔵されたヒータで半導体素子封止用シートを加熱して樹脂組成物層を加熱溶融させ、ついで、樹脂組成物層を加熱硬化させ、金型から脱型することにより、半導体素子の片面側が封止樹脂層によって樹脂封止され、さらに封止樹脂層表面に金属箔が設けられた半導体装置を得ることができることが記載されている。
特開2000−174045号公報
半導体装置等の電子部品装置においては、半導体素子を封止している樹脂に割れや欠けがないことが望まれる。
本発明は上述した課題に鑑みてなされたものであり、その目的は、電子部品を封止している樹脂に割れや欠けが発生することを抑制することが可能な電子部品装置の製造方法、及び、積層シートを提供することにある。また、電子部品を封止している樹脂の割れや欠けの発生が抑制された電子部品装置を提供することにある。
本願発明者等は、下記の構成を採用することにより、前記の課題を解決できることを見出して本発明を完成させるに至った。
すなわち、本発明は、電子部品装置の製造方法であって、
電子部品が被実装体に実装された積層体を準備する工程Aと、
電子部品を封止するための封止用シートと前記封止用シートとは異なる材質からなる機能層とを有する積層シートを準備する工程Bと、
加熱板上に前記積層体を前記電子部品が実装された面を上にして配置するとともに、前記積層体の前記電子部品が実装された面上に前記積層シートを、前記封止用シート面を下側にして配置する工程Cと、
前記工程Cの後、熱プレスして、前記電子部品を前記封止用シートに埋め込んで封止する工程Dとを具備し、
前記工程Dの後に、前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆されていることを特徴とする。
本発明に係る電子部品装置の製造方法によれば、熱プレスして、前記電子部品を前記封止用シートに埋め込んで封止する工程Dを有し、前記工程Dの後に、前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆される。電子部品を封止する樹脂においては、特に、角部分に割れ欠けが発生し易い。しかしながら、本発明に係る電子部品装置の製造方法によれば、前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆されているため、封止用シートの角部分の割れや欠けを抑制することができる。
前記構成において、前記機能層の厚さをh、前記機能層における前記樹脂により被覆されている部分の厚さをdとしたとき、前記工程Dの後の前記dが[0.01×h]以上[0.99×h]以下であることが好ましい。前記工程Dの後の前記dが[0.01×h]以上であると、封止用シートの角部分の割れや欠けをより好適に抑制することができる。一方、前記工程Dの後の前記dが[0.99×h]以下であると、前記樹脂により製造用の装置(例えば、上側加熱板)が汚染されることを防止することができる。
前記構成において、前記封止用シートの0〜200℃における最低溶融粘度が100000Pa・s以下であることが好ましい。前記封止用シートの0〜200℃における最低溶融粘度が100000Pa・s以下であると、熱プレス時の溶融粘度が100000Pa・s以下となる。その結果、機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆された構造を形成し易くすることができる。
前記構成においては、前記封止用シートと前記機能層とは平面視で同一形状であり、前記積層シートの外周の長さが500mm以上であることが好ましい。複数の電子部品を外周の長さが500mm以上という大面積の封止用シートにて封止する場合、封止用シートの電子部品への追従性は、より高いことが要望される。
本発明では、加熱板と封止用シートとの間に積層体が介在しているため、複数の電子部品を外周の長さが500mm以上という大面積の封止用シートにて封止する場合にも、封止用シートの電子部品への充分な追従性を確保することが可能となる。
なお、封止用シートの外周の長さとは、封止用シートにおける外側の周りの長さ全体をいい、例えば、封止用シートが矩形の場合は、[(縦の長さ)×2+(横の長さ)×2]のことをいい、封止用シートが円形の場合は、円周全体の長さ[2×π×(半径)]を言う。
前記構成において、前記封止用シートは、エポキシ樹脂、硬化剤、及び、無機充填剤を含有していることが好ましい。前記構成とすることにより、電子部品の長期信頼性を向上することができる。
また、本発明は、積層シートであって、前記に記載の電子部品装置の製造方法に使用されることを特徴とする。
前記積層シートが、前記に記載の電子部品装置の製造方法に使用されると、前記工程Dにより、前記機能層の側面の少なくとも一部を、前記封止用シートを構成する樹脂により被覆することができる。その結果、当該積層シートを用いて製造される電子部品装置は、封止用シートの角部分の割れや欠けを抑制されたものとなる。
前記構成において、前記封止用シートの0〜200℃における最低溶融粘度が100000Pa・s以下であることが好ましい。前記封止用シートの0〜200℃における最低溶融粘度が100000Pa・s以下であると、熱プレス時の溶融粘度が100000Pa・s以下となる。その結果、機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆された構造を形成し易くすることができる。
前記構成においては、前記封止用シートと前記機能層とは平面視で同一形状であり、前記積層シートの外周の長さが500mm以上であることが好ましい。複数の電子部品を外周の長さが500mm以上という大面積の封止用シートにて封止する場合、封止用シートの電子部品への追従性は、より高いことが要望される。
本発明では、加熱板と封止用シートとの間に積層体が介在しているため、複数の電子部品を外周の長さが500mm以上という大面積の封止用シートにて封止する場合にも、封止用シートの電子部品への充分な追従性を確保することが可能となる。
前記構成において、前記封止用シートは、エポキシ樹脂、硬化剤、及び、無機充填剤を含有していることが好ましい。前記構成とすることにより、電子部品の長期信頼性を向上することができる。
また、本発明は、電子部品装置であって、
電子部品が被実装体に実装された積層体と、
前記電子部品を封止した封止用シートと、
前記封止用シートの前記電子部品とは反対側に積層された機能層とを有し、
前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆されていることを特徴とする。
前記構成によれば、前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆されている。電子部品を封止する樹脂においては、特に、角部分に割れ欠けが発生し易い。しかしながら、本発明に係る電子部品装置によれば、前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆されているため、封止用シートの角部分の割れや欠けを抑制することができる。
本発明によれば、電子部品を封止している樹脂に割れや欠けが発生することを抑制することが可能な電子部品装置の製造方法、及び、積層シートを提供することができる。また、電子部品を封止している樹脂の割れや欠けの発生が抑制された電子部品装置を提供することができる。
本発明の一実施形態に係る電子部品装置の製造方法を説明するための断面模式図である。 本発明の一実施形態に係る電子部品装置の製造方法を説明するための断面模式図である。 本発明の一実施形態に係る電子部品装置の製造方法を説明するための断面模式図である。 (a)及び(b)は、本発明の一実施形態に係る電子部品装置の製造方法を説明するための断面模式図である。 本発明の一実施形態に係る電子部品装置の製造方法を説明するための断面模式図である。 本発明の一実施形態に係る電子部品装置の製造方法を説明するための断面模式図である。
以下、本発明の実施形態について、図面を参照しつつ説明する。ただし、本発明はこれらの実施形態のみに限定されるものではない。
本実施形態に係る電子部品装置の製造方法は、
電子部品が被実装体に実装された積層体を準備する工程Aと、
電子部品を封止するための封止用シートと前記封止用シートとは異なる材質からなる機能層とを有する積層シートを準備する工程Bと、
加熱板上に前記積層体を前記電子部品が実装された面を上にして配置するとともに、前記積層体の前記電子部品が実装された面上に前記積層シートを、前記封止用シート面を下側にして配置する工程Cと、
前記工程Cの後、熱プレスして、前記電子部品を前記封止用シートに埋め込んで封止する工程Dとを少なくとも具備し、
前記工程Dの後に、前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆されている。
前記電子部品としては、被実装体に実装され、電子部品としての機能を発揮するものであれば、特に限定されないが、例えば、SAW(Surface Acoustic Wave)フィルタ;圧力センサ、振動センサなどのMEMS(Micro Electro Mechanical Systems);LSIなどのIC、トランジスタなどの半導体素子;コンデンサ;抵抗などの電子デバイスを挙げることできる。
前記被実装体としては、特に限定されないが、プリント配線基板、半導体ウエハ等を挙げることができる。
前記積層体の具体例としては、前記電子部品として半導体素子(例えば、半導体チップ)を用いるとともに前記被実装体として半導体ウエハを用い、CoW(chip on wafer)接続を施したものを挙げることができる。
以下、前記電子部品として半導体チップ、前記被実装体として半導体ウエハを使用した場合について説明する。
図1〜図6は、本発明の一実施形態に係る電子部品装置の製造方法を説明するための断面模式図である。なお、図4(b)は、図4(a)の部分拡大図である。
[積層体を準備する工程]
図1に示すように、本実施形態に係る電子部品装置の製造方法では、まず、半導体チップ23が半導体ウエハ22に実装された積層体20を準備する(工程A)。なお、図1では、複数の半導体チップ23が半導体ウエハ22にw実装されている様子を示しているが、本発明において被実装体に実装される電子部品の数は1つであってもよい。半導体チップ23は、回路が形成された半導体ウエハを公知の方法でダイシングして個片化することにより形成できる。半導体チップ23の半導体ウエハ22への搭載には、フリップチップボンダーやダイボンダーなどの公知の装置を用いることができる。半導体チップ23と半導体ウエハ22とはバンプ(図示せず)などの突起電極を介して電気的に接続されている。また、半導体チップ23と半導体ウエハ22との間の距離は適宜設定でき、一般的には15〜50μm程度である。この間隙には、封止樹脂(アンダーフィル)を充填してもよい。
[積層シートを準備する工程]
また、本実施形態に係る電子部品装置の製造方法では、図2に示すように、電子部品を封止するための封止用シート10と封止用シート10とは異なる材質からなる機能層12とが積層された積層シート8を準備する(工程B)。積層シート8は、封止用シート10側を貼り合わせ面として、ポリエチレンテレフタレート(PET)フィルムなどの支持体上に積層された状態で準備してもよい。この場合、支持体には封止用シート10の剥離を容易に行うために離型処理が施されていてもよい。
なお、本実施形態では、積層シートが封止用シート10と機能層12とが積層された2層構成である場合について説明するが、本発明における積層シートは、封止用シートと機能層とを有していればこの例に限定されず、他の層がさらに積層されていてもよい。
(封止用シート)
封止用シート10は、エポキシ樹脂、及びフェノール樹脂を含むことが好ましい。これにより、良好な熱硬化性が得られる。
前記エポキシ樹脂としては、特に限定されるものではない。例えば、トリフェニルメタン型エポキシ樹脂、クレゾールノボラック型エポキシ樹脂、ビフェニル型エポキシ樹脂、変性ビスフェノールA型エポキシ樹脂、ビスフェノールA型エポキシ樹脂、ビスフェノールF型エポキシ樹脂、変性ビスフェノールF型エポキシ樹脂、ジシクロペンタジエン型エポキシ樹脂、フェノールノボラック型エポキシ樹脂、フェノキシ樹脂などの各種のエポキシ樹脂を用いることができる。これらエポキシ樹脂は単独で用いてもよいし2種以上併用してもよい。
エポキシ樹脂の硬化後の靭性及びエポキシ樹脂の反応性を確保する観点からは、エポキシ当量150〜250、軟化点もしくは融点が50〜130℃の常温で固形のものが好ましく、なかでも、信頼性の観点から、トリフェニルメタン型エポキシ樹脂、クレゾールノボラック型エポキシ樹脂、ビフェニル型エポキシ樹脂がより好ましい。
前記フェノール樹脂は、エポキシ樹脂との間で硬化反応を生起するものであれば特に限定されるものではない。例えば、フェノールノボラック樹脂、フェノールアラルキル樹脂、ビフェニルアラルキル樹脂、ジシクロペンタジエン型フェノール樹脂、クレゾールノボラック樹脂、レゾール樹脂などが用いられる。これらフェノール樹脂は単独で用いてもよいし、2種以上併用してもよい。
前記フェノール樹脂としては、エポキシ樹脂との反応性の観点から、水酸基当量が70〜250、軟化点が50〜110℃のものを用いることが好ましく、なかでも硬化反応性が高いという観点から、フェノールノボラック樹脂を好適に用いることができる。また、信頼性の観点から、フェノールアラルキル樹脂やビフェニルアラルキル樹脂のような低吸湿性のものも好適に用いることができる。
エポキシ樹脂とフェノール樹脂の配合割合は、硬化反応性という観点から、エポキシ樹脂中のエポキシ基1当量に対して、フェノール樹脂中の水酸基の合計が0.7〜1.5当量となるように配合することが好ましく、より好ましくは0.9〜1.2当量である。
封止用シート10中のエポキシ樹脂及びフェノール樹脂の合計含有量は、2.0重量%以上が好ましく、3.0重量%以上がより好ましい。2.0重量%以上であると、電子部品、被実装体などに対する接着力が良好に得られる。封止用シート10中のエポキシ樹脂及びフェノール樹脂の合計含有量は、20重量%以下が好ましく、10重量%以下がより好ましい。20重量%以下であると、吸湿性を低減できる。
封止用シート10は、熱可塑性樹脂を含むことが好ましい。これにより、未硬化時のハンドリング性や、硬化物の低応力性が得られる。
前記熱可塑性樹脂としては、天然ゴム、ブチルゴム、イソプレンゴム、クロロプレンゴム、エチレン−酢酸ビニル共重合体、エチレン−アクリル酸共重合体、エチレン−アクリル酸エステル共重合体、ポリブタジエン樹脂、ポリカーボネート樹脂、熱可塑性ポリイミド樹脂、6−ナイロンや6,6−ナイロンなどのポリアミド樹脂、フェノキシ樹脂、アクリル樹脂、PETやPBTなどの飽和ポリエステル樹脂、ポリアミドイミド樹脂、フッ素樹脂、スチレン−イソブチレン−スチレンブロック共重合体などが挙げられる。これらの熱可塑性樹脂は単独で、又は2種以上を併用して用いることができる。なかでも、低応力性、低吸水性という観点から、スチレン−イソブチレン−スチレンブロック共重合体が好ましい。
封止用シート10中の熱可塑性樹脂の含有量は、1.0重量%以上が好ましく、1.5重量%以上がより好ましい。1.0重量%以上であると、柔軟性、可撓性が得られる。封止用シート10中の熱可塑性樹脂の含有量は、3.5重量%以下が好ましく、3重量%以下がより好ましい。3.5重量%以下であると、電子部品や被実装体との接着性が良好である。
封止用シート10は、無機充填剤を含むことが好ましい。
前記無機充填剤は、特に限定されるものではなく、従来公知の各種充填剤を用いることができ、例えば、石英ガラス、タルク、シリカ(溶融シリカや結晶性シリカなど)、アルミナ、窒化アルミニウム、窒化珪素、窒化ホウ素の粉末が挙げられる。これらは単独で用いてもよいし、2種以上併用してもよい。なかでも、線膨張係数を良好に低減できるという理由から、シリカ、アルミナが好ましく、シリカがより好ましい。
シリカとしては、シリカ粉末が好ましく、溶融シリカ粉末がより好ましい。溶融シリカ粉末としては、球状溶融シリカ粉末、破砕溶融シリカ粉末が挙げられるが、流動性という観点から、球状溶融シリカ粉末が好ましい。なかでも、平均粒径が10〜30μmの範囲のものが好ましく、15〜25μmの範囲のものがより好ましい。
なお、平均粒径は、例えば、母集団から任意に抽出される試料を用い、レーザー回折散乱式粒度分布測定装置を用いて測定することにより導き出すことができる。
封止用シート10中の前記無機充填剤の含有量は、封止用シート10全体に対して、80〜95重量%であることが好ましく、より好ましくは、85〜90重量%である。前記無機充填剤の含有量が封止用シート10全体に対して80重量%以上であると、長期信頼性を向上できる。一方、前記無機充填剤の含有量が封止用シート10全体に対して95量%以下であると、柔軟性、流動性、接着性がより良好となる。
封止用シート10は、硬化促進剤を含むことが好ましい。
硬化促進剤としては、エポキシ樹脂とフェノール樹脂の硬化を進行させるものであれば特に限定されず、例えば、トリフェニルホスフィン、テトラフェニルホスホニウムテトラフェニルボレートなどの有機リン系化合物;2−フェニル−4,5−ジヒドロキシメチルイミダゾール、2−フェニル−4−メチル−5−ヒドロキシメチルイミダゾールなどのイミダゾール系化合物;などが挙げられる。なかでも、混練時の温度上昇によっても硬化反応が急激に進まず、封止用シート10を良好に作製できるという理由から、2−フェニル−4,5−ジヒドロキシメチルイミダゾールが好ましい。
硬化促進剤の含有量は、エポキシ樹脂及びフェノール樹脂の合計100重量部に対して0.1〜5重量部が好ましい。
封止用シート10は、難燃剤成分を含むことが好ましい。これにより、部品ショートや発熱などにより発火した際の、燃焼拡大を低減できる。難燃剤組成分としては、例えば水酸化アルミニウム、水酸化マグネシウム、水酸化鉄、水酸化カルシウム、水酸化スズ、複合化金属水酸化物などの各種金属水酸化物;ホスファゼン系難燃剤などを用いることができる。
少量でも難燃効果を発揮するという観点から、ホスファゼン系難燃剤に含まれるリン元素の含有率は、12重量%以上であることが好ましい。
封止用シート10中の難燃剤成分の含有量は、全有機成分(無機フィラーを除く)中、10重量%以上が好ましく、15重量%以上がより好ましい。10重量%以上であると、難燃性が良好に得られる。封止用シート10中の熱可塑性樹脂の含有量は、30重量%以下が好ましく、25重量%以下がより好ましい。30重量%以下であると、硬化物の物性低下(具体的には、ガラス転移温度や高温樹脂強度などの物性の低下)が少ない傾向がある。
封止用シート10は、シランカップリング剤を含むことが好ましい。シランカップリング剤としては特に限定されず、3−グリシドキシプロピルトリメトキシシランなどが挙げられる。
封止用シート10中のシランカップリング剤の含有量は、0.1〜3重量%が好ましい。0.1重量%以上であると、硬化物の強度が十分得られ吸水率を低くできる。3重量%以下であると、アウトガス量を低くできる。
封止用シート10は、顔料を含むことが好ましい。顔料としては特に限定されず、カーボンブラックなどが挙げられる。
封止用シート10中の顔料の含有量は、0.1〜2重量%が好ましい。0.1重量%以上であると、レーザーマーキング等によるマーキングをした際の良好なマーキング性が得られる。2重量%以下であると、硬化物強度が十分得られる。
なお、樹脂組成物には、上記の各成分以外に必要に応じて、他の添加剤を適宜配合できる。
封止用シート10の0〜200℃における最低溶融粘度は、100000Pa・s以下であることが好ましく、50000Pa・s以下であることがより好ましい。前記封止用シートの0〜200℃における最低溶融粘度が100000Pa・s以下であると、熱プレス時の溶融粘度が100000Pa・s以下となる。その結果、機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆された構造を形成し易くすることができる。封止用シート10の0〜200℃における最低溶融粘度は、熱可塑性樹脂の添加量によりコントロールすることができる。
また、封止用シート10の0〜200℃における最低溶融粘度は、1000Pa・s以上であることが好ましく、10000Pa・s以上であることがより好ましい。封止用シート10の0〜200℃における最低溶融粘度が1000Pa・s以上であると、積層体20の上に封止用シート10を配置した際、封止用シート10の外周部分(直下に電子部品がない部分)が垂れ下がることを抑制し、封止用シートと実装基板との間に空気が閉じ込められた状態でプレスされるのを抑制することができる。その結果、プレス後に得られる電子部品装置にボイドの発生が起りにくくなる。
封止用シート10の0〜200℃における最低溶融粘度は、熱可塑性樹脂、熱硬化性樹脂、無機充填剤等の添加量によりコントロールすることができる。
封止用シート10は、単層構造であってもよいし、2以上の封止用シートを積層した多層構造であってもよいが、層間剥離のおそれがなく、シート厚の均一性が高くし易いという理由から、単層構造が好ましい。
封止用シート10の厚さは、特に限定されないが、封止用シートとして使用する観点から、例えば、50μm〜2000μmである。
封止用シート10の製造方法は特に限定されないが、封止用シート10を形成するための樹脂組成物の混練物を調製し、得られた混練物を塗工する方法や、得られた混練物をシート状に塑性加工する方法が好ましい。これにより、溶剤を使用せずに封止用シート10を作製できるので、電子部品(半導体チップ23)が揮発した溶剤により影響を受けることを抑制することができる。
具体的には、後述の各成分をミキシングロール、加圧式ニーダー、押出機などの公知の混練機で溶融混練することにより混練物を調製し、得られた混練物を塗工又は塑性加工によりシート状にする。混練条件として、温度は、上述の各成分の軟化点以上であることが好ましく、例えば30〜150℃、エポキシ樹脂の熱硬化性を考慮すると、好ましくは40〜140℃、さらに好ましくは60〜120℃である。時間は、例えば1〜30分間、好ましくは5〜15分間である。
混練は、減圧条件下(減圧雰囲気下)で行うことが好ましい。これにより、脱気できるとともに、混練物への気体の侵入を防止できる。減圧条件下の圧力は、好ましくは0.1kg/cm以下、より好ましくは0.05kg/cm以下である。減圧下の圧力の下限は特に限定されないが、例えば、1×10−4kg/cm以上である。
混練物を塗工して封止用シート10を形成する場合、溶融混練後の混練物は、冷却することなく高温状態のままで塗工することが好ましい。塗工方法としては特に制限されず、バーコート法、ナイフコート法、スロットダイ法等を挙げることができる。塗工時の温度としては、上述の各成分の軟化点以上が好ましく、エポキシ樹脂の熱硬化性および成形性を考慮すると、例えば40〜150℃、好ましくは50〜140℃、さらに好ましくは70〜120℃である。
混練物を塑性加工して封止用シート10を形成する場合、溶融混練後の混練物は、冷却することなく高温状態のままで塑性加工することが好ましい。塑性加工方法としては特に制限されず、平板プレス法、Tダイ押出法、スクリューダイ押出法、ロール圧延法、ロール混練法、インフレーション押出法、共押出法、カレンダー成形法などなどが挙げられる。塑性加工温度としては上述の各成分の軟化点以上が好ましく、エポキシ樹脂の熱硬化性および成形性を考慮すると、例えば40〜150℃、好ましくは50〜140℃、さらに好ましくは70〜120℃である。
なお、封止用シート10は、適当な溶剤に封止用シート10を形成するための樹脂等を溶解、分散させてワニスを調整し、このワニスを塗工して得ることもできる。
(機能層)
機能層8は、封止用シート10により半導体チップ23を封止した際の封止用シート10の角部分の割れや欠けを抑制する機能や、封止後の反りを防止する機能を有する。
機能層8を構成する材質としては、金属箔やプラスチック板を好適に用いることができる。上記金属としては、42ニッケルー鉄合金(42アロイ)、SUS304等のステンレス、銅、アルミニウム、ニッケル等があげられる。なかでも、放熱性向上の観点から、銅が好ましい。
上記プラスチック板における素材としては、例えば、ポリエチレン(PE)、ポリプロピレン(PP)、エチレン−プロピレン共重合体等のオレフィン系樹脂;エチレン−酢酸ビニル共重合体(EVA)、アイオノマー樹脂、エチレン−(メタ)アクリル酸共重合体、エチレン−(メタ)アクリル酸エステル(ランダム、交互)共重合体等のエチレンをモノマー成分とする共重合体;ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリブチレンテレフタレート(PBT)等のポリエステル;アクリル系樹脂;ポリ塩化ビニル(PVC);ポリウレタン;ポリカーボネート;ポリフェニレンスルフィド(PPS);ポリアミド(ナイロン)、全芳香族ポリアミド(アラミド)等のアミド系樹脂;ポリエーテルエーテルケトン(PEEK);ポリイミド;ポリエーテルイミド;ポリ塩化ビニリデン;ABS(アクリロニトリル−ブタジエン−スチレン共重合体);セルロース系樹脂;シリコーン樹脂;フッ素樹脂などが挙げられる。
機能層8の厚さとしては、50〜5000μmが好ましく、100〜1000μmがより好ましい。機能層8の厚さを50μm以上とすることにより、封止後の反りを緩和することができ、5000μm以下とすることにより、プレス時に封止用シートに熱が伝わりやすくなり、電子部品の埋め込み性を向上させることができる。
積層シート8において、封止用シート10と機能層7とは平面視で同一形状であり、積層シート8の外周の長さが500mm以上であることが好ましく、800mm以上であることがより好ましい。また、積層シート8の外周の長さの上限は特に限定されないが、実用的な範囲を考慮して、例えば3000mm以下とすることができる。複数の半導体チップ23を外周の長さが500mm以上という大面積の封止用シート10にて封止する場合、封止用シート10の半導体チップ23への追従性は、より高いことが要望される。本実施形態では、後述するように、下側加熱板32と封止用シート10との間に積層体20が介在しているため、複数の半導体チップ23を外周の長さが500mm以上という大面積の封止用シート10にて封止する場合にも、封止用シート10の半導体チップ23への充分な追従性を確保することが可能となる。
積層シート8は、封止用シート10と機能層8とを積層することにより得られる。積層方法については特に限定されず、例えば、封止用シート10と機能層8とを別々に作成しておき、これらを圧着等により貼り合わせる方法や機能層8上に封止用シートを形成するための混練物等を塗工する方法等が挙げられる。
[積層シートと積層体とを配置する工程]
積層体を準備する工程(工程A)、及び、積層シートを準備する工程(工程B)の後、図3に示すように、下側加熱板32上に積層体20を半導体チップ23が実装された面を上にして配置するとともに、積層体20の半導体チップ23が実装された面上に積層シート8を、封止用シート10面を下側にして配置する(工程C)。この工程Cにおいては、下側加熱板32上にまず積層体20を配置し、その後、積層体20上に積層シート8を配置してもよく、積層体20上に積層シート8を先に積層し、その後、積層体20と積層シート8とが積層された積層物を下側加熱板32上に配置してもよい。
[電子部品を封止用シートに埋め込む工程]
前記工程Cの後、図4(a)に示すように、下側加熱板32と上側加熱板34とにより熱プレスして、半導体チップ23(電子部品)を封止用シート10に埋め込む(工程D)。封止用シート10は、半導体チップ23及びそれに付随する要素を外部環境から保護するための封止樹脂として機能することとなる。これにより、半導体ウエハ22上に実装されている半導体チップ23が封止用シート10に埋め込まれた構造体26が得られる。
半導体チップ23を封止用シート10に埋め込む際の熱プレス条件としては、温度が、例えば、40〜100℃、好ましくは50〜90℃であり、圧力が、例えば、0.1〜10MPa、好ましくは0.5〜8MPaであり、時間が、例えば0.3〜10分間、好ましくは0.5〜5分間である。これにより、半導体チップ23が封止用シート10に埋め込まれた電子部品装置を得ることができる。また、封止用シート10の半導体チップ23及び半導体ウエハ22への密着性および追従性の向上を考慮すると、減圧条件下においてプレスすることが好ましい。
前記減圧条件としては、圧力が、例えば、0.1〜5kPa、好ましくは、0.1〜100Paであり、減圧保持時間(減圧開始からプレス開始までの時間))が、例えば、5〜600秒であり、好ましくは、10〜300秒である。
工程Dの後、すなわち、半導体チップ23(電子部品)を封止用シート10に埋め込んだ後、機能層8の側面の少なくとも一部が封止用シート10を構成する樹脂により被覆されている(図4(b)参照)。このような構成は、半導体チップ23(電子部品)を封止用シート10に埋め込む際の圧力により、封止用シート10を構成する樹脂の一部が側面方向に押し出されるとともに、機能層8の一部が封止用シート10に埋め込まれた結果、得られる。
ここで、工程Dの後の機能層8の厚さをh、機能層8における前記樹脂により被覆されている部分(封止用シート10を構成する樹脂により被覆されている部分)の厚さをdとしたとき、工程Dの後の前記dは、[0.01×h]以上であることが好ましく、[0.05×h]以上であることがより好ましい。また、工程Dの後の前記dは、[0.99×h]以下であることが好ましく、[0.50×h]以下であることがより好ましい。前記工程Dの後の前記dが[0.01×h]以上であると、封止用シートの角部分の割れや欠けをより好適に抑制することができる。一方、前記工程Dの後の前記dが[0.99×h]以下であると、前記樹脂により製造用の装置(例えば、上側加熱板34)が汚染されることを防止することができる。工程Dの後の前記dの数値は、工程Dを行なう際の条件(例えば、圧力や加圧時間)や、封止用シート10を構成する樹脂の選択により、コントロールすることができる。
[熱硬化工程]
次に、封止用シート10を熱硬化処理して電子部品装置28を形成する(図5参照)。具体的には、例えば、半導体ウエハ22上に実装されている半導体チップ23が封止用シート10に埋め込まれた構造体26全体を加熱することにより封止体28を得る。
熱硬化処理の条件として、加熱温度が好ましくは100℃以上、より好ましくは120℃以上である。一方、加熱温度の上限が、好ましくは200℃以下、より好ましくは180℃以下である。加熱時間が、好ましくは10分以上、より好ましくは30分以上である。一方、加熱時間の上限が、好ましくは180分以下、より好ましくは120分以下である。また、必要に応じて加圧してもよく、好ましくは0.1MPa以上、より好ましくは0.5MPa以上である。一方、上限は好ましくは10MPa以下、より好ましくは5MPa以下である。
[ダイシング工程]
続いて、封止体28のダイシングを行ってもよい(図6参照)。これにより、半導体チップ23単位での電子部品装置29を得ることができる。
[基板実装工程]
必要に応じて、電子部品装置29に対して(半導体ウエハ22の半導体チップ23とは反対側の面に対して)再配線及びバンプを形成し、これを別途の基板(図示せず)に実装する基板実装工程を行うことができる。電子部品装置29の前記別途の基板への実装には、フリップチップボンダーやダイボンダーなどの公知の装置を用いることができる。この基板実装工程を行なった場合、FOWLP(ファンアウト型ウエハレベルパッケージ)を得ることができる。
以上、本実施形態に係る電子部品装置の製造方法によれば、熱プレスして、半導体チップ23を封止用シート10に埋め込んで封止する工程Dを有し、前記工程Dの後に、機能層8の側面の少なくとも一部が封止用シート10を構成する樹脂により被覆される。半導体チップ23を封止する樹脂においては、特に、角部分に割れ欠けが発生し易い。しかしながら、本実施形態に係る電子部品装置の製造方法によれば、機能層8の側面の少なくとも一部が封止用シート10を構成する樹脂により被覆されているため、封止用シート10の角部分の割れや欠けを抑制することができる。
上述した実施形態では、本発明の電子部品として半導体チップ23、被実装体として半導体ウエハ22を使用した場合について説明したが、本発明はこの例に限定されず、前記電子部品として半導体チップ以外のものを使用し、前記被実装体として半導体ウエハ以外のものを使用した場合にも上記電子部品装置の製造方法を適用することができる。
以下に、この発明の好適な実施例を例示的に詳しく説明する。ただし、この実施例に記載されている材料や配合量などは、特に限定的な記載がない限りは、この発明の範囲をそれらのみに限定する趣旨のものではない。
実施例で使用した成分について説明する。
エポキシ樹脂a:新日鐵化学(株)製のYSLV−80XY(ビスフェノールF型エポキシ樹脂、エポキン当量200g/eq、軟化点80℃)
フェノール樹脂a:明和化成社製のMEH−7851−SS(ビフェニルアラルキル骨格を有するフェノール樹脂、水酸基当量203g/eq、軟化点67℃)
無機充填剤a:電気化学工業社製のFB−9454FC(溶融球状シリカ、平均粒子径20μm)
硬化促進剤a:四国化成工業社製の2PHZ−PW(2−フェニル−4,5−ジヒドロキシメチルイミダゾール)
熱可塑性樹脂a:カネカ社製のSIBSTER 072T(スチレン−イソブチレン−スチレンブロック共重合体)
(封止用シートの作成)
実施例1〜2、比較例1
表1に記載の配合比に従い、各成分を配合し、ロール混練機により60〜120℃、10分間、減圧条件下(0.01kg/cm)で溶融混練し、混練物を調製した。次いで、得られた混練物を、120℃の条件下、スロットダイ法により塗工してシート状に形成し、表1に示す厚さの封止用シートを作製した。なお、実施例、比較例の各封止用シートの形状は、円形状であり、直径、外周長さは表1の通りである。
(最低溶融粘度の測定)
粘弾性測定装置ARES(レオメトリックス・サイエンティフィック社製)を用いて各サンプルを測定したときの0〜200℃における溶融粘度の最低値を最低溶融粘度とした。測定条件は、昇温速度10℃/min、ひずみ:20%、周波数:0.1Hzとした。
(積層シートの作成)
実施例、及び、比較例の封止用シートに機能層を貼り付け、積層シートを得た。機能層には、実施例、比較例とも共通のものを用いた。具体的は、円形状、厚さ50μmの銅箔を用いた。機能層の直径、外周長さは表1の通りである。なお、貼り付けの際は、封止用シートと機能層の中心点が平面視で一致するように貼り付けた。
(電子部品が実装された基板の準備)
電子部品が実装された基板を準備した。基板には、直径300mm、厚さ700μmの半導体ウェハを用いた。電子部品は、縦10mm、横10mm、厚さ500μmの半導体チップを用い、前記基板上に10mmの間隔(1の電子部品の端部と隣の電子部品の端部との距離)をあけて、縦14個×横14個に実装した。なお、パンプの高さは、50μmである。
(評価用サンプルの作成)
瞬時真空積層装置VS008−1515(ミカドテクノス(株)製)の下側加熱板上に、電子部品が実装された面を上にして前記基板を配置し、その上に、積層シートを、封止用シート面を下側にして配置した。その後、減圧下で熱プレスした。熱プレス条件は、表1の通りである。
熱プレスの後、150℃のオーブンにて1時間加熱した。その後、室温(23℃)にまで自然冷却し、評価用サンプルとした。
(被覆率の測定)
測定顕微鏡システム(CCS−CORE PLUS、イノテック社製)を用い、各サンプルについて、機能層における樹脂により被覆されている部分の厚さdを測定した。その後、下記(式1)により被覆率を算出した。なお、本実施例、比較例では、[最初の機能層の厚さ]は、50μmである。結果を表1に示す。
(式1) [被覆率]=d/[最初の機能層の厚さ]
(剥離性)
測定顕微鏡システム(CCS−CORE PLUS、イノテック社製)を用い、封止用シートと機能層との間に剥離があるか否かを観察した。剥離がなかった場合を〇、剥離があった場合を×として評価した。なお、剥離がなかった場合は、機能層により封止用シートの角部分の割れや欠けを抑制することが可能となる。一方、剥離がある場合は、封止用シートの角部分の割れや欠けを抑制しにくくなる。
Figure 2014229771
8 積層シート
10 封止用シート
12 機能層
20 積層体
22 半導体ウェハ(被実装体)
23 半導体チップ(電子部品)
28 電子部品装置
32 下側加熱板

Claims (11)

  1. 電子部品が被実装体に実装された積層体を準備する工程Aと、
    電子部品を封止するための封止用シートと前記封止用シートとは異なる材質からなる機能層とを有する積層シートを準備する工程Bと、
    加熱板上に前記積層体を前記電子部品が実装された面を上にして配置するとともに、前記積層体の前記電子部品が実装された面上に前記積層シートを、前記封止用シート面を下側にして配置する工程Cと、
    前記工程Cの後、熱プレスして、前記電子部品を前記封止用シートに埋め込んで封止する工程Dとを具備し、
    前記工程Dの後に、前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆されていることを特徴とする半導体装置の製造方法。
  2. 前記機能層の厚さをh、前記機能層における前記樹脂により被覆されている部分の厚さをdとしたとき、前記工程Dの後の前記dが[0.01×h]以上[0.99×h]以下であることを特徴とする請求項1に記載の半導体装置の製造方法。
  3. 前記封止用シートの0〜200℃における最低溶融粘度が100000Pa・s以下であることを特徴とする請求項1又は2に記載の電子部品装置の製造方法。
  4. 前記封止用シートと前記機能層とは平面視で同一形状であり、前記積層シートの外周の長さが500mm以上であることを特徴とする請求項1〜3のいずれか1に記載の電子部品装置の製造方法。
  5. 前記封止用シートは、エポキシ樹脂、硬化剤、及び、無機充填剤を含有していることを特徴とする請求項1〜4のいずれか1に記載の電子部品装置の製造方法。
  6. 請求項1〜5のいずれか1に記載の電子部品装置の製造方法に使用されることを特徴とする積層シート。
  7. 前記封止用シートの0〜200℃における最低溶融粘度が100000Pa・s以下であることを特徴とする請求項6に記載の積層シート。
  8. 前記封止用シートと前記機能層とは平面視で同一形状であり、前記積層シートの外周の長さが500mm以上であることを特徴とする請求項6又は7に記載の積層シート。
  9. 前記封止用シートは、エポキシ樹脂、硬化剤、及び、無機充填剤を含有していることを特徴とする請求項6〜8のいずれか1に記載の積層シート。
  10. 電子部品が被実装体に実装された積層体と、
    前記電子部品を封止した封止用シートと、
    前記封止用シートの前記電子部品とは反対側に積層された機能層とを有し、
    前記機能層の側面の少なくとも一部が前記封止用シートを構成する樹脂により被覆されていることを特徴とする電子部品装置。
  11. 前記機能層の厚さをh、前記機能層における前記樹脂により被覆されている部分の厚さをdとしたとき、前記dが[0.01×h]以上[0.99×h]以下であることを特徴とする請求項10に記載の電子部品装置。
JP2013108845A 2013-05-23 2013-05-23 電子部品装置の製造方法、及び、積層シート Expired - Fee Related JP5735036B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2013108845A JP5735036B2 (ja) 2013-05-23 2013-05-23 電子部品装置の製造方法、及び、積層シート
PCT/JP2014/060797 WO2014188825A1 (ja) 2013-05-23 2014-04-16 電子部品装置の製造方法、積層シート、及び、電子部品装置
KR1020157031254A KR20160013011A (ko) 2013-05-23 2014-04-16 전자 부품 장치의 제조 방법, 적층 시트, 및 전자 부품 장치
SG11201509542VA SG11201509542VA (en) 2013-05-23 2014-04-16 Method for manufacturing electronic component device, laminated sheet, and electronic component device
CN201480028638.4A CN105210184A (zh) 2013-05-23 2014-04-16 电子部件装置的制造方法、层叠片、以及电子部件装置
TW103115865A TW201508844A (zh) 2013-05-23 2014-05-02 電子零件裝置之製造方法、積層片、及電子零件裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013108845A JP5735036B2 (ja) 2013-05-23 2013-05-23 電子部品装置の製造方法、及び、積層シート

Publications (2)

Publication Number Publication Date
JP2014229771A true JP2014229771A (ja) 2014-12-08
JP5735036B2 JP5735036B2 (ja) 2015-06-17

Family

ID=51933390

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013108845A Expired - Fee Related JP5735036B2 (ja) 2013-05-23 2013-05-23 電子部品装置の製造方法、及び、積層シート

Country Status (6)

Country Link
JP (1) JP5735036B2 (ja)
KR (1) KR20160013011A (ja)
CN (1) CN105210184A (ja)
SG (1) SG11201509542VA (ja)
TW (1) TW201508844A (ja)
WO (1) WO2014188825A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3115393A1 (en) 2015-07-07 2017-01-11 Shin-Etsu Chemical Co., Ltd. Heat-curable resin composition for semiconductor encapsulation
EP3242321A1 (en) 2016-05-02 2017-11-08 Shin-Etsu Chemical Co., Ltd. Method for encapsulating a base material with a large-area semiconductor element
WO2017203622A1 (ja) * 2016-05-25 2017-11-30 日立化成株式会社 封止構造体及びその製造方法、並びに、封止材
EP3290460A1 (en) 2016-09-01 2018-03-07 Shin-Etsu Chemical Co., Ltd. Heat-curable resin composition for semiconductor encapsulation
JP2018064054A (ja) * 2016-10-14 2018-04-19 日立化成株式会社 封止材、及び、封止構造体の製造方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6379051B2 (ja) * 2015-01-23 2018-08-22 日東電工株式会社 中空型電子デバイス封止用シート
US11799442B2 (en) 2017-09-29 2023-10-24 Nagase Chemtex Corporation Manufacturing method of mounting structure, and laminate sheet therefor
JP6718106B2 (ja) * 2017-12-14 2020-07-08 ナガセケムテックス株式会社 実装構造体の製造方法
CN116888714A (zh) * 2021-02-01 2023-10-13 长濑化成株式会社 电子部件安装基板的密封方法及热固化性片材

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08153832A (ja) * 1994-11-29 1996-06-11 Toshiba Corp 樹脂封止型半導体装置、電子回路装置およびこの製造方法
JPH10163400A (ja) * 1996-11-28 1998-06-19 Nitto Denko Corp 半導体装置及びそれに用いる2層リードフレーム
JP2005206665A (ja) * 2004-01-21 2005-08-04 Nitto Denko Corp シート状半導体封止用樹脂組成物
JP2010225752A (ja) * 2009-03-23 2010-10-07 Tdk Corp 樹脂封止型電子部品及びその製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3957246B2 (ja) 1998-12-04 2007-08-15 日東電工株式会社 半導体素子封止用シートおよびそれを用いた半導体装置の製法ならびに半導体装置
JP2007307843A (ja) * 2006-05-20 2007-11-29 Apic Yamada Corp 樹脂モールド方法および樹脂モールド装置
JP2011001473A (ja) * 2009-06-19 2011-01-06 Hitachi Chem Co Ltd 電子部品用絶縁材料
JP5385247B2 (ja) * 2010-12-03 2014-01-08 信越化学工業株式会社 ウエハモールド材及び半導体装置の製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08153832A (ja) * 1994-11-29 1996-06-11 Toshiba Corp 樹脂封止型半導体装置、電子回路装置およびこの製造方法
JPH10163400A (ja) * 1996-11-28 1998-06-19 Nitto Denko Corp 半導体装置及びそれに用いる2層リードフレーム
JP2005206665A (ja) * 2004-01-21 2005-08-04 Nitto Denko Corp シート状半導体封止用樹脂組成物
JP2010225752A (ja) * 2009-03-23 2010-10-07 Tdk Corp 樹脂封止型電子部品及びその製造方法

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3115393A1 (en) 2015-07-07 2017-01-11 Shin-Etsu Chemical Co., Ltd. Heat-curable resin composition for semiconductor encapsulation
KR20170006266A (ko) 2015-07-07 2017-01-17 신에쓰 가가꾸 고교 가부시끼가이샤 반도체 밀봉용 열경화성 수지 조성물
US10407536B2 (en) 2015-07-07 2019-09-10 Shin-Etsu Chemical Co., Ltd. Heat-curable resin composition for semiconductor encapsulation
EP3242321A1 (en) 2016-05-02 2017-11-08 Shin-Etsu Chemical Co., Ltd. Method for encapsulating a base material with a large-area semiconductor element
KR20170124454A (ko) 2016-05-02 2017-11-10 신에쓰 가가꾸 고교 가부시끼가이샤 대면적의 반도체 소자 탑재 기재를 밀봉하는 방법
US9972507B2 (en) 2016-05-02 2018-05-15 Shin-Etsu Chemical Co., Ltd. Method for encapsulating large-area semiconductor element-mounted base material
WO2017203622A1 (ja) * 2016-05-25 2017-11-30 日立化成株式会社 封止構造体及びその製造方法、並びに、封止材
JPWO2017203622A1 (ja) * 2016-05-25 2019-03-22 日立化成株式会社 封止構造体及びその製造方法、並びに、封止材
EP3290460A1 (en) 2016-09-01 2018-03-07 Shin-Etsu Chemical Co., Ltd. Heat-curable resin composition for semiconductor encapsulation
KR20180025816A (ko) 2016-09-01 2018-03-09 신에쓰 가가꾸 고교 가부시끼가이샤 반도체 밀봉용 열경화성 수지 조성물
US10385203B2 (en) 2016-09-01 2019-08-20 Shin-Etsu Chemical Co., Ltd. Heat-curable resin composition for semiconductor encapsulation
JP2018064054A (ja) * 2016-10-14 2018-04-19 日立化成株式会社 封止材、及び、封止構造体の製造方法

Also Published As

Publication number Publication date
CN105210184A (zh) 2015-12-30
SG11201509542VA (en) 2015-12-30
WO2014188825A1 (ja) 2014-11-27
JP5735036B2 (ja) 2015-06-17
TW201508844A (zh) 2015-03-01
KR20160013011A (ko) 2016-02-03

Similar Documents

Publication Publication Date Title
JP5735036B2 (ja) 電子部品装置の製造方法、及び、積層シート
JP5133598B2 (ja) 封止用熱硬化型接着シート
JP6643791B2 (ja) 中空封止用樹脂シート及び中空パッケージの製造方法
JP2009091389A (ja) 中空型デバイス封止用樹脂組成物シートおよびそれを用いて封止した中空型デバイス
TW201532151A (zh) 半導體封裝之製造方法
WO2016189998A1 (ja) 電子部品内蔵基板用封止樹脂シート及び電子部品内蔵基板の製造方法
WO2016181761A1 (ja) 封止樹脂シート
WO2016080116A1 (ja) 半導体装置の製造方法
JP6302693B2 (ja) 中空封止用樹脂シート及び中空パッケージの製造方法
WO2014188826A1 (ja) 電子部品装置の製造方法
WO2014156777A1 (ja) 中空型電子デバイス封止用シート、及び、中空型電子デバイスパッケージの製造方法
WO2014188824A1 (ja) 電子部品装置の製造方法
WO2016080117A1 (ja) セパレータ付き封止用シート、及び、半導体装置の製造方法
JP6434181B2 (ja) 中空型電子デバイス封止用シート、及び、中空型電子デバイスパッケージの製造方法
JP6630861B2 (ja) セパレータ付き封止用シート、及び、半導体装置の製造方法
JP5735030B2 (ja) 電子デバイス封止用樹脂シート及び電子デバイスパッケージの製造方法
WO2014156779A1 (ja) 熱硬化性封止用シート、及び、セパレータ付き熱硬化性封止用シート
TW201430966A (zh) 密封體的製造方法、密封體製造用框狀間隔件、密封體及電器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20141119

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20141119

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20150108

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150114

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150213

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150317

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150415

R150 Certificate of patent or registration of utility model

Ref document number: 5735036

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees