JP2013183381A - 半導体装置、半導集積回路の制御方法およびそのプログラム - Google Patents
半導体装置、半導集積回路の制御方法およびそのプログラム Download PDFInfo
- Publication number
- JP2013183381A JP2013183381A JP2012047308A JP2012047308A JP2013183381A JP 2013183381 A JP2013183381 A JP 2013183381A JP 2012047308 A JP2012047308 A JP 2012047308A JP 2012047308 A JP2012047308 A JP 2012047308A JP 2013183381 A JP2013183381 A JP 2013183381A
- Authority
- JP
- Japan
- Prior art keywords
- input signal
- semiconductor device
- signal
- input
- delay time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Pulse Circuits (AREA)
- Dc Digital Transmission (AREA)
Abstract
【解決手段】本発明にかかる半導体装置は、出力装置から出力される入力信号を入力装置に伝送する信号線と、前記信号線上に設けられ、前記入力信号を遅延させるとともにダンピングする調整回路と、前記入力信号の遅延時間とダンピング抵抗値とを制御する制御部と、を備えるものである。前記調整回路は、前記信号線上に設けられ、前記入力信号を遅延させて出力する遅延部と、前記信号線上において、前記遅延部の後段に設けられ、前記遅延部から出力された入力信号をダンピングして前記入力装置に対し出力するダンピング抵抗部と、を有するものである。
【選択図】図1
Description
11 遅延時間調整回路
12 ダンピング抵抗値選択回路
20 制御用半導体装置
30 送信側半導体装置
40 受信側半導体装置
111 バッファ
112 バッファ
113 バッファ
114 セレクタ
121 抵抗
122 抵抗
123 抵抗
124 スイッチ
125 スイッチ
126 スイッチ
I 入力信号
S 選択信号
T 切替信号
Claims (6)
- 出力装置から出力される入力信号を入力装置に伝送する信号線と、
前記信号線上に設けられ、前記入力信号を遅延させるとともにダンピングする調整回路と、
前記入力信号の遅延時間とダンピング抵抗値とを制御する制御部と、
を備える半導体装置。 - 前記調整回路は、
前記信号線上に設けられ、前記入力信号を遅延させて出力する遅延部と、
前記信号線上において、前記遅延部の後段に設けられ、前記遅延部から出力された入力信号をダンピングして前記入力装置に対し出力するダンピング抵抗部と、
を有する請求項1に記載の半導体装置。 - 前記遅延部は、
直列に接続された複数のバッファと、
前記制御部の選択信号に基づき、前記複数のバッファから夫々出力される複数の入力信号のうち1を選択する選択回路と、
を有する請求項1又は2に記載の半導体装置。 - 前記ダンピング抵抗部は、
並列に接続された抵抗値の異なる複数の抵抗と、
前記複数の抵抗に夫々接続された複数のスイッチ、とを有し、
前記制御部の切替信号に基づき、前記複数のスイッチのうち1をオンして前記抵抗を切り替える、
請求項1〜3のいずれか1項に記載の半導体装置。 - 出力装置から送信される入力信号を入力装置に伝送する信号線上において、前記入力信号の監視結果に基づいて選択された遅延時間、前記入力信号を遅延させ、
前記信号線上において、前記入力信号の監視結果に基づいて選択されたダンピング抵抗を用いて遅延された前記入力信号をダンピングする、
半導体装置の制御方法。 - 出力装置から送信される入力信号を入力装置に伝送する信号線上において、前記入力信号の監視結果に基づいて選択された遅延時間、前記入力信号を遅延させ、
前記信号線上において、前記入力信号の監視結果に基づいて選択されたダンピング抵抗を用いて、遅延された前記入力信号をダンピングする処理をコンピュータに実行させるプログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012047308A JP5704654B2 (ja) | 2012-03-02 | 2012-03-02 | 半導体装置、半導集積回路の制御方法およびそのプログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012047308A JP5704654B2 (ja) | 2012-03-02 | 2012-03-02 | 半導体装置、半導集積回路の制御方法およびそのプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013183381A true JP2013183381A (ja) | 2013-09-12 |
JP5704654B2 JP5704654B2 (ja) | 2015-04-22 |
Family
ID=49273735
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012047308A Active JP5704654B2 (ja) | 2012-03-02 | 2012-03-02 | 半導体装置、半導集積回路の制御方法およびそのプログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5704654B2 (ja) |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61129916A (ja) * | 1984-11-29 | 1986-06-17 | Fujitsu Ltd | 遅延回路 |
JPH02274121A (ja) * | 1989-04-17 | 1990-11-08 | Nec Corp | Cmos遅延回路 |
JPH0856143A (ja) * | 1994-08-10 | 1996-02-27 | Advantest Corp | 周期クロックの可変遅延回路 |
JPH08181583A (ja) * | 1994-12-22 | 1996-07-12 | Toshiba Corp | 集積回路 |
JPH09172356A (ja) * | 1995-12-19 | 1997-06-30 | Fujitsu Ltd | 遅延回路及びデジタル位相ロック回路 |
JPH11112485A (ja) * | 1997-08-04 | 1999-04-23 | Matsushita Electric Ind Co Ltd | 複数伝送線路間の遅延時間の調整装置及び調整方法 |
JPH11183660A (ja) * | 1997-12-18 | 1999-07-09 | Rohm Co Ltd | 時計内蔵携帯式情報処理装置 |
JP2001154907A (ja) * | 1999-11-29 | 2001-06-08 | Nec Kofu Ltd | 遅延調整回路及び情報処理装置 |
JP2008029020A (ja) * | 2007-08-20 | 2008-02-07 | Yamaha Corp | 信号遅延補正回路 |
WO2010137330A1 (ja) * | 2009-05-27 | 2010-12-02 | パナソニック株式会社 | 遅延調整装置、遅延調整方法 |
JP2010272688A (ja) * | 2009-05-21 | 2010-12-02 | Renesas Electronics Corp | 半導体装置 |
-
2012
- 2012-03-02 JP JP2012047308A patent/JP5704654B2/ja active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61129916A (ja) * | 1984-11-29 | 1986-06-17 | Fujitsu Ltd | 遅延回路 |
JPH02274121A (ja) * | 1989-04-17 | 1990-11-08 | Nec Corp | Cmos遅延回路 |
JPH0856143A (ja) * | 1994-08-10 | 1996-02-27 | Advantest Corp | 周期クロックの可変遅延回路 |
JPH08181583A (ja) * | 1994-12-22 | 1996-07-12 | Toshiba Corp | 集積回路 |
JPH09172356A (ja) * | 1995-12-19 | 1997-06-30 | Fujitsu Ltd | 遅延回路及びデジタル位相ロック回路 |
JPH11112485A (ja) * | 1997-08-04 | 1999-04-23 | Matsushita Electric Ind Co Ltd | 複数伝送線路間の遅延時間の調整装置及び調整方法 |
JPH11183660A (ja) * | 1997-12-18 | 1999-07-09 | Rohm Co Ltd | 時計内蔵携帯式情報処理装置 |
JP2001154907A (ja) * | 1999-11-29 | 2001-06-08 | Nec Kofu Ltd | 遅延調整回路及び情報処理装置 |
JP2008029020A (ja) * | 2007-08-20 | 2008-02-07 | Yamaha Corp | 信号遅延補正回路 |
JP2010272688A (ja) * | 2009-05-21 | 2010-12-02 | Renesas Electronics Corp | 半導体装置 |
WO2010137330A1 (ja) * | 2009-05-27 | 2010-12-02 | パナソニック株式会社 | 遅延調整装置、遅延調整方法 |
Also Published As
Publication number | Publication date |
---|---|
JP5704654B2 (ja) | 2015-04-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4937609B2 (ja) | 出力バッファ回路と差動出力バッファ回路並びに伝送方法 | |
JP4893052B2 (ja) | レシーバ回路及びレシーバ回路試験方法 | |
EP2720109A2 (en) | Signal flow control through clock signal rate adjustments | |
US20050046458A1 (en) | Digital delay elements constructed in a programmable logic device | |
US5294842A (en) | Update synchronizer | |
US20030006808A1 (en) | Glitchless clock output circuit and the method for the same | |
JP5274660B2 (ja) | タイミング発生器および試験装置 | |
JP5704654B2 (ja) | 半導体装置、半導集積回路の制御方法およびそのプログラム | |
JP5136043B2 (ja) | 論理回路および記録媒体 | |
JP3736518B2 (ja) | 半導体装置 | |
JP2007235623A (ja) | インタフェース回路および2値データ伝送方法 | |
JP5580763B2 (ja) | 半導体集積回路 | |
JP5092794B2 (ja) | フレームパルス信号ラッチ回路および位相調整方法 | |
JP5257493B2 (ja) | 出力バッファ回路 | |
KR101315852B1 (ko) | 데이터 통신용 송신기 | |
US10374586B2 (en) | Slew rate adjusting circuit and slew rate adjusting method | |
JP4992927B2 (ja) | シリアルパラレル変換装置 | |
JP5805052B2 (ja) | クロック回路 | |
JP2007129601A (ja) | 同期回路システム | |
JPH0644149A (ja) | 同時切替制限器 | |
JP2012238988A (ja) | 遅延調整回路、遅延調整方法及び電子機器 | |
KR0172775B1 (ko) | 다중 클럭 발생기 | |
US9054719B2 (en) | Current compensation circuit | |
KR20200132453A (ko) | 지연 고정 루프 | |
JP2005038157A (ja) | クロック調整回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130705 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140131 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140204 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140328 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140603 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140722 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150127 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150219 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5704654 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |