JP2013162118A - 炭化珪素半導体装置 - Google Patents

炭化珪素半導体装置 Download PDF

Info

Publication number
JP2013162118A
JP2013162118A JP2012036988A JP2012036988A JP2013162118A JP 2013162118 A JP2013162118 A JP 2013162118A JP 2012036988 A JP2012036988 A JP 2012036988A JP 2012036988 A JP2012036988 A JP 2012036988A JP 2013162118 A JP2013162118 A JP 2013162118A
Authority
JP
Japan
Prior art keywords
plane
silicon carbide
semiconductor device
carbide semiconductor
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012036988A
Other languages
English (en)
Other versions
JP6119100B2 (ja
Inventor
Mitsuru Shimazu
充 嶋津
Toru Hiyoshi
透 日吉
Keiji Wada
圭司 和田
Takeyoshi Masuda
健良 増田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to CN201280065718.8A priority Critical patent/CN104025300B/zh
Priority to PCT/JP2012/082493 priority patent/WO2013114743A1/ja
Priority to EP12867527.9A priority patent/EP2811529B1/en
Priority to US13/722,486 priority patent/US8829535B2/en
Publication of JP2013162118A publication Critical patent/JP2013162118A/ja
Application granted granted Critical
Publication of JP6119100B2 publication Critical patent/JP6119100B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0475Changing the shape of the semiconductor body, e.g. forming recesses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material

Abstract

【課題】より大きいチャネル移動度を得ることができる炭化珪素半導体装置を提供する。
【解決手段】炭化珪素半導体装置100は、絶縁膜126と、絶縁膜126に覆われた表面を有する炭化珪素層109を有する。表面は第1の領域R1を含む。第1の領域R1は第1の面方位を少なくとも部分的に有する。第1の面方位は、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである。
【選択図】図1

Description

この発明は、炭化珪素半導体装置に関し、より特定的には、絶縁膜に覆われた表面を有する炭化珪素層を含む炭化珪素半導体装置に関するものである。
特開2002−261275号公報(特許文献1)によれば、次の内容の記載がある。MOS(Metal Oxide Semiconductor)デバイスにおいて、酸化膜が積層された4H型SiCの面は、{03−38}面または{03−38}面に対して10°以内のオフ角を有する面である。これにより、MOSデバイスのチャネル移動度を高めることができる。これは、SiCの{0001}面は六方最密面であることから、構成原子の単位面積あたりの未結合手の密度が高く、界面準位が増加して電子の移動が妨げられるのに対し、{03−38}面は六方最密面からずれているため、電子が移動しやすいためであると考えられる。また、{03−38}面において、特に高いチャネル移動度が得られるのは、最密面から離れた面でありながら、原子の結合手が比較的周期的に表面に現れているためと考えられる。
特開2002−261275号公報
上記の方法では、十分に高いチャネル移動度を得られないことがあった。
本発明は、上記のような課題を解決するために成されたものであり、その目的は、より大きいチャネル移動度を得ることができる炭化珪素半導体装置を提供することである。
本発明の一の局面に従う炭化珪素半導体装置は、絶縁膜と、絶縁膜に覆われた表面を有する炭化珪素層とを有する。表面は第1の領域を含む。第1の領域は第1の面方位を少なくとも部分的に有する。第1の面方位は、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである。この炭化珪素半導体装置によれば、絶縁膜に覆われた表面上において炭化珪素層が大きなチャネル移動度を有し得る。
上記の炭化珪素層の表面は第2の領域をさらに有してもよい。第2の領域は、第1の面方位と異なる第2の面方位を少なくとも部分的に有する。第2の面方位は、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである。これにより炭化珪素半導体装置に、大きなチャネル移動度を有する、互いに異なる面を設けることができる。
上記の炭化珪素層の表面は第3〜第6の領域をさらに有してもよい。第3〜6の領域のそれぞれは第3〜第6の面方位を少なくとも部分的に有する。第1〜第6の面方位は互いに異なる。第1〜第6の面方位の各々は(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである。これにより炭化珪素半導体装置に、大きなチャネル移動度を有する6つの異なる面を設けることができる。
本発明の他の局面に従う炭化珪素半導体装置は、絶縁膜と、絶縁膜に覆われた表面を有する炭化珪素層とを有する。表面は第1の領域を含む。第1の領域は第1の面方位を少なくとも部分的に有する。第1の面方位の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にある。第1の面方位の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下である。第1の面方位の(000−1)面に対する傾きは90°未満である。この炭化珪素半導体装置によれば、絶縁膜に覆われた表面上において炭化珪素層が大きなチャネル移動度を有し得る。
上記の炭化珪素層の表面は第2の領域をさらに有してもよい。第2の領域は、第1の面方位と異なる第2の面方位を少なくとも部分的に有する。第2の面方位の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にある。第2の面方位の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下である。第2の面方位の(000−1)面に対する傾きは90°未満である。これにより炭化珪素半導体装置に、大きなチャネル移動度を有する、互いに異なる面を設けることができる。
上記の炭化珪素層の表面は第3〜第6の領域をさらに有してもよい。第3〜6の領域のそれぞれは第3〜第6の面方位を少なくとも部分的に有する。第1〜第6の面方位は互いに異なる。第1〜第6の面方位の各々の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にある。第1〜第6の面方位の各々の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下である。第1〜第6の面方位の各々の(000−1)面に対する傾きは90°未満である。これにより炭化珪素半導体装置に、大きなチャネル移動度を有する6つの異なる面を設けることができる。
本発明の炭化珪素半導体装置はさらに、絶縁膜上に設けられたゲート電極を有してもよい。これにより絶縁ゲートによってチャネルを制御することができる。ゲート電極はトレンチゲート構造を構成していてもよい。ゲート電極はプレーナゲート構造を構成していてもよい。
炭化珪素層と絶縁膜との界面は5×1011cm-2eV-1未満の界面準位密度を有する。これにより大きなチャネル移動度がより確実に得られる。
炭化珪素層は表面上において室温で70cm2/Vs以上のチャネル移動度を有し得る。この場合に、炭化珪素層は表面上において1×1017cm-3以上の不純物濃度を有し得る。この場合に、炭化珪素半導体装置は4V以上のしきい値を有し得る。
炭化珪素層は表面上において室温で100cm2/Vs以上のチャネル移動度を有し得る。この場合に、炭化珪素層は表面上において2×1016cm-3以上の不純物濃度を有し得る。この場合に、炭化珪素半導体装置は2.5V以上のしきい値を有し得る。
炭化珪素半導体装置は200mV/decade以下のS値を有し得る。これによりより急峻なスイッチング特性が得られる。
上述したように、本発明によれば、大きなチャネル移動度を有する炭化珪素半導体装置が得られる。
本発明の実施の形態1における炭化珪素半導体装置の構成を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第1工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第2工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第3工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第4工程を概略的に示す部分断面図である。 本発明の実施の形態2における炭化珪素半導体装置の構成を概略的に示す部分断面図である。 図6の炭化珪素半導体装置が有する炭化珪素層の構成を概略的に示す部分平面図である。 図6の炭化珪素半導体装置の製造方法の第1工程を概略的に示す部分断面図である。 図6の炭化珪素半導体装置の製造方法の第2工程を概略的に示す部分断面図である。 図6の炭化珪素半導体装置の製造方法の第3工程を概略的に示す部分平面図である。 図10の線XI−XIに沿う概略断面図である。 図6の炭化珪素半導体装置の製造方法の第4工程を概略的に示す部分断面図である。 図6の炭化珪素半導体装置の製造方法の第5工程を概略的に示す部分平面図である。 図13の線XIV−XIVに沿う概略断面図である。 図6の炭化珪素半導体装置の製造方法の第6工程を概略的に示す部分断面図である。 図15の概略斜視図である。 図6の炭化珪素半導体装置の製造方法の第7工程を概略的に示す部分断面図である。 図6の炭化珪素半導体装置の製造方法の第8工程を概略的に示す部分断面図である。 図6の炭化珪素半導体装置の製造方法の第9工程を概略的に示す部分断面図である。 図6の炭化珪素半導体装置の変形例を示す部分断面図である。 本発明の実施の形態3における炭化珪素半導体装置の構成を概略的に示す部分断面図である。 図21の炭化珪素半導体装置が有する炭化珪素層の構成を概略的に示す部分平面図である。 界面準位密度を測定するためのMOSキャパシタの構成を概略的に示す断面図である。 界面準位密度の測定例を示すグラフ図である。 チャネル特性を測定するためのMOSFETの構成を概略的に示す断面図である。 実施例1におけるドレイン電流の測定結果を示すグラフ図である。 実施例2におけるドレイン電流の測定結果を示すグラフ図である。 実施例3におけるチャネル移動度の測定結果を示すグラフ図である。 実施例3におけるドレイン電流の測定結果と、それを用いたしきい値電圧Vthの算出方法とを示すグラフ図である。 S値の算出方法を説明するためのグラフ図である。 炭化珪素層の、複合面からなる表面の例を示す部分断面図である。
以下、図面に基づいて本発明の実施の形態について説明する。なお、以下の図面において同一または相当する部分には同一の参照番号を付しその説明は繰返さない。
(実施の形態1)
図1に示すように、本実施の形態の炭化珪素半導体装置は、MOSFET(Metal Oxide Semiconductor Field Effect Transistor)100であり、具体的には、縦型のDiMOSFET(Double Implanted MOSFET)である。MOSFET100は、ゲート絶縁膜126(絶縁膜)、エピタキシャル層109(炭化珪素層)、単結晶基板80、ソース電極111、上部ソース電極127、ゲート電極110、およびドレイン電極14を有する。エピタキシャル層109は、耐圧保持層122、p領域123、n+領域124、およびp+領域125を有する。
エピタキシャル層109は、六方晶系の結晶構造を有する。またエピタキシャル層109の表面は第1の領域R1を含む。第1の領域R1は第1の面方位を少なくとも部分的に有する。第1の面方位は、実質的に、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである。
言い換えると、第1の面方位の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にある。そして第1の面方位の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下である。そして第1の面方位の(000−1)面に対する傾きは90°未満である。
単結晶基板80は、炭化珪素(SiC)から作られており、n型の導電型を有する。耐圧保持層122は、単結晶基板80上に設けられており、また導電型がn型の炭化珪素からなる。たとえば、耐圧保持層122の厚さは10μmであり、そのn型の導電性不純物の濃度は5×1015cm-3である。
耐圧保持層122の表面には、導電型がp型である複数のp領域123が互いに間隔を隔てて設けられている。各p領域123の内部において、p領域123の表面層にn+領域124が設けられている。p領域123は、エピタキシャル層109の表面の第1の領域R1をなしている。p領域123の不純物濃度は、MOSFET100のしきい値電圧に合わせて選択される。
耐圧保持層122の表面にはまたp+領域125が設けられている。p+領域125は、n+領域124に隣接する位置に設けられている。
互いに隣り合うp領域123の間から露出する耐圧保持層122上には、第1の領域R1を覆うゲート絶縁膜126が設けられている。具体的には、ゲート絶縁膜126は、一方のp領域123におけるn+領域124上から、一方のp領域123、耐圧保持層122、他方のp領域123および他方のp領域123におけるn+領域124上にまで延在している。ゲート絶縁膜126上には、プレーナゲート構造を有するゲート電極110が設けられている。また、n+領域124およびp+領域125上にはソース電極111が設けられている。このソース電極111上には上部ソース電極127が設けられている。
エピタキシャル層109の表面の第1の領域R1とゲート絶縁膜126との界面は5×1011cm-2eV-1未満の界面準位密度を有する。またエピタキシャル層109は第1の領域R1上において室温で70cm2/Vs以上のチャネル移動度を有し得る。この場合に、第1の領域R1をなすp領域123は、表面上において1×1017cm-3以上の不純物濃度を有し得る。この場合に、炭化珪素半導体装置は4V以上のしきい値を有し得る。あるいは、エピタキシャル層109は第1の領域R1上において室温で100cm2/Vs以上のチャネル移動度を有し得る。この場合に、第1の領域R1をなすp領域123は、表面上において2×1016cm-3以上の不純物濃度を有し得る。この場合に、炭化珪素半導体装置は2.5V以上のしきい値を有し得る。
MOSFET100は200mV/decade以下のS値を有し得る。なおS値の定義については後述する。
次にMOSFET100の製造方法について、以下に説明する。
図2に示すように、単結晶基板80上にエピタキシャル層109が形成される。エピタキシャル層109の導電型および不純物濃度は、たとえば耐圧保持層122(図1)と同じとされる。
図3に示すように、p領域123と、n+領域124と、p+領域125とが形成される。具体的には、不純物イオンの注入と、それに続く活性化アニールとが行われる。活性化アニールは、たとえば、アルゴン雰囲気中、加熱温度1700℃で30分間行われる。
図4に示すように、耐圧保持層122と、p領域123と、n+領域124と、p+領域125との上を覆うように、ゲート絶縁膜126が形成される。この形成は熱酸化により行われ得る。熱酸化は、たとえば、酸化雰囲気中での1200℃での30分間の加熱により行われる。好ましくは、その後、窒化アニールが行われる。具体的には、一酸化窒素(NO)雰囲気中でのアニール処理が行われる。この処理の条件は、たとえば加熱温度が1100℃であり、加熱時間が120分である。この結果、耐圧保持層122、p領域123、n+領域124、およびp+領域125の各々と、ゲート絶縁膜126との界面近傍に、窒素原子が導入される。なおこの一酸化窒素を用いたアニール工程の後、さらに不活性ガスであるアルゴン(Ar)ガスを用いたアニール処理が行われてもよい。この処理の条件は、たとえば、加熱温度が1100℃であり、加熱時間が60分である。
図5に示すように、ソース電極111およびドレイン電極14が形成される。たとえば、ニッケル電極の形成と、オーミックコンタクトを得るための熱処理とが行われる。この熱処理は、たとえば、不活性ガス中、950℃で2分間行われる。
再び図1を参照して、ソース電極111上に上部ソース電極127が形成される。また、ゲート絶縁膜126上にゲート電極110が形成される。以上によりMOSFET100が得られる。
本実施の形態によれば、ゲート絶縁膜126に覆われた表面上において、エピタキシャル層109が大きなチャネル移動度を有し得る。この理由は、第1の領域R1が、上述した第1の面方位を少なくとも部分的に有することによる。
またエピタキシャル層109とゲート絶縁膜126との界面は5×1011cm-2eV-1未満の界面準位密度を有する。これにより大きなチャネル移動度がより確実に得られる。
また炭化珪素半導体装置は200mV/decade以下のS値を有し得る。これによりより急峻なスイッチング特性が得られる。
また窒化アニールによる窒素原子の導入により、エピタキシャル層109の表面の第1の領域R1とゲート絶縁膜126との間の界面準位密度をより低下させることができる。またその後に不活性ガス中でのアニールが行われる場合、界面への窒素原子の吸着をより強固にすることができると考えられる。
(実施の形態2)
図6に示すように、本実施の形態の炭化珪素半導体装置は、MOSFET200であり、具体的には、縦型のトレンチゲート型MOSFETである。MOSFET200は、ゲート絶縁膜8(絶縁膜)、エピタキシャル層209(炭化珪素層)、ゲート電極9、単結晶基板80、ソース電極12、ソース配線電極13、および層間絶縁膜10を有する。エピタキシャル層209は、n型の導電型を有する耐圧保持層2と、p型ボディ層3と、n型ソースコンタクト層4と、p型の導電型を有するコンタクト領域5とを含む。
図6および図7を参照して、エピタキシャル層209は、六方晶系の結晶構造を有する。エピタキシャル層209は、単結晶基板80の主表面MSと実質的に平行な主表面TSを有する。主表面MSおよびTSの各々は、好ましくは、(000−1面)に対して5°以内のオフ角を有する。
主表面TS上にはトレンチ206が設けられている。トレンチ206は、エピタキシャル層209の表面としての側面S1〜S6(第1〜第6の領域)を有する。トレンチ206は、開口に向かって広がるようなテーパ形状を有し、よって主表面TSに対して側面S1〜S6は傾いている。側面S1〜S6のうちp型ボディ層3によって形成されている部分は、MOSFET200のチャネル面を構成している。
側面S1〜S6のそれぞれは、p型ボディ層3上において第1〜第6の面方位を少なくとも部分的に有する。第1〜第6の面方位は互いに異なる。また第1〜第6の面方位は、実質的に、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである。言い換えると、第1〜第6の面方位の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にある。そして第1〜第6の面方位の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下である。そして第1〜第6の面方位の(000−1)面に対する傾きは90°未満である。
なおトレンチ206の存在は、逆の見方をすれば、主表面TSを頂面とするメサ構造の存在に対応している。好ましくはこの頂面の形状は、六方晶の場合、図7に示すように六角形である。
次に半導体装置の詳細について説明する。耐圧保持層2は、単結晶基板80の一方の主表面上に形成されている。耐圧保持層2上にはp型ボディ層3が形成されている。p型ボディ層3上には、n型ソースコンタクト層4が形成されている。このn型ソースコンタクト層4に取囲まれるように、p型のコンタクト領域5が形成されている。n型ソースコンタクト層4、p型ボディ層3および耐圧保持層2を部分的に除去することにより、トレンチ206により囲まれたメサ構造が形成されている。
トレンチ206の側面S1〜S6および底面上にはゲート絶縁膜8が形成されている。このゲート絶縁膜8はn型ソースコンタクト層4の上部表面上にまで延在している。このゲート絶縁膜8上であって、トレンチ206の内部を充填するように(つまり隣接するメサ構造の間の空間を充填するように)ゲート電極9が形成されている。すなわちゲート電極9はトレンチゲート構造を構成している。ゲート電極9の上部表面は、ゲート絶縁膜8においてn型ソースコンタクト層4の上部表面上に位置する部分の上面とほぼ同じ高さになっている。
ゲート絶縁膜8のうちn型ソースコンタクト層4の上部表面上にまで延在する部分とゲート電極9とを覆うように層間絶縁膜10が形成されている。層間絶縁膜10とゲート絶縁膜8の一部とを除去することにより、n型ソースコンタクト層4の一部とp型のコンタクト領域5とを露出するように開口部11が形成されている。この開口部11の内部を充填するとともに、p型のコンタクト領域5およびn型ソースコンタクト層4の一部と接触するようにソース電極12が形成されている。ソース電極12の上部表面と接触するとともに、層間絶縁膜10の上部表面上に延在するようにソース配線電極13が形成されている。また、単結晶基板80において耐圧保持層2が形成された主表面とは反対側の裏面上には、ドレイン電極14が形成されている。このドレイン電極14はオーミック電極である。
次にMOSFET200の製造方法について説明する。
図8に示すように、単結晶基板80上に、主表面TSが設けられたエピタキシャル層209が形成される。具体的には、単結晶基板80の主表面MS上におけるエピタキシャル成長によって、導電型がn型であるエピタキシャル層209が形成される。このエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C38)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD(Chemical Vapor Deposition)法により実施することができる。また、このときエピタキシャル層209にn型を付与するための不純物としてたとえば窒素(N)やリン(P)を導入することが好ましい。不純物の濃度は、たとえば5×1015cm-3以上5×1016cm-3以下とすることができる。
図9に示すように、エピタキシャル層209から、耐圧保持層2、p型ボディ層3およびn型ソースコンタクト層4が形成される。具体的には、エピタキシャル層209の上部表面層にイオン注入を行なうことにより、p型ボディ層3およびn型ソースコンタクト層4が形成され、イオン注入がなされなかった部分が耐圧保持層2となる。p型ボディ層3を形成するためのイオン注入においては、たとえばアルミニウム(Al)などのp型を付与するための不純物イオンが注入される。このとき、注入するイオンの加速エネルギーを調整することによりp型ボディ層3が形成される領域の深さを調整することができる。またn型を付与するための不純物イオンを、p型ボディ層3が形成された耐圧保持層2へイオン注入することにより、n型ソースコンタクト層4が形成される。n型を付与するための不純物としては、たとえばリン(P)などを用いることができる。
図10および図11に示すように、エピタキシャル層209の主表面TSの一部を覆うマスク17が形成される。マスク17として、たとえばシリコン酸化膜などの絶縁膜を用いることができる。マスク17の形成方法としては、たとえば以下のような工程を用いることができる。すなわち、n型ソースコンタクト層4の上部表面上に、CVD法などを用いてシリコン酸化膜を形成する。そして、このシリコン酸化膜上にフォトリソグラフィ法を用いて所定の開口パターンを有するレジスト膜(図示せず)を形成する。このレジスト膜をマスクとして用いて、シリコン酸化膜をエッチングにより除去する。その後レジスト膜を除去する。この結果、開口パターンを有するマスク17が形成される。
図12に示すように、単結晶基板80の主表面TSに対してほぼ垂直な側面を有する凹部16が形成される。具体的には、マスク17を用いて、n型ソースコンタクト層4、p型ボディ層3および耐圧保持層2の一部がエッチングされる。エッチングとしてはたとえば反応性イオンエッチング(RIE)またはイオンミリングを用いることができる。RIEとしては特に誘導結合プラズマ(ICP)RIEを用いることができる。具体的には、たとえば反応ガスとしてSF6またはSF6とO2との混合ガスを用いたICP−RIEを用いることができる。
図13および図14に示すように、主表面TSに対して傾斜した側面S1〜S6がエピタキシャル層209に設けられるように、トレンチ206が形成される。具体的には、マスク17が形成されたエピタキシャル層209の主表面TSに対して、熱エッチングが行われる。ここで熱エッチングとは、加熱されたエッチング対象へ反応性ガスを含むプロセスガス供給することによって生じる化学反応を用いて行われるエッチングである。本実施の形態においては、反応性ガスとして塩素系ガスが用いられ、好ましくは塩素ガスが用いられる。また熱エッチングは、好ましくは、塩素系ガスの分圧が50%以下である雰囲気下で行われる。また熱エッチングは、好ましくは、減圧雰囲気下で行われ、より好ましくは、減圧雰囲気は大気圧の1/10以下の圧力を有する。また熱エッチングは、好ましくは、エピタキシャル層209が設けられた単結晶基板80の温度(熱処理温度)を1000℃以上とする条件で行われる。
次に熱エッチングの詳細の一例について、以下に説明する。
プロセスガスとしては、酸素ガスと塩素ガスとの混合ガスを反応ガスとして用い、熱処理温度をたとえば700℃以上1200℃以下としたエッチングを行なう。熱処理温度は、好ましくは700℃以上1200℃以下である。1200℃以下の場合、熱処理のための装置に石英部材を用いることができる。温度の上限は、より好ましくは1100℃、さらに好ましくは1000℃である。温度の下限は、より好ましくは800℃、さらに好ましくは900℃である。この場合、エッチング速度を十分実用的な値とすることができる。
ここで、上記熱エッチング工程の条件については、SiC+mO+nCl→SiCl+CO(ただし、m、n、x、yは正の数)と表される反応式において、0.5≦x≦2.0、1.0≦y≦2.0というxおよびyの条件が満たされる場合に主な反応が進み、x=4、y=2という条件の場合が最も反応(熱エッチング)が進む。ただし上記mおよびnは、実際に反応している酸素ガスおよび塩素ガスの量を表しており、プロセスガスとして供給される量とは異なる。この熱エッチングにおいて供給される塩素の流量に対する酸素の流量の比率は0.1以上2.0以下となることが好ましく、より好ましくはこの比率の下限は0.25である。
なお、反応ガスは、上述した塩素ガスと酸素ガスとに加えて、キャリアガスを含んでいてもよい。キャリアガスとしては、たとえば窒素(N)ガス、アルゴンガス、ヘリウムガスなどを用いることができる。そして、上述のように熱処理温度を700℃以上1000℃以下とした場合、SiCのエッチング速度はたとえば70μm/hr程度になる。また、この場合にマスク17として酸化珪素(SiO)を用いると、SiOに対するSiCの選択比を極めて大きくすることができるので、SiCのエッチング中にSiO2からなるマスク17は実質的にエッチングされない。
次にマスク17がエッチングなど任意の方法により除去される。
図15および図16に示すように、コンタクト領域5が形成される。なお図16から分かるように、トレンチ206の平面形状は、単位胞(1つのメサ構造を取り囲む環状のトレンチ206)の平面形状が六角形状である網目形状となっている。また、p型のコンタクト領域5は、図16に示すようにメサ構造の上部表面におけるほぼ中央部に配置されている。また、p型のコンタクト領域5の平面形状は、メサ構造の上部表面の外周形状と同じであって、六角形状となっている。次に、上述したイオン注入により注入された不純物を活性化するための活性化アニール工程を実施する。この活性化アニール工程においては、炭化珪素からなるエピタキシャル層の表面上(たとえばメサ構造の側壁上)に特にキャップ層を形成することなくアニール処理を実施する。なお、上述したキャップ層を形成したうえで活性化アニール工程を実施してもよい。また、たとえばn型ソースコンタクト層4およびp型のコンタクト領域5の上部表面上のみにキャップ層を設けた構成として、活性化アニール処理を実施してもよい。
図17に示すように、エピタキシャル層209の側面S1〜S6上にゲート絶縁膜8が形成される。具体的には、トレンチ206の内部からn型ソースコンタクト層4およびp型のコンタクト領域5の上部表面上にまで延在するようにゲート絶縁膜8が形成される。ゲート絶縁膜8としては、たとえばエピタキシャル層209を熱酸化することにより得られる酸化膜(酸化珪素膜)を用いることができる。
図18に示すように、ゲート絶縁膜8を介してエピタキシャル層209の側面S1〜S6の各々に対向するゲート電極9が形成される。具体的には、トレンチ206の内部を充填するように、ゲート絶縁膜8上にゲート電極9が形成される。ゲート電極9の形成方法としては、たとえば以下のような方法を用いることができる。まず、ゲート絶縁膜8上において、トレンチ206の内部およびp型のコンタクト領域5上の領域にまで延在するゲート電極となるべき導電体膜が、スパッタリング法などを用いて形成される。導電体膜の材料としては導電性を有する材料であれば金属など任意の材料を用いることができる。その後、エッチバックあるいはCMP(Chemical Mechanical Polishing)法など任意の方法を用いて、トレンチ206の内部以外の領域に形成された導電体膜の部分が除去される。この結果、トレンチ206の内部を充填するような導電体膜が残存し、当該導電体膜によりゲート電極9が構成される。
図19を参照して、ゲート電極9の上部表面、およびp型のコンタクト領域5上において露出しているゲート絶縁膜8の上部表面上を覆うように層間絶縁膜10が形成される。層間絶縁膜10としては、絶縁性を有する材料であれば任意の材料を用いることができる。そして、層間絶縁膜10上に、パターンを有するレジスト膜(図示せず)が、フォトリソグラフィ法を用いて形成される。当該レジスト膜にはp型のコンタクト領域5上に位置する領域に開口パターンが形成される。そして、このレジスト膜をマスクとして用いて、エッチングにより層間絶縁膜10およびゲート絶縁膜8が部分的にエッチングにより除去される。この結果、層間絶縁膜10およびゲート絶縁膜8には開口部11(図19参照)が形成される。この開口部11の底部においては、p型のコンタクト領域5およびn型ソースコンタクト層4の一部が露出した状態となる。
その後、開口部11の内部を充填するとともに、上述したレジスト膜の上部表面上を覆うように導電体膜が形成される。その後、薬液などを用いてレジスト膜を除去することにより、レジスト膜上に形成されていた導電体膜の部分も同時に除去する(リストオフ)。この結果、開口部11の内部に充填された導電体膜によりソース電極12を形成できる。このソース電極12はp型のコンタクト領域5およびn型ソースコンタクト層4とオーミック接触したオーミック電極である。
また、単結晶基板80の裏面側(耐圧保持層2が形成された主表面と反対側の表面側)に、ドレイン電極14が形成される。ドレイン電極14としては、単結晶基板80とオーミック接触が可能な材料であれば任意の材料を用いることができる。
再び図6を参照して、ソース電極12の上部表面に接触するとともに、層間絶縁膜10の上部表面上に延在するソース配線電極13がスパッタリング法などの任意の方法を用いて形成される。以上によりMOSFET200が得られる。
本実施の形態によれば、大きなチャネル移動度を有する6つの異なる面を設けることができる。この6つの面を利用することで、六角形の形状を平面パターンとして有する(図7参照)MOSFET200において、チャネル移動度を高くすることができる。
なおMOSFET200のトレンチ206は平坦な底面を有するが、MOSFET200vのトレンチ206V(図20)のように、V字状のトレンチが設けられてもよい。この場合、MOSFETをより集積化することが可能である。
(実施の形態3)
図21に示すように、本実施の形態の炭化珪素半導体装置は、MOSFET300であり、実施の形態2のMOSFET200と同様に、縦型のトレンチゲート型MOSFETである。ただしMOSFET300のエピタキシャル層309は、MOSFE200のエピタキシャル層209(図7)と異なり、図22に示すように、平面視においてストライプ状の形状を有するトレンチ306を有する。トレンチ306は、エピタキシャル層309の表面としての側面T1およびT2(第1および第2の領域)を有する。トレンチ306は、開口に向かって広がるようなテーパ形状を有し、よって主表面TSに対して側面T1およびT2は傾いている。側面T1およびT2のうちp型ボディ層3によって形成されている部分は、MOSFET300のチャネル面を構成している。
側面T1およびT2のそれぞれは、p型ボディ層3上において第1および第2の面方位を少なくとも部分的に有する。第1および第2の面方位は互いに異なる。また第1および第2の面方位は、実質的に、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである。言い換えると、第1および第2の面方位の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にある。そして第1および第2の面方位の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下である。そして第1〜第6の面方位の(000−1)面に対する傾きは90°未満である。たとえば、第1の面が実質的に(0−33−8)面であり、第2の面が実質的に(03−3−8)面である。
本実施の形態によれば、大きなチャネル移動度を有する2つの異なる面を設けることができる。この2つの面を利用することで、ストライプ状の形状を平面パターンとして有する(図22参照)MOSFET300において、チャネル移動度を高くすることができる。
(界面準位密度の評価)
MOSキャパシタ(図23)を用いた界面準位密度の測定結果の例について説明する。
実施例として、(0−33−8)面の面方位を有する上面を有する炭化珪素基板を用いてMOSキャパシタを作製した。比較例1として(03−38)面の面方位を有する上面を有する炭化珪素基板を用いてMOSキャパシタを作製した。また比較例2として(0001)面の面方位を有する上面を有する炭化珪素基板を用いてMOSキャパシタを作製した。
MOSキャパシタの製造方法は次のとおりである。まずn型の炭化珪素基板402を準備した。炭化珪素基板402の上面におけるエピタキシャル成長によって上面上にn型SiC層403を形成した。n型SiC層403上にゲート酸化膜404(SiO2)を形成した。次にアニールを行った。具体的には、NO雰囲気中での第1アニールと、Ar雰囲気中での第2アニールとを行った。両アニールの各々において、アニール温度は1250℃とされ、アニール時間は1時間とされた。次にゲート酸化膜の上にAl蒸着によってゲート電極405を形成した。ゲート電極405の大きさは、300〜500μmφとした。また炭化珪素基板402の裏面上にコンタクト電極401(Body)を形成した。具体的には、Ni蒸着と、Ar雰囲気中、1000℃、2分間のRTAとを行った。
伝導電子帯のエネルギーECを基準としたエネルギーE−ECと、界面準位密度との関係を測定した(図24)。グラフ中、実線P1は(03−38)面に対応し、破線P2は(0001)面に対応し、実線P3は(0−33−8)面に対応している。(0−33−8)面の場合(実線P3)は、エネルギーE−ECの値に関わらず界面準位密度が5×1011cm-2eV-1未満であった。また(0−33−8)面の場合は、エネルギーE−EC(eV)が0以上0.5以下の範囲内において、界面準位密度はおおよそ一定であり、その変動は1桁内に十分に収まっていた。また(0−33−8)面の場合の方が(03−38)面に比して界面準位密度が低く、特に伝導電子帯から浅いエネルギー値においてその差異が顕著であった。すなわち(0−33−8)面上での界面準位密度は(03−38)面または(0001)面上での界面準位密度に比して小さかった。このことから、(0−33−8)面上に、より良好な界面が形成されていると推測される。
なお(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面の各々は、上述した物性の観点で(0−33−8)面と等価である。
(不純物濃度が低い場合のチャネル移動度の評価)
横型MOSFET(図25)を用いたチャネル移動度の測定結果の例について説明する。
実施例として、(0−33−8)面の面方位を有する上面を有する炭化珪素基板を用いてMOSFETを作製した。具体的には、[11−20]方向に平行な方向にソース/ドレインが配列されるもの(実施例1)と、[11−20]方向に垂直な方向にソース/ドレインが配列されるもの(実施例2)とを作製した。また比較例として(03−38)面の面方位を有する上面を有する炭化珪素基板を用いてMOSFETを作製した。具体的には、[11−20]方向に平行な方向にソース/ドレインが配列されるもの(比較例1)と、[11−20]方向に垂直な方向にソース/ドレインが配列されるもの(比較例2)とを作製した。
MOSFETの製造方法は次のとおりである。n型SiC基板501の上面上におけるエピタキシャル成長によってn型SiC層502を形成した。n型SiC層502上にAlイオンの注入によりpウエル層503を形成した。pウエル層503の不純物濃度は2×1016cm-3程度、深さは700nm程度とされた。pウエル層503中にリソグラフィ技術を用いて、n+ソース領域504と、n+ドレイン領域505と、p+ボディ領域506とを形成した。p型はAlイオンを用いて、n型はPイオンを用いて付与された。次にキャップが形成された。次にAr雰囲気中、1700℃、20分間の活性化アニールを行った。その後、犠牲酸化によりエピタキシャル表面を清浄化した。次にゲート酸化膜507(SiO2)を形成した。次にゲート酸化膜507のアニールを行った。具体的には、NO雰囲気中での第1アニールと、Ar雰囲気中での第2アニールとを行った。両アニールの各々において、アニール温度は1250℃とされ、アニール時間は1時間とされた。次にn+ソース領域504と、n+ドレイン領域505と、p+ボディ領域506との各々の上に、Ni蒸着と、Ar雰囲気中、1000℃、2分間のRTAとを行った。さらに各々の上にAl蒸着を行なった。これによりソース電極509と、ドレイン電極510と、ボディ電極511とを形成した。またゲート酸化膜507の上にAl蒸着によってゲート電極508を形成した。
主な測定結果を以下の表に示す。
Figure 2013162118
なおdoxはゲート酸化膜507の厚さである。またVthはしきい値電圧である。またμfe-maxはチャネル移動度の最大値である。S値については後述する。
この結果から、実施例1および実施例2の各々のμfe-maxは、比較例1および2の各々よりも大きかった。実施例1および2の間の相違すなわちチャネル方向の相違は、μfe-maxに大きな影響を及ぼさなかった。(0−33−8)面の方が高いμfe-maxを有する理由は、前述したように、(0−33−8)面の方が(03−38)面に比して低い界面準位密度を有するためと推定される。
図26および図27のそれぞれのグラフは実施例1および2におけるゲート電圧VGに対するドレイン電流IDを示している。左側の縦軸はログスケールによる。右側の縦軸はリニアスケールによるものであり、かつ係数L/COXWが付されている。Lはチャネル長であり、100μmとされた。Wはチャネル幅であり200μmとされた。COXはゲート酸化膜507の容量である。
なお(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面の各々は、上述した物性の観点で(0−33−8)面と等価である。また上述した実施例1および2においてはpウエル層503の不純物濃度は2×1016cm-3程度とされたが、この不純物濃度が1×1016cm-3まで低減されても、ゲート電圧VGのしきい値を2.5V以上とすることができた。
(不純物濃度が高い場合のチャネル移動度の評価)
上記実施例1および2においてはpウエル層503の不純物濃度、すなわちチャネルの不純物濃度が2×1016cm-3程度とされた。実施例3においては、不純物濃度が1×1017cm-3とされた。他の条件は上記の実施例とほぼ同様である。ドレイン電圧VDを0.1Vとした場合における、実施例3のチャネル移動度μfeの測定結果(図28)から、その最大値であるチャネル移動度μfe-maxは70cm2/Vs以上であった。またしきい値電圧Vthは4.5Vであった。
なお本明細書に記載のしきい値電圧Vthは、図29に示すように、IDL/COXWの直線状の増加領域LPに対して1次関数による近似を行い、この関数とVG軸との交点を利用して求めた。このVthの算出方法の詳細について、以下に説明する。
ドレイン電流IDは、チャネル移動度をμ、ドレイン電圧をVDとすると、以下の式(1)で表される。
Figure 2013162118
式(1)を変形すると、下記の式(2)が得られる。
Figure 2013162118
式(2)は、VGを変数とする1次関数であり、この関数で表される部分が、直線状の増加領域LP(図29)に対応している。よって直線状の増加領域LPを外挿した場合のゲート電圧VG軸との交点におけるVGの値をXとすると、VG=Xにおいて式(2)の括弧内はゼロとなる。すなわち、X=VD/2+Vthである。よってVth=X−VD/2により、しきい値電圧Vthを求めることができる。
(S値の評価)
S値は、サブスレッショルド係数とも称される。上記の表1を参照して、実施例1および2のS値は、比較例1および2のS値に比して顕著に低く、共に200mV/decade以下であった。このことから、実施例1および2に対応する(0−33−8)面をチャネルに用いることで、急峻なスイッチング特性を有する炭化珪素半導体装置が得られることがわかる。
(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面の各々は、上述した物性の観点で(0−33−8)面と等価である。
なおS値の定義は以下のとおりである。
Figure 2013162118
式(3)における微分は、ゲート電圧VGの増加にともなってlog10Dが線形に増大する領域(図30におけるサブスレッシュドスロープSS)でのものである。たとえば、Vth≦VG≦Vth+0.3(V)の範囲での0.1Vステップでのデータから平均的に算出され得る。
(炭化珪素層の表面が複合面から形成される場合について)
炭化珪素層(たとえば図6のエピタキシャル層209)の表面が有する領域(たとえば、第1の領域としての図6の側面S1)は、特定の面方位を部分的に有する複合面CP(図31)であってもよい。ここで、特定の面方位とは、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである。また複合面CPとは、微視的に見た場合に、第1の面からなる第1の部分P1と、第1の面と異なる面からなる第2の部分P2とを含む面である。ここで「微視的」とは、原子間隔程度の寸法を考慮することを意味する。たとえば、第1および第2の部分P1、P2の各々は、第1および第2の部分P1、P2が互いに隣り合う方向(周期方向)において、原子間隔の2倍程度の幅寸法を有し、周期方向と交差する方向において、原子間隔に比して十分に大きな寸法を有するものであってもよい。
今回開示された実施の形態および実施例はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の特許請求の範囲は上記した説明ではなくて請求の範囲によって示され、特許請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
8,126 ゲート絶縁膜(絶縁膜)、9,110,405,508 ゲート電極、80 単結晶基板、100,200,200v,300 MOSFET(炭化珪素半導体装置、109,209,309 エピタキシャル層(炭化珪素層)、206,206V,306 トレンチ、R1 第1の領域、S1〜S6 側面(第1〜第6の領域)、T1およびT2 側面(第1および第2の領域)。

Claims (17)

  1. 絶縁膜と、
    前記絶縁膜に覆われた表面を有する炭化珪素層とを備え、前記表面は第1の領域を含み、前記第1の領域は第1の面方位を少なくとも部分的に有し、前記第1の面方位は、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである、炭化珪素半導体装置。
  2. 前記炭化珪素層の前記表面は第2の領域をさらに有し、前記第2の領域は前記第1の面方位と異なる第2の面方位を少なくとも部分的に有し、前記第2の面方位は、(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである、請求項1に記載の炭化珪素半導体装置。
  3. 前記炭化珪素層の前記表面は第3〜第6の領域をさらに有し、前記第3〜6の領域のそれぞれは第3〜第6の面方位を少なくとも部分的に有し、前記第1〜第6の面方位は互いに異なり、前記第1〜第6の面方位の各々は(0−33−8)面、(30−3−8)面、(−330−8)面、(03−3−8)面、(−303−8)面および(3−30−8)面のいずれかである、請求項2に記載の炭化珪素半導体装置。
  4. 絶縁膜と、
    前記絶縁膜に覆われた表面を有する炭化珪素層とを備え、前記表面は第1の領域を含み、前記第1の領域は第1の面方位を少なくとも部分的に有し、前記第1の面方位の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にあり、前記第1の面方位の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下であり、前記第1の面方位の(000−1)面に対する傾きは90°未満である、炭化珪素半導体装置。
  5. 前記炭化珪素層の前記表面は第2の領域をさらに有し、前記第2の領域は前記第1の面方位と異なる第2の面方位を少なくとも部分的に有し、前記第2の面方位の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にあり、前記第2の面方位の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下であり、前記第2の面方位の(000−1)面に対する傾きは90°未満である、請求項4に記載の炭化珪素半導体装置。
  6. 前記炭化珪素層の前記表面は第3〜第6の領域をさらに有し、前記第3〜6の領域のそれぞれは第3〜第6の面方位を少なくとも部分的に有し、前記第1〜第6の面方位は互いに異なり、前記第1〜第6の面方位の各々の{0001}面に対するオフ方位は<1−100>方向に対して±5°の範囲内にあり、前記第1〜第6の面方位の各々の<1−100>方向における{03−38}面に対するオフ角は−3°以上3°以下であり、前記第1〜前記第6の面方位の各々の(000−1)面に対する傾きは90°未満である、請求項5に記載の炭化珪素半導体装置。
  7. 前記絶縁膜上に設けられたゲート電極をさらに備える、請求項1〜6のいずれか1項に記載の炭化珪素半導体装置。
  8. 前記ゲート電極はトレンチゲート構造を構成している、請求項7に記載の炭化珪素半導体装置。
  9. 前記ゲート電極はプレーナゲート構造を構成している、請求項7に記載の炭化珪素半導体装置。
  10. 前記炭化珪素層と前記絶縁膜との界面は5×1011cm-2eV-1未満の界面準位密度を有する、請求項1〜9のいずれか1項に記載の炭化珪素半導体装置。
  11. 前記炭化珪素層は前記表面上において室温で70cm2/Vs以上のチャネル移動度を有する、請求項1〜10のいずれか1項に記載の炭化珪素半導体装置。
  12. 前記炭化珪素層は前記表面上において1×1017cm-3以上の不純物濃度を有する、請求項11に記載の炭化珪素半導体装置。
  13. 前記炭化珪素半導体装置は4V以上のしきい値を有する、請求項12に記載の炭化珪素半導体装置。
  14. 前記炭化珪素層は前記表面上において室温で100cm2/Vs以上のチャネル移動度を有する、請求項1〜10のいずれか1項に記載の炭化珪素半導体装置。
  15. 前記炭化珪素層は前記表面上において2×1016cm-3以上の不純物濃度を有する、請求項14に記載の炭化珪素半導体装置。
  16. 前記炭化珪素半導体装置は2.5V以上のしきい値を有する、請求項15に記載の炭化珪素半導体装置。
  17. 前記炭化珪素半導体装置は200mV/decade以下のS値を有する、請求項1〜16のいずれかに記載の炭化珪素半導体装置。
JP2012036988A 2012-02-01 2012-02-23 炭化珪素半導体装置 Active JP6119100B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201280065718.8A CN104025300B (zh) 2012-02-01 2012-12-14 碳化硅半导体器件
PCT/JP2012/082493 WO2013114743A1 (ja) 2012-02-01 2012-12-14 炭化珪素半導体装置
EP12867527.9A EP2811529B1 (en) 2012-02-01 2012-12-14 Silicon carbide semiconductor device
US13/722,486 US8829535B2 (en) 2012-02-01 2012-12-20 Silicon carbide semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201261593681P 2012-02-01 2012-02-01
US61/593681 2012-02-01

Publications (2)

Publication Number Publication Date
JP2013162118A true JP2013162118A (ja) 2013-08-19
JP6119100B2 JP6119100B2 (ja) 2017-04-26

Family

ID=49174085

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012036988A Active JP6119100B2 (ja) 2012-02-01 2012-02-23 炭化珪素半導体装置

Country Status (5)

Country Link
US (1) US8829535B2 (ja)
EP (1) EP2811529B1 (ja)
JP (1) JP6119100B2 (ja)
CN (1) CN104025300B (ja)
WO (1) WO2013114743A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015033673A1 (ja) * 2013-09-09 2015-03-12 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
WO2015037335A1 (ja) * 2013-09-12 2015-03-19 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP2016082099A (ja) * 2014-10-17 2016-05-16 トヨタ自動車株式会社 トレンチゲート電極を有する絶縁ゲート型スイッチング素子の製造方法
JP7166053B2 (ja) 2017-12-21 2022-11-07 株式会社東芝 半導体装置、インバータ回路、駆動装置、車両、及び、昇降機

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5954140B2 (ja) * 2012-11-29 2016-07-20 住友電気工業株式会社 炭化珪素半導体装置
CN111403280A (zh) * 2020-03-31 2020-07-10 中国科学院微电子研究所 一种碳化硅mos电容器件及其制作方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10247732A (ja) * 1997-03-05 1998-09-14 Denso Corp 炭化珪素半導体装置およびその製造方法
JP2007165657A (ja) * 2005-12-14 2007-06-28 Fuji Electric Holdings Co Ltd 半導体装置の製造方法および半導体装置
JP2010192697A (ja) * 2009-02-18 2010-09-02 Sumitomo Electric Ind Ltd 炭化珪素基板および炭化珪素基板の製造方法
WO2010110252A1 (ja) * 2009-03-27 2010-09-30 住友電気工業株式会社 Mosfetおよびmosfetの製造方法
WO2010116887A1 (ja) * 2009-04-10 2010-10-14 住友電気工業株式会社 絶縁ゲート型電界効果トランジスタ
WO2011092808A1 (ja) * 2010-01-27 2011-08-04 住友電気工業株式会社 炭化ケイ素半導体装置およびその製造方法
JP2011233669A (ja) * 2010-04-27 2011-11-17 Sumitomo Electric Ind Ltd 半導体装置
JP2012004494A (ja) * 2010-06-21 2012-01-05 Sumitomo Electric Ind Ltd 炭化珪素基板の製造方法および製造装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6057558A (en) * 1997-03-05 2000-05-02 Denson Corporation Silicon carbide semiconductor device and manufacturing method thereof
JP4843854B2 (ja) 2001-03-05 2011-12-21 住友電気工業株式会社 Mosデバイス
JP4581270B2 (ja) 2001-03-05 2010-11-17 住友電気工業株式会社 SiC半導体のイオン注入層及びその製造方法
JP5017768B2 (ja) * 2004-05-31 2012-09-05 富士電機株式会社 炭化珪素半導体素子
KR20110133542A (ko) * 2009-03-27 2011-12-13 스미토모덴키고교가부시키가이샤 Mosfet 및 mosfet의 제조 방법
EP2432002A4 (en) * 2009-05-11 2012-11-21 Sumitomo Electric Industries SILICON CARBIDE SUBSTRATE AND SEMICONDUCTOR ELEMENT
WO2011052321A1 (ja) * 2009-10-30 2011-05-05 住友電気工業株式会社 炭化珪素基板の製造方法および炭化珪素基板
EP2551891B1 (en) * 2010-03-23 2021-09-01 Sumitomo Electric Industries, Ltd. Semiconductor device and method for producing same

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10247732A (ja) * 1997-03-05 1998-09-14 Denso Corp 炭化珪素半導体装置およびその製造方法
JP2007165657A (ja) * 2005-12-14 2007-06-28 Fuji Electric Holdings Co Ltd 半導体装置の製造方法および半導体装置
JP2010192697A (ja) * 2009-02-18 2010-09-02 Sumitomo Electric Ind Ltd 炭化珪素基板および炭化珪素基板の製造方法
WO2010110252A1 (ja) * 2009-03-27 2010-09-30 住友電気工業株式会社 Mosfetおよびmosfetの製造方法
WO2010116887A1 (ja) * 2009-04-10 2010-10-14 住友電気工業株式会社 絶縁ゲート型電界効果トランジスタ
WO2011092808A1 (ja) * 2010-01-27 2011-08-04 住友電気工業株式会社 炭化ケイ素半導体装置およびその製造方法
JP2011233669A (ja) * 2010-04-27 2011-11-17 Sumitomo Electric Ind Ltd 半導体装置
JP2012004494A (ja) * 2010-06-21 2012-01-05 Sumitomo Electric Ind Ltd 炭化珪素基板の製造方法および製造装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015033673A1 (ja) * 2013-09-09 2015-03-12 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP2015053427A (ja) * 2013-09-09 2015-03-19 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
US9887263B2 (en) 2013-09-09 2018-02-06 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method of manufacturing the same
WO2015037335A1 (ja) * 2013-09-12 2015-03-19 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP2015056544A (ja) * 2013-09-12 2015-03-23 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP2016082099A (ja) * 2014-10-17 2016-05-16 トヨタ自動車株式会社 トレンチゲート電極を有する絶縁ゲート型スイッチング素子の製造方法
JP7166053B2 (ja) 2017-12-21 2022-11-07 株式会社東芝 半導体装置、インバータ回路、駆動装置、車両、及び、昇降機

Also Published As

Publication number Publication date
EP2811529A1 (en) 2014-12-10
US8829535B2 (en) 2014-09-09
WO2013114743A1 (ja) 2013-08-08
EP2811529B1 (en) 2019-12-04
CN104025300B (zh) 2017-02-22
US20130193447A1 (en) 2013-08-01
JP6119100B2 (ja) 2017-04-26
EP2811529A4 (en) 2015-07-08
CN104025300A (zh) 2014-09-03

Similar Documents

Publication Publication Date Title
US8803252B2 (en) Silicon carbide semiconductor device
US9177804B2 (en) Silicon carbide semiconductor device
US9054022B2 (en) Method for manufacturing semiconductor device
JP5764046B2 (ja) 炭化珪素半導体装置の製造方法
JP5699878B2 (ja) 炭化珪素半導体装置およびその製造方法
JP6119100B2 (ja) 炭化珪素半導体装置
CA2766981A1 (en) Silicon carbide insulating gate type semiconductor device and fabrication method thereof
WO2019155783A1 (ja) 炭化珪素半導体装置
WO2013038862A1 (ja) 炭化珪素半導体装置の製造方法
US20160126347A1 (en) Silicon carbide semiconductor device
US10192967B2 (en) Silicon carbide semiconductor with trench gate
US20130119407A1 (en) Method for manufacturing semiconductor device, and semiconductor device
KR20140031846A (ko) 반도체 장치의 제조 방법
WO2013094287A1 (ja) 半導体装置
KR20130141339A (ko) 반도체 장치의 제조 방법
EP2851957B1 (en) Silicon carbide semiconductor device
US20130221375A1 (en) Silicon carbide semiconductor device and method for manufacturing same

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140926

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150331

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150526

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160202

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160315

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160823

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161019

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170228

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170313

R150 Certificate of patent or registration of utility model

Ref document number: 6119100

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250