JP5954140B2 - 炭化珪素半導体装置 - Google Patents

炭化珪素半導体装置 Download PDF

Info

Publication number
JP5954140B2
JP5954140B2 JP2012261341A JP2012261341A JP5954140B2 JP 5954140 B2 JP5954140 B2 JP 5954140B2 JP 2012261341 A JP2012261341 A JP 2012261341A JP 2012261341 A JP2012261341 A JP 2012261341A JP 5954140 B2 JP5954140 B2 JP 5954140B2
Authority
JP
Japan
Prior art keywords
silicon carbide
side wall
semiconductor device
impurity region
main surface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012261341A
Other languages
English (en)
Other versions
JP2014107500A (ja
Inventor
透 日吉
透 日吉
和田 圭司
圭司 和田
増田 健良
健良 増田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to JP2012261341A priority Critical patent/JP5954140B2/ja
Priority to US14/439,612 priority patent/US9224802B2/en
Priority to CN201380054439.6A priority patent/CN104737297A/zh
Priority to PCT/JP2013/078482 priority patent/WO2014083969A1/ja
Priority to EP13857796.0A priority patent/EP2927964A4/en
Publication of JP2014107500A publication Critical patent/JP2014107500A/ja
Application granted granted Critical
Publication of JP5954140B2 publication Critical patent/JP5954140B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0661Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body specially adapted for altering the breakdown voltage by removing semiconductor material at, or in the neighbourhood of, a reverse biased junction, e.g. by bevelling, moat etching, depletion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction

Description

この発明は、炭化珪素半導体装置およびその製造方法に関するものである。
縦型半導体装置の耐圧を高めるために、電界を緩和する終端構造が用いられ得る。終端構造としては、JTE(Junction Termination Extension)、およびFLR(Field Limiting Ring)(ガードリングとも称される)などが知られている。たとえば、Shiro Hino et al., "SiC-MOSFET structure enabling fast turn-on and -off switching", Material Science Forum, Vols. 717-720 (2012), pp. 1097-1100(非特許文献1)によれば、nチャネル二重注入MOSFET(Metal Oxide Semiconductor Field Effect Transistor)において、炭化珪素基板に外周pウェルが設けられている。外周pウェルはフィールド酸化膜(絶縁膜)に覆われている。
Shiro Hino et al., "SiC-MOSFET structure enabling fast turn-on and -off switching", Material Science Forum, Vols. 717-720 (2012), pp. 1097-1100
上記のように、終端構造において炭化珪素基板と絶縁膜との界面が形成されている。この界面に沿った電流が流れやすいほど、炭化珪素半導体装置のリーク電流が大きくなる。そこで、このようなリーク電流を低減することができる終端構造が望まれる。
本発明は、上記のような課題を解決するために成されたものであり、この発明の目的は、リーク電流を抑制することができる炭化珪素半導体装置およびその製造方法を提供することである。
本発明の一の局面に従う炭化珪素半導体装置は、半導体素子が設けられている素子部と、素子部を取り囲んでいる終端部とを有するものである。炭化珪素半導体装置は、炭化珪素基板と、ゲート絶縁膜と、ゲート電極と、第1の主電極と、第2の主電極と、側壁絶縁膜とを有する。炭化珪素基板は、六方晶系の単結晶構造を有する炭化珪素から作られている。炭化珪素基板は、第1の主面、および第1の主面と反対の第2の主面を有する。第1の主面は、素子部に位置する平坦面と、終端部に位置し、かつ平坦面を取り囲み、かつ第2の主面に近づくように平坦面に対して傾斜した側壁面とを有する。炭化珪素基板は、第1の導電型を有する第1の不純物領域と、第1の不純物領域上に設けられ第2の導電型を有する第2の不純物領域と、第2の不純物領域上に設けられ第2の不純物領域によって第1の不純物領域から隔てられた第3の不純物領域とを含む。第1〜第3の不純物領域の各々は平坦面上に位置する部分を有する。ゲート絶縁膜は第1の主面の平坦面上において第1および第3の不純物領域を互いにつないでいる。ゲート電極はゲート絶縁膜上に設けられている。第1の主電極は第1の主面の平坦面上において第3の不純物領域に接している。第2の主電極は第2の主面上に設けられている。側壁絶縁膜は第1の主面の側壁面を覆っている。側壁面は{000−1}面に対して50度以上80度以下傾斜している。
上記一の局面に従う炭化珪素半導体装置によれば、終端部に配置された側壁面が、{000−1}面に対して50度以上80度以下傾斜している。これにより終端部において、炭化珪素基板の側壁面と側壁絶縁膜との界面における界面準位密度を低くし得る。よって界面準位の存在に起因した電流の生成が抑制される。よって、炭化珪素半導体装置のリーク電流を抑制することができる。
好ましくは、炭化珪素基板の第1の主面の側壁面は、面方位{0−33−8}を有する第1の面を含む。より好ましくは、炭化珪素基板の第1の主面の側壁面は第1の面を微視的に含み、側壁面はさらに、面方位{0−11−1}を有する第2の面を微視的に含む。より好ましくは、炭化珪素基板の第1の主面の側壁面の第1および第2の面は、面方位{0−11−2}を有する複合面を構成している。これにより、炭化珪素半導体装置のリーク電流をより確実に抑制することができる。
本発明の他の局面に従う炭化珪素半導体装置は、半導体素子が設けられている素子部と、素子部を取り囲んでいる終端部とを有するものである。炭化珪素半導体装置は、炭化珪素基板と、ゲート絶縁膜と、ゲート電極と、第1の主電極と、第2の主電極と、側壁絶縁膜とを有する。炭化珪素基板は、六方晶系の単結晶構造を有する炭化珪素から作られている。炭化珪素基板は、第1の主面、および第1の主面と反対の第2の主面を有する。第1の主面は、素子部に位置する平坦面と、終端部に位置し、かつ平坦面を取り囲み、かつ第2の主面に近づくように平坦面に対して傾斜した側壁面とを有する。炭化珪素基板は、第1の導電型を有する第1の不純物領域と、第1の不純物領域上に設けられ第2の導電型を有する第2の不純物領域と、第2の不純物領域上に設けられ第2の不純物領域によって第1の不純物領域から隔てられた第3の不純物領域とを含む。第1〜第3の不純物領域の各々は平坦面上に位置する部分を有する。ゲート絶縁膜は第1の主面の平坦面上において第1および第3の不純物領域を互いにつないでいる。ゲート電極はゲート絶縁膜上に設けられている。第1の主電極は第1の主面の平坦面上において第3の不純物領域に接している。第2の主電極は第2の主面上に設けられている。側壁絶縁膜は第1の主面の側壁面を覆っている。側壁面は巨視的に見て、面方位{0−33−8}、{0−11−2}、{0−11−4}および{0−11−1}のいずれかを有する。
上記他の局面に従う炭化珪素半導体装置によれば、終端部に配置された側壁面が、巨視的に見て、面方位{0−33−8}、{0−11−2}、{0−11−4}および{0−11−1}のいずれかを有する。これにより終端部において、炭化珪素基板の側壁面と側壁絶縁膜との界面における界面準位密度を低くし得る。よって界面準位の存在に起因した電流の生成が抑制される。よって炭化珪素半導体装置のリーク電流を抑制することができる。
好ましくは、炭化珪素基板の第1の主面の側壁面上に、第2の導電型を有し、かつ第3の不純物領域につながっている側壁不純物領域が設けられる。これにより、電界集中が緩和されることで、炭化珪素半導体装置の耐圧を高めることができる。
好ましくは、炭化珪素基板の第1の主面は、終端部において側壁面を取り囲む底面を有し、底面は、平坦面に対する側壁面の傾斜に比して平坦面に対してより小さい傾斜を有する。これにより、電界集中を緩和するための構造を終端部の底面に設けることができる。
好ましくは、炭化珪素基板の第1の主面の底面上に、第2の導電型を有し、側壁面から離れ、側壁面を取り囲むガードリング領域が設けられる。これにより、電界集中が緩和されることで、炭化珪素半導体装置の耐圧を高めることができる。
本発明の炭化珪素半導体装置の製造方法は、半導体素子が設けられている素子部と、素子部を取り囲んでいる終端部とを有する炭化珪素半導体装置の製造方法であって、次の工程を有する。六方晶系の単結晶構造を有する炭化珪素から作られた炭化珪素基板が準備される。炭化珪素基板は第1の主面および第1の主面と反対の第2の主面を有する。第1の主面は、素子部に位置する平坦面と、終端部に位置し、かつ平坦面を取り囲み、かつ第2の主面に近づくように平坦面に対して傾斜した側壁面とを有する。炭化珪素基板は、第1の導電型を有する第1の不純物領域と、第1の不純物領域上に設けられ第2の導電型を有する第2の不純物領域と、第2の不純物領域上に設けられ第2の不純物領域によって第1の不純物領域から隔てられた第3の不純物領域とを含む。第1〜第3の不純物領域の各々は平坦面上に位置する部分を有する。炭化珪素基板を準備する工程は、ハロゲン元素を含有するガスを炭化珪素基板の第1の主面の一部に接触させながら炭化珪素基板を加熱することで、炭化珪素基板の第1の主面の一部をエッチングにより除去することにより、側壁面を形成する工程を含む。第1の主面の平坦面上において第1の不純物領域と第3の不純物領域とを互いにつなぐゲート絶縁膜が形成される。第1の主面の側壁面を覆う側壁絶縁膜が形成される。ゲート絶縁膜上にゲート電極が形成される。第1の主面の平坦面上において第3の不純物領域に接する第1の主電極が形成される。第2の主面上に第2の主電極が形成される。
上記製造方法によれば、側壁面は熱エッチングにより形成される。熱エッチングを用いることで側壁面の面方位を、側壁面と側壁絶縁膜との界面準位の抑制に適したものとすることができる。よって界面準位の存在に起因した電流の生成が抑制される。よって炭化珪素半導体装置のリーク電流を抑制することができる。
本発明によれば上述したように炭化珪素半導体装置のリーク電流を抑制することができる。
本発明の一実施の形態における炭化珪素半導体装置の構成を概略的に示す平面図である。 図1の線II−IIに沿う概略的な一部断面図である。 図1の一部拡大図である。 図3の視野に対応する炭化珪素基板の平面図である。 図2の炭化珪素半導体装置の製造方法の第1工程を概略的に示す一部断面図である。 図2の炭化珪素半導体装置の製造方法の第2工程を概略的に示す一部断面図である。 図2の炭化珪素半導体装置の製造方法の第3工程を概略的に示す一部断面図である。 図2の炭化珪素半導体装置の製造方法の第4工程を概略的に示す一部断面図である。 図2の炭化珪素半導体装置の製造方法の第5工程を概略的に示す一部断面図である。 図2の炭化珪素半導体装置の製造方法の第6工程を概略的に示す一部断面図である。 図2の炭化珪素半導体装置の製造方法の第7工程を概略的に示す一部断面図である。 図2の炭化珪素半導体装置の製造方法の第8工程を概略的に示す一部断面図である。 図2の炭化珪素半導体装置の製造方法の第9工程を概略的に示す一部断面図である。 炭化珪素半導体装置が有する炭化珪素基板の側壁面の微細構造の例を概略的に示す部分断面図である。 ポリタイプ4Hの六方晶における(000−1)面の結晶構造を示す図である。 図15の線XVI−XVIに沿う(11−20)面の結晶構造を示す図である。 図14の複合面の表面近傍における結晶構造を(11−20)面内において示す図である。 図14の複合面を(01−10)面から見た図である。 図14の変形例を示す図である。
以下、図面に基づいて本発明の実施の形態について説明する。なお、以下の図面において同一または相当する部分には同一の参照番号を付しその説明は繰返さない。また、本明細書中の結晶学的記載においては、個別面を()、集合面を{}でそれぞれ示している。また、面の指数が負であることを示す際に、数字の上に”−”(バー)を付す代わりに、数字の前に負の符号を付けている。
(炭化珪素半導体装置の構成)
図1および図2に示すように、MOSFET100(炭化珪素半導体装置)は、トランジスタ素子(半導体素子)が設けられている素子部CLと、素子部CLを取り囲んでいる終端部TMとを有するものである。MOSFET100は、エピタキシャル基板10(炭化珪素基板)と、絶縁膜21と、層間絶縁膜29と、ゲート電極30と、ソース電極31(第1の主電極)と、ドレイン電極42(第2の主電極)と、ゲートランナー50と、配線層51と、ゲートパッド59とを有する。
エピタキシャル基板10は、六方晶系の単結晶構造を有する炭化珪素から作られている。単結晶構造はポリタイプ4Hを有することが好ましい。エピタキシャル基板10は、上面P1(第1の主面)および裏面P2(第1の主面と反対の第2の主面)を有する。上面P1は、平坦面FTと、側壁面STと、底面BTとを有する。平坦面FTは素子部CLに位置している。側壁面STおよび底面BTは終端部TMに位置している。側壁面STは、平坦面FTを取り囲んでおり、かつ裏面P2に近づくように平坦面FTに対して傾斜している。底面BTは、終端部TMにおいて側壁面STを取り囲んでいる。底面BTは、平坦面FTに対する側壁面STの傾斜に比して平坦面FTに対してより小さい傾斜を有する。ここで「より小さい傾斜」とは、傾斜がないこと、すなわち平行を含む概念である。よって底面BTは、図2に示すように、平坦面FTと実質的に平行であってもよい。
上面P1の平坦面FTは{000−1}面とおおよそ平行であることが好ましい。具体的には、平坦面FTの{000−1}面に対する傾きは10度以内が好ましく、5度以内がより好ましい。
上面P1の側壁面STは{000−1}面に対して50度以上80度以下傾斜している。
上面P1の側壁面STは、巨視的に見て、面方位{0−33−8}、{0−11−2}、{0−11−4}および{0−11−1}のいずれかを有してもよい。なお面方位{0−33−8}は{000−1}面から54.7度のオフ角を有する。面方位{0−11−1}は{000−1}面から75.1度のオフ角を有する。よって面方位{0−33−8}、{0−11−2}、{0−11−4}および{0−11−1}は、オフ角54.7〜75.1度に対応する。オフ角について5度程度の製造誤差が想定されることを考慮すると、上面P1の側壁面STが{000−1}面に対して50度以上80度以下程度傾斜するような加工を行うことで、側壁面STの巨視的な面方位を、{0−33−8}、{0−11−2}、{0−11−4}および{0−11−1}のいずれかとしやすくなる。
上述したような側壁面STは、「特殊面」を有するものとしやすい。特殊面の詳細については後述する。
エピタキシャル基板10は、単結晶基板19と、nドリフト領域11(第1の不純物領域)と、pボディ領域12(第2の不純物領域)と、nソース領域13(第3の不純物領域)と、JTE領域14(側壁不純物領域)と、ガードリング領域15と、フィールドストップ領域16と、pコンタクト領域17とを有する。
単結晶基板19は、n型の導電型を有する。nドリフト領域11はn型(第1の導電型)を有する。pボディ領域12は、nドリフト領域11上に設けられ、p型(第1の導電型と異なる第2の導電型)を有する。nソース領域13は、ボディ領域12上に設けられ、pボディ領域12によってnドリフト領域11から隔てられている。nドリフト領域11、pボディ領域12、nソース領域13およびpコンタクト領域17の各々は、上面P1の平坦面FT上に位置する部分を有する。pコンタクト領域17はpボディ領域12につながっている。pコンタクト領域17の不純物濃度はpボディ領域12の不純物濃度よりも高い。
JTE領域14はp型を有する。JTE領域14は、上面P1の側壁面ST上に設けられており、pボディ領域12につながっている。JTE領域14の不純物濃度は、pボディ領域12の不純物濃度よりも低い。ガードリング領域15はp型を有する。ガードリング領域15は、エピタキシャル基板10の上面P1の底面BT上に設けられており、側壁面STから離れており、側壁面STを取り囲んでいる。フィールドストップ領域16は、n型を有し、nドリフト領域11の不純物濃度よりも高い不純物濃度を有する。フィールドストップ領域16は、側壁面STを取り囲んでいる。
絶縁膜21はゲート絶縁膜21Gおよび側壁絶縁膜21Sを有する。ゲート絶縁膜21Gは上面P1の平坦面FT上においてnドリフト領域11およびnソース領域13を互いにつないでいる。これにより平坦面FT上にチャネル面が形成されている。側壁絶縁膜21Sは上面P1の側壁面STおよび底面BTを覆っている。
ゲート電極30はゲート絶縁膜21G上に設けられている。ゲートランナー50およびゲートパッド59(図1)は、ゲート電極30上に設けられており、導体から作られている。ソース電極31は、上面P1の平坦面FT上においてnソース領域13およびpコンタクト領域17に接しているオーミック電極である。配線層51は、ソース電極31および層間絶縁膜29の上に設けられている。ドレイン電極42は裏面P2上に設けられているオーミック電極である。ゲートランナー50は、ゲート電極30内の電位差を抑制するためのものである。
図3に示すように、平面視における素子部CLと終端部TMとの境界はジグザグ形状を含んでもよい。このジグザグ形状において、素子部CLから終端部TMへ突き出た部分の角度DCは好ましくは60度である。またこのジグザグ形状において、終端部TMから素子部CLへ突き出た部分の角度DTは好ましくは60度である。60度が好ましいのは、エピタキシャル基板10が六方晶系の結晶構造を有し、この結晶構造が6回対称性を有することに起因している。図4に示すように、好ましくは、上記のジグザグ形状に沿って側壁面STが配置され、このジグザグ形状に側壁面STを介して隣り合うように底面BTが設けられている。
(炭化珪素半導体装置の製造方法)
次にMOSFET100(図2)の製造方法について説明する。
図5を参照して、単結晶基板19上における炭化珪素のエピタキシャル成長によって、上面P1をなすnドリフト領域11が形成される。これにより、単結晶基板19およびnドリフト領域11を有するエピタキシャル基板10が形成される。エピタキシャル成長はCVD(Chemical Vapor Deposition)法により行われ得る。この際、キャリアガスとして水素ガスを用い得る。原料ガスとしては、たとえば、シラン(SiH4)とプロパン(C38)との混合ガスを用い得る。この際、炭化珪素にn型を付与するための不純物として、たとえば窒素(N)やリン(P)を導入することが好ましい。
次に上面P1上にマスク層71が形成される。好ましくは、マスク層71は、エピタキシャル基板10の上面P1に形成された熱酸化膜である。次にマスク層71上に、パターンを有するフォトレジスト層72が形成される。フォトレジスト層72を用いたエッチングにより、このパターンがマスク層71に転写される(図6)。
図7に示すように、上面P1上において、マスク層71を用いた熱エッチングが行われる。具体的には、ハロゲン元素を含有するガスをエピタキシャル基板10の上面P1の一部に接触させながらエピタキシャル基板10を加熱することで、エピタキシャル基板10の上面P1の一部がエッチングにより除去される。これによりエピタキシャル基板10の上面P1に側壁面STおよび底面BTが形成される。このような熱エッチングが用いられることで側壁面STには特殊面が自己形成される。熱エッチングの詳細については後述する。次にマスク層71が除去される(図8)。
図9に示すように、pボディ領域12、nソース領域13、JTE領域14、ガードリング領域15、フィールドストップ領域16、pコンタクト領域17が、導電型不純物のイオン注入により形成される。次に、不純物を活性化するための活性化熱処理が行われる。たとえばアルゴン雰囲気中での1700℃程度の温度での30分間の加熱が行われる。
図10に示すように、エピタキシャル基板10の上面P1の熱酸化によって絶縁膜21が形成される。絶縁膜21は、ゲート絶縁膜21Gとなる部分と、側壁絶縁膜21Sとなる部分とを含む。熱酸化はエピタキシャル基板10を、たとえば、空気中または酸素中で、1200℃程度の温度で、30分間程度加熱することで行われる。
次に窒素アニールが行われる。これにより、エピタキシャル基板10と絶縁膜21との界面から10nm以内の領域における窒素濃度の最大値が1×1021/cm3程度以上となるように窒素濃度が調整される。たとえば、一酸化窒素ガスなどの窒素を含有するガスの雰囲気中で、1100℃程度の温度で、120分間程度の加熱が行われる。この窒素アニール処理の後さらに、不活性ガス雰囲気中でアニール処理が行われてもよい。たとえば、アルゴン雰囲気中で、1100℃程度の温度で、60分間程度の加熱が行われる。これにより、高いチャネル移動度を再現性よく実現することができる。
図11を参照して、ゲート絶縁膜21G上にゲート電極30が形成される。次に層間絶縁膜29が形成される。次に層間絶縁膜29上に、パターンを有するフォトレジスト層73が形成される。次にフォトレジスト層73をマスクとして用いたエッチングにより、層間絶縁膜29および絶縁膜21に開口部が形成される。次に開口部にソース電極31が形成され、またフォトレジスト層73が除去される(図12)。この際に、いわゆるリフトオフ法が用いられてもよい。またエピタキシャル基板10の裏面P2上にドレイン電極42が形成される(図13)。ソース電極31およびドレイン電極42は、熱処理によるシリサイド化によってオーミック電極とされる。
再び図2を参照して、さらに他の構成が形成されることでMOSFET100が得られる。
(熱エッチング)
熱エッチングとは、エッチングされる対象を高温下でエッチングガスにさらすことによって行われるものであり、物理的エッチング作用を実質的に有しないものである。熱エッチングのプロセスガスはハロゲン元素を含有する。より好ましくはハロゲン元素は塩素またはフッ素である。具体的には、プロセスガスとして、Cl2、BCl3、CF4、およびSF6の少なくともいずれかを含有するプロセスガスを用いることができ、特にCl2を好適に用いることができる。
またプロセスガスはさらに酸素ガスを含有することが好ましい。またプロセスガスはキャリアガスを含んでいてもよい。キャリアガスとしては、たとえば窒素ガス、アルゴンガスまたはヘリウムガスである。
熱エッチングの熱処理温度は、好ましくは700℃以上1200℃以下である。この温度の下限は、より好ましくは800℃、さらに好ましくは900℃である。これによりエッチング速度を十分実用的な値とすることができる。またこの温度の上限は、より好ましくは1100℃、さらに好ましくは1000℃である。熱処理温度を700℃以上1000℃以下とした場合、SiCのエッチング速度はたとえば70μm/時程度になる。
(作用効果)
本実施の形態のMOSFET100によれば、終端部TMに配置された側壁面STが、{000−1}面に対して50度以上80度以下傾斜している。これにより側壁面STの面方位を、側壁面STと側壁絶縁膜21Sとの界面準位の抑制に適したものとすることができる。これにより終端部TMにおいて、エピタキシャル基板10の側壁面STと側壁絶縁膜21Sとの界面における界面準位密度を低くし得る。よって界面準位の存在に起因した電流の生成が抑制される。よって、MOSFET100のリーク電流を抑制することができる。また側壁面STを容易に「特殊面」を有するものとすることができ、この場合、リーク電流がより抑制される。側壁面STが、巨視的に見て、面方位{0−33−8}、{0−11−2}、{0−11−4}および{0−11−1}のいずれかを有する場合も、ほぼ同様である。
また上面P1の側壁面ST上にJTE領域14が設けられる。これにより、電界集中が緩和されることで、MOSFET100の耐圧を高めることができる。
また上面P1には、平坦面FTに対する側壁面の傾斜に比して平坦面FTに対してより小さい傾斜を有する底面BTが設けられる。これにより、電界集中を緩和するための構造を底面BTに容易に設けることができる。具体的には、底面BT上にガードリング領域15が設けられる。これにより、電界集中が緩和されることで、MOSFET100の耐圧を高めることができる。
また側壁面STは熱エッチングにより形成される。熱エッチングを用いることで側壁面STの面方位を、側壁面STと側壁絶縁膜21Sとの界面準位の抑制に適したものとすることができる。具体的には、側壁面STに特殊面を形成することができる。よって界面準位の存在に起因した電流の生成が抑制される。よってMOSFET100のリーク電流を抑制することができる。
(特殊面)
上面P1の側壁面STは特殊面を有することが好ましい。このような側壁面STは、図14に示すように、面方位{0−33−8}を有する面S1(第1の面)を含む。面S1は好ましくは面方位(0−33−8)を有する。より好ましくは、側壁面STは面S1を微視的に含み、側壁面STはさらに、面方位{0−11−1}を有する面S2(第2の面)を微視的に含む。ここで「微視的」とは、原子間隔の2倍程度の寸法を少なくとも考慮する程度に詳細に、ということを意味する。このように微視的な構造の観察方法としては、たとえばTEM(Transmission Electron Microscope)を用いることができる。面S2は好ましくは面方位(0−11−1)を有する。
好ましくは、側壁面STの面S1および面S2は、面方位{0−11−2}を有する複合面SRを構成している。すなわち複合面SRは、面S1およびS2が周期的に繰り返されることによって構成されている。このような周期的構造は、たとえば、TEMまたはAFM(Atomic Force Microscopy)により観察し得る。この場合、複合面SRは{000−1}面に対して巨視的に62度のオフ角を有する。ここで「巨視的」とは、原子間隔程度の寸法を有する微細構造を無視することを意味する。このように巨視的なオフ角の測定としては、たとえば、一般的なX線回折を用いた方法を用い得る。
好ましくは複合面SRは面方位(0−11−2)を有する。この場合、複合面SRは(000−1)面に対して巨視的に62度のオフ角を有する。好ましくは、リーク電流が流れる方向CDは、上述した周期的繰り返しが行われる方向に沿っている。方向CDは、エピタキシャル基板10の厚さ方向(図2における縦方向)を側壁面STへ射影した方向に対応する。
次に、複合面SRの詳細な構造について説明する。
一般に、ポリタイプ4Hの炭化珪素単結晶を(000−1)面から見ると、図15に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
図16に示すように、(11−20)面(図15の線XVI−XVIの断面)において、上述した1周期を構成する4つの層ABCBの各層の原子は、(0−11−2)面に完全に沿うようには配列されていない。図16においてはB層の原子の位置を通るように(0−11−2)面が示されており、この場合、A層およびC層の各々の原子は(0−11−2)面からずれていることがわかる。このため、炭化珪素単結晶の表面の巨視的な面方位、すなわち原子レベルの構造を無視した場合の面方位が(0−11−2)に限定されたとしても、この表面は、微視的には様々な構造をとり得る。
図17に示すように、複合面SRは、面方位(0−33−8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。面S1および面S2の各々の長さは、Si原子(またはC原子)の原子間隔の2倍である。なお面S1および面S2が平均化された面は、(0−11−2)面(図16)に対応する。
図18に示すように、複合面SRを(01−10)面から見て単結晶構造は、部分的に見て立方晶と等価な構造(面S1の部分)を周期的に含んでいる。具体的には複合面SRは、上述した立方晶と等価な構造における面方位(001)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。このように、立方晶と等価な構造における面方位(001)を有する面(図18においては面S1)と、この面につながりかつこの面方位と異なる面方位を有する面(図18においては面S2)とによって表面を構成することは4H以外のポリタイプにおいても可能である。ポリタイプは、たとえば6Hまたは15Rであってもよい。
図19に示すように、側壁面STは複合面SRに加えてさらに面S3(第3の面)を含んでもよい。より具体的には、面S3および複合面SRが周期的に繰り返されることによって構成された複合面SQを側壁面STが含んでもよい。周期的構造は、たとえば、TEMまたはAFMにより観察し得る。この場合、側壁面STの{000−1}面に対するオフ角は、理想的な複合面SRのオフ角である62度からずれる。このずれは小さいことが好ましく、±10度の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が{0−33−8}面となる表面がある。
より好ましくは、側壁面STの(000−1)面に対するオフ角は、理想的な複合面SRのオフ角である62度からずれる。このずれは小さいことが好ましく、±10度の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が(0−33−8)面となる表面がある。
(付記)
ゲート絶縁膜と側壁絶縁膜とは、同時ではなく別個に形成されてもよい。炭化珪素半導体装置のチャネル型はpチャネル型であってもよく、この場合、上述した実施の形態においてp型とn型とが入れ替えられた構成を用いることができる。炭化珪素半導体装置は、MOSFET以外のMISFET(Metal Insulator Semiconductor Field Effect Transistor)であってもよく、またMISFET以外のものであってもよい。MISFET以外の炭化珪素半導体装置としては、たとえばIGBT(Insulated Gate Bipolar Transistor)がある。
今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の特許請求の範囲は上記した説明ではなくて請求の範囲によって示され、特許請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
10 エピタキシャル基板(炭化珪素基板)、11 nドリフト領域(第1の不純物領域)、12 pボディ領域(第2の不純物領域)、13 nソース領域(第3の不純物領域)、14 JTE領域(側壁不純物領域)、15 ガードリング領域、16 フィールドストップ領域、17 pコンタクト領域、19 単結晶基板、21 絶縁膜、21G ゲート絶縁膜、21S 側壁絶縁膜、29 層間絶縁膜、30 ゲート電極、31 ソース電極(第1の主電極)、42 ドレイン電極(第2の主電極)、50 ゲートランナー、51 配線層、59 ゲートパッド、71 マスク層、72,73 フォトレジスト層、100 MOSFET(炭化珪素半導体装置)、BT 底面、CL 素子部、FT 平坦面、P1 上面(第1の主面)、P2 裏面(第2の主面)、S1 面(第1の面)、S2 面(第2の面)、SQ,SR 複合面、ST 側壁面、TM 終端部。

Claims (5)

  1. 半導体素子が設けられている素子部と、前記素子部を取り囲んでいる終端部とを有する炭化珪素半導体装置であって、
    六方晶系の単結晶構造を有する炭化珪素から作られた炭化珪素基板を備え、前記炭化珪素基板は第1の主面および前記第1の主面と反対の第2の主面を有し、前記第1の主面は、前記素子部に位置する平坦面と、前記終端部に位置し、かつ前記平坦面を取り囲み、かつ前記第2の主面に近づくように前記平坦面に対して傾斜した側壁面とを有し、前記炭化珪素基板は、第1の導電型を有する第1の不純物領域と、前記第1の不純物領域上に設けられ第2の導電型を有する第2の不純物領域と、前記第2の不純物領域上に設けられ前記第2の不純物領域によって前記第1の不純物領域から隔てられた第3の不純物領域とを含み、前記第1〜第3の不純物領域の各々は前記平坦面上に位置する部分を有し、さらに
    前記第1の主面の前記平坦面上において前記第1および第3の不純物領域を互いにつなぐゲート絶縁膜と、
    前記ゲート絶縁膜上に設けられたゲート電極と、
    前記第1の主面の前記平坦面上において前記第3の不純物領域に接する第1の主電極と、
    前記第2の主面上に設けられた第2の主電極と、
    前記第1の主面の前記側壁面を覆う側壁絶縁膜とを備え、前記側壁面は{000−1}面に対して50度以上80度以下傾斜し、
    前記炭化珪素基板の前記第1の主面の前記側壁面は、面方位{0−33−8}を有する第1の面を含み、
    前記炭化珪素基板の前記第1の主面の前記側壁面は前記第1の面を微視的に含み、前記側壁面はさらに、面方位{0−11−1}を有する第2の面を微視的に含む、炭化珪素半導体装置。
  2. 前記炭化珪素基板の前記第1の主面の前記側壁面の前記第1および第2の面は、面方位{0−11−2}を有する複合面を構成している、請求項1に記載の炭化珪素半導体装置。
  3. 前記炭化珪素基板の前記第1の主面の前記側壁面上に、前記第2の導電型を有し、かつ前記第2の不純物領域につながっている側壁不純物領域が設けられている、請求項1または請求項2に記載の炭化珪素半導体装置。
  4. 前記炭化珪素基板の前記第1の主面は、前記終端部において前記側壁面を取り囲む底面を有し、前記底面は、前記平坦面に対する前記側壁面の傾斜に比して前記平坦面に対してより小さい傾斜を有する、請求項1〜請求項のいずれか1項に記載の炭化珪素半導体装置。
  5. 前記炭化珪素基板の前記第1の主面の前記底面上に、前記第2の導電型を有し、前記側壁面から離れ、前記側壁面を取り囲むガードリング領域が設けられている、請求項に記載の炭化珪素半導体装置。
JP2012261341A 2012-11-29 2012-11-29 炭化珪素半導体装置 Active JP5954140B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2012261341A JP5954140B2 (ja) 2012-11-29 2012-11-29 炭化珪素半導体装置
US14/439,612 US9224802B2 (en) 2012-11-29 2013-10-21 Silicon carbide semiconductor device and method for manufacturing same
CN201380054439.6A CN104737297A (zh) 2012-11-29 2013-10-21 碳化硅半导体器件及其制造方法
PCT/JP2013/078482 WO2014083969A1 (ja) 2012-11-29 2013-10-21 炭化珪素半導体装置およびその製造方法
EP13857796.0A EP2927964A4 (en) 2012-11-29 2013-10-21 SILICON CARBIDE SEMICONDUCTOR DEVICE AND METHOD FOR PRODUCING THE SAME

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012261341A JP5954140B2 (ja) 2012-11-29 2012-11-29 炭化珪素半導体装置

Publications (2)

Publication Number Publication Date
JP2014107500A JP2014107500A (ja) 2014-06-09
JP5954140B2 true JP5954140B2 (ja) 2016-07-20

Family

ID=50827615

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012261341A Active JP5954140B2 (ja) 2012-11-29 2012-11-29 炭化珪素半導体装置

Country Status (5)

Country Link
US (1) US9224802B2 (ja)
EP (1) EP2927964A4 (ja)
JP (1) JP5954140B2 (ja)
CN (1) CN104737297A (ja)
WO (1) WO2014083969A1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104253151B (zh) * 2013-06-27 2017-06-27 无锡华润上华半导体有限公司 场截止型反向导通绝缘栅双极型晶体管及其制造方法
JP5910801B1 (ja) 2014-08-01 2016-04-27 住友電気工業株式会社 エピタキシャルウエハおよびその製造方法
US9728628B2 (en) * 2014-08-29 2017-08-08 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method for manufacturing same
US9825128B2 (en) * 2015-10-20 2017-11-21 Maxpower Semiconductor, Inc. Vertical power transistor with thin bottom emitter layer and dopants implanted in trenches in shield area and termination rings
JP6705155B2 (ja) 2015-11-13 2020-06-03 富士電機株式会社 半導体装置および半導体装置の製造方法
JP6696329B2 (ja) * 2016-07-05 2020-05-20 株式会社デンソー 炭化珪素半導体装置およびその製造方法
US10714571B2 (en) * 2016-07-20 2020-07-14 Mitsubishi Electric Corporation Silicon carbide semiconductor device having halogen field limiting ring regions and method of manufacturing same
JP7000240B2 (ja) * 2018-04-18 2022-01-19 ルネサスエレクトロニクス株式会社 半導体装置
US10813607B2 (en) * 2018-06-27 2020-10-27 Prismatic Sensors Ab X-ray sensor, method for constructing an x-ray sensor and an x-ray imaging system comprising such an x-ray sensor
CN115241282B (zh) * 2022-09-23 2023-01-10 浙江大学杭州国际科创中心 一种SiC MOSFET器件及其制备方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4164892B2 (ja) * 1997-06-30 2008-10-15 株式会社デンソー 半導体装置及びその製造方法
US6054752A (en) 1997-06-30 2000-04-25 Denso Corporation Semiconductor device
US20060214268A1 (en) * 2005-03-25 2006-09-28 Shindengen Electric Manufacturing Co., Ltd. SiC semiconductor device
JP5017823B2 (ja) * 2005-09-12 2012-09-05 富士電機株式会社 半導体素子の製造方法
JP5167593B2 (ja) * 2006-03-23 2013-03-21 富士電機株式会社 半導体装置
US7372087B2 (en) * 2006-06-01 2008-05-13 Northrop Grumman Corporation Semiconductor structure for use in a static induction transistor having improved gate-to-drain breakdown voltage
JP2007258742A (ja) * 2007-05-23 2007-10-04 Kansai Electric Power Co Inc:The 高耐電圧半導体装置
EP2091083A3 (en) * 2008-02-13 2009-10-14 Denso Corporation Silicon carbide semiconductor device including a deep layer
JP2010147222A (ja) * 2008-12-18 2010-07-01 Denso Corp 炭化珪素半導体装置およびその製造方法
JP5396953B2 (ja) * 2009-03-19 2014-01-22 株式会社デンソー 炭化珪素半導体装置およびその製造方法
JP5638067B2 (ja) * 2010-04-15 2014-12-10 良孝 菅原 半導体装置
JP5621340B2 (ja) * 2010-06-16 2014-11-12 株式会社デンソー 炭化珪素半導体装置の製造方法および炭化珪素半導体装置
JP2012038771A (ja) * 2010-08-03 2012-02-23 Sumitomo Electric Ind Ltd 半導体装置およびその製造方法
JP5707770B2 (ja) * 2010-08-03 2015-04-30 住友電気工業株式会社 半導体装置およびその製造方法
US8563988B2 (en) 2010-10-29 2013-10-22 Panasonic Corporation Semiconductor element and manufacturing method therefor
US8890169B2 (en) 2010-11-08 2014-11-18 Hitachi, Ltd. Semiconductor device
JP5764046B2 (ja) * 2011-11-21 2015-08-12 住友電気工業株式会社 炭化珪素半導体装置の製造方法
JP6119100B2 (ja) * 2012-02-01 2017-04-26 住友電気工業株式会社 炭化珪素半導体装置
JP2014007310A (ja) * 2012-06-26 2014-01-16 Sumitomo Electric Ind Ltd 炭化珪素半導体装置の製造方法および炭化珪素半導体装置

Also Published As

Publication number Publication date
US9224802B2 (en) 2015-12-29
WO2014083969A1 (ja) 2014-06-05
US20150279926A1 (en) 2015-10-01
JP2014107500A (ja) 2014-06-09
EP2927964A1 (en) 2015-10-07
CN104737297A (zh) 2015-06-24
EP2927964A4 (en) 2016-10-12

Similar Documents

Publication Publication Date Title
JP5954140B2 (ja) 炭化珪素半導体装置
WO2014083968A1 (ja) 炭化珪素半導体装置およびその製造方法
JP6064614B2 (ja) 炭化珪素半導体装置およびその製造方法
WO2015040966A1 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JPWO2010116886A1 (ja) 絶縁ゲート型バイポーラトランジスタ
JP2014175518A (ja) 炭化珪素半導体装置
JP2015156429A (ja) 炭化珪素半導体装置およびその製造方法
JP6500628B2 (ja) 炭化珪素半導体装置およびその製造方法
JP5983415B2 (ja) 炭化珪素半導体装置
JP5958352B2 (ja) 炭化珪素半導体装置およびその製造方法
JP6439606B2 (ja) 炭化珪素半導体装置
JP6146146B2 (ja) 炭化珪素半導体装置およびその製造方法
WO2014027520A1 (ja) 炭化珪素半導体装置
JP6070155B2 (ja) 炭化珪素半導体装置
JP6098474B2 (ja) 炭化珪素半導体装置およびその製造方法
JP2014007310A (ja) 炭化珪素半導体装置の製造方法および炭化珪素半導体装置
WO2014041879A1 (ja) 炭化珪素半導体装置
JP6481511B2 (ja) 炭化珪素半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150729

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151006

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151118

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151215

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160121

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160517

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160530

R150 Certificate of patent or registration of utility model

Ref document number: 5954140

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250