JP2012182793A - 高速同相直交不平衡校正 - Google Patents
高速同相直交不平衡校正 Download PDFInfo
- Publication number
- JP2012182793A JP2012182793A JP2012048016A JP2012048016A JP2012182793A JP 2012182793 A JP2012182793 A JP 2012182793A JP 2012048016 A JP2012048016 A JP 2012048016A JP 2012048016 A JP2012048016 A JP 2012048016A JP 2012182793 A JP2012182793 A JP 2012182793A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- signal
- calculating
- gain
- quadrature
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/10—Frequency-modulated carrier systems, i.e. using frequency-shift keying
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
- H04B1/30—Circuits for homodyne or synchrodyne receivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/36—Modulator circuits; Transmitter circuits
- H04L27/362—Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated
- H04L27/364—Arrangements for overcoming imperfections in the modulator, e.g. quadrature error or unbalanced I and Q levels
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/38—Demodulator circuits; Receiver circuits
- H04L27/3845—Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier
- H04L27/3854—Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier using a non - coherent carrier, including systems with baseband correction for phase or frequency offset
- H04L27/3863—Compensation for quadrature error in the received signal
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Transmitters (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
【解決手段】N個のディジタル化サンプルI(n)およびQ(n)は、受信機からのダウンコンバート信号の同相および直交(I−Q)成分をそれぞれ表し、I−Q不平衡を有する直交復調器または直交変調器から生成される。閉形式解を使用して、I−Q不平衡を補償するために、位相および利得調整定数がN個のディジタル化サンプルから計算される。基準受信機を使用することなくトランシーバを校正する技法として、第1の周波数にある第1の試験信号が、I−Q不平衡を有する直交変調器を有する送信機に注入され、送信機信号を生成する。第1の試験信号と第1の周波数の2倍周波数にある第2の試験信号とを有する合成信号を生成しディジタル化される。閉形式解を使用して、I−Q不平衡を補正するために、ディジタル化合成信号からI−Q直流オフセット補正と位相補正と利得補正とが計算される。
【選択図】図1A
Description
qは、ボルトを単位とするQチャネル、
Iは、ボルトを単位とする混合器の後のIチャネル、
Qは、ボルトを単位とする混合器の後のQチャネル、
Vは、ボルトを単位とする送信機の出力、
fmは、変調周波数、
fcは、搬送周波数、
fsは、100psを単位とするサンプリング周波数、
Δtは、100psを単位とする時間、
ΔSは、Δtを単位とする経路遅延、
VIcは、ボルトを単位とするDCオフセットI補正、
VQcは、ボルトを単位とするDCオフセットQ補正、
ΔGcは、ボルトを単位とする利得不平衡補正、
Δφcは、度を単位とする位相不平衡補正、
VIPは、ボルトを単位とする物理的DCオフセットI、
VQPは、ボルトを単位とする物理的DCオフセットQ、
ΔGPは、ボルトを単位とする物理的利得不平衡、
ΔφPは、度を単位とする物理的位相不平衡
とする。
M1は、ボルトを単位とする第1の試験信号またはトーンの振幅、
Φ1は、度を単位とする第1の試験信号またはトーンの位相、
M2は、ボルトを単位とする第2の試験信号またはトーンの振幅、
Φ2は、度を単位とする第2の試験信号またはトーンの位相、
Dは、度を単位とする経路遅延
である。
以下に、本願発明の当初の特許請求の範囲に記載された発明を付記する。
[1]
受信機からのダウンコンバート信号の同相および直交(I−Q)成分をそれぞれ表すN個のディジタル化サンプルI(n)およびQ(n)を記憶することと、なお、前記I−Q成分はI−Q不平衡を有する直交復調器または直交変調器から生成される;
閉形式解を使用して、前記I−Q不平衡を補償するために、前記N個のディジタル化サンプルから位相および利得調整定数を計算することと;
を備える方法。
[2]
前記位相および利得調整定数を計算することは、
前記N個のディジタル化サンプルI(n)およびQ(n)から、同相平均電力P I,avg と、直交平均電力P Q,avg と、I−Q相関R IQ とを計算することと;
前記同相平均電力P I,avg 、前記直交平均電力P Q,avg 、および前記I−Q相関R IQ を使用して、利得差分Δgおよび位相差分Δφを推定することと;
前記利得差分Δgおよび前記位相差分Δφを使用して、行列
を備える、[1]に記載の方法。
[3]
前記同相平均電力P I,avg と、前記直交平均電力P Q,avg と、前記I−Q相関R IQ とを計算することは、
前記同相平均電力
前記直交平均電力
前記I−Q相関
を備える、[2]に記載の方法。
[4]
前記利得差分Δgおよび前記位相差分Δφを推定することは、
前記利得差分
前記位相差分
を備える、[2]に記載の方法。
[5]
前記行列
利得行列
位相行列
積行列M=GPを計算することと;
前記積行列Mの逆行列として前記行列Aを計算すること、すなわち、A=M −1 を計算することと;
を備える、[2]に記載の方法。
[6]
前記積行列の前記逆行列として前記行列Aを計算することは、
B(0)=Iとし、B(n)=A・B(n−1)を使用して、行列Aを更新することを備える、[5]に記載の方法。
[7]
前記信号をベースバンド信号にダウンコンバートするために、単一の非変調信号を前記直交復調器を有する前記受信機に注入すること、なお、前記直交復調器は前記I−Q不平衡を有する、をさらに備える、[1]に記載の方法。
[8]
前記I−Q不平衡を有する直交変調器を送信機経路上に有する送信機で信号を生成することと;
前記信号を校正された基準受信機の受信機経路にループバックさせることと、なお、前記校正された基準受信機は、前記信号をベースバンド信号にダウンコンバートする受信機混合器を有し、前記受信機混合器は校正されている;
をさらに備える、[1]に記載の方法。
[9]
第1の周波数にある第1の信号を、同相および直交(I−Q)不平衡を有する直交変調器を有する送信機に注入することと、なお、前記直交変調器は搬送周波数を有し、前記送信機は送信機信号を生成する;
前記第1の信号と前記第1の周波数の2倍の第2の周波数にある第2の信号とを有する合成信号を生成するために、前記送信機信号を検出することと;
前記合成信号をディジタル化することと;
閉形式解を使用して、前記I−Q不平衡を補正するために、前記ディジタル化合成信号から、I−Q直流(DC)オフセット補正VI C 、VQ C と、位相補正Δφ c と、利得補正ΔG c とを計算することと;
を備える方法。
[10]
前記送信機信号を検出することは、
アナログ乗算器を使用して、前記送信機信号を自乗することと;
前記第2の周波数の近くにコーナ周波数を有するローパスフィルタを用いて、前記自乗信号をフィルタリングすることと、なお、前記ローパスフィルタは前記搬送周波数を除去し、前記第1および第2の信号を通過させる;
を備える、[9]に記載の方法。
[11]
前記I−Q DCオフセット補正と、前記位相補正と、前記利得補正とを計算することは、
検出およびディジタル化からの経路遅延Dを計算することと;
前記第1および第2の信号の第1および第2の振幅M 1 、M 2 をそれぞれ計算することと;
前記第1および第2の信号の第1および第2の位相Φ 1 、Φ 2 をそれぞれ計算することと;
前記経路遅延D、前記第1および第2の振幅M 1 、M 2 、ならびに前記第1および第2の位相Φ 1 、Φ 2 を使用して、前記I−Q DCオフセット補正VI C 、VQ C と、前記位相補正Δφ c と、前記利得補正ΔG c とを計算することと;
を備える、[9]に記載の方法。
[12]
前記I−Q DCオフセット補正VI C 、VQ C と、前記位相補正Δφ c と、前記利得補正ΔG c とを計算することは、
前記I DCオフセット補正VI c =M 1 cos((Φ 1 −D/2)π/180)を計算することと;
前記Q DCオフセット補正VQ c =−M 1 sin((Φ 1 −D/2)π/180)を計算することと;
前記位相補正Δφ c =−M 2 cos((Φ 2 −D/2)π/180)を計算することと;
前記利得補正ΔG c =−2M 2 sin((Φ 2 −D/2)π/180)(180/π)を計算することと;
を備える、[11]に記載の方法。
[13]
第1の積を第2の積に加算して、通信デバイスの通信経路における第1の同相(I)成分を生成する第1の加算器と、なお、前記通信経路は信号の周波数を変換する直交復調器または直交変調器を有し、前記直交復調器または前記直交変調器はIおよび直交(Q)不平衡を有する;
第3の積を第4の積に加算して、前記通信経路における第1の直交(Q)成分を生成する第2の加算器と;
前記通信経路における第2のIおよびQ成分を第1および第2の調整定数でそれぞれ乗算して、前記第1および第2の積をそれぞれ生成する、前記第1の加算器に結合された第1および第2の乗算器と;
前記通信経路における第2のIおよびQ成分を第3および第4の調整定数でそれぞれ乗算して、前記第3および第4の積をそれぞれ生成する、前記第2の加算器に結合された第3および第4の乗算器と;
を備え、
前記第1、第2、第3、および第4の調整定数が、前記I−Q不平衡を補正するために、閉形式解を使用して計算される、
装置。
[14]
前記通信経路は受信機経路であり、前記第1のIおよびQ成分は前記I−Q不平衡について補正されており、前記第2のIおよびQ成分は前記I−Q不平衡によってゆがめられている、[13]に記載の装置。
[15]
前記通信経路は送信機経路であり、前記第1のIおよびQ成分は前記I−Q不平衡について事前にゆがめられており、前記第2のIおよびQ成分は正しい、[13]に記載の装置。
[16]
送信機信号を生成するための送信機内の直交変調器回路と、なお、前記直交変調器回路は同相および直交(I−Q)不平衡を有する;
前記直交変調器回路およびI−Qディジタル−アナログ変換器(DAC)に結合され、前記I−Q不平衡をモデル化する誤差回路と;
前記送信機の変調器の変調器同相および直交(I−Q)成分に結合され、前記I−Q不平衡を補償するために、補償定数を使用して、前記I−Q DACへの事前補償I−Q成分をそれぞれ生成する事前補償回路と、なお、前記補償定数は校正手順において閉形式解を使用して計算される;
を備える装置。
[17]
前記直交変調器回路に結合され、第1および第2の周波数を有する合成信号を前記送信機信号から生成する検出器と、なお、前記第2の周波数は前記第1の周波数の2倍である;
前記検出器に結合され、前記合成信号のディジタル化サンプルを提供するアナログ−ディジタル変換器(ADC)と、なお、前記ディジタル化サンプルは補償定数を計算するために使用される;
をさらに備える、[16]に記載の装置。
[18]
前記直交変調器回路は、
I−Q補償成分を生成するために搬送波信号のI−Q搬送波成分を用いてI−Q成分を混合するI−Q混合器と;
前記I−Q混合器に結合され、前記I−Q補償成分を前記送信機信号に結合する結合器と;
を備える、[16]に記載の装置。
[19]
前記誤差回路は、
第1および第2の差分をそれぞれ生成するために、I−Q DCオフセット補償定数を前記DACの対応する出力から減算する第1および第2の加算器と;
前記第1および第2の加算器に結合され、前記第1および第2の差分をI−Q利得補償定数の負値で乗算して前記直交変調器へのI−Q入力を生成する、第1および第2の乗算器と;
I−Q位相誤差を前記I−Q搬送波波形成分に提供するI−Q遅延エレメントと;
を備える、[18]に記載の装置。
[20]
前記事前補償回路は、
I−Q利得事前補償成分を生成するI−Q利得不平衡回路と、なお、前記I−Q利得不平衡回路は前記変調器I−Q成分をI−Q利得補償定数で乗算して前記I−Q利得事前補償成分を生成するI−Q利得乗算器を含む;
前記I−Q利得不平衡回路に結合され、I−Q利得および位相事前補償成分を生成するI−Q位相不平衡回路と;
前記I−Q位相不平衡回路に結合され、不平衡事前補償I−Q成分を生成する直流(DC)オフセット回路と、なお、前記DCオフセット回路は、前記I−Q利得および位相事前補償成分をI−Q DCオフセット補償定数に加算して前記不平衡事前補償I−Q成分を生成するI−Q DCオフセット加算器を含む;
を備える、[16]に記載の装置。
[21]
前記I−Q位相不平衡回路は、
第1の積を第2の積に加算して前記I利得および位相事前補償成分を生成する第1の加算器と;
第3の積を第4の積に加算して前記Q利得および位相事前補償成分を生成する第2の加算器と;
前記第1の加算器に結合され、前記I−Q利得事前補償成分をI−Q位相補償定数でそれぞれ乗算して前記第1および第2の積をそれぞれ生成する第1および第2の乗算器と;
前記第2の加算器に結合され、I−Q成分をI−Q位相補償定数でそれぞれ乗算して前記第3の積および第4の積をそれぞれ生成する第3および第4の乗算器と;
を備える、[18]に記載の装置。
[22]
機械によってアクセスされたとき、
受信機からのダウンコンバート信号の同相および直交(I−Q)成分をそれぞれ表すN個のディジタル化サンプルI(n)およびQ(n)を記憶することと、なお、前記I−Q成分はI−Q不平衡を有する直交復調器または直交変調器から生成される;
閉形式解を使用して、前記I−Q不平衡を補償するために、前記N個のディジタル化サンプルから位相および利得調整定数を計算することと;
を備える動作を前記機械に実行させる情報を含む、機械アクセス可能記憶媒体
を備える製造物。
[23]
前記位相および利得調整定数の計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
前記N個のディジタル化サンプルI(n)およびQ(n)から、同相平均電力P I,avg と、直交平均電力P Q,avg と、I−Q相関R IQ とを計算することと;
前記同相平均電力P I,avg 、前記直交平均電力P Q,avg 、および前記I−Q相関R IQ を使用して、利得差分Δgおよび位相差分Δφを推定することと;
前記利得差分Δgおよび前記位相差分Δφを使用して、行列
を備える動作を前記機械に実行させる情報を備える、[22]に記載の製造物。
[24]
前記同相平均電力P I,avg と、前記直交平均電力P Q,avg と、前記I−Q相関R IQ との計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
前記同相平均電力
前記直交平均電力
前記I−Q相関
を備える動作を前記機械に実行させる情報を備える、[23]に記載の製造物。
[25]
前記利得差分Δgおよび前記位相差分Δφの推定を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
前記利得差分
前記位相差分
を備える動作を前記機械に実行させる情報を備える、[23]に記載の製造物。
[26]
行列
利得行列
位相行列
積行列M=GPを計算することと;
前記積行列Mの逆行列として前記行列Aを計算すること、すなわち、A=M −1 を計算することと;
を備える動作を前記機械に実行させる情報を備える、[23]に記載の製造物。
[27]
前記積行列の逆行列として前記行列Aの計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
B(0)=Iとし、B(n)=A・B(n−1)を使用して、行列Aを更新すること、
を備える動作を前記機械に実行させる情報を備える、[26]に記載の製造物。
[28]
前記情報は、
単一の非変調信号を、前記信号をベースバンド信号にダウンコンバートする前記直交復調器を有する前記受信機に注入すること、なお、前記直交復調器は前記I−Q不平衡を有する;
を備える動作を前記機械に実行させる情報をさらに備える、[22]に記載の製造物。
[29]
前記情報は、
前記I−Q不平衡を有する前記直交変調器を送信機経路上に有する送信機で信号を生成することと;
前記信号を校正された基準受信機の受信機経路にループバックさせること、なお、前記校正された基準受信機は前記信号をベースバンド信号にダウンコンバートする受信機混合器を有し、前記受信機混合器は校正されている;
を備える動作を前記機械に実行させる情報をさらに備える、[22]に記載の製造物品。
[30]
機械によってアクセスされたとき、
第1の周波数にある第1の信号を、同相および直交(I−Q)不平衡を有する直交変調器を有する送信機に注入することと、なお、前記直交変調器は搬送周波数を有し、前記送信機は送信機信号を生成する;
前記第1の信号と前記第1の周波数の2倍の第2の周波数にある第2の信号とを有する合成信号を生成するために、前記送信機信号を検出することと;
前記合成信号をディジタル化することと;
閉形式解を使用して、前記I−Q不平衡を補正するために、前記ディジタル化合成信号から、I−Q直流(DC)オフセット補正VI C 、VQ C と、位相補正Δφ c と、利得補正ΔG c とを計算することと;
を備える動作を前記機械に実行させる情報を含む、機械アクセス可能記憶媒体
を備える製造物。
[31]
前記送信機信号の検出を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
アナログ乗算器を使用して、前記送信機信号を自乗することと;
前記第2の周波数の近くにコーナ周波数を有するローパスフィルタを用いて、前記自乗信号をフィルタリングすること、なお、前記ローパスフィルタは前記搬送周波数を除去し、前記第1および第2の信号を通過させる;
を備える動作を前記機械に実行させる情報を備える、[30]に記載の製造物。
[32]
前記I−Q DCオフセット補正と、前記位相補正と、前記利得補正との計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
検出およびディジタル化からの経路遅延Dを計算することと;
前記第1および第2の信号の第1および第2の振幅M 1 、M 2 をそれぞれ計算することと;
前記第1および第2の信号の第1および第2の位相Φ 1 、Φ 2 をそれぞれ計算することと;
前記経路遅延D、前記第1および第2の振幅M 1 、M 2 、ならびに前記第1および第2の位相Φ 1 、Φ 2 を使用して、前記I−Q DCオフセット補正VI C 、VQ C と、前記位相補正Δφ c と、前記利得補正ΔG c とを計算することと;
を備える動作を前記機械に実行させる情報を備える、[30]に記載の製造物。
[33]
前記I−Q DCオフセット補正VI C 、VQ C と、前記位相補正Δφ c と、前記利得補正ΔG c との計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
前記I DCオフセット補正VI c =M 1 cos((Φ 1 −D/2)π/180)を計算することと;
前記Q DCオフセット補正VQ c =−M 1 sin((Φ 1 −D/2)π/180)を計算することと;
前記位相補正Δφ c =−M 2 cos((Φ 2 −D/2)π/180)を計算することと;
前記利得補正ΔG c =−2M 2 sin((Φ 2 −D/2)π/180)(180/π)を計算することと;
を備える動作を前記機械に実行させる情報を備える、[32]に記載の製造物。
[34]
受信機サブシステムで受け取った無線周波(RF)信号をダウンコンバートする直交復調器と、なお、前記直交復調器は、同相および直交(I−Q)不平衡を有するアナログI−Q成分を提供し、かつ、混合器を有する;
前記直交復調器に結合され、前記I−Q成分をディジタルI−Q成分に変換するアナログ−ディジタル変換器(ADC)と;
前記ADCに結合され、前記I−Q不平衡を補償する補償器と、なお前記補償器は、
第1の積を第2の積に加算して、出力I成分を生成する第1の加算器と、
第3の積を第4の積に加算して、出力Q成分を生成する第2の加算器と、
前記第1の加算器に結合され、前記ディジタルIおよびQ成分を第1および第2の調整定数でそれぞれ乗算して前記第1および第2の積をそれぞれ生成する第1および第2の乗算器と、
前記第2の加算器に結合され、前記ディジタルIおよびQ成分を第3および第4の調整定数でそれぞれ乗算して前記第3および第4の積をそれぞれ生成する第3および第4の乗算器と、
を備え、前記第1、第2、第3、および第4の調整定数は、前記I−Q不平衡を補正するために閉形式解を使用して計算される;
を備えるシステム。
[35]
ベースバンド信号のアナログ同相および直交(I−Q)成分を送信信号にアップコンバートする直交変調器と、なお、前記直交変調器はI−Q不平衡を生成する混合器を有する;
前記直交変調器に結合され、事前補償I−Q成分を前記アナログI−Q成分に変換するディジタル−アナログ変換器(DAC)と;
前記DACに結合され、変調器I−Q成分からの前記I−Q不平衡を補償する補償器と、なお、前記補償器は、
第1の積を第2の積に加算して、前記事前補償I成分を生成する第1の加算器と、
第3の積を第4の積に加算して、前記事前補償Q成分を生成する第2の加算器と、
前記第1の加算器に結合され、前記変調器IおよびQ成分を第1および第2の調整定数でそれぞれ乗算して前記第1および第2の積をそれぞれ生成する第1および第2の乗算器と、
前記第2の加算器に結合され、前記変調器IおよびQ成分を第3および第4の調整定数でそれぞれ乗算して前記第3および第4の積をそれぞれ生成する第3および第4の乗算器と、
を備え、前記第1、第2、第3、および第4の調整定数は前記I−Q不平衡を補正するために閉形式解を使用して計算される;
を備えるシステム。
[36]
前記直交変調器に結合され、前記I−Q不平衡の補償のためのループバック経路を提供する、校正された基準受信機をさらに備える、[35]に記載のシステム。
Claims (36)
- 受信機からのダウンコンバート信号の同相および直交(I−Q)成分をそれぞれ表すN個のディジタル化サンプルI(n)およびQ(n)を記憶することと、なお、前記I−Q成分はI−Q不平衡を有する直交復調器または直交変調器から生成される;
閉形式解を使用して、前記I−Q不平衡を補償するために、前記N個のディジタル化サンプルから位相および利得調整定数を計算することと;
を備える方法。 - 前記積行列の前記逆行列として前記行列Aを計算することは、
B(0)=Iとし、B(n)=A・B(n−1)を使用して、行列Aを更新することを備える、請求項5に記載の方法。 - 前記信号をベースバンド信号にダウンコンバートするために、単一の非変調信号を前記直交復調器を有する前記受信機に注入すること、なお、前記直交復調器は前記I−Q不平衡を有する、をさらに備える、請求項1に記載の方法。
- 前記I−Q不平衡を有する直交変調器を送信機経路上に有する送信機で信号を生成することと;
前記信号を校正された基準受信機の受信機経路にループバックさせることと、なお、前記校正された基準受信機は、前記信号をベースバンド信号にダウンコンバートする受信機混合器を有し、前記受信機混合器は校正されている;
をさらに備える、請求項1に記載の方法。 - 第1の周波数にある第1の信号を、同相および直交(I−Q)不平衡を有する直交変調器を有する送信機に注入することと、なお、前記直交変調器は搬送周波数を有し、前記送信機は送信機信号を生成する;
前記第1の信号と前記第1の周波数の2倍の第2の周波数にある第2の信号とを有する合成信号を生成するために、前記送信機信号を検出することと;
前記合成信号をディジタル化することと;
閉形式解を使用して、前記I−Q不平衡を補正するために、前記ディジタル化合成信号から、I−Q直流(DC)オフセット補正VIC、VQCと、位相補正Δφcと、利得補正ΔGcとを計算することと;
を備える方法。 - 前記送信機信号を検出することは、
アナログ乗算器を使用して、前記送信機信号を自乗することと;
前記第2の周波数の近くにコーナ周波数を有するローパスフィルタを用いて、前記自乗信号をフィルタリングすることと、なお、前記ローパスフィルタは前記搬送周波数を除去し、前記第1および第2の信号を通過させる;
を備える、請求項9に記載の方法。 - 前記I−Q DCオフセット補正と、前記位相補正と、前記利得補正とを計算することは、
検出およびディジタル化からの経路遅延Dを計算することと;
前記第1および第2の信号の第1および第2の振幅M1、M2をそれぞれ計算することと;
前記第1および第2の信号の第1および第2の位相Φ1、Φ2をそれぞれ計算することと;
前記経路遅延D、前記第1および第2の振幅M1、M2、ならびに前記第1および第2の位相Φ1、Φ2を使用して、前記I−Q DCオフセット補正VIC、VQCと、前記位相補正Δφcと、前記利得補正ΔGcとを計算することと;
を備える、請求項9に記載の方法。 - 前記I−Q DCオフセット補正VIC、VQCと、前記位相補正Δφcと、前記利得補正ΔGcとを計算することは、
前記I DCオフセット補正VIc=M1cos((Φ1−D/2)π/180)を計算することと;
前記Q DCオフセット補正VQc=−M1sin((Φ1−D/2)π/180)を計算することと;
前記位相補正Δφc=−M2cos((Φ2−D/2)π/180)を計算することと;
前記利得補正ΔGc=−2M2sin((Φ2−D/2)π/180)(180/π)を計算することと;
を備える、請求項11に記載の方法。 - 第1の積を第2の積に加算して、通信デバイスの通信経路における第1の同相(I)成分を生成する第1の加算器と、なお、前記通信経路は信号の周波数を変換する直交復調器または直交変調器を有し、前記直交復調器または前記直交変調器はIおよび直交(Q)不平衡を有する;
第3の積を第4の積に加算して、前記通信経路における第1の直交(Q)成分を生成する第2の加算器と;
前記通信経路における第2のIおよびQ成分を第1および第2の調整定数でそれぞれ乗算して、前記第1および第2の積をそれぞれ生成する、前記第1の加算器に結合された第1および第2の乗算器と;
前記通信経路における第2のIおよびQ成分を第3および第4の調整定数でそれぞれ乗算して、前記第3および第4の積をそれぞれ生成する、前記第2の加算器に結合された第3および第4の乗算器と;
を備え、
前記第1、第2、第3、および第4の調整定数が、前記I−Q不平衡を補正するために、閉形式解を使用して計算される、
装置。 - 前記通信経路は受信機経路であり、前記第1のIおよびQ成分は前記I−Q不平衡について補正されており、前記第2のIおよびQ成分は前記I−Q不平衡によってゆがめられている、請求項13に記載の装置。
- 前記通信経路は送信機経路であり、前記第1のIおよびQ成分は前記I−Q不平衡について事前にゆがめられており、前記第2のIおよびQ成分は正しい、請求項13に記載の装置。
- 送信機信号を生成するための送信機内の直交変調器回路と、なお、前記直交変調器回路は同相および直交(I−Q)不平衡を有する;
前記直交変調器回路およびI−Qディジタル−アナログ変換器(DAC)に結合され、前記I−Q不平衡をモデル化する誤差回路と;
前記送信機の変調器の変調器同相および直交(I−Q)成分に結合され、前記I−Q不平衡を補償するために、補償定数を使用して、前記I−Q DACへの事前補償I−Q成分をそれぞれ生成する事前補償回路と、なお、前記補償定数は校正手順において閉形式解を使用して計算される;
を備える装置。 - 前記直交変調器回路に結合され、第1および第2の周波数を有する合成信号を前記送信機信号から生成する検出器と、なお、前記第2の周波数は前記第1の周波数の2倍である;
前記検出器に結合され、前記合成信号のディジタル化サンプルを提供するアナログ−ディジタル変換器(ADC)と、なお、前記ディジタル化サンプルは補償定数を計算するために使用される;
をさらに備える、請求項16に記載の装置。 - 前記直交変調器回路は、
I−Q補償成分を生成するために搬送波信号のI−Q搬送波成分を用いてI−Q成分を混合するI−Q混合器と;
前記I−Q混合器に結合され、前記I−Q補償成分を前記送信機信号に結合する結合器と;
を備える、請求項16に記載の装置。 - 前記誤差回路は、
第1および第2の差分をそれぞれ生成するために、I−Q DCオフセット補償定数を前記DACの対応する出力から減算する第1および第2の加算器と;
前記第1および第2の加算器に結合され、前記第1および第2の差分をI−Q利得補償定数の負値で乗算して前記直交変調器へのI−Q入力を生成する、第1および第2の乗算器と;
I−Q位相誤差を前記I−Q搬送波波形成分に提供するI−Q遅延エレメントと;
を備える、請求項18に記載の装置。 - 前記事前補償回路は、
I−Q利得事前補償成分を生成するI−Q利得不平衡回路と、なお、前記I−Q利得不平衡回路は前記変調器I−Q成分をI−Q利得補償定数で乗算して前記I−Q利得事前補償成分を生成するI−Q利得乗算器を含む;
前記I−Q利得不平衡回路に結合され、I−Q利得および位相事前補償成分を生成するI−Q位相不平衡回路と;
前記I−Q位相不平衡回路に結合され、不平衡事前補償I−Q成分を生成する直流(DC)オフセット回路と、なお、前記DCオフセット回路は、前記I−Q利得および位相事前補償成分をI−Q DCオフセット補償定数に加算して前記不平衡事前補償I−Q成分を生成するI−Q DCオフセット加算器を含む;
を備える、請求項16に記載の装置。 - 前記I−Q位相不平衡回路は、
第1の積を第2の積に加算して前記I利得および位相事前補償成分を生成する第1の加算器と;
第3の積を第4の積に加算して前記Q利得および位相事前補償成分を生成する第2の加算器と;
前記第1の加算器に結合され、前記I−Q利得事前補償成分をI−Q位相補償定数でそれぞれ乗算して前記第1および第2の積をそれぞれ生成する第1および第2の乗算器と;
前記第2の加算器に結合され、I−Q成分をI−Q位相補償定数でそれぞれ乗算して前記第3の積および第4の積をそれぞれ生成する第3および第4の乗算器と;
を備える、請求項18に記載の装置。 - 機械によってアクセスされたとき、
受信機からのダウンコンバート信号の同相および直交(I−Q)成分をそれぞれ表すN個のディジタル化サンプルI(n)およびQ(n)を記憶することと、なお、前記I−Q成分はI−Q不平衡を有する直交復調器または直交変調器から生成される;
閉形式解を使用して、前記I−Q不平衡を補償するために、前記N個のディジタル化サンプルから位相および利得調整定数を計算することと;
を備える動作を前記機械に実行させる情報を含む、機械アクセス可能記憶媒体
を備える製造物。 - 前記位相および利得調整定数の計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
前記N個のディジタル化サンプルI(n)およびQ(n)から、同相平均電力PI,avgと、直交平均電力PQ,avgと、I−Q相関RIQとを計算することと;
前記同相平均電力PI,avg、前記直交平均電力PQ,avg、および前記I−Q相関RIQを使用して、利得差分Δgおよび位相差分Δφを推定することと;
前記利得差分Δgおよび前記位相差分Δφを使用して、行列
を備える動作を前記機械に実行させる情報を備える、請求項22に記載の製造物。 - 前記積行列の逆行列として前記行列Aの計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
B(0)=Iとし、B(n)=A・B(n−1)を使用して、行列Aを更新すること、
を備える動作を前記機械に実行させる情報を備える、請求項26に記載の製造物。 - 前記情報は、
単一の非変調信号を、前記信号をベースバンド信号にダウンコンバートする前記直交復調器を有する前記受信機に注入すること、なお、前記直交復調器は前記I−Q不平衡を有する;
を備える動作を前記機械に実行させる情報をさらに備える、請求項22に記載の製造物。 - 前記情報は、
前記I−Q不平衡を有する前記直交変調器を送信機経路上に有する送信機で信号を生成することと;
前記信号を校正された基準受信機の受信機経路にループバックさせること、なお、前記校正された基準受信機は前記信号をベースバンド信号にダウンコンバートする受信機混合器を有し、前記受信機混合器は校正されている;
を備える動作を前記機械に実行させる情報をさらに備える、請求項22に記載の製造物品。 - 機械によってアクセスされたとき、
第1の周波数にある第1の信号を、同相および直交(I−Q)不平衡を有する直交変調器を有する送信機に注入することと、なお、前記直交変調器は搬送周波数を有し、前記送信機は送信機信号を生成する;
前記第1の信号と前記第1の周波数の2倍の第2の周波数にある第2の信号とを有する合成信号を生成するために、前記送信機信号を検出することと;
前記合成信号をディジタル化することと;
閉形式解を使用して、前記I−Q不平衡を補正するために、前記ディジタル化合成信号から、I−Q直流(DC)オフセット補正VIC、VQCと、位相補正Δφcと、利得補正ΔGcとを計算することと;
を備える動作を前記機械に実行させる情報を含む、機械アクセス可能記憶媒体
を備える製造物。 - 前記送信機信号の検出を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
アナログ乗算器を使用して、前記送信機信号を自乗することと;
前記第2の周波数の近くにコーナ周波数を有するローパスフィルタを用いて、前記自乗信号をフィルタリングすること、なお、前記ローパスフィルタは前記搬送周波数を除去し、前記第1および第2の信号を通過させる;
を備える動作を前記機械に実行させる情報を備える、請求項30に記載の製造物。 - 前記I−Q DCオフセット補正と、前記位相補正と、前記利得補正との計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
検出およびディジタル化からの経路遅延Dを計算することと;
前記第1および第2の信号の第1および第2の振幅M1、M2をそれぞれ計算することと;
前記第1および第2の信号の第1および第2の位相Φ1、Φ2をそれぞれ計算することと;
前記経路遅延D、前記第1および第2の振幅M1、M2、ならびに前記第1および第2の位相Φ1、Φ2を使用して、前記I−Q DCオフセット補正VIC、VQCと、前記位相補正Δφcと、前記利得補正ΔGcとを計算することと;
を備える動作を前記機械に実行させる情報を備える、請求項30に記載の製造物。 - 前記I−Q DCオフセット補正VIC、VQCと、前記位相補正Δφcと、前記利得補正ΔGcとの計算を前記機械に実行させる前記情報は、前記機械によってアクセスされたとき、
前記I DCオフセット補正VIc=M1cos((Φ1−D/2)π/180)を計算することと;
前記Q DCオフセット補正VQc=−M1sin((Φ1−D/2)π/180)を計算することと;
前記位相補正Δφc=−M2cos((Φ2−D/2)π/180)を計算することと;
前記利得補正ΔGc=−2M2sin((Φ2−D/2)π/180)(180/π)を計算することと;
を備える動作を前記機械に実行させる情報を備える、請求項32に記載の製造物。 - 受信機サブシステムで受け取った無線周波(RF)信号をダウンコンバートする直交復調器と、なお、前記直交復調器は、同相および直交(I−Q)不平衡を有するアナログI−Q成分を提供し、かつ、混合器を有する;
前記直交復調器に結合され、前記I−Q成分をディジタルI−Q成分に変換するアナログ−ディジタル変換器(ADC)と;
前記ADCに結合され、前記I−Q不平衡を補償する補償器と、なお前記補償器は、
第1の積を第2の積に加算して、出力I成分を生成する第1の加算器と、
第3の積を第4の積に加算して、出力Q成分を生成する第2の加算器と、
前記第1の加算器に結合され、前記ディジタルIおよびQ成分を第1および第2の調整定数でそれぞれ乗算して前記第1および第2の積をそれぞれ生成する第1および第2の乗算器と、
前記第2の加算器に結合され、前記ディジタルIおよびQ成分を第3および第4の調整定数でそれぞれ乗算して前記第3および第4の積をそれぞれ生成する第3および第4の乗算器と、
を備え、前記第1、第2、第3、および第4の調整定数は、前記I−Q不平衡を補正するために閉形式解を使用して計算される;
を備えるシステム。 - ベースバンド信号のアナログ同相および直交(I−Q)成分を送信信号にアップコンバートする直交変調器と、なお、前記直交変調器はI−Q不平衡を生成する混合器を有する;
前記直交変調器に結合され、事前補償I−Q成分を前記アナログI−Q成分に変換するディジタル−アナログ変換器(DAC)と;
前記DACに結合され、変調器I−Q成分からの前記I−Q不平衡を補償する補償器と、なお、前記補償器は、
第1の積を第2の積に加算して、前記事前補償I成分を生成する第1の加算器と、
第3の積を第4の積に加算して、前記事前補償Q成分を生成する第2の加算器と、
前記第1の加算器に結合され、前記変調器IおよびQ成分を第1および第2の調整定数でそれぞれ乗算して前記第1および第2の積をそれぞれ生成する第1および第2の乗算器と、
前記第2の加算器に結合され、前記変調器IおよびQ成分を第3および第4の調整定数でそれぞれ乗算して前記第3および第4の積をそれぞれ生成する第3および第4の乗算器と、
を備え、前記第1、第2、第3、および第4の調整定数は前記I−Q不平衡を補正するために閉形式解を使用して計算される;
を備えるシステム。 - 前記直交変調器に結合され、前記I−Q不平衡の補償のためのループバック経路を提供する、校正された基準受信機をさらに備える、請求項35に記載のシステム。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US81157906P | 2006-06-06 | 2006-06-06 | |
US60/811,579 | 2006-06-06 | ||
US11/810,371 | 2007-06-05 | ||
US11/810,371 US8654885B2 (en) | 2006-06-06 | 2007-06-05 | Fast in-phase and quadrature imbalance calibration |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009514382A Division JP5054101B2 (ja) | 2006-06-06 | 2007-06-06 | 高速同相直交不平衡校正 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012182793A true JP2012182793A (ja) | 2012-09-20 |
JP5512718B2 JP5512718B2 (ja) | 2014-06-04 |
Family
ID=38832387
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009514382A Expired - Fee Related JP5054101B2 (ja) | 2006-06-06 | 2007-06-06 | 高速同相直交不平衡校正 |
JP2012048016A Expired - Fee Related JP5512718B2 (ja) | 2006-06-06 | 2012-03-05 | 高速同相直交不平衡校正 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009514382A Expired - Fee Related JP5054101B2 (ja) | 2006-06-06 | 2007-06-06 | 高速同相直交不平衡校正 |
Country Status (10)
Country | Link |
---|---|
US (1) | US8654885B2 (ja) |
EP (1) | EP2033392B1 (ja) |
JP (2) | JP5054101B2 (ja) |
KR (2) | KR101096848B1 (ja) |
CN (1) | CN101461201B (ja) |
BR (1) | BRPI0712313A2 (ja) |
CA (1) | CA2652695C (ja) |
RU (1) | RU2407199C2 (ja) |
TW (1) | TWI441492B (ja) |
WO (1) | WO2007146090A2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017183793A (ja) * | 2016-03-28 | 2017-10-05 | アンリツ株式会社 | 信号調整システム及び信号調整方法 |
WO2018042838A1 (ja) | 2016-08-29 | 2018-03-08 | Nttエレクトロニクス株式会社 | 光伝送歪補償装置、光伝送歪補償方法及び通信装置 |
JP2019186912A (ja) * | 2018-04-09 | 2019-10-24 | 富士通株式会社 | 損傷監視測定装置、損傷監視測定と補償システム及び方法 |
CN115118298A (zh) * | 2021-03-19 | 2022-09-27 | 瑞昱半导体股份有限公司 | 收发装置及其校正方法 |
Families Citing this family (85)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7536238B2 (en) * | 2003-12-31 | 2009-05-19 | Sd3, Llc | Detection systems for power equipment |
US7804204B1 (en) | 2005-05-19 | 2010-09-28 | Power Tool Institute | Capacitive sensing system for power cutting tool |
US8654885B2 (en) | 2006-06-06 | 2014-02-18 | Qualcomm Incorporated | Fast in-phase and quadrature imbalance calibration |
US7877070B2 (en) * | 2006-09-29 | 2011-01-25 | Broadcom Corp. | Method and system for tuning an antenna using injection |
KR100847801B1 (ko) * | 2007-02-21 | 2008-07-23 | 지씨티 세미컨덕터 인코포레이티드 | Iq 불일치 측정 장치 및 방법 |
US8036319B2 (en) * | 2007-11-01 | 2011-10-11 | Intel Corporation | Direct conversion receiver and method for correcting phase imbalance therein |
WO2009069066A1 (en) * | 2007-11-27 | 2009-06-04 | Nxp B.V. | Device for receiving a rf signal and method for compensating signal distortions in such a device |
WO2009075144A1 (ja) * | 2007-12-10 | 2009-06-18 | Nec Corporation | 無線通信装置および直流オフセット調整方法 |
JP5104561B2 (ja) * | 2008-06-05 | 2012-12-19 | 富士通株式会社 | 直交信号出力回路 |
US7739934B2 (en) * | 2008-09-08 | 2010-06-22 | Power Tool Institute | Detection system for power tool |
KR101622251B1 (ko) * | 2008-10-07 | 2016-05-20 | 삼성전자주식회사 | 이동통신 시스템에서 아이큐 불일치를 보상하기 위한 장치 및 방법 |
TWI402820B (zh) * | 2008-11-27 | 2013-07-21 | Tangtop Technology Co Ltd | 訊號補償方法及其架構 |
US8599968B2 (en) * | 2008-12-04 | 2013-12-03 | Panasonic Corporation | Sampling circuit and receiver utilizing the same |
TW201027953A (en) * | 2009-01-09 | 2010-07-16 | Ralink Technology Corp | Method and circuit for calibrating analog circuit components |
US8792590B2 (en) * | 2009-02-25 | 2014-07-29 | Harris Corporation | Communications device with in-phase/quadrature (I/Q) DC offset, gain and phase imbalance compensation and related method |
US8280314B2 (en) * | 2009-06-30 | 2012-10-02 | Alcatel Lucent | Method and apparatus for compensating for transceiver impairments |
US8953663B2 (en) * | 2009-09-25 | 2015-02-10 | Intel Corporation | Calibration of quadrature imbalance via loopback phase shifts |
JP2011188436A (ja) * | 2010-03-11 | 2011-09-22 | Advantest Corp | 測定装置、測定方法およびプログラム |
EP2381595B1 (en) * | 2010-04-21 | 2012-06-20 | Alcatel Lucent | Phase skew compensation at a coherent optical receiver |
US8711905B2 (en) | 2010-05-27 | 2014-04-29 | Intel Corporation | Calibration of quadrature imbalances using wideband signals |
TWI448156B (zh) * | 2011-02-25 | 2014-08-01 | Mstar Semiconductor Inc | 校正影音訊號之校正裝置及方法 |
JP5361927B2 (ja) | 2011-03-14 | 2013-12-04 | 株式会社東芝 | 無線受信装置 |
US9479203B2 (en) * | 2011-04-14 | 2016-10-25 | Mediatek Inc. | Transceiver capable of IQ mismatch compensation on the fly and method thereof |
US8380145B2 (en) * | 2011-06-08 | 2013-02-19 | Mediatek Singapore Pte. Ltd. | Integrated circuit, wireless communication unit and method for quadrature power detection |
JP2013021609A (ja) * | 2011-07-13 | 2013-01-31 | Toshiba Corp | 送信装置及び送信装置で使用される制御方法及びチルト補償回路 |
KR101220390B1 (ko) * | 2011-08-30 | 2013-01-09 | 현대자동차주식회사 | Dc-dc컨버터의 전류 불평형 판정장치 및 방법 |
CN103021470B (zh) * | 2011-09-21 | 2016-08-03 | 瑞昱半导体股份有限公司 | 取样相位校正方法和使用此取样相位校正方法的储存系统 |
SI2761746T1 (en) | 2011-09-26 | 2018-03-30 | Aviat Networks, Inc. | SYSTEMS AND PROCEDURES FOR ASYCHRONO RE-MODULATION WITH ADAPTABLE I / Q SETTING |
TWI466506B (zh) * | 2012-02-22 | 2014-12-21 | Realtek Semiconductor Corp | 用以補償傳送器/接收器中同相訊號與正交訊號不匹配的方法 |
JP5960465B2 (ja) * | 2012-03-28 | 2016-08-02 | パナソニック株式会社 | 送信機、信号生成装置、及び信号生成方法 |
US9166707B2 (en) | 2012-03-28 | 2015-10-20 | Panasonic Corporation | Transmitter, signal generation device, calibration method, and signal generation method |
US9100078B2 (en) * | 2012-04-10 | 2015-08-04 | Mediatek Inc. | RF receiver and digitally-assisted calibration method applicable thereto |
EP2651087B1 (en) * | 2012-04-10 | 2016-07-20 | ST-Ericsson SA | IQ mismatch compensation |
KR101196390B1 (ko) | 2012-04-27 | 2012-11-05 | (주)에스티앤씨 | I/q 신호 오차 보상 방법 및 이를 이용한 레이더 시스템 |
US9702916B2 (en) * | 2012-09-28 | 2017-07-11 | Robert Bosch Tool Corporation | System and method for reducing false positive detection between a human and a moving implement in a power tool |
CN103731382B (zh) * | 2012-10-12 | 2017-06-30 | 北京信威通信技术股份有限公司 | 一种终端iq不平衡的校正方法 |
US8873608B2 (en) * | 2012-11-21 | 2014-10-28 | Tektronix, Inc. | Measurement of IQ imbalance in a vector modulator |
GB2513882A (en) * | 2013-05-08 | 2014-11-12 | Nordic Semiconductor Asa | Digital Radios |
CN104184696B (zh) * | 2013-05-22 | 2018-02-06 | 瑞昱半导体股份有限公司 | 通讯系统校正方法以及通讯系统校正装置 |
US9160586B1 (en) * | 2013-07-24 | 2015-10-13 | Marvell International Ltd. | Method and apparatus for estimating and compensating for in-phase and quadrature (IQ) mismatch in a receiver of a wireless communication device |
TWI544814B (zh) | 2013-11-01 | 2016-08-01 | 聯詠科技股份有限公司 | 載波頻率偏移校正方法與載波頻率偏移校正系統 |
US9641126B2 (en) * | 2013-12-19 | 2017-05-02 | Qualcomm Incorporated | Systems and methods for I-Q imbalance calibration |
JP6235899B2 (ja) * | 2013-12-25 | 2017-11-22 | パナソニック株式会社 | 送信装置及び歪み補償方法 |
EP2894823B1 (en) | 2014-01-10 | 2016-04-06 | Nxp B.V. | Coefficient estimation for digital IQ calibration |
US9379929B2 (en) * | 2014-03-20 | 2016-06-28 | Qualcomm Incorporated | Phase imbalance calibration |
JP6074379B2 (ja) * | 2014-03-26 | 2017-02-01 | ソニーセミコンダクタソリューションズ株式会社 | 信号処理装置、信号処理方法、及び、プログラム |
US9479142B1 (en) * | 2015-02-25 | 2016-10-25 | Linear Technology Corporation | Phase error compensation circuit |
KR102354060B1 (ko) * | 2015-05-06 | 2022-01-25 | 주식회사 케이엠더블유 | 다중 경로 rf 송수신기의 교정 방법 및 이를 이용한 장치 |
TWI575912B (zh) * | 2015-07-01 | 2017-03-21 | 晨星半導體股份有限公司 | 不匹配補償裝置與方法以及不匹配偵測裝置 |
US9438178B1 (en) * | 2015-09-02 | 2016-09-06 | Intel IP Corporation | Mixer impairment correction based on volterra series |
RU2613843C1 (ru) * | 2016-02-11 | 2017-03-21 | Акционерное общество "Научно-производственное объединение "Правдинский радиозавод" (АО "НПО "ПРЗ") | Способ преобразования аналогового сигнала в цифровой квадратурный код и устройство для его осуществления |
US9780891B2 (en) | 2016-03-03 | 2017-10-03 | Electronics And Telecommunications Research Institute | Method and device for calibrating IQ imbalance and DC offset of RF tranceiver |
US10192607B2 (en) * | 2016-05-31 | 2019-01-29 | Qualcomm Incorporated | Periodic ZQ calibration with traffic-based self-refresh in a multi-rank DDR system |
US10056941B2 (en) * | 2016-06-20 | 2018-08-21 | Qualcomm Incorporated | Wireless communication impairments correction |
US10181943B2 (en) * | 2016-09-29 | 2019-01-15 | Blue Danube Systems, Inc. | Distributing coherent signals to large electrical distances over serial interconnections |
WO2018144579A1 (en) | 2017-02-01 | 2018-08-09 | Roshmere, Inc. | Crosstalk correction using pre-compensation |
US10110263B2 (en) | 2017-02-01 | 2018-10-23 | Roshmere, Inc. | Crosstalk-correction in digitizers using coupling coefficients |
IT201700031177A1 (it) | 2017-03-21 | 2018-09-21 | St Microelectronics Srl | Demodulatore compensato per segnali modulati in fase e quadratura, giroscopio mems includente il medesimo e metodo di demodulazione |
IT201700031167A1 (it) * | 2017-03-21 | 2018-09-21 | St Microelectronics Srl | Demodulatore per segnali modulati in fase e quadratura, giroscopio mems includente il medesimo e metodo di demodulazione |
US10845477B2 (en) | 2017-05-10 | 2020-11-24 | Google Llc | Power management using a low-power radar |
US10782390B2 (en) | 2017-05-31 | 2020-09-22 | Google Llc | Full-duplex operation for radar sensing using wireless communication chipset |
US10754005B2 (en) * | 2017-05-31 | 2020-08-25 | Google Llc | Radar modulation for radar sensing using a wireless communication chipset |
KR102001739B1 (ko) * | 2017-12-20 | 2019-07-18 | 국립 중산 과학 기술 연구원 | I/q 불균형 교정 장치, 해당 교정 장치를 이용한 방법 및 송신기 시스템 |
EP3557769A1 (en) * | 2018-04-18 | 2019-10-23 | Sivers Ima AB | A radio frequency transceiver |
US10735115B2 (en) | 2018-07-31 | 2020-08-04 | Nxp B.V. | Method and system to enhance accuracy and resolution of system integrated scope using calibration data |
KR102195541B1 (ko) * | 2018-08-10 | 2020-12-28 | 주식회사 다빈시스템스 | 다중 rf 채널 시스템의 캘리브레이션 방법 및 장치 |
US10778344B2 (en) | 2018-11-14 | 2020-09-15 | Texas Instruments Incorporated | Channel tracking method and module |
US10812294B2 (en) * | 2018-11-28 | 2020-10-20 | Texas Instruments Incorporated | Channel estimation method and system for IQ imbalance and local oscillator leakage correction |
US11374669B2 (en) | 2018-11-28 | 2022-06-28 | Texas Instruments Incorporated | Phase spectrum based delay estimation method and module |
US11095485B2 (en) | 2018-11-30 | 2021-08-17 | Texas Instruments Incorporated | Frequency-domain IQ mismatch estimation |
JP7163513B2 (ja) | 2019-06-17 | 2022-10-31 | グーグル エルエルシー | 異なる電力モードをマルチモードインターフェイスに適用するためのモバイルデバイスベースのレーダーシステム |
CN112532260B (zh) * | 2019-09-19 | 2023-06-23 | 上海新岸线电子技术有限公司 | 一种接收机iq失衡估计和补偿方法及装置 |
US11012273B1 (en) * | 2019-12-31 | 2021-05-18 | Hughes Network Systems, Llc | Compensating for frequency-dependent I-Q phase imbalance |
CN111314264B (zh) * | 2020-02-18 | 2022-08-26 | 广州全盛威信息技术有限公司 | 一种校准iq信号的方法和装置 |
CN111934791B (zh) * | 2020-08-17 | 2023-01-13 | 南京英锐创电子科技有限公司 | 失配校准电路、方法、系统和射频系统 |
CN112083227B (zh) * | 2020-08-27 | 2021-05-14 | 电子科技大学 | 一种基于fpa的i/q失衡相位误差补偿方法 |
CN112994712B (zh) * | 2021-01-19 | 2022-12-02 | 上海擎昆信息科技有限公司 | 一种接收机iq不平衡补偿方法和装置 |
CN113381761B (zh) * | 2021-06-28 | 2022-11-08 | 合肥工业大学 | 用于相位量化adc的iq不平衡的校准模块及校准方法 |
CN113259286B (zh) * | 2021-07-07 | 2021-10-15 | 易兆微电子(杭州)股份有限公司 | 一种发射机及其iq失衡和直流偏置的补偿方法和装置 |
CN113676432B (zh) * | 2021-09-09 | 2023-05-16 | 深圳市兆驰数码科技股份有限公司 | 一种iq信号校准方法、系统及存储介质 |
EP4270795A1 (en) * | 2022-04-28 | 2023-11-01 | Nokia Solutions and Networks Oy | Rf chain offset estimation and reduction |
CN115086135B (zh) * | 2022-06-09 | 2023-12-29 | 深圳市领创星通科技有限公司 | 一种iq失衡的校准方法、装置、电子设备及存储介质 |
CN115242256B (zh) * | 2022-07-21 | 2024-01-02 | 珠海泰芯半导体有限公司 | Iq通道的校正方法、电子设备和计算机存储介质 |
CN115184716B (zh) * | 2022-09-13 | 2022-11-29 | 苏州畅恒通信科技有限公司 | 用于射频滤波器或双工器电性能检测的载具差异修正方法 |
US11973630B1 (en) | 2022-11-28 | 2024-04-30 | International Business Machines Corporation | Calibrating a quadrature receive serial interface |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04275746A (ja) * | 1991-03-01 | 1992-10-01 | Toshiba Corp | 直交変調器 |
JPH06188928A (ja) * | 1992-12-21 | 1994-07-08 | Nippon Telegr & Teleph Corp <Ntt> | 直交位相誤差補償回路 |
JP2001339452A (ja) * | 2000-05-26 | 2001-12-07 | Hitachi Kokusai Electric Inc | 直交変調装置及び直交変調誤差検出方法 |
US20050123064A1 (en) * | 2003-12-04 | 2005-06-09 | Moshe Ben-Ayun | Wireless communication unit linearised transmitter circuit and method of linearising therein |
JP2005223840A (ja) * | 2004-02-09 | 2005-08-18 | Japan Radio Co Ltd | 準同期検波回路 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0305603B1 (en) * | 1987-09-03 | 1993-03-10 | Koninklijke Philips Electronics N.V. | Gain and phase correction in a dual branch receiver |
JPH05130156A (ja) | 1991-11-08 | 1993-05-25 | Nec Corp | 直交変調器 |
US5966668A (en) | 1995-09-01 | 1999-10-12 | Telefonaktiebolaget Lm Ericsson | Methods for handling reconfiguration of radio base stations in radio local loop systems |
FR2755335B1 (fr) * | 1996-10-24 | 1998-11-27 | Alsthom Cge Alcatel | Estimateur du defaut de balance d'un modulateur en quadrature et etage de modulation l'utilisant |
US5930689A (en) * | 1997-10-24 | 1999-07-27 | Motorola, Inc. | Apparatus and method for producing a plurality of output signals with fixed phase relationships therebetween |
US6298096B1 (en) * | 1998-11-19 | 2001-10-02 | Titan Corporation | Method and apparatus for determination of predistortion parameters for a quadrature modulator |
JP3371876B2 (ja) | 2000-01-26 | 2003-01-27 | 日本電気株式会社 | 自動直交制御機能を備えた復調器 |
US6765623B1 (en) * | 2000-04-18 | 2004-07-20 | Conexant Systems, Inc. | Method and apparatus for correcting phase imbalance in received in-phase and quadrature signals |
CN1285169C (zh) * | 2000-08-04 | 2006-11-15 | Lg电子株式会社 | 预失真数字线性化电路及其增益控制方法 |
US7177372B2 (en) * | 2000-12-21 | 2007-02-13 | Jian Gu | Method and apparatus to remove effects of I-Q imbalances of quadrature modulators and demodulators in a multi-carrier system |
US7035345B2 (en) * | 2001-06-08 | 2006-04-25 | Polyvalor S.E.C. | Adaptive predistortion device and method using digital receiver |
KR100441616B1 (ko) * | 2001-12-14 | 2004-07-23 | 한국전자통신연구원 | 직교 복조 장치에서의 i 채널 및 q 채널 간 진폭 및위상 불일치 검출 및 보상 방법과 그 방법을 사용하는직교 복조 장치 |
US6680648B2 (en) * | 2002-03-08 | 2004-01-20 | The Aerospace Corporation | High power amplifier predistorter system |
US7313198B2 (en) * | 2002-03-12 | 2007-12-25 | Motorola Inc. | Self calibrating transmit path correction system |
US7020220B2 (en) * | 2002-06-18 | 2006-03-28 | Broadcom Corporation | Digital estimation and correction of I/Q mismatch in direct conversion receivers |
US20040165678A1 (en) * | 2002-08-27 | 2004-08-26 | Zivi Nadiri | Method for measuring and compensating gain and phase imbalances in quadrature modulators |
US7280612B2 (en) * | 2003-07-25 | 2007-10-09 | Zarbana Digital Fund Llc | Digital branch calibrator for an RF transmitter |
US6931343B2 (en) * | 2003-09-19 | 2005-08-16 | Globespanvirata, Incorporated | On-signal quadrature modulator calibration |
KR100581059B1 (ko) * | 2003-09-26 | 2006-05-22 | 한국전자통신연구원 | 직교 복조 수신 시스템에서 가변루프이득을 이용한 동위상채널과 직교 채널 간 위상 및 이득 불일치 보상 장치 및그 방법 |
US7139536B2 (en) * | 2003-12-02 | 2006-11-21 | Mediatek Inc. | Method and apparatus for I/Q imbalance calibration of a transmitter system |
DE102004029932A1 (de) * | 2004-06-21 | 2006-01-05 | Rohde & Schwarz Gmbh & Co. Kg | Verfahren und Vorrichtung zur gleichzeitigen Kompensation von Signalfehlern in IQ-Modulatoren |
US7197087B2 (en) * | 2004-07-09 | 2007-03-27 | Powerwave Technologies, Inc. | System and method for differential IQ delay compensation in a communications system utilizing adaptive AQM compensation |
US8654885B2 (en) | 2006-06-06 | 2014-02-18 | Qualcomm Incorporated | Fast in-phase and quadrature imbalance calibration |
-
2007
- 2007-06-05 US US11/810,371 patent/US8654885B2/en active Active
- 2007-06-06 JP JP2009514382A patent/JP5054101B2/ja not_active Expired - Fee Related
- 2007-06-06 BR BRPI0712313-2A patent/BRPI0712313A2/pt not_active Application Discontinuation
- 2007-06-06 KR KR1020117009433A patent/KR101096848B1/ko not_active IP Right Cessation
- 2007-06-06 CA CA2652695A patent/CA2652695C/en not_active Expired - Fee Related
- 2007-06-06 KR KR1020097000206A patent/KR101076970B1/ko not_active IP Right Cessation
- 2007-06-06 CN CN2007800208440A patent/CN101461201B/zh not_active Expired - Fee Related
- 2007-06-06 WO PCT/US2007/013459 patent/WO2007146090A2/en active Application Filing
- 2007-06-06 TW TW096120302A patent/TWI441492B/zh not_active IP Right Cessation
- 2007-06-06 EP EP07795868.4A patent/EP2033392B1/en not_active Not-in-force
- 2007-06-06 RU RU2008152807/09A patent/RU2407199C2/ru not_active IP Right Cessation
-
2012
- 2012-03-05 JP JP2012048016A patent/JP5512718B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04275746A (ja) * | 1991-03-01 | 1992-10-01 | Toshiba Corp | 直交変調器 |
JPH06188928A (ja) * | 1992-12-21 | 1994-07-08 | Nippon Telegr & Teleph Corp <Ntt> | 直交位相誤差補償回路 |
JP2001339452A (ja) * | 2000-05-26 | 2001-12-07 | Hitachi Kokusai Electric Inc | 直交変調装置及び直交変調誤差検出方法 |
US20050123064A1 (en) * | 2003-12-04 | 2005-06-09 | Moshe Ben-Ayun | Wireless communication unit linearised transmitter circuit and method of linearising therein |
JP2005223840A (ja) * | 2004-02-09 | 2005-08-18 | Japan Radio Co Ltd | 準同期検波回路 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017183793A (ja) * | 2016-03-28 | 2017-10-05 | アンリツ株式会社 | 信号調整システム及び信号調整方法 |
WO2018042838A1 (ja) | 2016-08-29 | 2018-03-08 | Nttエレクトロニクス株式会社 | 光伝送歪補償装置、光伝送歪補償方法及び通信装置 |
US10374718B2 (en) | 2016-08-29 | 2019-08-06 | Ntt Electronics Corporation | Optical transmission distortion compensation device, optical transmission distortion compensation method, and communication device |
JP2019186912A (ja) * | 2018-04-09 | 2019-10-24 | 富士通株式会社 | 損傷監視測定装置、損傷監視測定と補償システム及び方法 |
JP7427866B2 (ja) | 2018-04-09 | 2024-02-06 | 富士通株式会社 | 損傷監視測定装置、損傷監視測定と補償システム及び方法 |
CN115118298A (zh) * | 2021-03-19 | 2022-09-27 | 瑞昱半导体股份有限公司 | 收发装置及其校正方法 |
Also Published As
Publication number | Publication date |
---|---|
EP2033392A4 (en) | 2014-03-19 |
CA2652695C (en) | 2015-05-19 |
TW200814653A (en) | 2008-03-16 |
WO2007146090A3 (en) | 2008-03-06 |
RU2407199C2 (ru) | 2010-12-20 |
CN101461201B (zh) | 2013-07-17 |
JP5512718B2 (ja) | 2014-06-04 |
US8654885B2 (en) | 2014-02-18 |
JP5054101B2 (ja) | 2012-10-24 |
US20080025381A1 (en) | 2008-01-31 |
KR101096848B1 (ko) | 2011-12-22 |
KR101076970B1 (ko) | 2011-10-26 |
KR20110053493A (ko) | 2011-05-23 |
EP2033392A2 (en) | 2009-03-11 |
CN101461201A (zh) | 2009-06-17 |
RU2008152807A (ru) | 2010-07-20 |
WO2007146090A2 (en) | 2007-12-21 |
BRPI0712313A2 (pt) | 2012-01-17 |
TWI441492B (zh) | 2014-06-11 |
JP2009540672A (ja) | 2009-11-19 |
CA2652695A1 (en) | 2007-12-21 |
EP2033392B1 (en) | 2016-07-20 |
KR20090021374A (ko) | 2009-03-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5512718B2 (ja) | 高速同相直交不平衡校正 | |
TWI551038B (zh) | 用於振幅調變至相位調變失真補償之裝置及方法 | |
TWI530134B (zh) | 一種通訊裝置,爲其產生同相/正交失衡校正資料之方法以及相關之非暫態電腦可讀取儲存媒體 | |
KR101234963B1 (ko) | Ofdm fdd 통신 시스템에서의 송신 및 수신 경로들의 i/q 교정 | |
US8090011B2 (en) | Measuring apparatus, measuring method, recording medium, and test apparatus | |
WO2019137253A1 (zh) | 接收机iq两路不平衡的补偿方法、装置及设备 | |
US8971829B2 (en) | Convergence estimation for iterative predistortion factor determination for predistortion in power amplifiers | |
US20140301501A1 (en) | Method for compensating the frequency dependent phase imbalance | |
CN107547458B (zh) | Iq调制中镜像抑制参数的设置方法、装置及射频拉远单元 | |
US8971446B2 (en) | Predistortion factor determination for predistortion in power amplifiers | |
CN116192169A (zh) | 发射机及信号发射方法、电子设备和计算机可读存储介质 | |
US20110222592A1 (en) | Measurement apparatus, measurement method and recording medium | |
US8913693B2 (en) | Quadrature modulator balancing system | |
Juárez-Cázares et al. | Comparison of Two Methods for I/Q Imbalance Compensation Applied in RF Power Amplifiers | |
WO2022020278A1 (en) | Determining lo leakage and quadrature error parameters of an rf front end | |
US9628319B2 (en) | Time-alignment of signals suffering from quadrature errors | |
CN104052699A (zh) | 射频混频器的dc偏移估计 | |
JP2011199778A (ja) | 測定装置、測定方法およびプログラム | |
JP2013153309A (ja) | 信号処理回路、送信装置、信号処理方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130424 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130507 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130807 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130812 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130906 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131008 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140108 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140114 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140131 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140225 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140326 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5512718 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |