CN115242256B - Iq通道的校正方法、电子设备和计算机存储介质 - Google Patents

Iq通道的校正方法、电子设备和计算机存储介质 Download PDF

Info

Publication number
CN115242256B
CN115242256B CN202210865018.2A CN202210865018A CN115242256B CN 115242256 B CN115242256 B CN 115242256B CN 202210865018 A CN202210865018 A CN 202210865018A CN 115242256 B CN115242256 B CN 115242256B
Authority
CN
China
Prior art keywords
channel
analog
receiver
digital
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210865018.2A
Other languages
English (en)
Other versions
CN115242256A (zh
Inventor
刘恵民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Huge Ic Co ltd
Original Assignee
Zhuhai Huge Ic Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Huge Ic Co ltd filed Critical Zhuhai Huge Ic Co ltd
Priority to CN202210865018.2A priority Critical patent/CN115242256B/zh
Publication of CN115242256A publication Critical patent/CN115242256A/zh
Application granted granted Critical
Publication of CN115242256B publication Critical patent/CN115242256B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0475Circuits with means for limiting noise, interference or distortion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/38Demodulator circuits; Receiver circuits
    • H04L27/3845Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier
    • H04L27/3854Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier using a non - coherent carrier, including systems with baseband correction for phase or frequency offset
    • H04L27/3863Compensation for quadrature error in the received signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本申请实施例公开了一种IQ通道的校正方法、电子设备和计算机存储介质,涉及通信领域。本申请对于发射机或接收机来说,通过内部环路依次发射校正模拟信号和测试模拟信号,然后在预先补偿值集合中选择一个补偿值对Q通道进行补偿,使得I通道和Q通道上的采样值相等,从而完成发射机或接收机的IQ通道的幅度和相位的要求。本申请在校正过程中只需要执行一次即可达到较高的准确度,校正效率高。校正过程不需要增加参考时钟源,可以简化校正过程和降低校正成本。

Description

IQ通道的校正方法、电子设备和计算机存储介质
技术领域
本申请涉及通信领域,尤其涉及一种IQ通道的校正方法、电子设备和计算机存储介质。
背景技术
为提高频率资源的利用率,越来越多的通信系统采用IQ调制来发射信号,传统的IQ调制方式是无线电信号射频RF进入天线,转换为中频IF再转换为基带(I,Q信号),这两路信号即为同相分量和正交分量,理论上同向分量和正交分量满足幅度相同,相位相差90°的要求,这样有用信号不存在镜像分量。但是在实际使用场景中,这两路信号存在幅度和相位上面的差异,这两个差异也就会导致有用信号产生镜像分量,从而导致信号的信噪比降低。
发明内容
本申请实施例提供了IQ通道的校正方法、电子设备和计算机存储介质,可以解决现有技术IQ调制过程中产生镜像分量的问题。所述技术方案如下:
发射机内的信号发生器通过数模转换器向接收机的I通道模数转换器和接收机的Q通道模数转换器发送校正模拟信号;其中,所述数模转换器为所述发射机的I通道数模转换器或Q通道数模转换器;
接收机的I通道模数转换器对所述校正模拟信号进行采样得到第一采样值;
接收机的Q通道模数转换器对所述校正模拟信号进行采样得到第二采样值;
所述校正装置比较所述第一采样值和所述第二采样值,若所述第一采样值不等于所述第二采样值,在预设的补偿值集合中选择一个补偿值对所述接收机Q通道进行补偿,直到补偿后的第二采样值等于所述第一采样值,以完成接收机IQ通道的时延校正;
所述发射机的信号发生器通过I通道数模转换器向所述接收机的I通道模数转换器发送第一测试模拟信号;
所述发射机内的信号发生器通过Q通道数模转换器向所述接收机的Q通道模数转换器发送第二测试模拟信号;
所述接收机的I通道模数转换器对所述第一测试模拟信号进行采样得到第三采样值;
所述接收机的Q通道模数转换器对所述第二测试模拟信号进行采样得到第四采样值;
所述校正装置比较所述第三采样值和所述第四采样值,若所述第三采样值不等于所述第四采样值,在所述补偿值集合内选择一个补偿值对所述发射机Q通道进行补偿,直到补偿后的第四采样值等于所述第三采样值,以完成发射机IQ通道的时延校正。
第二方面,本申请实施例提供了一种电子设备,包括:
发射机、接收机和校正装置,所述发射机包括信号发生器、I通道数模转换器和Q通道数模转换器,所述接收机包括:I通道模数转换器、Q通道模数转换器;
其中,所述信号发生器,用于通过数模转换器向接收机的I通道模数转换器和接收机的Q通道模数转换器发送校正模拟信号;所述数模转换器为I通道数模转换器或Q通道数模转换器;
所述接收机的I通道模数转换器,用于对所述校正模拟信号进行采样得到第一采样值;
所述接收机的Q通道模数转换器,用于对所述校正模拟信号进行采样得到第二采样值;
所述校正装置,用于比较所述第一采样值和所述第二采样值,若所述第一采样值不等于所述第二采样值,在预设的补偿值集合中选择一个补偿值对所述接收机Q通道进行补偿,直到补偿后的第二采样值等于所述第一采样值,以完成接收机IQ通道的时延校正;
所述信号发生器,还用于通过I通道数模转换器向所述接收机的I通道模数转换器发送第一测试模拟信号;
所述信号发生器,还用于通过Q通道数模转换器向所述接收机的Q通道模数转换器发送第二测试模拟信号;
所述接收机的I通道模数转换器,用于对所述第一测试模拟信号进行采样得到第三采样值;
所述接收机的Q通道模数转换器,用于对所述第二测试模拟信号进行采样得到第四采样值;
所述校正装置,还用于比较所述第三采样值和所述第四采样值,若所述第三采样值不等于所述第四采样值,在所述补偿值集合内选择一个补偿值对所述发射机Q通道进行补偿,直到补偿后的第四采样值等于所述第三采样值,以完成发射机IQ通道的时延校正。
第三方面,本申请实施例提供一种计算机存储介质,所述计算机存储介质存储有多条指令,所述指令适于由处理器加载并执行上述的方法步骤。
第四方面,本申请实施例提供一种电子设备,可包括:处理器和存储器;其中,所述存储器存储有计算机程序,所述计算机程序适于由所述处理器加载并执行上述的方法步骤。
本申请一些实施例提供的技术方案带来的有益效果至少包括:
对于发射机或接收机来说,通过内部环路依次发射校正模拟信号和测试模拟信号,然后在预先补偿值集合中选择一个补偿值对Q通道进行补偿,使得I通道和Q通道上的采样值相等,从而完成发射机或接收机的IQ通道的幅度和相位的要求。本申请在校正过程中只需要执行一次即可达到较高的准确度,校正效率高。校正过程不需要增加参考时钟源,可以简化校正过程和降低校正成本。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是本申请实施例提供的电子设备的结构示意图;
图2是本申请实施例提供的IQ通道的校正方法的流程示意图;
图3是本申请实施例提供的在补偿值集合中搜索补偿值进行补偿的原理图;
图4A是本申请实施例提供的一种电子设备的另一结构示意图;
图4B是本申请实施例提供的接收机旁路I路放大器和Q路放大器的示意图;
图5A是本申请实施例提供的一种电子设备的另一结构示意图;
图5B是本申请实施例提供的发射机和接收机旁路内置的I路放大器和Q放大器的示意图;
图6是本申请实施例提供的一种电子设备的另一结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施例方式作进一步地详细描述。
需要说明的是,本申请提供的IQ通道的校正方法一般由电子设备执行,相应的,IQ通道的校正装置一般设置于电子设备中。
图1示出了可以应用于本申请的IQ通道的校正方法或IQ通道的校正装置的示例性系统架构。
如图1所示,电子设备可以包括:校正装置、发射机、接收机、发射天线和接收天线,发射机和校正装置之间设置有I通道和Q通道,接收机和校正装置之间设置有I通道和Q通道,校正装置用于分别对发射机的IQ通道和接收机的IQ通道进行时延校正。
下面将结合附图2,对本申请实施例提供的IQ通道的校正方法进行详细介绍。其中,本申请实施例中的IQ通道的校正装置可以是图1所示的电子设备。
请参见图2,为本申请实施例提供了一种IQ通道的校正方法的流程示意图。如图2所示,本申请实施例的所述方法可以包括以下步骤:
S201、发射机内的信号发生器通过数模转换器向接收机的I通道模数转换器和接收机的Q通道模数转换器发送校正模拟信号。
其中,发射机生成校正模拟信号,将生成的校正模拟信号发送给接收机的I通道模数转换器和接收机的Q通道模数转换器,接收机的I通道模数转换器和接收机的Q通道模数转换器输入相同的信号。
举例来说,参见图4A所示的电子设备的结构示意图,发射机设置的正弦波产生电路(即信号发生器)和数模转换器,数据转换器可以为发射机的I通道数模转换器或Q通道数模转换器,正弦波产生电路生成数字正弦波信号,然后数模转换器将数字正弦波信号转换为校正模拟信号,然后将校正模拟信号通过发射基带单元TXBB发送给接收机。
参见图4B所示,接收机的接收基带单元RXBB将内置的I路放大器和Q路放大器进行旁路,即接收到的校正模拟信号不经过I路放大器和Q路放大器,直接发送接收机的I通道模数转换器和Q通道模数转换器。I通道模数转换器I_ADC和Q通道模数转换器Q_ADC分别对校正模拟信号进行采样得到各自的采样值。进一步的,校正模拟信号的频率为接收机的频带内的最大频率,并且该频率能够被接收机模数转换器采样频率整除,信号的频率和时延呈正比,使用最大频率的校正模拟信号可以放大接收机的I通道和Q通道之间的时延,降低模数转换器对分辨率的要求。
S202、接收机的I通道模数转换器对校正模拟信号进行采样得到第一采样值。
其中,时钟单元产生四路相同的时钟信号,分别将时钟信号提供给接收机I通道、接收机Q通道、发射机I通道和发射机Q通道,由于时钟单元到各个通道的线路长度、信号干扰等因素的影响,各个通道上加载的时钟信号存在一定的时延,本申请对接收机I通道和Q通道之间的时延,以及发射机I通道和Q通道之间的时延进行校正。
其中,接收机设置有I通道模数转换器,I通道模数转换器将接收到的校正模拟信号进行采样得到第一采样值。
S203、接收机的Q通道模数转换器对校正模拟信号进行采样得到第二采样值。
其中,接收机设置有Q通道模数转换器,Q通道模数转换器将校正模拟信号进行采样得到第二采样值。由于接收机的I通道模数转换器和Q通道模数转换器具有相同的输入信号,I通道模数转换器和Q通道模数转换器在相同的采样时刻进行采样,I通道模数转换器和Q通道模数转换器的时钟信号的频率相同且没有时延,那么第一采样值和第二采样值相等。
S204、时延校正装置比较第一采样值和第二采样值,若第一采样值不等于第二采样值,在预设的补偿值集合中选择一个补偿值对接收机Q通道进行补偿,直到补偿后的第二采样值等于第一采样值,以完成接收机IQ通道的时延校正。
其中,时延校正装置预配置有补偿值集合,补偿值集合包括多个补偿值,时延校正装置补偿值集合中选择一个补偿值对接收机Q通道进行补偿,补偿的方法是根据选择的补偿值对接收机Q通道的时钟信号进行超前处理或滞后处理,补偿后,第一模数转换器和第二模数转换器在相同的采样时间分别进行采集得到第一采样值和第二采样值,比较第一采样值和第二采样值是否相等,若不相等,再次从补偿值集合中选择一个补偿值,直到第一采样值等于第二采样值,以完成接收机IQ通道的时延校正。
进一步的,采用递增方式或二分法在所述补偿值集合中搜索补偿值,递增方式即将补偿值集合中的补偿值进行升序排列或降序排列,然后从小到大的顺序一次选择一个补偿值进行补偿。二分法可参照现有技术的描述,此处不再赘述,采用上述的搜索方法可以提高搜索效率,便于在最少的时间段查找到合适的补偿值。
在一个或多个可能的实施例中,所述补偿值集合内包括的补偿值为T0/ω,补偿值集合中的取值为1×Tstep~N×Tstep,N为大于1的整数,Tstep为预设值,在对所述发射机的IQ通道进行时延校正时,N×Tstep大于或等于所述发射机的I通道数模转换器和Q通道数模转换器采样时钟的周期;或在对所述接收机的IQ通道进行时延校正时,N×Tstep大于或等于所述接收机的I通道模数转换器和Q通道模数转换器采样时钟的周期,T0表示I通道和Q通道之间的时延,ω表示校准信号的角频率,ω=2*π*f,f为校准信号的频率。
例如,参见图3所示,接收机I通道和接收机Q通道的时钟信号之间的时延为T0,T0的大小是未知的,补偿值集合中包括的多个补偿值为:1×Tstep、2×Tstep、3×Tstep、4×Tstep;每次从补偿值集合中选择一个补偿值对接收机Q通道的时钟信号进行补偿,补偿的方法在真实时延T0的基础上进行滞后处理,假设选择的补偿值为3×Tstep时,接收机I通道的时钟信号和接收机Q通道的时钟信号对齐,那么此时第一模数转换器和第二模式转换器的采样值相等,这样完成接收机IQ通道的时延校正。
需要说明的是,由于IQ两路ADC的采样延时是未知的,但是由于我们的校正信号是周期性的信号(这里要求校正信号频率能够被接收机模数转换器采样时钟频率整除,也就是接收机模数转换器采样时钟频率是校正信号频率的整数倍),因此IQ两路采样得到的信号也是周期性的,采样得到的数据是周期重复的;这个周期重复是指,任意两个周期采样得到的数据将是相等的;
这样,如果IQ两路ADC采样无延时,那么在同一个ADC采样周期内,IQ两路ADC采样得到的数据将是完全相等的;如果ADC采样存在延时T0,那么在同一个ADC采样周期内,IQ两路ADC采样得到的数据将不相等;但是,只要固定其中一路采样时钟(例如I路),延时另外一路采样时钟(例如Q路),那么总能够找到一个时刻点,使得IQ两路ADC采样数据一致;这个时刻点就是校正值;
由于IQ两路ADC的采样延时是未知的,会出现三种结果:
1.当这个未知的延时T0<采样时钟周期T时,也就是T0的变化区间是[0,T],进行比较的Q路数据,依然跟I路同一个周期内,那么就需要将Q路采样时钟进行延时搜索。
2.当这个未知的延时T0>采样时钟周期T时,由于校正信号的周期性,那么进行比较的Q路数据,就会变成T0-T时刻的数据;T0-T的结果区间依旧是[0,T],回到第一种处理情况。
3.当这个未知的延时T0>采样时钟周期T*n时,由于校正信号的周期性,那么进行比较的Q路数据,就会变成T0-n*T时刻的数据;T0-n*T的结果区间依旧是[0,T],回到第一种处理情况,1≤n≤N且n为整数。
也就是无论是哪一种情形,由于校正信号的周期性,采样得到的数据的周期重复性,都决定了Q路采样时钟延时只需要能够在[0,T]之内变化,那么就能够完成校正。
S205、发射机的信号发生器通过I通道数模转换器向接收机的I通道模数转换器发送第一测试模拟信号。
S206、发射机内的信号发生器通过Q通道数模转换器向接收机的Q通道模数转换器发送第二测试模拟信号。
其中,在完成接收机IQ通道的时延校正后,开始执行发射机IQ通道的校正。发射机内置有信号发生器、I通道数模转换器和Q通道数模转换器,信号发生器生成正交的两路信号,分别通过I通道数模转换器向接收机发送第一测试模拟信号,以及通过Q通道数模转换器向接收机发送第二测试模拟信号。
S207、接收机的I通道模数转换器对第一测试模拟信号进行采样得到第三采样值。
S208、接收机的Q通道模数转换器对第二测试模拟信号进行采样得到第四采样值。
例如:参见图5A所示,发射机设置的信号发生器为正交正弦波产生电路,正交正弦波产生电路产生两路正交的正弦波信号,即分别为本申请的第一测试模拟信号和第二测试模拟信号,第一测试模拟信号经过TX直流分量消除模块、TXIQ幅度和相位补偿模块、I通道数模转换器(I_DAC)和发射基带处理单元。
参见图5B所示,发射基带单元TXBB和接收基带单元RXBB将I路放大器和Q路放大器进行旁路,即第一测试模拟信号和第二测试模拟信号不经过发射机和接收机的I路放大器和Q路放大器。接收机的接收基带处理单元接收第一测试模拟信号,然后I通道模数转换器对第一测试模拟信号进行采样得到第三采样值。第二测试模拟信号经过TX直流分量消除模块、TXIQ幅度和相位补偿模块、Q通道数模转换器(Q_DAC)、发射基带处理单元发射给接收机,接收机的接收基带处理单元接收第二测试模拟信号,Q通道模数转换器(Q_ADC)将第二测试模拟信号进行采样得到第四采样值。
S209、校正装置比较第三采样值和第四采样值,若第三采样值不等于第四采样值,在补偿值集合内选择一个补偿值对发射机Q通道进行补偿,直到补偿后的第四采样值等于第三采样值,以完成发射机IQ通道的时延校正。
其中,时延校正装置预配置有补偿值集合,该补偿值集合和S204中的补偿值集合相同,补偿值集合包括多个补偿值,时延校正装置补偿值集合中选择一个补偿值对发射机Q通道进行补偿,补偿的方法是根据选择的补偿值对发射机Q通道的时钟信号进行超前处理或滞后处理,补偿后,第三模数转换器和第四模数转换器在相同的采样时间分别进行采集得到第三采样值和第四采样值,比较第三采样值和第四采样值是否相等,若不相等,再次从补偿值集合中选择一个补偿值,直到第三采样值等于第四采样值,以完成发射机IQ通道的时延校正。
进一步的,发射机内的I通道数模转换器和Q通道数模转换器合一设置,即封装在同一个器件中,接收机内的I通道模数转换器和Q通道模数转换器合一设置,即封装在同一器件中,这样可以提高设备的集成度,减少设备硬件数量,便于使用便携式场景。
需要说明的是,本申请也可以首先校正发射机的IQ通道,然后校正接收机的IQ通道,或者对于发射机和接收机的IQ通道来说,也可以对I通道进行补偿,以满足IQ通道相位和幅度的要求。
本申请的实施例在进行I通道和Q通道的时延校正时,对于发射机或接收机来说,通过内部环路依次发射校正模拟信号和测试模拟信号,然后在预先补偿值集合中选择一个补偿值对Q通道进行补偿,使得I通道和Q通道上的采样值相等,从而完成发射机或接收机的IQ通道的幅度和相位的要求。本申请在校正过程中只需要执行一次即可达到较高的准确度,校正效率高。校正过程不需要增加参考时钟源,可以简化校正过程和降低校正成本。
本申请实施例还提供了一种计算机存储介质,所述计算机存储介质可以存储有多条指令,所述指令适于由处理器加载并执行如上述图2所示实施例的方法步骤,具体执行过程可以参见图2所示实施例的具体说明,在此不进行赘述。
本申请还提供了一种计算机程序产品,该计算机程序产品存储有至少一条指令,所述至少一条指令由所述处理器加载并执行以实现如上各个实施例所述的IQ通道的校正方法。
请参见图6,为本申请实施例提供了一种电子设备的结构示意图。如图6所示,所述电子设备600包括发射机、接收机(图中未画出)、至少一个处理器601,至少一个网络接口604,用户接口603,存储器605,至少一个通信总线602,处理器601、存储器605和至少一个通信总线602位于校正装置中。
其中,通信总线602用于实现这些组件之间的连接通信。
其中,可选的,电子设备600还包括用户接口603,用户接口603可以包括显示屏(Display)、摄像头(Camera),可选用户接口603还可以包括标准的有线接口、无线接口。
其中,网络接口604包括本申请的发射机和接收机。
其中,处理器601可以包括一个或者多个处理核心。处理器601利用各种接口和线路连接整个电子设备600内的各个部分,通过运行或执行存储在存储器605内的指令、程序、代码集或指令集,以及调用存储在存储器605内的数据,执行电子设备600的各种功能和处理数据。可选的,处理器601可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable Logic Array,PLA)中的至少一种硬件形式来实现。处理器601可集成中央处理器(Central Processing Unit,CPU)、图像处理器(Graphics Processing Unit,GPU)和调制解调器等中的一种或几种的组合。其中,CPU主要处理操作系统、用户界面和应用程序等;GPU用于负责显示屏所需要显示的内容的渲染和绘制;调制解调器用于处理无线通信。可以理解的是,上述调制解调器也可以不集成到处理器601中,单独通过一块芯片进行实现。
其中,存储器605可以包括随机存储器(Random Access Memory,RAM),也可以包括只读存储器(Read-Only Memory)。可选的,该存储器605包括非瞬时性计算机可读介质(non-transitory computer-readable storage medium)。存储器605可用于存储指令、程序、代码、代码集或指令集。存储器605可包括存储程序区和存储数据区,其中,存储程序区可存储用于实现操作系统的指令、用于至少一个功能的指令(比如触控功能、声音播放功能、图像播放功能等)、用于实现上述各个方法实施例的指令等;存储数据区可存储上面各个方法实施例中涉及到的数据等。存储器605可选的还可以是至少一个位于远离前述处理器601的存储装置。如图6所示,作为一种计算机存储介质的存储器605中可以包括操作系统、网络通信模块、用户接口模块以及应用程序。
在图6所示的电子设备600中,用户接口603主要用于为用户提供输入的接口,获取用户输入的数据;而处理器601可以用于调用存储器605中存储的应用程序,并具体执行如图2所示的方法,具体过程可参照图2所示,此处不再赘述。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体或随机存储记忆体等。
以上所揭露的仅为本申请较佳实施例而已,当然不能以此来限定本申请之权利范围,因此依本申请权利要求所作的等同变化,仍属本申请所涵盖的范围。

Claims (10)

1.一种IQ通道的校正方法,其特征在于,所述方法包括:
发射机内的信号发生器通过数模转换器向接收机的I通道模数转换器和接收机的Q通道模数转换器发送校正模拟信号;其中,所述数模转换器为所述发射机的I通道数模转换器或Q通道数模转换器;
接收机的I通道模数转换器对所述校正模拟信号进行采样得到第一采样值;
接收机的Q通道模数转换器对所述校正模拟信号进行采样得到第二采样值;
校正装置比较所述第一采样值和所述第二采样值,若所述第一采样值不等于所述第二采样值,在预设的补偿值集合中选择一个补偿值对所述接收机Q通道进行补偿,直到补偿后的第二采样值等于所述第一采样值,以完成接收机IQ通道的时延校正;
所述发射机的信号发生器通过I通道数模转换器向所述接收机的I通道模数转换器发送第一测试模拟信号;
所述发射机内的信号发生器通过Q通道数模转换器向所述接收机的Q通道模数转换器发送第二测试模拟信号;
所述接收机的I通道模数转换器对所述第一测试模拟信号进行采样得到第三采样值;
所述接收机的Q通道模数转换器对所述第二测试模拟信号进行采样得到第四采样值;
所述校正装置比较所述第三采样值和所述第四采样值,若所述第三采样值不等于所述第四采样值,在所述补偿值集合内选择一个补偿值对所述发射机Q通道进行补偿,直到补偿后的第四采样值等于所述第三采样值,以完成发射机IQ通道的时延校正。
2.根据权利要求1所述的方法,其特征在于,所述校正模拟信号、所述第一测试模拟信号和所述第二测试模拟信号的频率中频带内的最大频率,并且该频率能够被接收机模数转换器采样频率整除。
3.根据权利要求1所述的方法,其特征在于,所述补偿值集合内包括的补偿值为T0/ω,补偿值集合中的取值为1×Tstep~N×Tstep,N为大于1的整数,Tstep为预设值;在对所述发射机的IQ通道进行时延校正时,N×Tstep大于或等于所述发射机的I通道数模转换器和Q通道数模转换器采样时钟的周期;或在对所述接收机的IQ通道进行时延校正时,N×Tstep大于或等于所述接收机的I通道模数转换器和Q通道模数转换器采样时钟的周期;T0表示I通道和Q通道之间的时延,ω表示校准信号的角频率,ω=2*π*f,f为校准信号的频率。
4.根据权利要求1所述的方法,其特征在于,采用递增方式或二分法在所述补偿值集合中搜索补偿值。
5.根据权利要求1所述的方法,其特征在于,通过内部环路发送所述校正模拟信号、所述第一测试模拟信号和所述第二测试模拟信号。
6.根据权利要求1所述的方法,其特征在于,所述第一测试模拟信号和所述第二测试模拟信号为正交的正弦波信号。
7.一种电子设备,其特征在于,包括:发射机、接收机和校正装置,所述发射机包括信号发生器、I通道数模转换器和Q通道数模转换器,所述接收机包括:I通道模数转换器、Q通道模数转换器;
其中,所述信号发生器,用于通过数模转换器向接收机的I通道模数转换器和接收机的Q通道模数转换器发送校正模拟信号;所述数模转换器为I通道数模转换器或Q通道数模转换器;
所述接收机的I通道模数转换器,用于对所述校正模拟信号进行采样得到第一采样值;
所述接收机的Q通道模数转换器,用于对所述校正模拟信号进行采样得到第二采样值;
所述校正装置,用于比较所述第一采样值和所述第二采样值,若所述第一采样值不等于所述第二采样值,在预设的补偿值集合中选择一个补偿值对所述接收机Q通道进行补偿,直到补偿后的第二采样值等于所述第一采样值,以完成接收机IQ通道的时延校正;
所述信号发生器,还用于通过I通道数模转换器向所述接收机的I通道模数转换器发送第一测试模拟信号;
所述信号发生器,还用于通过Q通道数模转换器向所述接收机的Q通道模数转换器发送第二测试模拟信号;
所述接收机的I通道模数转换器,用于对所述第一测试模拟信号进行采样得到第三采样值;
所述接收机的Q通道模数转换器,用于对所述第二测试模拟信号进行采样得到第四采样值;
所述校正装置,还用于比较所述第三采样值和所述第四采样值,若所述第三采样值不等于所述第四采样值,在所述补偿值集合内选择一个补偿值对所述发射机Q通道进行补偿,直到补偿后的第四采样值等于所述第三采样值,以完成发射机IQ通道的时延校正。
8.根据权利要求7所述的电子设备,其特征在于,所述I通道数模转换器和Q通道数模转换器合一设置,所述I通道模数转换器和所述Q通道模数转换器合一设置。
9.一种计算机存储介质,其特征在于,所述计算机存储介质存储有多条指令,所述指令适于由处理器加载并执行如权利要求1~6任意一项的方法步骤。
10.一种电子设备,其特征在于,包括:接收机、发射机和校正装置;其中,所述校正装置包括存储器和处理器,所述存储器存储有计算机程序,所述计算机程序适于由所述处理器加载并执行如权利要求1~6任意一项的方法步骤。
CN202210865018.2A 2022-07-21 2022-07-21 Iq通道的校正方法、电子设备和计算机存储介质 Active CN115242256B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210865018.2A CN115242256B (zh) 2022-07-21 2022-07-21 Iq通道的校正方法、电子设备和计算机存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210865018.2A CN115242256B (zh) 2022-07-21 2022-07-21 Iq通道的校正方法、电子设备和计算机存储介质

Publications (2)

Publication Number Publication Date
CN115242256A CN115242256A (zh) 2022-10-25
CN115242256B true CN115242256B (zh) 2024-01-02

Family

ID=83674765

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210865018.2A Active CN115242256B (zh) 2022-07-21 2022-07-21 Iq通道的校正方法、电子设备和计算机存储介质

Country Status (1)

Country Link
CN (1) CN115242256B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2199561A1 (fr) * 1996-03-12 1997-09-12 Simon Azot Procede et dispositif de report en bande de base du retard affectant un signal radiofrequence transpose
CA2298273A1 (en) * 1999-02-22 2000-08-22 Lucent Technologies Inc. Method and system for compensation of channel distortion using lagrange polynomial interpolation
CN101461201A (zh) * 2006-06-06 2009-06-17 高通股份有限公司 快速同相和正交失衡校准
CN102035561A (zh) * 2009-09-25 2011-04-27 英特尔公司 通过回送相移来校准正交失衡
CN107078755A (zh) * 2015-04-06 2017-08-18 美国亚德诺半导体公司 用于发射机校准的电路和系统
CN108040029A (zh) * 2018-01-12 2018-05-15 深圳锐越微技术有限公司 接收机iq两路不平衡的补偿方法、装置及设备
CN114460441A (zh) * 2022-01-29 2022-05-10 珠海泰芯半导体有限公司 芯片的校正方法、装置及存储介质

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2199561A1 (fr) * 1996-03-12 1997-09-12 Simon Azot Procede et dispositif de report en bande de base du retard affectant un signal radiofrequence transpose
CA2298273A1 (en) * 1999-02-22 2000-08-22 Lucent Technologies Inc. Method and system for compensation of channel distortion using lagrange polynomial interpolation
CN101461201A (zh) * 2006-06-06 2009-06-17 高通股份有限公司 快速同相和正交失衡校准
CN102035561A (zh) * 2009-09-25 2011-04-27 英特尔公司 通过回送相移来校准正交失衡
CN107078755A (zh) * 2015-04-06 2017-08-18 美国亚德诺半导体公司 用于发射机校准的电路和系统
CN108040029A (zh) * 2018-01-12 2018-05-15 深圳锐越微技术有限公司 接收机iq两路不平衡的补偿方法、装置及设备
CN114460441A (zh) * 2022-01-29 2022-05-10 珠海泰芯半导体有限公司 芯片的校正方法、装置及存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于FPGA的多通道雷达接收机幅相不一致校正;杜俊蛟;曹旭东;李宝森;孟华东;;电光与控制(01);全文 *

Also Published As

Publication number Publication date
CN115242256A (zh) 2022-10-25

Similar Documents

Publication Publication Date Title
CN104348428B (zh) 用于振幅调变至相位调变失真补偿的装置及方法
KR102500150B1 (ko) 낮은 복잡성의 주파수 의존형 iq 불균형 보상을 위한 방법 및 장치
US11158942B1 (en) Apparatus and method for providing probabilistic additive gain, calibration, and linearization in a phased array using single bit sources
WO2015089460A1 (en) Systems and methods for hybrid self-interference cancellation
CN111133692A (zh) 无线终端中的图像失真校正
US20200408924A1 (en) Method and apparatus for second order intercept point (ip2) calibration
CN107547458B (zh) Iq调制中镜像抑制参数的设置方法、装置及射频拉远单元
US8565707B2 (en) Cancellation of spectral images in communication devices
US20070216554A1 (en) Method and apparatus for on-chip measurement of power amplifier AM/AM and AM/PM non-linearity
US10439627B2 (en) Alias rejection through charge sharing
CN115242256B (zh) Iq通道的校正方法、电子设备和计算机存储介质
TWI712271B (zh) 用於提供基於雙音調測試的快速二階輸入截取點校準的設備及方法
US11601133B2 (en) System and method of performing discrete frequency transform for receivers using single-bit analog to digital converters
US20210367624A1 (en) Digital radio frequency transmitter and wireless communication device including the same
KR20030076299A (ko) 소프트웨어 무선기 및 이를 이용한 신호처리 방법
JP6526780B1 (ja) I/q不均衡較正の装置、方法および、それを用いたトランスミッタシステム
TWI355811B (en) Apparatus with tunable filter and related adjustin
Xing et al. Comprehensive analysis of quantization effects on digital-controlled adaptive self-interference cancellation system
CN104838593B (zh) 一种信号转换的方法及装置
US20090091487A1 (en) Spurious Free Dynamic Range Of An Analog To Digital Converter
WO2020068267A1 (en) Signal imbalance detection systems and methods
US11770129B2 (en) Pipelined analog-to-digital conversion
JP2014168158A (ja) 受信装置
CN113162704B (zh) 基于镜像抑制的信号校准方法、装置、系统和电子设备
WO2023103976A1 (zh) 本振泄露的校准方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant