CN107204815A - 提供快速二阶输入拦截点校准的装置和方法 - Google Patents

提供快速二阶输入拦截点校准的装置和方法 Download PDF

Info

Publication number
CN107204815A
CN107204815A CN201710152832.9A CN201710152832A CN107204815A CN 107204815 A CN107204815 A CN 107204815A CN 201710152832 A CN201710152832 A CN 201710152832A CN 107204815 A CN107204815 A CN 107204815A
Authority
CN
China
Prior art keywords
output
frequency
input
dac
dft
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710152832.9A
Other languages
English (en)
Other versions
CN107204815B (zh
Inventor
周全
杨志宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN107204815A publication Critical patent/CN107204815A/zh
Application granted granted Critical
Publication of CN107204815B publication Critical patent/CN107204815B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/20Monitoring; Testing of receivers
    • H04B17/21Monitoring; Testing of receivers for calibration; for correcting measurements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/16Multiple-frequency-changing
    • H03D7/165Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/18Modifications of frequency-changers for eliminating image frequencies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/109Means associated with receiver for limiting or suppressing noise or interference by improving strong signal performance of the receiver when strong unwanted signals are present at the receiver input
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2627Modulators
    • H04L27/2634Inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators in combination with other circuits for modulation
    • H04L27/2636Inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators in combination with other circuits for modulation with FFT or DFT modulators, e.g. standard single-carrier frequency-division multiple access [SC-FDMA] transmitter or DFT spread orthogonal frequency division multiplexing [DFT-SOFDM]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0045Calibration of demodulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/005Analog to digital conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0052Digital to analog conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0066Mixing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0082Quadrature arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0088Reduction of intermodulation, nonlinearities, adjacent channel interference; intercept points of harmonics or intermodulation products

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Discrete Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Electromagnetism (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Measurement Of Mechanical Vibrations Or Ultrasonic Waves (AREA)

Abstract

一种装置和方法。该装置包括:第一低通滤波器(LPF)、第二LPF、第一模数转换器(ADC)、第二ADC、第一离散傅里叶变换(DFT)单元、第二DFT单元、二阶互调(IM2)音幅测量单元、以及校准逻辑单元,被配置为同时确定同相混频器(I混频器)数模转换器(DAC)码和正交相混频器(Q混频器)DAC码。

Description

提供快速二阶输入拦截点校准的装置和方法
对相关申请的交叉引用
本申请要求2016年3月18日向美国专利商标局提交的被分配序列号62/310,187的美国临时专利申请、以及2016年5月17日向美国专利商标局提交的被分配序列号15/156,972的美国专利申请的优先权,其内容通过引用全文合并于此。
技术领域
本公开一般涉及用于提供二阶拦截点(second order intercept point,IIP2)校准的装置和方法,并且更具体涉及用于基于双音测试(two tone testing)提供快速IIP2校准的装置和方法。
背景技术
IIP2校准是由于发送器和接收器之间的有限隔离而导致的对蜂窝频分双工(FDD)系统的迫切的需求。由于在IIP2校准期间同相路径(I路径)和正交相路径(Q路径)之间的强依赖性,频繁执行找到同时最小化I路径和Q路径二阶互调(IM2)音幅的最佳数模转换器(DAC)码的穷尽搜索。穷尽搜索可能是耗时的。替代地,可以执行迭代搜索。然而,由于IQ路径依赖性,迭代搜索方法在一些迭代内遭受收敛问题。
对于具有多个频带和信道的装置,诸如长期演进(LTE)FDD系统,用于确定最小化IM2音幅的最佳DAC码的搜索速度可能更慢。用于确定最小化IM2音幅的最佳DAC码的二分搜索方法需要至少2N次搜索以确定最佳DAC码,其中N是一个校准码中的比特的数目。二阶非线性的效果生成由泄露的发送信号导致的带内干扰项,这劣化了接收器灵敏度。
发明内容
根据一个实施例,一种装置,包括:第一低通滤波器(LPF),包括被配置为接收二阶互调(IM2)音调的实数部分的输入、以及输出;第二LPF,包括被配置为接收IM2音调的虚数部分的输入、以及输出;第一模数转换器(ADC),包括连接至第一LPF的输出的第一输入、以及输出;第二ADC,包括连接至第二LPF的输出的第一输入、以及输出;第一离散傅里叶变换(DFT)单元,包括连接至第一ADC的输出的输入、以及输出;第二DFT单元,包括连接至第二ADC的输出的输入、以及输出;IM2音幅测量单元,包括连接至第一DFT的输出的第一输入、连接至第二DFT的输出的第二输入、以及输出;以及校准逻辑单元,包括连接至IM2音幅测量单元的输出的输入、第一输出、以及第二输出,被配置为同时确定同相混频器(I混频器)数模转换器(DAC)码和正交相混频器(Q混频器)DAC码。
根据一个实施例,一种方法,包括:由第一低通滤波器(LPF)接收二阶互调(IM2)音调的实数部分;由第二LPF接收IM2音调的虚数部分;由第一模数转换器(ADC)转换第一LPF的输出;由第二ADC转换第二LPF的输出;由第一离散傅里叶变换(DFT)单元变换第一ADC的输出;由第二DFT单元变换第二ADC的输出;由IM2音幅测量单元测量第二DFT的输出;以及由校准逻辑单元从IM2音幅测量单元的输出同时确定同相混频器(I混频器)数模转换器(DAC)码和正交相混频器(Q混频器)DAC码。
附图说明
从下面结合附图进行的详细描述,本公开的某些实施例的上面和其他方面、特征和优点将更加明显,附图中:
图1是根据本公开实施例的、基于捕获数据的离散傅里叶变换(DFT)的实数部分的幅度的IM2音幅、I混频器DAC码和Q混频器DAC码的三维(3D)曲线图;
图2是根据本公开实施例的、基于捕获数据的DFT的虚数部分的幅度的IM2音幅、I混频器DAC码和Q混频器DAC码的3D曲线图;
图3是根据本公开实施例的、用于同时确定最佳I混频器DAC码和最佳Q混频器DAC码的曲线图;
图4是根据本公开实施例的、四个捕获数据点的对可用于确定图3中的点P1-P4的图示;
图5是根据本公开实施例的、用于确定图3中的点P1的x坐标的曲线图;
图6是根据本公开实施例的、用于确定图3中的点P2的x坐标的曲线图;
图7是根据本公开实施例的、用于确定图3中的点P3的y坐标的曲线图;
图8是根据本公开实施例的、用于确定图3中的点P4的y坐标的曲线图;
图9是根据本公开实施例的、用于使用对于图3中的点P1-P4确定的坐标同时确定最佳I混频器DAC码和最佳Q混频器DAC码的曲线图;
图10是根据本公开实施例的、用于同时确定最佳I混频器DAC码和最佳Q混频器DAC码的方法的流程图;
图11是根据本公开实施例的、用于基于双音测试提供快速IIP2校准的装置的框图;
图12是根据本公开实施例的用于生成双音的装置的框图;
图13是根据本公开实施例的、用于生成双音的装置的框图;
图14是根据本公开实施例的、I混频器DAC码和失真IM2音幅的曲线图;以及
图15是根据本公开实施例的、I混频器DAC码和理想V形IM2音幅的曲线图。
具体实施方式
以下,参照附图详细描述本公开实施例。应注意,相同元件将由相同附图标记指代,虽然它们在不同图中示出。在下面的描述中,诸如详细配置和组件的特定细节仅被提供用于帮助对本公开实施例的整体理解。因此,本领域技术人员很显然的是,可以对这里描述的实施例进行各种改变和修改,而不背离本公开的范围和精神。此外,为了清楚和简要,省略公知功能和构造的描述。下面描述的术语是考虑本公开中的功能而定义的术语,并且可以根据用户、用户的意图或习惯而不同。因此,贯穿说明书应基于内容来确定术语的定义。
本公开可以具有各种修改和各种实施例,其中在下文参照附图详细描述其实施例。然而,应理解,本公开不限于实施例,而包括在本公开的精神和范围内的所有修改、等同和替代。
尽管可以使用包括诸如第一、第二等的序号的术语用于描述各种元件,但是结构元件不受术语限制。术语仅用于将一个元件与另一元件区分。例如,在不背离本公开的范围的情况下,可以将第一结构元件称为第二结构元件。类似地,也可以将第二结构元件称为第一结构元件。如这里使用的,术语“和/或”包括一个或多个相关联的项目的任何和全部组合。
这里使用的术语仅用于描述本公开的各种实施例,但是不意图限制本公开。单数形式意图包括复数形式,除非上下文清晰地另有所指。在本公开中,应理解,术语“包括”或“具有”指示特征、数目、步骤、操作、结构元件、部件或其组合的存在,并且不排除一个或多个其他特征、数目、步骤、操作、结构元件、部件或其组合的存在或添加的可能性。
除非另有不同定义,否则这里使用的所有术语具有与本公开所属的领域的技术人员所理解的相同的含义。如在通用词典中定义的那些术语要被解释为具有与相关技术领域中的上下文含义相同的含义,并且不被解释为具有理想化或过度正式的含义,除非在本公开中清晰地定义。
IIP2校准可需要联合优化,因为在IIP2校准中在I路径和Q路径之间存在强依赖性。典型地,穷尽搜索或迭代搜索用于确定最佳I路径DAC码(或I混频器DAC码)和最佳Q路径DAC码(或Q混频器DAC码)。然而,穷尽搜索方法或迭代搜索方法需要许多计算,这是耗时的。
图1是根据本公开实施例的、基于捕获数据的DFT的实数部分的幅度的IM2音幅、I混频器DAC码和Q混频器DAC码的3D绘图,其中z轴表示IM2音幅,x轴表示I混频器DAC码,并且y轴表示Q混频器DAC码。
图2是根据本公开实施例的、基于用于生成图1的捕获数据的DFT的虚数部分的幅度的IM2音幅、I混频器DAC码和Q混频器DAC码的3D绘图。
根据图1和图2,在IM2音幅和I、Q DAC码空间之间存在线性关系。本公开使用该线性关系来提供用于对于IIP2校准同时优化联合IQ DAC码的快速搜索方法和装置,其需要少至四次的捕获数据(或数据捕获)迭代。
基于一个或更多平面拟合技术,图1和图2所示的翼形表面接近3D平面。因此,在两个平面(或翼)的交叉点处的点(或波谷点)的集合对应于图1和图2中的翼的最小IM2音幅,其中图1和图2中的每一个中的波谷点形成直线。通过确定由波谷点形成的两个线段的交叉点,可以同时确定最佳I混频器DAC码和最佳Q混频器DAC码。
图3是根据本公开实施例的、用于同时确定最佳I混频器DAC码和最佳Q混频器DAC码的曲线图。
参照图3,从点P1至点P2的线图示图1中的波谷点的集合,而从点P3至点P4的线图示图2中的波谷点的集合。交叉点P的x和y坐标分别提供最佳I混频器DAC码和最佳Q混频器DAC码。在交叉点P,同时最小化I混频器和Q混频器IM2幅度。因此,最佳校准DAC码是两个线段之间的交叉点P。
在现有技术中,频繁使用的方法是基于对IP2(I2+Q2)的二分搜索。本公开分别使用IP2(|I|),IP2(|Q|)和IQ DAC码空间的线性性质。生成基于捕获数据的DFT的实数部分的幅度的、表示IM2音幅、I混频器DAC码和Q混频器DAC码的3D绘图的波谷点的第一线。生成基于用于生成第一线的捕获数据的DFT的虚数部分的幅度的、表示IM2音幅、I混频器DAC码和Q混频器DAC码的3D绘图的波谷点的第二线。因为仅需要两个点来生成线,所以需要少至四次数据捕获来确定第一线和第二线。第一线和第二线的交叉点的x和y坐标分别被确定为最佳I混频器DAC码和最佳Q混频器DAC码。
由本公开确定的最佳I混频器DAC码和Q混频器DAC码提供可与穷尽搜索方法相当的精度,而搜索时间与穷尽搜索方法相比大大减小。
下表1描述了如何确定用于确定第一线和第二线的四个点P1、P2、P3和P4(例如,来自图3)的示例,其中第一线和第二线的交叉提供了I混频器DAC码和Q混频器DAC码的最佳位置。虽然下面的表1使用固定坐标0和63,但是本公开不限于此,并且可以使用其他固定坐标而不背离本公开的范围。
表1
P1的x坐标 当Q混频器DAC固定在63时的I-DAC码的最佳位置
P2的x坐标 当Q混频器DAC固定在0时的I-DAC码的最佳位置
P3的y坐标 当I混频器DAC固定在0时的Q-DAC码的最佳位置
P4的y坐标 当I混频器DAC固定在63时的Q-DAC码的最佳位置
基于线性关系,可以使用仅仅两次数据捕获确定任何坐标Pi,1≤i≤4,其中一次数据捕获可以与多于一次的其他数据捕获配对以确定多于一个坐标。
图4是根据本公开实施例的、四个捕获数据点的对可用于确定图3中的点P1-P4的图示。
参照图4,基于四次数据捕获确定四个坐标(例如,P1的x坐标、P2的x坐标、P3的y坐标以及P4的y坐标)。本IIP2校准装置和方法在四个[I,Q]DAC码设置下执行四次数据捕获,例如,在401的数据捕获1[I_DAC=0,Q_DAC=0],在403的数据捕获2[I_DAC=0,Q_DAC=63],在405的数据捕获3[I_DAC=63,Q_DAC=0]和在407的数据捕获4[I_DAC=63,Q_DAC=63]。本装置和方法还分别对数据捕获的实数部分和虚数部分在IM2音调位置执行DFT计算。本装置和方法还如下确定四个坐标。在409,本装置基于数据捕获2的实数部分和数据捕获4的实数部分的DFT的幅度,确定P1的x坐标。在411,本装置基于数据捕获1的实数部分和数据捕获3的实数部分的DFT的幅度,确定P2的x坐标。在413,本装置基于数据捕获1的虚数部分和数据捕获2的虚数部分的DFT的幅度,确定P3的y坐标。在415,本装置基于数据捕获3的虚数部分和数据捕获4的虚数部分的DFT的幅度,确定P4的y坐标。在确定P1、P2、P3和P4之后,本装置和方法还可以确定由P1、P2、P3和P4形成的两条线(例如从P1至P2形成的第一线和从P3至P4形成的第二线)的交叉点P的坐标。
图5是根据本公开实施例的用于确定图3中的点P1的x坐标的曲线图。
参照图5,本装置和方法确定线AB和线DE的长度。然后,本装置和方法基于两个三角形(Δs)(即ΔABC~ΔDEC)之间的相似性确定点C的位置,其中等式(1)可用于确定从点B至点C的线的长度,如下:
因此,对于A=3.224x107,B=0,D=16.77x107,以及E=63, 因为B为0,所以该结果表示C的x坐标。
确定线AB的长度需要基于DAC_I=0和DAC_Q=63的数据捕获。确定线DE的长度需要基于DAC_I=63和DAC_Q=63的数据捕获。以类似方式,可以确定分别在图6至图8中示出为波谷点的P2的x坐标、P3的y坐标和P4的y坐标。
图6是根据本公开实施例的用于确定图3中的点P2的x坐标的曲线图。对于A=15.51x107,B=0,D=3.491x107,以及E=63,因为B为0,所以该结果表示C的x坐标。
图7是根据本公开实施例的用于确定图3中的点P3的y坐标的曲线图。对于A=5.143x107,B=0,D=14.71x107,以及E=63,因为B为0,所以该结果表示C的x坐标。
图8是根据本公开实施例的用于确定图3中的点P4的y坐标的曲线图。对于A=17.78x107,B=0,D=2.156x107,以及E=63, 因为B为0,所以该结果表示C的x坐标。
图9是根据本公开实施例的、用于使用图3中对点P1-P4确定的坐标同时确定最佳I混频器DAC码和最佳Q混频器DAC码的曲线图。
参照图9,本装置和方法使用P1(例如,10.69,63)、P2(例如51.42,0),P3(例如0,16.32)以及P4(例如(63,56.18)来确定从P1至P2的第一线和从P3至P4的第二线。第一线与第二线的交叉点(即,点P)的坐标分别是最佳I混频器DAC码和最佳Q混频器DAC码。对于图9中的值,P的坐标可以被四舍五入为(29,35)。
图10是根据本公开实施例的、同时确定最佳I混频器DAC码和最佳Q混频器DAC码的方法的流程图。
参照图10,在1001,本公开的装置和方法在四个[I,Q]DAC码设置下捕获四个数据点(捕获数据1、捕获数据2、捕获数据3和捕获数据4)。
在1003,本公开的装置和方法对捕获数据的实数部分和虚数部分在IM2音调位置计算DFT。
在1005,本公开的装置和方法基于捕获数据2和4的DFT实数部分的幅度计算点P1的x坐标。
在1007,本公开的装置和方法基于捕获数据1和3的DFT实数部分的幅度,计算点P2的x坐标。
在1009,本公开的装置和方法基于捕获数据1和2的DFT虚数部分的幅度,计算点P3的x坐标。
在1011,本公开的装置和方法基于捕获数据3和4的DFT虚数部分的幅度,计算点P4的x坐标。
在1013,本公开的装置和方法形成从P1至P2的第一线,形成从P3至P4的第二线,并且将在第一线和第二线的交叉点处的点P的x坐标确定为最佳I混频器DAC码设置,并将P的y坐标确定为最佳Q混频器DAC码设置。
图11是根据本公开实施例的、用于基于双音测试提供快速IIP2校准的装置1100的框图。为了灵活性可以以软件实现使用DFT的IM2音幅测量,即,可以灵活选择双音间隔。
参照图11,装置1100包括射频(RF)低噪声放大器(LNA)1101、I混频器1103、Q混频器1105、第一低通滤波器(LPF)1107、第二LPF 1109、第一模数转换器(ADC)1111、第二ADC1113、第一DFT 1115、第二DFT 1117、IM2音幅测量单元1119、以及校准逻辑单元1121。
RF LNA 1101包括:用于接收分别在频率f1和f2处的两个音调以用于IIP2校准的输入,其中在外部或内部生成两个音调;以及输出。
I混频器1103包括:连接至RF LNA 1101的输出的第一输入;用于从校准逻辑单元1121接收I混频器DAC码设置的第二输入;以及输出。
本装置和方法可以生成具有频率(f2-f1)/2的基带音调。在I混频之后,在通带中两个音调的频率间隔变为f2-f1。无论在内部还是外部生成两个音调都不影响校准。
Q混频器1105包括:连接至RF LNA 1101的输出的第一输入;用于从校准逻辑单元1121接收Q混频器DAC码设置的第二输入;以及输出。
第一LPF 1107包括:连接至I混频器1103的输出的输入;以及输出。
第二LPF 1109包括:连接至Q混频器1105的输出的输入;以及输出。
本装置和方法发送分别具有ftx+f1和ftx+f2的频率的两个音调,其中ftx是发送频带的中心频率,并且音调间隔|f2-f1|<fc,其中fc是接收器LPF 1107和1109的截止频率。I混频器1103和Q混频器1105以frx工作,其中frx是接收器频带的中心频率,并且foffset=frx-ftx是双工间隔,其通常比fc大得多。
第一ADC 1111包括:连接至第一LPF 1107的输出的输入;以及输出。
第二ADC 1113包括:连接至第二LPF 1109的输出的输入;以及输出。
第一DFT 1115包括:连接至第一ADC 1111的输出的输入;以及输出。
第二DFT 1117包括:连接至第二ADC 1113的输出的输入;以及输出。
在I混频器1103和Q混频器1105之后,IM2音调落入模拟基带(ABB)之内,并且被ADC111和1113捕获,而两个测试音调ftx+f1和ftx+f2被ABB LPF 1107和1109滤出。当数据捕获完成时,本装置和方法对IM2音调执行DFT。
IM2音幅测量单元1119包括:连接至第一DFT 1115的输出的第一输入;连接至第二DFT 1117的输出的第二输入;以及输出。IM2音幅测量单元1119测量捕获数据的幅度。
校准逻辑单元1121包括:连接至IM2音幅测量单元1119的输出的输入;连接至I混频器1103的第二输入的第一输出;以及连接至Q混频器1105的第二输入的第二输出。校准逻辑单元1121对于至少点P1、P2、P3和P4接收捕获数据的IM2音幅测量结果,将P1的y坐标和P4的x坐标设置为第一值,将P2的y坐标和P3的x坐标设置为第二值,确定P1和P2的x坐标,确定P3和P4的y坐标,确定从P1至P2的第一线,确定从P3至P4的第二线,确定第一线和第二线的交叉点处的点P的x和y坐标,将I混频器1103的校准DAC码调节至P的x坐标,将Q混频器1105的校准DAC码调节至P的y坐标,并且,如果需要则进行后续的数据捕获。
根据本公开实施例,基于图1和图2中的IM2音幅和I、Q DAC码空间的3D曲线图的线性,本装置和方法提供快速IIP2校准,其需要少至四次数据捕获(例如,四次迭代,每个迭代一次数据捕获)来确定最佳I、Q DAC码。
在I混频器DAC码和Q混频器DAC码之间存在强依赖性,即,当最佳Q混频器DAC码变化时,最佳I混频器DAC码变化,反之亦然。在校准码(m,n)处的IM2音调的实数部分和虚数部分DFT的幅度可以分别表示为Aadc,i(m,n)和Aadc,q(m,n),其中m和n分别是I混频器DAC码和Q混频器DAC码索引。本装置和方法确定最佳I混频器和Q混频器校准DAC码对(mopt,nopt),使得I路径和Q路径的IM2音调的总能量如下等式(2)被最小化为:
(mopt,nopt)=argminm,n(|Aadc,i(m,n)|2+|Aadc,q(m,n)|2). (2)
因此,本基于双音调的IIP2校准装置和方法提供了快速和准确的搜索方法(最小四次数据捕获)。为了提高速度和精度,观察IM2在IQ DAC码空间上的性质。为了观察IM2音调水平和IQ混频器DAC码之间的关系,可以执行在实际平台中对于LTE频带1的所有可能DAC码组合的IM2音调水平的全扫描。
根据本公开实施例,本IIP2校准装置和方法在内部或外部生成用于IIP2校准的两个音调。
图12是根据本公开实施例的用于生成两个音调的装置1200的框图。装置1200使用外部企业会话发起协议(SIP)网关(ESG)在图11的装置1100外部生成两个音调。
参照图12,装置1200包括第一外部ESG(ESG1)1201、第二ESG(ESG2)1203、以及组合器1205。
第一ESG(ESG1)1201包括输出。
第二ESG(ESG2)1203包括输出。
组合器1205包括:连接至第一ESG1 1201的输出的第一输入;连接至第二ESG21203的输出的第二输入;以及输出。组合器1205组合分别由第一ESG1 1201和第二ESG21203生成的两个音调,并将组合的音调发送至图11的RF LNA 1101的输入。
图13是根据本公开实施例的用于生成两个音调的装置1300的框图。装置1300经由辅助发送器或通过重用现有发送器,在图11的装置1100的内部生成两个音调。如果装置1300通过使用内部发送器在内部生成两个音调,则装置1300可以在将正弦信号注入至发送器DAC的同时,通过关断图11的I混频器1103或Q混频器1105生成两个音调。
参照图13,装置1300包括DAC 1301、电流至电压(I2V)转换单元1303、LPF 1305、以及电压至电流(V2I)转换单元1307。
DAC 1301包括:用于接收正弦信号的输入;以及输出。
I2V单元1303包括:连接至DAC 1301的输出的输入;以及输出。
LPF 1305包括:连接至I2V单元1303的输出的输入;以及输出。
V2I单元1307包括:连接至LPF 1305的输出的输入;以及连接至图11的RF LNA1101的输入的输出。
图14是根据本公开实施例的I混频器DAC码和失真IM2音幅的曲线图。
参照图14,DAC码和IM2音幅的失真“V”形指示:图11的RF LNA 1101的RF增益可能设置得过高,以致图11的ADC 1111和1113的输入被限制或被剪裁至使IM2音调失真的某个水平。根据本公开实施例,可能需要多于两次数据捕获,以确定点的坐标。如图14所示,替代如在上面的示例中在DAC码0和63仅需要一次数据捕获,本装置和方法可能需要在DAC码0、63、40和45的数据捕获,以确定波谷点。在此情况下,本装置和方法可以降低图11中的RFLNA 1101的RF增益,使得由ADC 1111和1113接收的IM2音幅不被剪裁。因此,在数据捕获之前,本装置和方法可以包括自动增益控制(AGC),使得到ADC 1111和1113的输入不被剪裁。
图15是根据本公开实施例的I混频器DAC码和理想V形IM2音幅的曲线图。
参照图15,如果图11中的RF LNA 1101的RF增益被设置为使得至ADC1111和1113的输入不被剪裁的值,则可以获得理想的“V”形。将图14与图15比较,两个曲线图的波谷点基本相同。然而,在图15中,本装置和方法可以使用两次数据捕获确定波谷点的位置(例如,一个用于DAC码0,另一个用于DAC码63)。因此,本装置和方法可以通过根据包括发送音调功率、路径损耗和ADC动态范围的各种因素设置图11的RF LNA 1101的RF增益,将数据捕获的最小数目保持在二,以用于确定一个波谷点的最佳坐标。
尽管在本公开的详细描述中已经描述了本公开的某些实施例,但是可以以各种形式修改本公开,而不背离本公开的范围。因此,本公开的范围不应仅基于所述实施例而确定,而是应基于所附权利要求及其等同物而确定。

Claims (20)

1.一种装置,包括:
第一低通滤波器(LPF),包括被配置为接收二阶互调(IM2)音调的实数部分的输入、以及输出;
第二LPF,包括被配置为接收IM2音调的虚数部分的输入、以及输出;
第一模数转换器(ADC),包括连接至第一LPF的输出的第一输入、以及输出;
第二ADC,包括连接至第二LPF的输出的第一输入、以及输出;
第一离散傅里叶变换(DFT)单元,包括连接至第一ADC的输出的输入、以及输出;
第二DFT单元,包括连接至第二ADC的输出的输入、以及输出;
IM2音幅测量单元,包括连接至第一DFT的输出的第一输入、连接至第二DFT的输出的第二输入、以及输出;以及
校准逻辑单元,包括连接至IM2音幅测量单元的输出的输入、第一输出、以及第二输出,被配置为同时确定同相混频器(I混频器)数模转换器(DAC)码和正交相混频器(Q混频器)DAC码。
2.如权利要求1所述的装置,还包括:
射频(RF)低噪声放大器(LNA),包括用以接收在频率ftx+f1和ftx+f2处的两个音调的输入、以及输出,其中ftx是发送频带的中心频率,并且音调间隔|f2-f1|<fc,其中fc是第一LPF和第二LPF的截止频率;
I混频器,包括连接至RF LNA的输出的第一输入、连接至校准逻辑单元的第一输出的用以接收I混频器数模转换器(DAC)码的第二输入、以及连接至第一LPF的输入的输出;以及
Q混频器,包括连接至RF LNA的输出的第一输入、连接至校准逻辑单元的第二输出的用以接收Q混频器DAC码的第二输入、以及连接至第一LPF的输入的输出,
其中I混频器和Q混频器在frx工作,其中frx是接收器频带的中心频率,并且foffset=frx-ftx是双工间隔,其大于fc
3.如权利要求1所述的装置,还包括:
第一企业会话发起协议网关(ESG),包括输出;
第二ESG,包括输出;以及
组合器,包括连接至第一ESG的输出的第一输入、连接至第二ESG的输出的第二输入、以及连接至RF LNA的输入的输出。
4.如权利要求1所述的装置,还包括:
数模转换器(DAC),包括用于接收正弦信号的输入、以及输出;
电流至电压转换器(I2V),包括连接至DAC的输出的输入、以及输出;
LPF,包括连接至I2V的输出的输入、以及输出;
电压至电流转换器(V2I),包括连接至LPF的输出的输入、以及输出;
其中,I混频器或Q混频器被关断。
5.如权利要求1所述的装置,其中,IM2音幅测量单元被配置为测量第一DFT和第二DFT的输出的实数部分和虚数部分的幅度。
6.如权利要求1所述的装置,其中,RF LNA包括自动增益控制(AGC)。
7.如权利要求1所述的装置,其中,校准逻辑单元被配置为:
基于第二捕获数据和第四捕获数据的DFT实数部分的幅度,确定点P1的x坐标;
基于第一捕获数据和第三捕获数据的DFT实数部分的幅度,确定点P2的x坐标;
基于第一捕获数据和第二捕获数据的DFT虚数部分的幅度,确定点P3的y坐标;
基于第三捕获数据和第四捕获数据的DFT虚数部分的幅度,确定点P4的y坐标;
形成从P1至P2的第一线;
形成从P3至P4的第二线;
将在第一线和第二线的交叉点处的点P的x坐标确定为最佳I混频器DAC码设置;以及
将P的y坐标确定为最佳Q混频器DAC码设置。
8.如权利要求7所述的装置,其中,校准逻辑单元还被配置为基于曲线图上的第一三角形与第二三角形之间的相似性,确定点的x坐标或y坐标,并且计算
<mrow> <mo>|</mo> <mi>B</mi> <mi>C</mi> <mo>|</mo> <mo>=</mo> <mfrac> <mrow> <mo>|</mo> <mi>A</mi> <mi>B</mi> <mo>|</mo> <mo>&amp;times;</mo> <mo>|</mo> <mi>B</mi> <mi>E</mi> <mo>|</mo> </mrow> <mrow> <mo>|</mo> <mi>A</mi> <mi>B</mi> <mo>|</mo> <mo>+</mo> <mo>|</mo> <mi>D</mi> <mi>E</mi> <mo>|</mo> </mrow> </mfrac> <mo>,</mo> </mrow>
其中,A、B和C是定义第一三角形的点,C、D和E是定义第二三角形的点,AB和BC是第一三角形中的线,DE是第二三角形中的线,并且BE是从第一三角形至第二三角形的通过C的线。
9.如权利要求1所述的装置,其中,I混频器和Q混频器各自产生落入分别由第一ADC和第二ADC捕获的模拟基带内的输出。
10.如权利要求7所述的装置,其中,校准逻辑单元还被配置为如果IM2音幅的形状失真则捕获额外数据。
11.一种方法,包括:
由第一低通滤波器(LPF)接收二阶互调(IM2)音调的实数部分;
由第二LPF接收IM2音调的虚数部分;
由第一模数转换器(ADC)转换第一LPF的输出;
由第二ADC转换第二LPF的输出;
由第一离散傅里叶变换(DFT)单元变换第一ADC的输出;
由第二DFT单元变换第二ADC的输出;
由IM2音幅测量单元测量第二DFT的输出;以及
由校准逻辑单元从IM2音幅测量单元的输出同时确定同相混频器(I混频器)数模转换器(DAC)码和正交相混频器(Q混频器)DAC码。
12.如权利要求11所述的方法,还包括:
由射频(RF)低噪声放大器(LNA)接收在频率ftx+f1和ftx+f2处且音调间隔|f2-f1|<fc的两个音调,其中ftx是发送频带的中心频率,并且,其中fc是第一LPF和第二LPF的截止频率;
由I混频器接收I混频器数模转换器(DAC)码,该I混频器包括连接至RF LNA的输出的第一输入、连接至校准逻辑单元的第一输出的第二输入、以及连接至第一LPF的输入的输出;以及
由Q混频器接收Q混频器DAC码,该Q混频器包括连接至RF LNA的输出的第一输入、连接至校准逻辑单元的第二输出的第二输入、以及连接至第一LPF的输入的输出,
其中I混频器和Q混频器在frx工作,其中frx是接收器频带的中心频率,并且foffset=frx-ftx是双工间隔,其大于fc
13.如权利要求11所述的方法,还包括:
由第一企业会话发起协议网关(ESG)在外部生成第一音调;
由第二ESG在外部生成第二音调;
由组合器组合第一ESG的输出以及第二ESG的输出;以及
将组合的结果发送至RF LNA。
14.如权利要求11所述的方法,还包括:
由数模转换器(DAC)接收正弦信号;
由电流至电压转换器(I2V)转换DAC的输出;
由LPF滤波I2V的输出;
由电压至电流转换器(V2I)转换LPF的输出;
其中I混频器或Q混频器被关断。
15.如权利要求11所述的方法,其中,IM2音幅测量单元被配置为测量第一DFT和第二DFT的输出的实数部分和虚数部分的幅度。
16.如权利要求11所述的方法,还包括:自动控制RF LNA的增益。
17.如权利要求11所述的方法,还包括:
由校准逻辑单元基于第二捕获数据和第四捕获数据的DFT实数部分的幅度,确定点P1的x坐标;
由校准逻辑单元基于第一捕获数据和第三捕获数据的DFT实数部分的幅度,确定点P2的x坐标;
由校准逻辑单元基于第一捕获数据和第二捕获数据的DFT虚数部分的幅度,确定点P3的y坐标;
由校准逻辑单元基于第三捕获数据和第四捕获数据的DFT虚数部分的幅度,确定点P4的y坐标;
形成从P1至P2的第一线;
形成从P3至P4的第二线;
将在第一线和第二线的交叉点处的点P的x坐标确定为最佳I混频器DAC码设置;以及
将P的y坐标确定为最佳Q混频器DAC码设置。
18.如权利要求17所述的方法,还包括:由校准逻辑单元基于曲线图上的第一三角形与第二三角形之间的相似性,确定点的x坐标或y坐标,并且计算
<mrow> <mo>|</mo> <mi>B</mi> <mi>C</mi> <mo>|</mo> <mo>=</mo> <mfrac> <mrow> <mo>|</mo> <mi>A</mi> <mi>B</mi> <mo>|</mo> <mo>&amp;times;</mo> <mo>|</mo> <mi>B</mi> <mi>E</mi> <mo>|</mo> </mrow> <mrow> <mo>|</mo> <mi>A</mi> <mi>B</mi> <mo>|</mo> <mo>+</mo> <mo>|</mo> <mi>D</mi> <mi>E</mi> <mo>|</mo> </mrow> </mfrac> <mo>,</mo> </mrow>
其中,A、B和C是定义第一三角形的点,C、D和E是定义第二三角形的点,AB和BC是第一三角形中的线,DE是第二三角形中的线,并且BE是从第一三角形至第二三角形的通过C的线。
19.如权利要求11所述的方法,还包括:
由I混频器和Q混频器中的每一个产生落入模拟基带内的输出;以及
由第一ADC和第二ADC分别捕获I混频器和Q混频器的输出。
20.如权利要求17所述的方法,还包括:如果IM2音幅的形状失真,则由校准逻辑单元捕获额外数据。
CN201710152832.9A 2016-03-18 2017-03-15 提供快速二阶输入拦截点校准的装置和方法 Active CN107204815B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662310187P 2016-03-18 2016-03-18
US62/310,187 2016-03-18
US15/156,972 2016-05-17
US15/156,972 US9729254B1 (en) 2016-03-18 2016-05-17 Apparatus and method for providing east second order input intercept point calibration based on two tone testing

Publications (2)

Publication Number Publication Date
CN107204815A true CN107204815A (zh) 2017-09-26
CN107204815B CN107204815B (zh) 2021-04-13

Family

ID=59410874

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710152832.9A Active CN107204815B (zh) 2016-03-18 2017-03-15 提供快速二阶输入拦截点校准的装置和方法

Country Status (4)

Country Link
US (1) US9729254B1 (zh)
KR (1) KR102460939B1 (zh)
CN (1) CN107204815B (zh)
TW (1) TWI712271B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210314072A1 (en) * 2020-04-02 2021-10-07 Avago Technologies International Sales Pte. Limited Digital predistortion verification and tx nonlinearity estimation
US11422774B2 (en) * 2020-04-21 2022-08-23 International Business Machines Corporation Multiply and accumulate using current division and switching

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101189804A (zh) * 2002-03-15 2008-05-28 诺基亚公司 为射频性能调谐提供校准技术的方法和设备
US20090186587A1 (en) * 2008-01-23 2009-07-23 Freescale Semiconductor, Inc. Tuning a second order intercept point of a mixer in a receiver
US20100197241A1 (en) * 2009-02-05 2010-08-05 Qualcomm Incorporated Methods and systems for low-complexity channel estimator in ofdm / ofdma systems
CN102055537A (zh) * 2010-11-01 2011-05-11 长春理工大学 静态无线激光通信针对强大气湍流影响的光斑检测方法
CN101409574B (zh) * 2008-11-21 2011-11-23 北京天碁科技有限公司 一种用于td-scdma系统的信道估计方法、装置及接收机
US20150256214A1 (en) * 2014-03-06 2015-09-10 Samsung Electronics Co., Ltd. Calibration apparatus and method of terminal in wireless communication system

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7031669B2 (en) * 2002-09-10 2006-04-18 Cognio, Inc. Techniques for correcting for phase and amplitude offsets in a MIMO radio device
EP1869747B1 (de) * 2005-04-12 2012-06-13 ASM Assembly Systems GmbH & Co. KG Primärteil für eine kontaktlose stromversorgung mit betriebszustandsüberwachung des sekundärteils
US7742747B2 (en) 2007-01-25 2010-06-22 Icera Canada ULC Automatic IIP2 calibration architecture
US8010074B2 (en) 2008-02-08 2011-08-30 Freescale Semiconductor, Inc. Mixer circuits for second order intercept point calibration
US7864625B2 (en) * 2008-10-02 2011-01-04 International Business Machines Corporation Optimizing SRAM performance over extended voltage or process range using self-timed calibration of local clock generator
US8060043B2 (en) 2008-10-09 2011-11-15 Freescale Semiconductor Adaptive IIP2 calibration
US8606193B2 (en) 2008-11-13 2013-12-10 Qualcomm Incorporated RF transceiver IC having internal loopback conductor for IP2 self test
US8849227B2 (en) 2009-09-28 2014-09-30 The Trustees Of Columbia University In The City Of New York Systems and methods for controlling the second order intercept point of receivers
JP5334318B2 (ja) * 2009-11-30 2013-11-06 ルネサスエレクトロニクス株式会社 通信用半導体集積回路およびその動作方法
KR101209030B1 (ko) * 2010-05-18 2012-12-06 광운대학교 산학협력단 주파수합성기 및 이를 위한 고속 자동 보정장치
US9002310B2 (en) 2010-09-28 2015-04-07 Intel Mobile Communications GmbH IP2 calibration methods and techniques
US8787864B2 (en) 2012-11-30 2014-07-22 Qualcomm Incorporated Receiver IIP2 analog calibration
KR102046138B1 (ko) 2013-02-08 2019-11-18 삼성전자주식회사 무선 통신 시스템에서 사용되는 믹서의 iip2 특성 보정 방법과 그 믹서
US9444559B2 (en) 2013-06-03 2016-09-13 Futurewei Technologies, Inc. Second order intercept point (IP2) calibration for wireless receivers
KR101461332B1 (ko) * 2013-08-02 2014-11-13 삼성전기주식회사 센서용 검출모듈 및 이를 구비하는 각속도 센서
US9537520B2 (en) 2014-05-14 2017-01-03 Samsung Electronics Co., Ltd Method and apparatus for calibrating distortion of signals
US9596108B2 (en) * 2014-05-30 2017-03-14 Intel Corporation Method and apparatus for baud-rate timing recovery

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101189804A (zh) * 2002-03-15 2008-05-28 诺基亚公司 为射频性能调谐提供校准技术的方法和设备
US20090186587A1 (en) * 2008-01-23 2009-07-23 Freescale Semiconductor, Inc. Tuning a second order intercept point of a mixer in a receiver
CN101409574B (zh) * 2008-11-21 2011-11-23 北京天碁科技有限公司 一种用于td-scdma系统的信道估计方法、装置及接收机
US20100197241A1 (en) * 2009-02-05 2010-08-05 Qualcomm Incorporated Methods and systems for low-complexity channel estimator in ofdm / ofdma systems
CN102055537A (zh) * 2010-11-01 2011-05-11 长春理工大学 静态无线激光通信针对强大气湍流影响的光斑检测方法
US20150256214A1 (en) * 2014-03-06 2015-09-10 Samsung Electronics Co., Ltd. Calibration apparatus and method of terminal in wireless communication system

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
ZHIJIAN LU;PEICHEN JIANG;TINGTING MO;JIANJUN ZHOU: "Adaptive calibration of IIP2 in direct down-conversion mixers with modified LMS algorithm", 《2011 IEEE INTERNATIONAL SYMPOSIUM OF CIRCUITS AND SYSTEMS(ISCAS)》 *
张立: "用于提高直接下变频混频器IIP2的自适应校准技术", 《CNKI优秀硕士学位论文全文库》 *

Also Published As

Publication number Publication date
US9729254B1 (en) 2017-08-08
TW201735556A (zh) 2017-10-01
CN107204815B (zh) 2021-04-13
KR20170108740A (ko) 2017-09-27
KR102460939B1 (ko) 2022-10-28
TWI712271B (zh) 2020-12-01

Similar Documents

Publication Publication Date Title
CN100459413C (zh) 低if或零if接收机中用于i-q失配补偿的装置和方法
RU2189116C2 (ru) Цифровая калибровка приемопередатчика
US20140105256A1 (en) Band Stitching Electronic Circuits and Techniques
TWI416899B (zh) 校正通訊電路中同相/正交訊號間之不匹配的方法與裝置
WO2018121111A1 (zh) 消除本振泄漏的装置及方法
CN106788501B (zh) 一种具有高镜像抑制的接收机
CN110596657B (zh) 一种测试测距机/塔康运行的装置
CN114374593A (zh) 用于WiFi宽带收发通路的IQ失衡补偿方法及应用
CN107204815A (zh) 提供快速二阶输入拦截点校准的装置和方法
CN106899361A (zh) 发射功率处理方法、装置、系统及发射设备
CN100576830C (zh) 补偿直流偏移、增益偏移与相位偏移的方法及校正系统
CN101518014A (zh) 发射机的模拟i/q调制器的i/q不均衡和dc偏移校准
CN109379146B (zh) 一种正交调制器的电路参数校正方法
US11372035B2 (en) Measurement system and method for matching and/or transmission measurements
CN101147686A (zh) 连续波多普勒模块中模拟波束的合成方法和装置
CN114384968B (zh) 利用特定频偏点可调控大小的相位噪声生成方法及系统
JP2013152135A (ja) フェーズドアレーアンテナの校正経路測定装置
CN114629441A (zh) 一种接收机无源下混频器抑制谐波的校正方法
CN115882970A (zh) 一种接收iq不平衡校正方法及系统
CN110401465A (zh) 射频收发器
CN105785206A (zh) 一种多通道变频器的通频带测试系统及其方法
CN102469055B (zh) 零中频接收机的直流偏移校准方法和装置
CN106817083B (zh) 一种矢量调制器的增益控制方法
CN1707980B (zh) 收发信机与仪器之间信号同步的方法及系统
US20230421426A1 (en) Method for Calibrating an SSB Receiver

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant