JP2012098883A5 - - Google Patents

Download PDF

Info

Publication number
JP2012098883A5
JP2012098883A5 JP2010245478A JP2010245478A JP2012098883A5 JP 2012098883 A5 JP2012098883 A5 JP 2012098883A5 JP 2010245478 A JP2010245478 A JP 2010245478A JP 2010245478 A JP2010245478 A JP 2010245478A JP 2012098883 A5 JP2012098883 A5 JP 2012098883A5
Authority
JP
Japan
Prior art keywords
data
unit
buffer
read
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010245478A
Other languages
English (en)
Other versions
JP2012098883A (ja
JP5784299B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2010245478A priority Critical patent/JP5784299B2/ja
Priority claimed from JP2010245478A external-priority patent/JP5784299B2/ja
Priority to US13/284,571 priority patent/US8904069B2/en
Publication of JP2012098883A publication Critical patent/JP2012098883A/ja
Publication of JP2012098883A5 publication Critical patent/JP2012098883A5/ja
Application granted granted Critical
Publication of JP5784299B2 publication Critical patent/JP5784299B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

上記の課題を解決するため、本発明のデータ処理装置は、パイプライン接続され、画像データを処理するデータ処理装置であって、データを記憶するバッファ部と、入力データを、前記バッファ部に書き込むデータ書き込み制御部と、前記バッファ部に記憶されているデータを読み出し、該読み出したデータに基づいて生成した出力データを出力するデータ読み出し制御部と、前記データ書き込み制御部がデータを書き込む前記バッファ部内の記憶領域、および前記データ読み出し制御部がデータを読み出す前記バッファ部内の記憶領域を決定するバッファ領域決定部と、を備え、前記データ書き込み制御部は、前記バッファ領域決定部によって決定された前記記憶領域に前記入力データを書き込み、前記入力データの書き込みが完了したときに、データの書き込みが完了したことを表すデータ書き込み完了信号を出力し、前記データ読み出し制御部は、前記バッファ領域決定部によって決定された前記記憶領域に記憶されているデータを読み出し、該読み出したデータに基づいて生成した出力データの出力が完了したときに、データの読み出しが完了したことを表すデータ読み出し完了信号を出力する、ことを特徴とする。
また、本発明の画像処理装置は、パイプライン接続され、画像データを処理するデータ処理装置であって、データを記憶するバッファ部と、入力データを、前記バッファ部に書き込むデータ書き込み制御部と、前記バッファ部に記憶されているデータを読み出し、該読み出したデータに基づいて生成した出力データを出力するデータ読み出し制御部と、前記データ書き込み制御部がデータを書き込む前記バッファ部内の記憶領域、および前記データ読み出し制御部がデータを読み出す前記バッファ部内の記憶領域を決定するバッファ領域決定部と、を有し、前記データ書き込み制御部が前記バッファ領域決定部によって決定された前記記憶領域に前記入力データを書き込み、前記入力データの書き込みが完了したときに、データの書き込みが完了したことを表すデータ書き込み完了信号と、前記データ読み出し制御部が前記バッファ領域決定部によって決定された前記記憶領域に記憶されているデータを読み出し、該読み出したデータに基づいて生成した出力データの出力が完了したときに、データの読み出しが完了したことを表すデータ読み出し完了信号と、をそれぞれ出力するデータ処理装置、を備え、前記データ書き込み完了信号が出力された後に、前記データ書き込み制御部による画像データの書き込みに係る設定を行い、前記データ読み出し完了信号が出力された後に、前記データ読み出し制御部による画像データの読み出しに係る設定を行う、ことを特徴とする。




Claims (6)

  1. パイプライン接続され、画像データを処理するデータ処理装置であって、
    データを記憶するバッファ部と、
    入力データを、前記バッファ部に書き込むデータ書き込み制御部と、
    前記バッファ部に記憶されているデータを読み出し、該読み出したデータに基づいて生成した出力データを出力するデータ読み出し制御部と、
    前記データ書き込み制御部がデータを書き込む前記バッファ部内の記憶領域、および前記データ読み出し制御部がデータを読み出す前記バッファ部内の記憶領域を決定するバッファ領域決定部と、
    を備え、
    前記データ書き込み制御部は、
    前記バッファ領域決定部によって決定された前記記憶領域に前記入力データを書き込み、前記入力データの書き込みが完了したときに、データの書き込みが完了したことを表すデータ書き込み完了信号を出力し、
    前記データ読み出し制御部は、
    前記バッファ領域決定部によって決定された前記記憶領域に記憶されているデータを読み出し、該読み出したデータに基づいて生成した出力データの出力が完了したときに、データの読み出しが完了したことを表すデータ読み出し完了信号を出力する、
    ことを特徴とするデータ処理装置。
  2. 前記データ書き込み制御部は、
    前記バッファ領域決定部によって決定された前記バッファ部内の書き込み可能領域に前記入力データを書き込み、予め定められた数の前記入力データの前記バッファ部への書き込みが完了したときに、データの書き込みが完了したと判定し、
    前記データ読み出し制御部は、
    前記バッファ領域決定部によって決定された前記バッファ部内の読み出し可能領域からデータを読み出し、予め定められた数の前記バッファ部からの読み出しが完了し、該読み出したデータに基づいて生成した出力データの出力が完了したときに、データの読み出しが完了したと判定し、
    前記バッファ領域決定部は、
    前記データ書き込み制御部による前記入力データの書き込み状態、および前記データ読み出し制御部によるデータの読み出し状態に応じて、前記バッファ部内の前記書き込み可能領域および前記読み出し可能領域を変更する、
    ことを特徴とする請求項1に記載のデータ処理装置。
  3. 前記バッファ領域決定部は、
    前記データ書き込み制御部によってデータが書き込まれた前記バッファ部内の前記記憶領域を、有効なデータが記憶され、該記憶されたデータを読み出しことができる前記読み出し可能領域に決定し、
    前記データ読み出し制御部によってデータが読み出された前記バッファ部内の前記記憶領域を、空き領域であり、前記入力データを書き込むことができる前記書き込み可能領域に決定する、
    ことを特徴とする請求項2に記載のデータ処理装置。
  4. 前記データ読み出し制御部は、
    前記読み出したデータに基づいてフィルタ処理した出力データを生成するフィルタ処理部、
    を備え、
    前記バッファ部内の前記記憶領域の記憶容量は、
    前記フィルタ処理部がフィルタ処理を行う際に必要とするデータ数に基づいて決定する、
    ことを特徴とする請求項3に記載のデータ処理装置。
  5. 前記記憶容量は、
    前記フィルタ処理部がフィルタ処理を行う際に必要とするデータ数の2倍のデータ数の前記入力データを記憶することができる容量である、
    ことを特徴とする請求項4に記載のデータ処理装置。
  6. パイプライン接続され、画像データを処理するデータ処理装置であって、データを記憶するバッファ部と、入力データを、前記バッファ部に書き込むデータ書き込み制御部と、前記バッファ部に記憶されているデータを読み出し、該読み出したデータに基づいて生成した出力データを出力するデータ読み出し制御部と、前記データ書き込み制御部がデータを書き込む前記バッファ部内の記憶領域、および前記データ読み出し制御部がデータを読み出す前記バッファ部内の記憶領域を決定するバッファ領域決定部と、を有し、前記データ書き込み制御部が前記バッファ領域決定部によって決定された前記記憶領域に前記入力データを書き込み、前記入力データの書き込みが完了したときに、データの書き込みが完了したことを表すデータ書き込み完了信号と、前記データ読み出し制御部が前記バッファ領域決定部によって決定された前記記憶領域に記憶されているデータを読み出し、該読み出したデータに基づいて生成した出力データの出力が完了したときに、データの読み出しが完了したことを表すデータ読み出し完了信号と、をそれぞれ出力するデータ処理装置、
    を備え、
    前記データ書き込み完了信号が出力された後に、前記データ書き込み制御部による画像データの書き込みに係る設定を行い、
    前記データ読み出し完了信号が出力された後に、前記データ読み出し制御部による画像データの読み出しに係る設定を行う、
    ことを特徴とする画像処理装置。
JP2010245478A 2010-11-01 2010-11-01 データ処理装置および画像処理装置 Active JP5784299B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2010245478A JP5784299B2 (ja) 2010-11-01 2010-11-01 データ処理装置および画像処理装置
US13/284,571 US8904069B2 (en) 2010-11-01 2011-10-28 Data processing apparatus and image processing apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010245478A JP5784299B2 (ja) 2010-11-01 2010-11-01 データ処理装置および画像処理装置

Publications (3)

Publication Number Publication Date
JP2012098883A JP2012098883A (ja) 2012-05-24
JP2012098883A5 true JP2012098883A5 (ja) 2013-11-28
JP5784299B2 JP5784299B2 (ja) 2015-09-24

Family

ID=45997932

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010245478A Active JP5784299B2 (ja) 2010-11-01 2010-11-01 データ処理装置および画像処理装置

Country Status (2)

Country Link
US (1) US8904069B2 (ja)
JP (1) JP5784299B2 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9465572B2 (en) 2011-11-09 2016-10-11 Microsoft Technology Licensing, Llc Dynamic server-side image sizing for fidelity improvements
JP6238510B2 (ja) 2012-07-27 2017-11-29 キヤノン株式会社 バッファ、バッファの制御方法、同期制御装置、同期制御方法、画像処理装置および画像処理方法
JP6242064B2 (ja) * 2013-03-28 2017-12-06 オリンパス株式会社 画像処理装置
JP6284332B2 (ja) * 2013-10-02 2018-02-28 オリンパス株式会社 画像処理装置、画像処理方法、および撮像装置
JP2015130632A (ja) 2014-01-08 2015-07-16 株式会社リコー 画像処理装置、送受信システム、画像処理方法、およびプログラム
JP6737176B2 (ja) * 2014-04-24 2020-08-05 ソニー株式会社 画像処理装置および方法、並びに手術システム
JP6119682B2 (ja) * 2014-06-27 2017-04-26 株式会社デンソー 電子制御装置
JP6580381B2 (ja) * 2015-06-12 2019-09-25 オリンパス株式会社 画像処理装置および画像処理方法
JP6580380B2 (ja) * 2015-06-12 2019-09-25 オリンパス株式会社 画像処理装置および画像処理方法
JP2017169186A (ja) * 2016-03-14 2017-09-21 株式会社リコー 画像処理装置、情報処理装置、画像処理システム及び画像処理方法
JP6722278B2 (ja) 2016-04-11 2020-07-15 オリンパス株式会社 画像処理装置
JP6674309B2 (ja) * 2016-04-18 2020-04-01 キヤノン株式会社 メモリ制御装置及びメモリ制御方法
US10523864B2 (en) * 2018-04-10 2019-12-31 Facebook, Inc. Automated cinematic decisions based on descriptive models
JP7176355B2 (ja) 2018-10-31 2022-11-22 株式会社リコー 画像処理装置、画像処理装置の制御方法およびプログラム

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0121800B1 (ko) 1992-05-08 1997-11-22 사또오 후미오 메모리 카드장치
US5388074A (en) * 1992-12-17 1995-02-07 Vlsi Technology, Inc. FIFO memory using single output register
JPH06275098A (ja) * 1993-03-24 1994-09-30 Mitsubishi Electric Corp 半導体記憶装置
US6112268A (en) 1997-06-16 2000-08-29 Matsushita Electric Industrial Co., Ltd. System for indicating status of a buffer based on a write address of the buffer and generating an abort signal before buffer overflows
JP3917734B2 (ja) * 1997-11-07 2007-05-23 富士通株式会社 半導体記憶装置
US6330630B1 (en) * 1999-03-12 2001-12-11 Intel Corporation Computer system having improved data transfer across a bus bridge
JP4179701B2 (ja) 1999-04-28 2008-11-12 オリンパス株式会社 画像処理装置
JP3988340B2 (ja) * 1999-11-29 2007-10-10 セイコーエプソン株式会社 画像処理装置およびそれを備えた複写装置
US6732223B1 (en) 2000-04-03 2004-05-04 Micron Technology, Inc. Method and apparatus for address FIFO for high-bandwidth command/address busses in digital storage system
JP2001312373A (ja) * 2000-04-21 2001-11-09 Internatl Business Mach Corp <Ibm> データの書き込み方法およびディスクドライブ装置
JP2002099504A (ja) 2000-09-26 2002-04-05 Ricoh Co Ltd データ転送装置、及び、データ転送方法
JP4084922B2 (ja) * 2000-12-22 2008-04-30 株式会社ルネサステクノロジ 不揮発性記憶装置の書込み方法
WO2003036960A1 (fr) 2001-10-23 2003-05-01 Seiko Epson Corporation Controle de sortie d'images utilisant des donnees de controle de traitement d'images
JP4024649B2 (ja) 2001-11-14 2007-12-19 オリンパス株式会社 画像処理装置及び画像処理方法
JP4164371B2 (ja) * 2003-01-16 2008-10-15 キヤノン株式会社 データ処理装置、データ処理方法、プログラム及び記憶媒体
KR100449807B1 (ko) 2002-12-20 2004-09-22 한국전자통신연구원 호스트 버스 인터페이스를 갖는 데이터 전송 프로토콜제어 시스템
JP2004206487A (ja) 2002-12-26 2004-07-22 Kyocera Mita Corp Fifoメモリ回路
US7324209B2 (en) * 2003-07-07 2008-01-29 Zetetic Institute Apparatus and method for ellipsometric measurements with high spatial resolution
JP4286192B2 (ja) 2003-08-25 2009-06-24 オリンパス株式会社 画像処理装置及び画像処理方法
US7895390B1 (en) 2004-05-25 2011-02-22 Qlogic, Corporation Ensuring buffer availability
JP4810090B2 (ja) * 2004-12-20 2011-11-09 キヤノン株式会社 データ処理装置
US7444491B1 (en) 2005-12-06 2008-10-28 Nvidia Corporation Automatic resource sharing between FIFOs
US7334061B2 (en) 2005-12-20 2008-02-19 Fujitsu Limited Burst-capable interface buses for device-to-device communications
JP5449791B2 (ja) 2009-02-02 2014-03-19 オリンパス株式会社 データ処理装置および画像処理装置
US8732357B2 (en) * 2010-10-28 2014-05-20 International Business Machines Corporation Apparatus and method for dynamically enabling and disabling write XFR—RDY

Similar Documents

Publication Publication Date Title
JP2012098883A5 (ja)
WO2013090646A3 (en) Working set swapping using a sequentially ordered swap file
JP2012503250A5 (ja)
JP2012032262A5 (ja)
SG166731A1 (en) Pcm memories for storage bus interfaces
JP2009527820A5 (ja)
EP2541421A4 (en) PROCESSING DEVICE AND WRITING PROCESS
JP2008033788A5 (ja)
JP5787444B2 (ja) プログラム可能メモリコントローラ
WO2013016397A3 (en) Post-write read in non-volatile memories using comparison of data as written in binary and multi-state formats
JP2016506009A5 (ja)
CN104699622A (zh) 数据储存装置以及其数据抹除方法
JP2009153049A5 (ja)
WO2017003696A3 (en) Direct memory access with filtering
JP2010287303A5 (ja)
JP2006227110A5 (ja)
JP2005222383A5 (ja)
TW201331947A (zh) 記憶控制裝置、記憶裝置、資訊處理系統及其中之處理方法
JP2012098884A5 (ja)
JP2008172410A5 (ja)
CN103530238A (zh) 存储控制设备、存储设备、信息处理系统及其处理方法
JP2010086497A5 (ja)
JP2017037505A5 (ja)
JP2017184049A5 (ja) 画像処理装置、その制御方法、及びプログラム
JP2012168644A5 (ja)