JP2011509060A - 位相ロックループ(pll)のループ帯域幅を較正するシステムおよび方法 - Google Patents
位相ロックループ(pll)のループ帯域幅を較正するシステムおよび方法 Download PDFInfo
- Publication number
- JP2011509060A JP2011509060A JP2010542315A JP2010542315A JP2011509060A JP 2011509060 A JP2011509060 A JP 2011509060A JP 2010542315 A JP2010542315 A JP 2010542315A JP 2010542315 A JP2010542315 A JP 2010542315A JP 2011509060 A JP2011509060 A JP 2011509060A
- Authority
- JP
- Japan
- Prior art keywords
- pll
- charge pump
- loop bandwidth
- circuit
- pump current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 238000000034 method Methods 0.000 title claims abstract description 43
- 239000003990 capacitor Substances 0.000 claims abstract description 22
- 238000004891 communication Methods 0.000 claims description 18
- 238000004590 computer program Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 11
- 238000012545 processing Methods 0.000 description 11
- 230000008859 change Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000000835 fiber Substances 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 238000003491 array Methods 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000004422 calculation algorithm Methods 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000012790 confirmation Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000009795 derivation Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000004146 energy storage Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000006698 induction Effects 0.000 description 1
- 239000006249 magnetic particle Substances 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/093—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/107—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
- H03L7/1072—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the charge pump, e.g. changing the gain
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
- H03L7/0898—Details of the current generators the source or sink current values being variable
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Description
Claims (34)
- 位相ロックループ(PLL)のループ帯域幅を較正する方法において、
入力基準信号の周波数に応じて前記PLLの中の少なくとも一つの抵抗器を調整することと、
前記入力基準信号の周波数に応じて前記PLLの中の一つ又は複数の蓄電器を調整することと、
一つ又は複数の電圧制御発振器(VCO)の出力パルス群を数えることと、
前記数えられた出力パルス群に従って対象のループ帯域幅に関連付けられている第1の電荷ポンプ電流を計算することと、
プログラマブル電荷ポンプ電流を前記計算された第1の電荷ポンプ電流に合わせることと
を含む方法。 - 前記PLLの中の前記一つ又は複数の電圧制御発振器(VCO)の各々の利得(Kvco)を計算することをさらに含む、請求項1に記載の方法。
- 前記出力パルス群は低めの制御電圧および高めの制御電圧に対して数えられる、請求項1に記載の方法。
- 前記数えられた出力パルス群を用いて前記一つ又は複数のVCOの利得を計算することをさらに含む、請求項1に記載の方法。
- Rチューナを用いて前記少なくとも一つの抵抗器を調整することを含む、請求項1に記載の方法。
- Cチューナを用いて前記一つ又は複数の蓄電器を調整することを含む、請求項1に記載の方法。
- 前記対象のループ帯域幅に関連付けられている前記第1の電荷ポンプ電流をデジタルシグナルプロセッサ(DSP)が計算する、請求項1に記載の方法。
- 前記一つ又は複数のVCOの各々の利得がDSPによって計算される、請求項1に記載の方法。
- 前記VCOの各々に対して一定のループ帯域幅を維持することをさらに含む、請求項1に記載の方法。
- 温度の変化に対して一定のループ帯域幅を維持することをさらに含む、請求項1に記載の方法。
- 前記PLLの中の少なくとも一つの抵抗器がプログラマブル抵抗器である、請求項1に記載の方法。
- 前記PLLの中の前記一つ又は複数の蓄電器がプログラマブル蓄電器である、請求項1に記載の方法。
- 位相ロックループ(PLL)のループ帯域幅を較正する回路において、
入力基準信号の周波数に応じて調整される少なくとも一つの抵抗器と、
前記入力基準信号の周波数に応じて調整される一つ又は複数の蓄電器と、
一つ又は複数の電圧制御発振器の出力パルス群を数える電圧制御発振器(VCO)カウンタと、
前記数えられた出力パルス群に従って対象のループ帯域幅に関連付けられている第1の電荷ポンプ電流を計算するデジタルシグナルプロセッサ(DSP)と
を含み、
前記DSPがプログラマブル電荷ポンプ電流を前記計算された第1の電荷ポンプ電流に調整する、回路。 - 前記回路が集積回路である、請求項14に記載の回路。
- 前記回路が通信装置通信装置に集積されている、請求項14に記載の回路。
- 前記回路がハンドセットに集積されている、請求項16に記載の回路。
- 前記回路が基地局に集積されている、請求項16に記載の回路。
- DSPが前記PLLの中の前記一つ又は複数の電圧制御発振器(VCO)の各々の利得(Kvco)を計算する、請求項14に記載の回路。
- 前記VCOカウンタが低めの制御電圧および高めの制御電圧に対して出力パルス群を数える、請求項14に記載の回路。
- 前記DSPが前記数えられた出力パルス群を用いて前記一つ又は複数のVCOの利得を計算する、請求項14に記載の回路。
- 前記DSPが前記VCOの各々に対して一定のループ帯域幅を維持する、請求項14に記載の回路。
- 前記DSPが前記通信装置の温度の変化に対して一定のループ帯域幅を維持する、請求項16に記載の回路。
- 位相ロックループ(PLL)のループ帯域幅を較正する装置において、
入力基準信号の周波数に応じて前記PLLの中の少なくとも一つの抵抗器を調整する手段と、
前記入力基準信号の周波数に応じて前記PLLの中の一つ又は複数の蓄電器を調整する手段と、
一つ又は複数の電圧制御発振器(VCO)の出力パルス群を数える手段と、
前記数えられた出力パルス群に従って対象のループ帯域幅に関連付けられている第1の電荷ポンプ電流を計算する手段と、
プログラマブル電荷ポンプ電流を前記計算された第1の電荷ポンプ電流に合わせる手段と
を含む装置。 - 前記PLLの中の前記一つ又は複数の電圧制御発振器(VCO)の各々の利得(Kvco)を計算する手段をさらに含む、請求項25に記載の装置。
- 前記出力パルス群は低めの制御電圧および高めの制御電圧に対して数えられる、請求項25に記載の装置。
- 前記数えられた出力パルス群を用いて前記一つ又は複数のVCOの利得を計算する手段をさらに含む、請求項25に記載の装置。
- 前記対象のループ帯域幅に関連付けられている前記第1の電荷ポンプ電流をデジタルシグナルプロセッサ(DSP)が計算する、請求項25に記載の装置。
- 前記一つ又は複数のVCOの各々の利得がDSPによって計算される、請求項25に記載の装置。
- 前記VCOの各々に対して一定のループ帯域幅を維持する手段をさらに含む、請求項25に記載の装置。
- 前記装置の温度の変化に対して一定のループ帯域幅を維持する手段をさらに含む、請求項25に記載の装置。
- 位相ロックループ(PLL)のループ帯域幅を較正するコンピュータプログラム生産品において、
入力基準信号の周波数に応じて前記PLLの中の少なくとも一つの抵抗器を調整するためのコードと、
前記入力基準信号の周波数に応じて前記PLLの中の一つ又は複数の蓄電器を調整するためのコードと、
一つ又は複数の電圧制御発振器(VCO)の出力パルス群を数えるためのコードと、
前記数えられた出力パルス群に従って対象のループ帯域幅に関連付けられている第1の電荷ポンプ電流を計算するためのコードと、
プログラマブル電荷ポンプ電流を前記計算された第1の電荷ポンプ電流に合わせるためのコードと
を含む命令群をコンピュータ可読媒体上に備えた該コンピュータ可読媒体を含むコンピュータプログラム生産品。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/970,329 US8019564B2 (en) | 2008-01-07 | 2008-01-07 | Systems and methods for calibrating the loop bandwidth of a phase-locked loop (PLL) |
PCT/US2009/030235 WO2009089228A1 (en) | 2008-01-07 | 2009-01-06 | Systems and methods for calibrating the loop bandwidth of a phase-locked loop (pll) |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013264370A Division JP5837028B2 (ja) | 2008-01-07 | 2013-12-20 | 位相ロックループ(pll)のループ帯域幅を較正するシステムおよび方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2011509060A true JP2011509060A (ja) | 2011-03-17 |
Family
ID=40430246
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010542315A Withdrawn JP2011509060A (ja) | 2008-01-07 | 2009-01-06 | 位相ロックループ(pll)のループ帯域幅を較正するシステムおよび方法 |
JP2013264370A Expired - Fee Related JP5837028B2 (ja) | 2008-01-07 | 2013-12-20 | 位相ロックループ(pll)のループ帯域幅を較正するシステムおよび方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013264370A Expired - Fee Related JP5837028B2 (ja) | 2008-01-07 | 2013-12-20 | 位相ロックループ(pll)のループ帯域幅を較正するシステムおよび方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8019564B2 (ja) |
EP (2) | EP2426821A3 (ja) |
JP (2) | JP2011509060A (ja) |
KR (1) | KR101271354B1 (ja) |
CN (1) | CN102089980B (ja) |
TW (1) | TW200945790A (ja) |
WO (1) | WO2009089228A1 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5092770B2 (ja) * | 2008-01-29 | 2012-12-05 | 富士通セミコンダクター株式会社 | 位相ロックループ回路及び遅延ロックループ回路 |
US8493113B2 (en) | 2011-09-12 | 2013-07-23 | International Business Machines Corporation | PLL bandwidth correction with offset compensation |
GB2498945A (en) * | 2012-01-31 | 2013-08-07 | Texas Instruments Ltd | Improved loop filter for phase locked loop (PLL) |
CN102751985B (zh) * | 2012-07-16 | 2014-08-06 | 中科芯集成电路股份有限公司 | 应用于压控振荡器的自动频率校准电路 |
US9461657B2 (en) | 2014-08-27 | 2016-10-04 | Qualcomm Incorporated | Foreground and background bandwidth calibration techniques for phase-locked loops |
CN105656478A (zh) * | 2014-11-14 | 2016-06-08 | 成都振芯科技股份有限公司 | 一种优化锁相环结构实现宽锁定范围低抖动的方法 |
US9832011B1 (en) * | 2016-06-30 | 2017-11-28 | Intel IP Corporation | Performance indicator for phase locked loops |
DE102018113439A1 (de) | 2018-06-06 | 2019-12-12 | Infineon Technologies Ag | Bandbreitenanpassung in einem phasenregelkreis eines lokaloszillators |
CN111272252A (zh) * | 2020-03-09 | 2020-06-12 | 苏州长光华医生物医学工程有限公司 | 一种用于底物液液量探测的自动校准方法、系统和装置 |
KR20230127523A (ko) | 2022-02-25 | 2023-09-01 | 박길현 | 전동 스트레칭 기구 |
CN117544164B (zh) * | 2024-01-08 | 2024-04-09 | 芯耀辉科技有限公司 | 基于开环控制的闭环稳定性的校正方法、设备及介质 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09153799A (ja) * | 1995-09-28 | 1997-06-10 | Toshiba Corp | 半導体集積回路 |
JP2000124800A (ja) * | 1998-10-09 | 2000-04-28 | Internatl Business Mach Corp <Ibm> | Vco特性のキャリブレーション方法 |
JP2000224035A (ja) * | 1999-01-28 | 2000-08-11 | Nec Ic Microcomput Syst Ltd | Pll回路 |
JP2001016103A (ja) * | 1999-06-30 | 2001-01-19 | Toshiba Corp | Pllシンセサイザ |
JP2002042429A (ja) * | 2000-07-27 | 2002-02-08 | Matsushita Electric Ind Co Ltd | ディスク再生装置のクロック抽出装置 |
JP2003078410A (ja) * | 2001-08-30 | 2003-03-14 | Hitachi Ltd | 位相同期回路 |
JP2004235688A (ja) * | 2003-01-28 | 2004-08-19 | Seiko Epson Corp | 半導体集積回路 |
JP2005311945A (ja) * | 2004-04-26 | 2005-11-04 | Matsushita Electric Ind Co Ltd | Pll回路、無線通信装置及び発振周波数制御方法 |
JP2006080909A (ja) * | 2004-09-09 | 2006-03-23 | Renesas Technology Corp | 位相同期ループ回路 |
JP2006222939A (ja) * | 2005-01-14 | 2006-08-24 | Asahi Kasei Microsystems Kk | Pll回路 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5594388A (en) * | 1995-06-07 | 1997-01-14 | American Microsystems, Inc. | Self-calibrating RC oscillator |
US6181210B1 (en) * | 1998-09-21 | 2001-01-30 | Broadcom Corporation | Low offset and low glitch energy charge pump for PLL-based timing recovery systems |
JP2000307458A (ja) * | 1999-04-21 | 2000-11-02 | Nec Corp | Pll内蔵チューナic |
WO2001017113A1 (fr) * | 1999-08-26 | 2001-03-08 | Sanyo Electric Co., Ltd. | Boucle a phase asservie |
US6731712B1 (en) * | 2000-02-04 | 2004-05-04 | Conexant Systems, Inc. | Fully integrated broadband tuner |
US6731145B1 (en) * | 2002-08-09 | 2004-05-04 | Rf Micro Devices, Inc. | Phase-locked loop having loop gain and frequency response calibration |
US6972633B2 (en) * | 2003-08-27 | 2005-12-06 | Nokia Corporation | Calibrating a loop-filter of a phase locked loop |
US7038552B2 (en) * | 2003-10-07 | 2006-05-02 | Analog Devices, Inc. | Voltage controlled oscillator having improved phase noise |
US7095287B2 (en) * | 2004-12-28 | 2006-08-22 | Silicon Laboratories Inc. | Method and apparatus to achieve a process, temperature and divider modulus independent PLL loop bandwidth and damping factor using open-loop calibration techniques |
CN1980064B (zh) * | 2005-11-29 | 2010-10-06 | 中芯国际集成电路制造(上海)有限公司 | 锁相环指示器 |
-
2008
- 2008-01-07 US US11/970,329 patent/US8019564B2/en not_active Expired - Fee Related
-
2009
- 2009-01-06 EP EP11180091A patent/EP2426821A3/en not_active Ceased
- 2009-01-06 WO PCT/US2009/030235 patent/WO2009089228A1/en active Application Filing
- 2009-01-06 KR KR1020107017562A patent/KR101271354B1/ko not_active IP Right Cessation
- 2009-01-06 EP EP09701211A patent/EP2232709A1/en not_active Ceased
- 2009-01-06 JP JP2010542315A patent/JP2011509060A/ja not_active Withdrawn
- 2009-01-06 CN CN200980104728.6A patent/CN102089980B/zh not_active Expired - Fee Related
- 2009-01-07 TW TW098100377A patent/TW200945790A/zh unknown
-
2013
- 2013-12-20 JP JP2013264370A patent/JP5837028B2/ja not_active Expired - Fee Related
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09153799A (ja) * | 1995-09-28 | 1997-06-10 | Toshiba Corp | 半導体集積回路 |
JP2000124800A (ja) * | 1998-10-09 | 2000-04-28 | Internatl Business Mach Corp <Ibm> | Vco特性のキャリブレーション方法 |
JP2000224035A (ja) * | 1999-01-28 | 2000-08-11 | Nec Ic Microcomput Syst Ltd | Pll回路 |
JP2001016103A (ja) * | 1999-06-30 | 2001-01-19 | Toshiba Corp | Pllシンセサイザ |
JP2002042429A (ja) * | 2000-07-27 | 2002-02-08 | Matsushita Electric Ind Co Ltd | ディスク再生装置のクロック抽出装置 |
JP2003078410A (ja) * | 2001-08-30 | 2003-03-14 | Hitachi Ltd | 位相同期回路 |
JP2004235688A (ja) * | 2003-01-28 | 2004-08-19 | Seiko Epson Corp | 半導体集積回路 |
JP2005311945A (ja) * | 2004-04-26 | 2005-11-04 | Matsushita Electric Ind Co Ltd | Pll回路、無線通信装置及び発振周波数制御方法 |
JP2006080909A (ja) * | 2004-09-09 | 2006-03-23 | Renesas Technology Corp | 位相同期ループ回路 |
JP2006222939A (ja) * | 2005-01-14 | 2006-08-24 | Asahi Kasei Microsystems Kk | Pll回路 |
Also Published As
Publication number | Publication date |
---|---|
WO2009089228A1 (en) | 2009-07-16 |
EP2426821A3 (en) | 2012-04-04 |
TW200945790A (en) | 2009-11-01 |
KR20100102208A (ko) | 2010-09-20 |
JP5837028B2 (ja) | 2015-12-24 |
EP2426821A2 (en) | 2012-03-07 |
US8019564B2 (en) | 2011-09-13 |
US20090174446A1 (en) | 2009-07-09 |
CN102089980B (zh) | 2014-05-21 |
CN102089980A (zh) | 2011-06-08 |
EP2232709A1 (en) | 2010-09-29 |
KR101271354B1 (ko) | 2013-06-07 |
JP2014096819A (ja) | 2014-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5837028B2 (ja) | 位相ロックループ(pll)のループ帯域幅を較正するシステムおよび方法 | |
US7973612B2 (en) | Supply-regulated phase-locked loop (PLL) and method of using | |
EP3269040B1 (en) | Phase locked loop (pll) architecture | |
US7880516B2 (en) | Method for noise reduction in a phase locked loop and a device having noise reduction capabilities | |
US7590387B2 (en) | High accuracy voltage controlled oscillator (VCO) center frequency calibration circuit | |
US20050156677A1 (en) | Device for calibrating the frequency of an oscillator, phase looked loop circuit comprising said calibration device and related frequency calibration method | |
US9350296B1 (en) | Systems and methods for calibrating a dual port phase locked loop | |
US10340923B2 (en) | Systems and methods for frequency domain calibration and characterization | |
TW201131987A (en) | Automatic frequency calibration circuit and method for frequency synthesizer | |
CN104488194A (zh) | 确定振荡器增益的系统和方法 | |
KR100831651B1 (ko) | 위상 동기 루프의 루프-필터 교정 | |
US9077328B1 (en) | Method and apparatus for reference-less repeater with digital control | |
EP2327161B1 (en) | Accumulated phase-to-digital conversion in digital phase locked loops | |
TWI693795B (zh) | 用於達成特定頻寬及相位邊限要求的鎖相迴路與時脈及資料恢復設計方法 | |
US10566982B1 (en) | Systems and methods for suppressing oscillator-induced spurs in frequency synthesizers | |
KR20160076644A (ko) | 서브 샘플링 위상 고정 루프를 기반으로 한 확산 스펙트럼 클럭 발생기 및 그의 자동 캘리브레이션 방법 | |
US20240267052A1 (en) | Phase-locked loops (pll) including digitally controlled oscillator (dco) gain calibration circuits and related methods | |
TW202433858A (zh) | 包括數位控制振盪器(dco)增益校準電路的鎖相環(pll)及相關方法 | |
JP2022052507A (ja) | 半導体集積回路、電子機器、および周波数検知方法 | |
TW201633719A (zh) | 振盪器校準技術 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120214 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20120514 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120521 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20120614 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120621 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20120717 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120724 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120814 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121002 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130104 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130111 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130204 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130820 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131220 |
|
A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20131226 |