JP2011155149A5 - - Google Patents

Download PDF

Info

Publication number
JP2011155149A5
JP2011155149A5 JP2010015937A JP2010015937A JP2011155149A5 JP 2011155149 A5 JP2011155149 A5 JP 2011155149A5 JP 2010015937 A JP2010015937 A JP 2010015937A JP 2010015937 A JP2010015937 A JP 2010015937A JP 2011155149 A5 JP2011155149 A5 JP 2011155149A5
Authority
JP
Japan
Prior art keywords
substrate
metal layer
ceramic
wiring board
wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010015937A
Other languages
English (en)
Japanese (ja)
Other versions
JP2011155149A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2010015937A priority Critical patent/JP2011155149A/ja
Priority claimed from JP2010015937A external-priority patent/JP2011155149A/ja
Priority to US12/954,953 priority patent/US20110180930A1/en
Publication of JP2011155149A publication Critical patent/JP2011155149A/ja
Publication of JP2011155149A5 publication Critical patent/JP2011155149A5/ja
Pending legal-status Critical Current

Links

JP2010015937A 2010-01-27 2010-01-27 配線基板及びその製造方法並びに半導体パッケージ Pending JP2011155149A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2010015937A JP2011155149A (ja) 2010-01-27 2010-01-27 配線基板及びその製造方法並びに半導体パッケージ
US12/954,953 US20110180930A1 (en) 2010-01-27 2010-11-29 Wiring board, manufacturing method of the wiring board, and semiconductor package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010015937A JP2011155149A (ja) 2010-01-27 2010-01-27 配線基板及びその製造方法並びに半導体パッケージ

Publications (2)

Publication Number Publication Date
JP2011155149A JP2011155149A (ja) 2011-08-11
JP2011155149A5 true JP2011155149A5 (enExample) 2013-03-07

Family

ID=44308344

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010015937A Pending JP2011155149A (ja) 2010-01-27 2010-01-27 配線基板及びその製造方法並びに半導体パッケージ

Country Status (2)

Country Link
US (1) US20110180930A1 (enExample)
JP (1) JP2011155149A (enExample)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8835217B2 (en) * 2010-12-22 2014-09-16 Intel Corporation Device packaging with substrates having embedded lines and metal defined pads
WO2015029951A1 (ja) 2013-08-26 2015-03-05 日立金属株式会社 実装基板用ウエハ、多層セラミックス基板、実装基板、チップモジュール、及び実装基板用ウエハの製造方法
US9791470B2 (en) * 2013-12-27 2017-10-17 Intel Corporation Magnet placement for integrated sensor packages
US10251270B2 (en) * 2016-09-15 2019-04-02 Innovium, Inc. Dual-drill printed circuit board via
JP7002321B2 (ja) * 2017-12-22 2022-01-20 京セラ株式会社 配線基板
US11195789B2 (en) * 2018-11-30 2021-12-07 International Business Machines Corporation Integrated circuit module with a structurally balanced package using a bottom side interposer
WO2020138278A1 (ja) * 2018-12-26 2020-07-02 京セラ株式会社 電子部品の接合方法および接合構造体
US12205877B2 (en) 2019-02-21 2025-01-21 AT&S(Chongqing) Company Limited Ultra-thin component carrier having high stiffness and method of manufacturing the same
CN115547846A (zh) * 2019-02-21 2022-12-30 奥特斯科技(重庆)有限公司 部件承载件及其制造方法和电气装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3348528B2 (ja) * 1994-07-20 2002-11-20 富士通株式会社 半導体装置の製造方法と半導体装置及び電子回路装置の製造方法と電子回路装置
JP3407716B2 (ja) * 2000-06-08 2003-05-19 株式会社村田製作所 複合積層電子部品
US20020074637A1 (en) * 2000-12-19 2002-06-20 Intel Corporation Stacked flip chip assemblies
JP2002299486A (ja) * 2001-03-29 2002-10-11 Kyocera Corp 光半導体素子収納用パッケージ
JP3826731B2 (ja) * 2001-05-07 2006-09-27 ソニー株式会社 多層プリント配線基板及び多層プリント配線基板の製造方法
JP4289912B2 (ja) * 2003-03-12 2009-07-01 キヤノン株式会社 基板間配線電極接合方法
JP4295682B2 (ja) * 2004-06-28 2009-07-15 Tdk株式会社 多層配線基板
JP2007123371A (ja) * 2005-10-26 2007-05-17 Kyocera Corp 多数個取り電子装置およびその製造方法
JP2008160019A (ja) * 2006-12-26 2008-07-10 Shinko Electric Ind Co Ltd 電子部品
US7576435B2 (en) * 2007-04-27 2009-08-18 Taiwan Semiconductor Manufacturing Company, Ltd. Low-cost and ultra-fine integrated circuit packaging technique

Similar Documents

Publication Publication Date Title
JP2011155149A5 (enExample)
JP6595158B2 (ja) パワーオーバーレイ構造およびその製造方法
JP6401468B2 (ja) パワーオーバーレイ構造およびその製造方法
JP5672324B2 (ja) 接合体の製造方法及びパワーモジュール用基板の製造方法
JP2011146445A5 (enExample)
JP2010525558A (ja) 電気的相互接続構造体及びその形成方法
JP2010103195A5 (enExample)
TW201403785A (zh) 覆晶堆疊的方法
JP2013038330A (ja) 半導体装置の製造方法及び半導体装置
TW201222755A (en) Electrical interconnect for an integrated circuit package and method of making same
TW201133708A (en) Vias and conductive routing layers in semiconductor substrates
CN102449756A (zh) 结合散热器的封装组件以及其制造方法
JP2011119652A (ja) ヒートシンク付パワーモジュール用基板の製造方法、ヒートシンク付パワーモジュール用基板及びパワーモジュール
JP2015002212A (ja) チップ抵抗器、チップ抵抗器の実装構造
JP5640569B2 (ja) パワーモジュール用基板の製造方法
CN105849901B (zh) 用于制造芯片模块的方法
CN102026909B (zh) 用于制造芯片的方法
JP5904257B2 (ja) パワーモジュール用基板の製造方法
TW200805598A (en) Electronic component mounting structure
JP6325346B2 (ja) 配線基板、電子装置および電子モジュール
JP6237058B2 (ja) 銅板付きパワーモジュール用基板、及び銅板付きパワーモジュール用基板の製造方法
CN104124191B (zh) 半导体封装件的制法
CN1801486B (zh) 用于电子封装的直通晶片连接的大表面积铝焊接垫
JP4637966B1 (ja) 電子デバイスの製造方法
KR101101432B1 (ko) 반도체 디바이스의 제조 방법 및 이를 이용한 반도체 디바이스