JP2010206355A - 基準周波数発生システム及び基準周波数発生装置 - Google Patents

基準周波数発生システム及び基準周波数発生装置 Download PDF

Info

Publication number
JP2010206355A
JP2010206355A JP2009047739A JP2009047739A JP2010206355A JP 2010206355 A JP2010206355 A JP 2010206355A JP 2009047739 A JP2009047739 A JP 2009047739A JP 2009047739 A JP2009047739 A JP 2009047739A JP 2010206355 A JP2010206355 A JP 2010206355A
Authority
JP
Japan
Prior art keywords
signal
reference frequency
frequency generator
reference signal
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009047739A
Other languages
English (en)
Other versions
JP5066116B2 (ja
Inventor
Bunya Ueki
文弥 植木
Kazunori Miyahara
一典 宮原
Masakazu Fujitani
正和 藤谷
Tsubasa Uchida
翼 内田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Furuno Electric Co Ltd
Original Assignee
Furuno Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Furuno Electric Co Ltd filed Critical Furuno Electric Co Ltd
Priority to JP2009047739A priority Critical patent/JP5066116B2/ja
Publication of JP2010206355A publication Critical patent/JP2010206355A/ja
Application granted granted Critical
Publication of JP5066116B2 publication Critical patent/JP5066116B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

【課題】冗長化された基準周波数発生システムにおいて、現用側と予備側での出力切替時に出力信号のタイミングが急激に変動するのを防止する。
【解決手段】現用側の基準周波数発生装置51においては、自機のGPS受信機21aが生成する1PPS信号がPLL回路22aに供給される。予備側の基準周波数発生装置52においては、現用側の基準周波数発生装置51のGPS受信機21aからケーブル101を介して出力された1PPS信号がPLL回路22bに供給される。予備側に入力された1PPS信号は、ケーブル101と遅延量が等しいケーブル102を介して現用側に戻される。現用側の基準周波数発生装置51は、自機のGPS受信機21aからの1PPS信号と、予備側に出力して戻された1PPS信号と、の時間差に基づき補正用信号を出力する。予備側の基準周波数発生装置52は、補正用信号に基づいて、PLL回路22bの出力信号の位相を調整する。
【選択図】図1

Description

本発明は、主要には、二重システムを構築して冗長化を実現できる基準周波数発生装置に関する。
従来から、例えば地上波デジタル放送システムや移動体通信システムにおいて、全ての送信所及び基地局において共通な基準周波数信号を供給するために基準周波数発生装置が使用されている。これらのシステムでは、基準周波数発生装置が故障する等の何らかの原因で基準周波数信号の供給が途切れると、サービスを提供できなくなってしまう。このため、それぞれの送信所及び基地局においては、障害発生の影響を低減するために基準周波数発生装置を二重化し、現用系と予備系の2系統で運用することが従来から行われている。
特許文献1は、二重システム型基準周波数信号発生器を開示する。この特許文献1の二重システム型基準周波数信号発生器は、2つの基準周波数信号発生手段を備える。それぞれの基準周波数信号発生手段は、GPS測位信号から抽出された測位1PPS信号に基づいて位相制御を行うことにより、10MHzの基準周波数信号を発生することができる。二重システム型基準周波数信号発生器においては、出力選択された基準周波数信号発生手段を現用側とし、出力選択されていない基準周波数信号発生手段を予備側として運用される。それぞれの基準周波数信号発生手段は、10MHzの基準周波数信号を分周して基準1PPS信号を生成する基準1PPS信号生成手段を備える。そして、現用側の基準周波数信号発生手段は測位1PPS信号に基づいて10MHzの基準周波数信号を生成し、予備側の基準周波数信号発生手段は、現用側が発生する基準1PPS信号に基づいて10MHzの基準周波数信号を生成する。
特許文献1は、以上の構成により、簡素な構造でありながら切替時に基準周波数信号の位相ズレが殆ど生じない二重システム型基準周波数信号発生器を提供できるとする。
特開2008−35111号公報
しかし、上記特許文献1の構成では、予備側の基準周波数信号の出力位相は、現用側と比較して、現用側と予備側とを繋ぐケーブルに起因する遅延(伝送線路遅延)が生じる。従って、現用から予備への出力切替時には、出力信号に接続線の伝送遅延に相当する位相ズレが生じることが避けられず、タイミングの急激な変動が発生してしまう。このような基準周波数信号の不連続は、送信所や基地局における送信信号の異常の原因となる。
本発明は以上の事情に鑑みてされたものであり、その目的は、現用側の基準周波数発生装置と予備側の基準周波数発生装置との間で出力を切り替えるときでも、出力信号のタイミングと周波数の急激な変動を抑制できる構成を提供することにある。
課題を解決するための手段及び効果
本発明の解決しようとする課題は以上の如くであり、次にこの課題を解決するための手段とその効果を説明する。
本発明の第1の観点によれば、以下の構成の基準周波数発生システムが提供される。即ち、この基準周波数発生システムは、第1基準周波数発生装置と、第2基準周波数発生装置と、を接続して構成されている。前記第1基準周波数発生装置は、現用側として動作可能である。前記第2基準周波数発生装置は、予備側として動作可能である。前記第2基準周波数発生装置が予備側として動作するときは、前記第1基準周波数発生装置の同期回路がロックするリファレンス信号に対して前記第2基準周波数発生装置の同期回路がロックする。また、前記第2基準周波数発生装置が予備側として動作するときは、当該第2基準周波数発生装置が出力する基準周波数信号の位相が、前記第1基準周波数発生装置と前記第2基準周波数発生装置との接続線に起因する伝送遅延を補正するように調整される。
これにより、接続線の伝送遅延を考慮して予備側の基準周波数信号の位相を調整し、現用側と予備側とで位相の揃った基準周波数信号を出力することができる。従って、現用側と予備側での出力切替時に出力信号のタイミングが急激に変動するのを防止することができる。
本発明の第2の観点によれば、冗長化されたシステムにおいて現用側として使用することが可能な基準周波数発生装置における以下の構成が提供される。即ち、この基準周波数発生装置は、同期回路と、リファレンス信号出力部と、戻しリファレンス信号入力部と、補正用信号出力部と、を備える。前記同期回路は、リファレンス信号に基づいて所定の周波数の信号を出力可能である。前記リファレンス信号出力部は、前記リファレンス信号を相手側の基準周波数発生装置へ出力可能である。前記戻しリファレンス信号入力部は、相手側の基準周波数発生装置からの戻しリファレンス信号を入力する。前記補正用信号出力部は、前記リファレンス信号に対する前記戻しリファレンス信号の遅延量である信号遅延量に基づく補正用信号を相手側の基準周波数発生装置に出力する。
これにより、自機のリファレンス信号を予備側へ供給するとともに、戻しリファレンス信号の遅延量に基づく補正用信号を予備側に送信することができる。従って、予備側の基準周波数発生装置としては、現用側から供給されたリファレンス信号と同期するとともに、前記伝送遅延を考慮して基準周波数信号の位相を調整し、現用側と位相が揃った基準周波数信号を出力することができる。
本発明の第3の観点によれば、冗長化されたシステムにおいて予備側として使用することが可能な基準周波数発生装置における以下の構成が提供される。即ち、この基準周波数発生装置は、同期回路と、リファレンス信号入力部と、切替部と、戻しリファレンス信号出力部と、補正用信号入力部と、位相調整部と、を備える。前記同期回路は、所定の周波数の信号を出力可能である。前記リファレンス信号入力部は、現用側の基準周波数発生装置で用いられるリファレンス信号を相手側リファレンス信号として入力する。前記切替部は、通常は、前記同期回路を前記相手側リファレンス信号にロックさせ、自機が現用側に切り替わったときは、前記同期回路を自機のリファレンス信号にロックさせる。前記戻しリファレンス信号出力部は、前記リファレンス信号入力部から入力された前記相手側リファレンス信号を、現用側の基準周波数発生装置へ出力して戻す。前記補正用信号入力部は、現用側の基準周波数発生装置が出力する補正用信号が入力される。前記位相調整部は、前記補正用信号入力部から入力される前記補正用信号に基づいて、自機の前記同期回路の出力信号の位相を調整する。
これにより、予備側として動作しているときは、自機の同期回路を現用側の基準周波数発生装置のリファレンス信号にロックさせることができる。また、煩雑な調整作業を要することなく、現用側から予備側へリファレンス信号を送信する際の伝送遅延を考慮して、自機が出力する信号の位相を自動的に調整することができる。従って、自機が出力する波形の位相を、現用側の基準周波数発生装置が出力する波形の位相に正確に一致させることができるので、自機が現用側に切り替わったときの出力波形の位相の急激な変動を抑制できる。
本発明の第4の観点によれば、冗長化されたシステムにおいて少なくとも現用側又は予備側の何れかとして動作可能な基準周波数発生装置における以下の構成が提供される。即ち、この基準周波数発生装置は、同期回路と、リファレンス信号出力部と、リファレンス信号入力部と、切替部と、戻しリファレンス信号出力部と、戻しリファレンス信号入力部と、補正用信号出力部と、補正用信号入力部と、位相調整部と、を備える。前記同期回路は、基準タイミング信号に基づいて所定の周波数の信号を出力可能である。前記リファレンス信号出力部は、自機が現用側として動作するときに前記基準タイミング信号として使用するリファレンス信号を、相手側の基準周波数発生装置へ出力可能である。前記リファレンス信号入力部は、自機が予備側として動作するときに、相手側の基準周波数発生装置の前記リファレンス信号出力部からの信号を相手側リファレンス信号として入力する。前記切替部は、自機が現用側として動作するときは、前記同期回路を自機の前記リファレンス信号にロックさせ、自機が予備側として動作するときは、前記同期回路を前記相手側リファレンス信号にロックさせる。前記戻しリファレンス信号出力部は、自機が予備側として動作するときに、前記リファレンス信号入力部から入力された前記相手側リファレンス信号を、相手側の基準周波数発生装置へ出力する。前記戻しリファレンス信号入力部は、自機が現用側として動作するときに、相手側の基準周波数発生装置の前記戻しリファレンス信号出力部からの信号を戻しリファレンス信号として入力する。前記補正用信号出力部は、自機が現用側として動作するときに、前記リファレンス信号に対する前記戻しリファレンス信号の遅延量である信号遅延量に基づく補正用信号を相手側の基準周波数発生装置に出力する。前記補正用信号入力部には、自機が予備側として動作するときに、前記補正用信号が入力される。前記位相調整部は、自機が予備側として動作するときに、前記補正用信号入力部から入力される前記補正用信号に基づいて、自機の前記同期回路の出力信号の位相を調整する。
これにより、予備側の基準周波数発生装置の同期回路は、現用側の基準周波数発生装置のリファレンス信号にロックすることになる。また、煩雑な調整作業を要することなく、現用側から予備側へリファレンス信号を送信する際の伝送遅延を考慮して、予備側の基準周波数発生装置が出力する信号の位相を自動的に調整することができる。従って、予備側の基準周波数発生装置が出力する波形の位相を、現用側の基準周波数発生装置が出力する波形の位相に正確に一致させることができるので、現用側と予備側の切替時に発生する出力波形の位相の急激な変動を抑制できる。
前記の基準周波数発生装置においては、自機が予備側として動作するときに、前記位相調整部は、前記同期回路の出力信号の位相を、前記信号遅延量の半分に相当する時間だけ早めた状態とすることが好ましい。
これにより、遅延量の揃った2本の接続線を用いて2台の基準周波数発生装置の間でリファレンス信号をやり取りさせるように構成した場合、簡単な処理によって現用側と予備側で出力信号の位相を一致させることができる。
前記の基準周波数発生装置においては、以下の構成とすることが好ましい。即ち、この基準周波数発生装置は、前記同期回路に供給される前記リファレンス信号の位相であるリファレンス信号位相を調整可能な第2位相調整部を備える。自機が予備側として動作するときに、前記第2位相調整部は、自機の前記リファレンス信号と、前記リファレンス信号入力部から入力される相手側リファレンス信号と、の時間差から前記信号遅延量の半分の時間を減算した時間だけ、前記リファレンス信号位相を調整する。
これにより、予備側の基準周波数発生装置において同期回路に供給されるリファレンス信号の位相を、現用側の基準周波数発生装置において同期回路に供給されるリファレンス信号の位相と正確に一致させることができる。従って、予備側から現用側に切り替わった後の同期回路からの出力波形をより安定させることができる。
本発明の第5の観点によれば、前記の基準周波数発生装置を少なくとも2台備える基準周波数発生システムが提供される。
これにより、メンテナンスコストを低減できるとともに、現用側と予備側との切替時に位相の変動を低減できる基準周波数発生システムを提供できる。
前記の基準周波数発生システムにおいては、以下の構成とすることが好ましい。即ち、一側の基準周波数発生装置の前記リファレンス信号出力部と、他側の基準周波数発生装置の前記リファレンス信号入力部と、が第1伝送路で接続される。一側の基準周波数発生装置の前記戻しリファレンス信号入力部と、他側の基準周波数発生装置の前記戻しリファレンス信号出力部と、が第2伝送路で接続される。前記第1伝送路の伝送遅延と前記第2伝送路の伝送遅延が一致している。
これにより、簡単な制御によって現用側と予備側で出力信号の位相を一致させることができるので、基準周波数発生システムの構成を簡素化することができる。
本発明の一実施形態に係る基準周波数発生システムの電気的な構成を示すブロック図。 基準周波数発生システムの第1変形例を示すブロック図。 基準周波数発生システムの第2変形例を示すブロック図。
次に、図面を参照して本発明の実施の形態を説明する。図1は、本発明の一実施形態に係る基準周波数発生システム60の電気的な構成を示すブロック図である。
図1に示す基準周波数発生システム60は、同一の構成である2つの基準周波数発生装置51,52を備える。本実施形態の基準周波数発生システム60においては、第1基準周波数発生装置51が通常は現用側として動作し、第2基準周波数発生装置52が予備側(待機側)として動作するように設定されている。一方、第1基準周波数発生装置51に障害が発生した場合は、第2基準周波数発生装置52が現用側として動作するように切り替えられる。
基準周波数発生装置51は、ユーザ側装置70に対して10MHzの信号を出力可能な第1出力端子11aと、1Hzの信号を出力可能な第2出力端子12aと、を備えている。第2基準周波数発生装置52も同様に、ユーザ側装置70に対して10MHzの信号を出力可能な第1出力端子11bと、1Hzの信号を出力可能な第2出力端子12bと、を備えている。なお、図1では、第2出力端子12a,12bから出力される1Hzの信号だけがケーブルを介してユーザ側装置70に入力される例が示されているが、事情に応じ、ユーザ側装置70に10MHzの信号と1Hzの信号の両方を入力しても良いし、10MHzの信号のみを入力しても良いことは勿論である。
ユーザ側装置70は、例えば地上波デジタル放送や携帯電話の無線通信基地局として構成されている。ユーザ側装置70は、2台の基準周波数発生装置51,52のうち、現用側として動作している基準周波数発生装置からの信号を利用して各種の処理を行い、通信サービスを提供する。基準周波数発生装置51,52は、ユーザ側装置70(ユーザシステム)で定められた基準に従い、例えば協定世界時(UTC)の1秒や、GPS(GNSS)基準時刻の1秒に同期した基準周波数信号を出力する。
次に、基準周波数発生装置51及び基準周波数発生システム60の詳細な構成を説明する。なお、前述したとおり2台の基準周波数発生装置51,52の構成は同一であるので、特に言及しない限り基準周波数発生装置51の構成のみを代表して説明し、第2基準周波数発生装置52の構成の説明は省略する。なお、図面では、第1基準周波数発生装置51側の構成には数字の末尾に「a」が付いた符号が使用され、それに対応する第2基準周波数発生装置52側の構成には、同一の数字の末尾に「b」が付いた符号が使用されている。
基準周波数発生装置51は、GPS受信機21aと、位相ロックループ回路(PLL回路、同期回路)22aと、位相調整信号出力回路23aと、信号切替器(切替部、供給信号切替部)26aと、設定記憶部27aと、遅延演算器(位相調整部)28aと、を備えている。
GPS受信機21aには、基準周波数発生装置51の外部に設置されたGPSアンテナ61が電気的に接続されている。GPS受信機21aは、GPSアンテナ61で受信した測位用信号に基づいて測位計算を行い、これに基づいて、1秒に1回のパルス信号(1PPS信号、リファレンス信号)を生成する。このパルス信号は、GPS受信機21aにおいて、協定世界時(UTC)の1秒に正確に同期するように適宜較正されている。
信号切替器26aは、GPS受信機21aと、PLL回路22aの入力段である位相比較器31aと、の間に配置されている。信号切替器26aは、基準周波数発生装置51が現用側として動作するときは、GPS受信機21aからの1PPS信号を基準タイミング信号として位相比較器31aに供給するように構成されている。
PLL回路22aは、前記基準タイミング信号にPLLロックした10MHz及び1Hzの信号を生成するとともに、当該信号の波形の位相を適宜変更できるように構成されている。このPLL回路22aは、位相比較器31aと、ループフィルタ32aと、電圧制御発振器33aと、N分周器34aと、遅延発生器35aと、を備えている。
位相比較器31aは、上記の基準タイミング信号と、電圧制御発振器33aから出力される信号をN分周器34aで分周して遅延発生器35aで遅延させた位相比較用信号と、の位相差を検出する。そして位相比較器31aは、検出された位相差を表す信号(位相差信号)を生成して、ループフィルタ32aに出力する。
ループフィルタ32aはローパスフィルタ等により構成されており、位相差信号の電圧レベルを時間的に平均化することにより制御電圧信号を生成する。ループフィルタ32aが生成した制御電圧信号は、電圧制御発振器33aに入力される。
電圧制御発振器33aは、例えばルビジウム発振器として構成されており、ループフィルタ32aから入力される制御電圧信号に応じて変化する周波数の信号を出力する。本実施形態では、PLL回路22aがGPS受信機21aからの1PPS信号(リファレンス信号、基準タイミング信号)にロックした状態では、電圧制御発振器33aの出力信号の周波数が10MHzとなるように制御される。電圧制御発振器33aが出力する信号波形は、第1出力端子11aに出力される。また、電圧制御発振器33aの出力信号はN分周器34aにも入力される。
N分周器34aは、電圧制御発振器33aから入力される10MHzの信号を分周して、1Hzの信号を生成する。従って、N分周器34aの分周比は1/10000000である(N=10000000)。N分周器34aが出力する1Hzの信号は、第2出力端子12aに出力されるとともに、遅延発生器35aへ出力される。
遅延発生器35aは、N分周器34aから入力された信号に対して遅れを有する信号を生成し、位相比較器31aへ位相比較用信号として出力する。N分周器34aから入力される信号に対する遅延発生器35aの出力信号の遅れ時間(遅延量)は、後述の遅延演算器28aからの制御信号に基づいて適宜変更可能になっている。
この遅延発生器35aとしては、様々な構成のものを採用することができる。例えば、シフトレジスタ、ディレイライン等を遅延発生器35aとして用い、遅延量が様々に異なる複数の出力から1つをセレクタで選択することにより遅延量の変更を実現することができる。また、遅延発生器35aに入力される波形が正弦波やノコギリ波等のアナログ波である場合、遅延発生器35aとしてコンパレータを採用し、コンパレータの閾値の変更により遅延量を変更する構成とすることもできる。更には、上記のようにハードウェアにより遅延を実現することに代えて、ソフトウェアによって遅延を実現することもできる。
ここで、上記PLL回路22aが前記基準タイミング信号(例えば、GPS受信機21aからの1PPS信号)にロックした状態で、遅延演算器28aの制御により、遅延発生器35aの遅延量が若干増大した場合を考える。この場合、遅延発生器35aから出力されて位相比較器31aに入力される位相比較信号がその分だけ遅れるので、前記基準タイミング信号との間に位相ズレが生じる。これにより、位相比較器31aが出力する位相差信号が変化するので、ループフィルタ32aを介して電圧制御発振器33aに入力される制御電圧信号が変化する。従って、電圧制御発振器33aは、遅延発生器35aによる遅延増大分を相殺するように発振の位相を早めることで上記位相ズレをゼロに戻すように動作し、これにより、基準タイミング信号へのPLLロックが継続される。以上のように、遅延発生器35aの遅延量を増大させることで、電圧制御発振器33aの出力波形の位相を早めることができる。
従って、基準周波数発生装置51から出力される10MHzの信号及び1Hzの信号の位相は、遅延発生器35aの制御により適宜調整できることになる。なお、PLL回路22aのループフィルタ32aには時定数の大きなものが用いられているので、上記のように位相ズレをゼロに戻す動作は時間を掛けて緩やかに行われる。
基準周波数発生装置51は、タイミング信号出力端子(リファレンス信号出力部、戻しリファレンス信号出力部)81aと、タイミング信号入力端子(リファレンス信号入力部、戻しリファレンス信号入力部)82aと、を備えている。基準周波数発生装置51は、PLL回路22aの位相比較器31aに入力される基準タイミング信号を、タイミング信号出力端子81aを介して出力することができる。また、基準周波数発生装置51は、相手側の基準周波数発生装置52が出力する基準タイミング信号を、タイミング信号入力端子82aから入力することができる。
基準周波数発生システム60においては、一方の基準周波数発生装置51のタイミング信号出力端子81aと、他方の基準周波数発生装置52のタイミング信号入力端子82bとが、第1ケーブル(接続線、第1伝送路)101で接続されている。また、一方の基準周波数発生装置51のタイミング信号入力端子82aと、他方の基準周波数発生装置52のタイミング信号出力端子81bとが、第2ケーブル(第2伝送路)102で接続されている。この2本のケーブル101,102としては、その遅延量が互いに等しくなるように予め調整されたものが用いられている。
更に、基準周波数発生装置51は、制御出力端子(補正用信号出力部)91aと、制御入力端子(補正用信号入力部)92aと、を備える。そして、基準周波数発生装置51は、現用側として動作しているときは、波形の位相制御のための情報(位相制御情報、補正用信号)を制御出力端子91aへ出力できるように構成されている。また、基準周波数発生装置51は、予備側として動作しているときは、制御入力端子92aから入力された前記位相制御情報に基づき、自機のPLL回路22aの出力に基づく10MHz及び1Hzの信号の位相を調整できるように構成されている。
そして、本実施形態の基準周波数発生システム60においては、一側の基準周波数発生装置51の制御出力端子91aと、他側の基準周波数発生装置52の制御入力端子92bとが、適宜の信号線で接続されている。また、一側の基準周波数発生装置51の制御入力端子92aと、他側の基準周波数発生装置52の制御出力端子91bとが、適宜の信号線で接続されている。
以上の構成で、基準周波数発生装置51,52のうち現用側として動作している基準周波数発生装置(図1の上側の基準周波数発生装置51)は、GPS受信機21aが出力する1PPS信号(リファレンス信号)を、基準タイミング信号としてPLL回路22aに供給するとともに、タイミング信号出力端子81aへ出力する。この1PPS信号は、第1ケーブル101を介して、予備側として動作している基準周波数発生装置(図1の下側の基準周波数発生装置52)のタイミング信号入力端子82bに入力される。
予備側の基準周波数発生装置52においてもGPS受信機21bは動作しており、GPSアンテナ62から受信した測位用信号に基づいて1PPS信号(リファレンス信号)を生成している。しかしながら、基準周波数発生装置52が予備側として動作するときは、信号切替器26bは、自機のGPS受信機21bからの1PPS信号ではなく、タイミング信号入力端子82bから入力された現用側1PPS信号(相手側リファレンス信号)を基準タイミング信号としてPLL回路22bに供給するように切り替えられている。従って、予備側として動作している基準周波数発生装置52において、PLL回路22bは、自機のGPS受信機21bの1PPS信号ではなく、現用側の基準周波数発生装置51から入力される1PPS信号(相手側リファレンス信号としての現用側1PPS信号)にロックすることになる。
予備側の基準周波数発生装置52においてタイミング信号入力端子82bから入力された現用側1PPS信号は、上述のようにPLL回路22bに供給されるとともに、タイミング信号出力端子81bに出力される。タイミング信号出力端子81bに出力された現用側1PPS信号は、第2ケーブル102を介して、現用側の基準周波数発生装置51のタイミング信号入力端子82aに戻し1PPS信号(戻しリファレンス信号)として入力される。
基準周波数発生装置51が有する位相調整信号出力回路23aは、自機が現用側として動作しているときに前記第1ケーブル101に起因する伝送遅延を求め、これに基づく制御情報(位相制御情報)を制御出力端子91aから相手側の基準周波数発生装置52に出力するためのものである。この位相調整信号出力回路23aは、遅延量測定器41aと、除算器42aと、ローパスフィルタ43aと、を備える。
遅延量測定器41aには、自機のPLL回路22aに供給される基準タイミング信号が入力される。また、基準周波数発生装置51が現用側として動作するときは、前記信号切替器26aが、タイミング信号入力端子82aから入力された戻し1PPS信号を遅延量測定器41aに出力するように切り替えられている。この構成で、現用側の基準周波数発生装置51における遅延量測定器41aは、基準タイミング信号(即ち、自機のGPS受信機21aが生成する1PPS信号)に対する戻し1PPS信号の遅延時間を測定する。なお、以下の説明では、この遅延時間を「信号遅延量」と称することがある。
これにより、2本の前記ケーブル101,102を通って1PPS信号が基準周波数発生装置51,52の間を往復した際に発生する遅延時間を求めることができる。遅延量測定器41aは、得られた遅延時間に応じた信号を除算器42aに出力する。
除算器42aは、遅延量測定器41aから入力された遅延時間(信号遅延量)を2で除し、得られた値に応じた信号をローパスフィルタ43aに出力する。ここで、基準周波数発生装置51,52の間を繋ぐ2本の前記ケーブル101,102は上述のとおり遅延量が一致しているので、上記のように2で除算することにより、ケーブル片道分の遅延時間が得られる。即ち、除算器42aでは、現用側の基準周波数発生装置51から予備側の基準周波数発生装置52に第1ケーブル101を介して1PPS信号が伝送される際に発生する遅延を求めることができる。なお、以下の説明では、このケーブル101,102の1本分に基づく伝送遅延を単に「ケーブル遅延」と称することがある。
ローパスフィルタ43aは、除算器42aから入力される信号から、外来雑音や環境変化等に起因する短期的なジッタを取り除き、基準周波数発生装置51が備える制御出力端子91aに出力する。こうして制御出力端子91aに出力された位相制御情報は、信号線を介して、相手側の基準周波数発生装置52における制御入力端子92bに入力される。
遅延演算器28aは、PLL回路22aからユーザ側装置70へ出力される波形の位相を調整するためのものである。そして、現用側として動作している基準周波数発生装置51においては、遅延演算器28aは、設定記憶部27aに記憶されている遅延パラメータに相当する遅延のみを遅延発生器35aに設定する。一方、予備側として動作している基準周波数発生装置52においては、遅延演算器28bは、制御入力端子92bから入力される位相制御情報に含まれる前記ケーブル遅延と、設定記憶部27の前記遅延パラメータを総合的に考慮して、適宜の遅延量を遅延発生器35bに設定する。以上により、予備側の基準周波数発生装置52において、基準周波数発生装置51と位相が一致した出力波形を得ることができる。
具体的には、予備側として動作している基準周波数発生装置52の遅延演算器28bは、現用側の基準周波数発生装置51から制御入力端子92bを介して入力される位相制御情報を解析し、ケーブル遅延を取得する。そして、設定記憶部27bに予め記憶されている遅延パラメータ(具体的には、GPS受信機21bの内部遅延や、GPSアンテナ62と基準周波数発生装置52とを繋ぐアンテナケーブルによる伝送遅延、基準周波数発生装置52とユーザ側装置70とを繋ぐケーブルによる伝送遅延等を総合的に考慮した遅延時間)に上記ケーブル遅延を加算し、得られた遅延量を前記遅延発生器35bに設定する。
以上の構成で、予備側として動作する基準周波数発生装置52に対し、現用側の基準周波数発生装置51から前記位相制御情報が入力されていない状態を考える。この場合、予備側の基準周波数発生装置52ではケーブル遅延がゼロであるとみなし、遅延演算器28bは、設定記憶部27bから得られた遅延パラメータに相当する遅延量のみを遅延発生器35bに設定する。そして、上述したとおり、予備側として動作している基準周波数発生装置52においては、基準周波数発生装置51から第1ケーブル101を経由して入力された1PPS信号が基準タイミング信号としてPLL回路22bに供給される。従って、上記のように波形位相の調整が行われない場合、予備側の基準周波数発生装置52においてPLL回路22bから出力される10MHz及び1Hzの波形位相は、現用側のそれに対して、第1ケーブル101の伝送遅延に相当する分だけ遅れてしまう。
一方、基準周波数発生装置51から位相制御情報が入力されると、遅延演算器28bは、当該ケーブル遅延に相当するだけ遅延量を増大させるように遅延発生器35bを制御する。この結果、予備側の基準周波数発生装置52から出力される10MHz及び1Hzの波形は、第1ケーブル101の伝送遅延を相殺するように位相が早められる。従って、現用側の基準周波数発生装置51と予備側の基準周波数発生装置52とで、10MHz及び1Hzの出力波形の位相を揃えることができる。これにより、基準周波数発生装置51に障害が発生して基準周波数発生装置52が現用側に切り替わったときに、ユーザ側装置70に入力される波形位相の不連続(飛び)を防止でき、ユーザ側装置70の動作異常等を回避することができる。
なお、それぞれの基準周波数発生装置51,52においてGPS受信機21a,21bがUTCに同期させて生成する1PPSのタイミング確度は例えば±50ナノ秒程度であるので、2台の基準周波数発生装置51,52においてGPS受信機21a,21bが発生する1PPS信号の間には、最大100ナノ秒の位相差が生じている。そして、予備側として動作していた基準周波数発生装置52が上記のように現用側に切り替わると、基準周波数発生装置52の信号切替器26bは、基準周波数発生装置51から供給されていた1PPS信号ではなく、自機のGPS受信機21bが生成する1PPS信号をPLL回路22bに供給するように切り替えられる。しかしながら、本実施形態では、PLL回路22bのループフィルタ32bとして時定数の長いものが用いられている。従って、動作が予備側から現用側に切り替わった瞬間においては、PLL回路22bの出力波形は直前まで現用側だった基準周波数発生装置51の出力波形に同期したままであり、それから徐々に、自機のGPS受信機21bの1PPS信号に基づくタイミングに出力波形の位相が合わせられることになる。従って、この意味でも、ユーザ側装置70が得る信号に急激な位相変動は発生しないということができる。
次に、遅延量測定器41a,41bを活用した変形例について説明する。即ち、上記の実施形態では、遅延量測定器41a,41bは自機が現用側として動作するときにのみ機能するものである。しかしながら、図1の回路構成を適宜変更して、自機が予備側として動作するときに自機のGPS受信機21bの信号が遅延量測定器41bに入力されるように構成すると、当該遅延量測定器41bは、自機のGPS受信機21bからの1PPS信号に対する、現用側1PPS信号(タイミング信号入力端子82bから入力される1PPS信号)の遅延時間を測定することができる。そして、測定した遅延時間は、予備側の基準周波数発生装置52においてGPS受信機21bが発生する1PPS信号の位相を、現用側の基準周波数発生装置51のGPS受信機21aが発生する1PPS信号の位相に一致させる制御のために使用することができる。
即ち、この変形例の基準周波数発生装置では、CPU等からなる図示しないGPSタイミング制御部(第2位相調整部)を備える。そして、このGPSタイミング制御部は、自機が予備側として動作するときには、遅延量測定器41bが測定した遅延時間から前記ケーブル遅延(信号遅延量の半分の値)を減算する。そして、GPSタイミング制御部は、上記の計算により得られた値だけ、自機のGPS受信機21bが発生する1PPS信号の位相(リファレンス信号位相)を遅らせるように、当該GPS受信機21bを制御する。この制御により、2つの基準周波数発生装置51,52でGPS受信機21a,21bが発生する1PPS信号の位相を揃えることができるので、現用側と予備側の切替時に波形をより安定させることができ、一層有利である。
以上に説明したように、本実施形態の基準周波数発生システム60は、第1基準周波数発生装置51と、第2基準周波数発生装置52と、を接続して構成されている。第1基準周波数発生装置51は、現用側として動作可能である。第2基準周波数発生装置52は、予備側として動作可能である。第2基準周波数発生装置52が予備側として動作するときは、第1基準周波数発生装置51のPLL回路22aがロックするリファレンス信号(GPS受信機21aからの1PPS信号)に対して第2基準周波数発生装置52のPLL回路22bがロックする。また、第2基準周波数発生装置52が予備側として動作するときは、当該第2基準周波数発生装置52が出力する基準周波数信号の位相が、第1基準周波数発生装置51と第2基準周波数発生装置52とを接続する第1ケーブル101に起因する伝送遅延を補正するように調整される。
これにより、リファレンス信号の供給経路としての第1ケーブル101の伝送遅延を考慮して、予備側で出力する基準周波数信号の位相を調整し、現用側と予備側とで位相の揃った基準周波数信号を出力することができる。従って、現用側と予備側での出力切替時に出力信号のタイミングが急激に変動するのを防止することができる。
また、本実施形態の基準周波数発生装置51,52は、冗長化されたシステムにおいて現用側と予備側とで切り替えて動作可能に構成されている。また、それぞれの基準周波数発生装置(例えば第1基準周波数発生装置51)は、PLL回路22aと、タイミング信号出力端子81aと、タイミング信号入力端子82aと、信号切替器26aと、制御出力端子91aと、制御入力端子92aと、遅延演算器28aと、を備える。PLL回路22aは、基準タイミング信号に基づいて、10MHz及び1Hzの信号を出力可能である。タイミング信号出力端子81aは、自機が現用側として動作するときに基準タイミング信号として使用するリファレンス信号(自機のGPS受信機21aが生成する1PPS信号)を、相手側の基準周波数発生装置52へ出力可能である。タイミング信号入力端子82aは、自機が予備側として動作するときに、相手側の基準周波数発生装置52のタイミング信号出力端子81bからの信号を現用側1PPS信号として入力する。信号切替器26aは、自機が現用側として動作するときは、PLL回路22aを、自機のGPS受信機21aが生成する1PPS信号にロックさせ、自機が予備側として動作するときは、PLL回路22aを前記現用側1PPS信号にロックさせる。
また、タイミング信号出力端子81aは、自機が予備側として動作するときに、タイミング信号入力端子82aから入力された現用側1PPS信号を、相手側の基準周波数発生装置52へ出力する。タイミング信号入力端子82aは、自機が現用側として動作するときに、相手側の基準周波数発生装置52のタイミング信号出力端子81bからの信号を戻し1PPS信号として入力する。制御出力端子91aは、自機が現用側として動作するときに、自機のGPS受信機21からの1PPS信号に対する前記戻し1PPS信号の遅延量(信号遅延量)に基づく補正用信号を、相手側の基準周波数発生装置52に出力する。制御入力端子92aには、自機が予備側として動作するときに、前記補正用信号が入力される。遅延演算器28aは、自機が予備側として動作するときに、制御入力端子92aから入力される補正用信号に基づいて、自機のPLL回路22aの出力信号の位相を調整する。
これにより、予備側の基準周波数発生装置52のPLL回路22bは、現用側の基準周波数発生装置51のGPS受信機21aが発生する1PPS信号にロックすることになる。また、煩雑な調整作業を要することなく、現用側から予備側へ1PPS信号を送信する際の伝送遅延を考慮して、予備側の基準周波数発生装置52の出力信号の位相を調整することができる。従って、予備側の基準周波数発生装置52の出力波形の位相を、現用側の基準周波数発生装置51の出力波形の位相に正確に一致させることができ、現用側と予備側の切替時に発生する出力波形の位相の急激な変動(位相飛び)を抑制できる。
また、本実施形態の基準周波数発生装置51においては、自機が予備側として動作するときに、遅延演算器28aは、PLL回路22aの出力信号の位相を、前記信号遅延量の半分に相当する時間だけ早めた状態とする。
これにより、遅延量の揃った2本のケーブル101,102を用いて基準周波数発生装置51と基準周波数発生装置52の間で1PPS信号をやり取りさせるように構成した場合、簡単な処理によって現用側と予備側で出力信号の位相を一致させることができる。
また、上記変形例の基準周波数発生装置はGPSタイミング制御部を備える。このGPSタイミング制御部は、PLL回路22bに供給される1PPS信号の位相(自機のGPS受信機21bが発生する1PPS信号の位相)を調整可能に構成されている。そして、自機が予備側として動作するときに、GPSタイミング制御部は、自機のGPS受信機21bから出力される1PPS信号と、タイミング信号入力端子82bから入力される現用側1PPS信号と、の時間差から前記信号遅延量の半分の時間を減算した時間だけ、自機のGPS受信機21bが発生する1PPS信号の位相を調整する。
これにより、予備側の基準周波数発生装置52においてGPS受信機21bからPLL回路22bに供給される1PPS信号の位相を、現用側の基準周波数発生装置51においてGPS受信機21aからPLL回路22aに供給される1PPS信号の位相と正確に一致させることができる。従って、予備側から現用側に切り替わった後のPLL回路22bからの出力波形をより安定させることができる。
また、本実施形態の基準周波数発生システム60は、上記の構成の基準周波数発生装置51,52を2台備える。
これにより、現用側と予備側の切替時に発生する急激な位相の変動(位相飛び)を抑制できる基準周波数発生システム60を提供することができる。
また、本実施形態の基準周波数発生システム60においては、基準周波数発生装置51のタイミング信号出力端子81aと、基準周波数発生装置52のタイミング信号入力端子82bとが、第1ケーブル101で接続される。また、基準周波数発生装置51のタイミング信号入力端子82aと、基準周波数発生装置52のタイミング信号出力端子81bとが、第2ケーブル102で接続される。そして、2本のケーブル101,102は、その伝送遅延が互いに等しいものが用いられている。
これにより、簡単な構成で、予備側の基準周波数発生装置52の出力波形の位相を、現用側の基準周波数発生装置51の出力波形の位相に一致させることができる。
以上に本発明の好適な実施の形態を説明したが、上記の構成は例えば以下のように変更することができる。なお、以下では、説明を簡単にするために、2台の基準周波数発生装置51,52のうち1台のみに着目して変形の可能性を述べる場合があるが、2台の基準周波数発生装置51,52の両方に当該変形を適用できることは勿論である。
タイミング信号出力端子81aとタイミング信号入力端子82b(タイミング信号出力端子81bとタイミング信号入力端子82a)は、ケーブル以外の導体で接続されても良い。例えば、1枚のプリント基板に2つの基準周波数発生装置を実装する形態では、遅延量を揃えた配線パターンを基板に形成し、この配線によって2つの基準周波数発生装置の出力端子と入力端子を接続しても良い。
電圧制御発振器33aの周波数は10MHzとすることに限らず、ユーザが要求する信号周波数に応じて別の周波数のものを使用しても良い。
上記実施形態では、PLLループにおいてN分周器34aから遅延発生器35aに入力される信号を分岐させ、第2出力端子12aに出力する構成としている。しかしながら、これに代えて、PLLループにおいて遅延発生器35aから位相比較器31aに入力される信号を分岐させて、第2出力端子12aに出力する構成としても良い。また、遅延発生器35aをPLLループにおける電圧制御発振器33aとN分周器34aの間に配置し、電圧制御発振器33aから当該遅延発生器に入力される信号を分岐させて第1出力端子11aに出力する構成としても良い。
また、例えばPLLループと第2出力端子12aとの間に更に遅延発生器を配置する等して、10MHzの信号と1Hzの信号の位相を個別に変更できる構成としても良い。
GPS受信機21aに代えて、他の全地球測位システムにおける電波受信機をリファレンス信号の供給源として採用しても良い。また、そのような全地球測位システムの電波受信機を用いることにも限定されず、較正された正確なタイミング信号を供給できるものである限り、適宜の機器を採用することができる。更に、リファレンス信号の供給源を基準周波数発生装置51に内蔵することに限定されず、外部のタイミング供給源からの信号を入力してPLL回路22aに供給する構成に変更することができる。また、1PPS信号に代えて、例えばPP2S等の信号をリファレンス信号として同期回路に入力する構成に変更することができる。
PLL回路22aにおいては、ループフィルタ32aに代えてPID(PI)制御器を用いることができる。また、電圧制御発振器33a(VCO)に代えて、デジタル制御発振器(DCO)を用いることができる。更に、供給されるリファレンス信号に同期できる構成である限り、PLL回路22a以外の同期回路(例えば、DLL回路)を使用することもできる。
外来雑音や環境変化による1Hzのジッタが問題にならなければ、ローパスフィルタ43aは省略することができる。また、1Hz信号の安定度に応じて、ローパスフィルタ43aを別のフィルタに変更することができる。
制御出力端子91aから出力される位相制御情報は、アナログ量であってもデジタルデータであっても良い。また、デジタルデータの場合、例えばシリアル通信で外部と通信する構成であれば、その一部に位相制御情報を含めても良い。例えば、GPS受信情報をNMEAフォーマット等の適宜の形式で送信する際に、上記位相制御情報を併せて送信すること等が考えられる。
基準周波数発生装置51が現用側として動作する場合、遅延量測定器41aで求めた遅延量をそのまま制御出力端子91aから相手側の基準周波数発生装置52に出力しても良い。この場合、それを受信した基準周波数発生装置52の側で、2で除算する処理やフィルタ処理を行うことになる。
例えば基準周波数発生装置51を、現用側としてのみ動作する構成としても良い。即ち、基準周波数発生装置51に障害が発生して基準周波数発生装置52が現用側に切り替わった後、基準周波数発生装置51が障害から復帰した場合でも、基準周波数発生装置51が予備側として動作しないように構成しても良い。
図2に示すように、2本のGPSアンテナ61,62と、2台の前記基準周波数発生装置51,52との間に、アンテナセレクタ71を配置しても良い。このアンテナセレクタ71は、アンテナ電流の変化、GPS衛星からの信号受信の有無等を検出し、メインのGPSアンテナ61の受信状況が悪い場合にはサブのGPSアンテナ62を現用側の基準周波数発生装置51に接続するように自動的に切り替えることができる。このように、設置位置、受信環境の異なる複数のGPSアンテナからの信号を2台の基準周波数発生装置51,52に選択的に供給できる構成とすることで、システムの更なる冗長化を実現することができる。
あるいは図3に示すように、1本のGPSアンテナ61と2台の基準周波数発生装置51,52との間にアンテナ信号分配器72を配置しても良い。この構成によればシステム全体での簡素化を実現でき、特に、基準周波数発生システム60の設置場所の事情で複数のGPSアンテナを設置することが困難な場合に好適である。
22a,22b PLL回路(同期回路)
26a,26b 信号切替器(切替部)
28a,28b 遅延演算器(位相調整部)
51,52 基準周波数発生装置
60 基準周波数発生システム
81a,81b タイミング信号出力端子(リファレンス信号出力部、戻しリファレンス信号出力部)
82a,82b タイミング信号入力端子(リファレンス信号入力部、戻しリファレンス信号入力部)
91a,91b 制御出力端子(補正用信号出力部)
92a,92b 制御入力端子(補正用信号入力部)
101 第1ケーブル(接続線、第1伝送路)
102 第2ケーブル(第2伝送路)

Claims (8)

  1. 現用側として動作可能な第1基準周波数発生装置と、
    予備側として動作可能な第2基準周波数発生装置と、
    を接続した基準周波数発生システムにおいて、
    前記第2基準周波数発生装置が予備側として動作するときは、前記第1基準周波数発生装置の同期回路がロックするリファレンス信号に対して前記第2基準周波数発生装置の同期回路がロックし、当該第2基準周波数発生装置が出力する基準周波数信号の位相が、前記第1基準周波数発生装置と前記第2基準周波数発生装置との接続線に起因する伝送遅延を補正するように調整されることを特徴とする基準周波数発生システム。
  2. 冗長化されたシステムにおける現用側として使用することが可能な基準周波数発生装置において、
    リファレンス信号に基づいて所定の周波数の信号を出力可能な同期回路と、
    前記リファレンス信号を相手側の基準周波数発生装置へ出力可能なリファレンス信号出力部と、
    相手側の基準周波数発生装置からの戻しリファレンス信号を入力するための戻しリファレンス信号入力部と、
    前記リファレンス信号に対する前記戻しリファレンス信号の遅延量である信号遅延量に基づく補正用信号を相手側の基準周波数発生装置に出力するための補正用信号出力部と、
    を備えることを特徴とする基準周波数発生装置。
  3. 冗長化されたシステムにおける予備側として使用することが可能な基準周波数発生装置において、
    所定の周波数の信号を出力可能な同期回路と、
    現用側の基準周波数発生装置で用いられるリファレンス信号を相手側リファレンス信号として入力するためのリファレンス信号入力部と、
    通常は、前記同期回路を前記相手側リファレンス信号にロックさせ、自機が現用側に切り替わったときは、前記同期回路を自機のリファレンス信号にロックさせる切替部と、
    前記リファレンス信号入力部から入力された前記相手側リファレンス信号を、現用側の基準周波数発生装置へ出力して戻すための戻しリファレンス信号出力部と、
    現用側の基準周波数発生装置が出力する補正用信号が入力される補正用信号入力部と、
    前記補正用信号入力部から入力される前記補正用信号に基づいて、自機の前記同期回路の出力信号の位相を調整する位相調整部と、
    を備えることを特徴とする基準周波数発生装置。
  4. 冗長化されたシステムにおける少なくとも現用側又は予備側の何れかとして動作可能な基準周波数発生装置において、
    基準タイミング信号に基づいて所定の周波数の信号を出力可能な同期回路と、
    自機が現用側として動作するときに前記基準タイミング信号として使用するリファレンス信号を、相手側の基準周波数発生装置へ出力可能なリファレンス信号出力部と、
    自機が予備側として動作するときに、相手側の基準周波数発生装置の前記リファレンス信号出力部からの信号を相手側リファレンス信号として入力するためのリファレンス信号入力部と、
    自機が現用側として動作するときは、前記同期回路を自機の前記リファレンス信号にロックさせ、自機が予備側として動作するときは、前記同期回路を前記相手側リファレンス信号にロックさせる切替部と、
    自機が予備側として動作するときに、前記リファレンス信号入力部から入力された前記相手側リファレンス信号を、相手側の基準周波数発生装置へ出力して戻すための戻しリファレンス信号出力部と、
    自機が現用側として動作するときに、相手側の基準周波数発生装置の前記戻しリファレンス信号出力部からの信号を戻しリファレンス信号として入力するための戻しリファレンス信号入力部と、
    自機が現用側として動作するときに、前記リファレンス信号に対する前記戻しリファレンス信号の遅延量である信号遅延量に基づく補正用信号を相手側の基準周波数発生装置に出力するための補正用信号出力部と、
    自機が予備側として動作するときに、前記補正用信号が入力される補正用信号入力部と、
    自機が予備側として動作するときに、前記補正用信号入力部から入力される前記補正用信号に基づいて、自機の前記同期回路の出力信号の位相を調整する位相調整部と、
    を備えることを特徴とする基準周波数発生装置。
  5. 請求項4に記載の基準周波数発生装置であって、
    自機が予備側として動作するときに、前記位相調整部は、前記同期回路の出力信号の位相を、前記信号遅延量の半分に相当する時間だけ早めた状態とすることを特徴とする基準周波数発生装置。
  6. 請求項4又は5に記載の基準周波数発生装置であって、
    前記同期回路に供給される前記リファレンス信号の位相であるリファレンス信号位相を調整可能な第2位相調整部を備え、
    自機が予備側として動作するときに、前記第2位相調整部は、自機の前記リファレンス信号と、前記リファレンス信号入力部から入力される相手側リファレンス信号と、の時間差から前記信号遅延量の半分の時間を減算した時間だけ、前記リファレンス信号位相を調整することを特徴とする基準周波数発生装置。
  7. 請求項4から6までの何れか一項に記載の基準周波数発生装置を少なくとも2台備えることを特徴とする基準周波数発生システム。
  8. 請求項7に記載の基準周波数発生システムであって、
    一側の基準周波数発生装置の前記リファレンス信号出力部と、他側の基準周波数発生装置の前記リファレンス信号入力部と、が第1伝送路で接続され、
    一側の基準周波数発生装置の前記戻しリファレンス信号入力部と、他側の基準周波数発生装置の前記戻しリファレンス信号出力部と、が第2伝送路で接続され、
    前記第1伝送路の伝送遅延と前記第2伝送路の伝送遅延が一致していることを特徴とする基準周波数発生システム。
JP2009047739A 2009-03-02 2009-03-02 基準周波数発生システム及び基準周波数発生装置 Expired - Fee Related JP5066116B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009047739A JP5066116B2 (ja) 2009-03-02 2009-03-02 基準周波数発生システム及び基準周波数発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009047739A JP5066116B2 (ja) 2009-03-02 2009-03-02 基準周波数発生システム及び基準周波数発生装置

Publications (2)

Publication Number Publication Date
JP2010206355A true JP2010206355A (ja) 2010-09-16
JP5066116B2 JP5066116B2 (ja) 2012-11-07

Family

ID=42967426

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009047739A Expired - Fee Related JP5066116B2 (ja) 2009-03-02 2009-03-02 基準周波数発生システム及び基準周波数発生装置

Country Status (1)

Country Link
JP (1) JP5066116B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014093719A (ja) * 2012-11-06 2014-05-19 Sumitomo Electric Ind Ltd クロック生成装置、通信装置及び同期クロックの切り替え方法
JPWO2014045929A1 (ja) * 2012-09-19 2016-08-18 古野電気株式会社 基準信号発生装置、gnssモジュール及び基準信号発生方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11225095A (ja) * 1998-02-06 1999-08-17 Fujitsu Ltd 現用予備伝送経路を有する伝送装置
JP2002141893A (ja) * 2000-10-31 2002-05-17 Matsushita Electric Ind Co Ltd クロック供給装置
JP2002359552A (ja) * 2001-06-01 2002-12-13 Nec Saitama Ltd 移動通信基地局装置のクロック同期システム及び方法
JP2005229379A (ja) * 2004-02-13 2005-08-25 Oki Electric Ind Co Ltd クロックセレクタ
WO2008111171A1 (ja) * 2007-03-13 2008-09-18 Fujitsu Limited クロック冗長装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11225095A (ja) * 1998-02-06 1999-08-17 Fujitsu Ltd 現用予備伝送経路を有する伝送装置
JP2002141893A (ja) * 2000-10-31 2002-05-17 Matsushita Electric Ind Co Ltd クロック供給装置
JP2002359552A (ja) * 2001-06-01 2002-12-13 Nec Saitama Ltd 移動通信基地局装置のクロック同期システム及び方法
JP2005229379A (ja) * 2004-02-13 2005-08-25 Oki Electric Ind Co Ltd クロックセレクタ
WO2008111171A1 (ja) * 2007-03-13 2008-09-18 Fujitsu Limited クロック冗長装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2014045929A1 (ja) * 2012-09-19 2016-08-18 古野電気株式会社 基準信号発生装置、gnssモジュール及び基準信号発生方法
JP2014093719A (ja) * 2012-11-06 2014-05-19 Sumitomo Electric Ind Ltd クロック生成装置、通信装置及び同期クロックの切り替え方法

Also Published As

Publication number Publication date
JP5066116B2 (ja) 2012-11-07

Similar Documents

Publication Publication Date Title
US10122487B2 (en) Time distribution switch
CN106461787B (zh) 时间信号的验证和分配
US6633621B1 (en) Apparatus and method for synchronizing a clock using a phase-locked loop circuit
WO2014083725A1 (ja) 同期装置、同期システム、無線通信装置及び同期方法
JP5688905B2 (ja) 基準周波数発生装置
WO2012071861A1 (zh) 一种时分双工基站的时钟备份方法及系统
KR101635660B1 (ko) 홀드오버 지속기간을 줄이기 위한 시스템 및 방법
CN104935329A (zh) 一种时间同步设备多路参考源软倒换方法及系统
JP2010279235A (ja) 電流差動リレー
JP5066116B2 (ja) 基準周波数発生システム及び基準周波数発生装置
US20080122503A1 (en) Information processing apparatus and phase control method
JP2010103845A (ja) Ts信号遅延検出調整方法及び装置
JP4719100B2 (ja) 二重システム型基準周波数信号発生器
JP5066115B2 (ja) 基準周波数発生装置及び基準周波数発生システム
JP2002071854A (ja) 標準電波受信装置
CN113949499B (zh) 通信系统、通信装置、通信方法及控制单元
US8565293B2 (en) Method for synchronizing a plurality of measuring channel assemblies and/or measuring devices, and appropriate measuring device
KR20040098078A (ko) 시스템간 망동기를 위한 클록 전송장치
JP5039073B2 (ja) 基準周波数発生装置
WO2017149978A1 (ja) 基準信号発生装置及び基準信号発生方法
KR100232967B1 (ko) Gps를 이용한 듀얼 액티브 크로스 이중화 방식의 시스템 타임 공급장치 및 그 제어방법
US20230224842A1 (en) Wireless communication apparatus and wireless communication system
JP2006245859A (ja) クロック生成方法、クロック生成装置およびそれを使用する無線送受信機
KR100496385B1 (ko) 아날로그/디지털 변환기를 이용한 이중화 위상보상클럭발생장치
JP2008252824A (ja) ディジタルネットワークの網同期装置及びディジタルネットワークの局に設けられる網同期装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20111227

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120427

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120626

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120807

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120810

R150 Certificate of patent or registration of utility model

Ref document number: 5066116

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150817

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees