JP2010165764A - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP2010165764A JP2010165764A JP2009005432A JP2009005432A JP2010165764A JP 2010165764 A JP2010165764 A JP 2010165764A JP 2009005432 A JP2009005432 A JP 2009005432A JP 2009005432 A JP2009005432 A JP 2009005432A JP 2010165764 A JP2010165764 A JP 2010165764A
- Authority
- JP
- Japan
- Prior art keywords
- chip
- solder
- under
- height
- metal block
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8312—Aligning
- H01L2224/83136—Aligning involving guiding structures, e.g. spacers or supporting members
- H01L2224/83138—Aligning involving guiding structures, e.g. spacers or supporting members the guiding structures being at least partially left in the finished device
- H01L2224/8314—Guiding structures outside the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8338—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/83385—Shape, e.g. interlocking features
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/15786—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2924/15787—Ceramics, e.g. crystalline carbides, nitrides or oxides
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
Abstract
【解決手段】第1のはんだリフローでプリント基板16に導電性ポスト18および外部端子21をはんだ接合しておく。金属箔接合絶縁基板11に接合された厚金属ブロック12の表面には、半導体チップ15の接合領域の周囲にチップ位置決め手段22とする突起が形成され、第2のはんだリフロー時に半導体チップ15の位置決めを行うようにした。これにより、半導体チップ15は、チップ下はんだ14およびチップ上はんだ17による厚金属ブロック12および導電性ポスト18とのはんだ接合を同時に行うことができる。
【選択図】図1
Description
図1は実施の形態に係る半導体装置およびその製造方法を表す説明図、図2は実施の形態に係る半導体装置の製造方法を表すフローチャートである。
12,13 厚金属ブロック
14 チップ下はんだ
15 半導体チップ
16 プリント基板
16a,16b 導体パターン
16c スルーホール
16d はんだ
17 チップ上はんだ
18 導電性ポスト
19,20 はんだ
21 外部端子
21a 制御端子
21b 電流端子
21c 中継端子
22 チップ位置決め手段
23 カーボン治具
31 DCB基板
31a セラミック基板
31b,31c 銅箔
32,33 厚銅ブロック
32a,32b 接合領域
34 IGBTチップ
34a ゲート電極
34b エミッタ電極
35 FWDチップ
35a アノード電極
36,37 板はんだ
38 チップ位置決め用切欠き突起
39 けがき用金具
40,41,42,43 板はんだ
44 チップ下はんだ高さ制御用突起
45 突起高さ調整加圧治具
46 ベース
47,48 制御ガイド
49 隙間用ガイド
50,51 制御ガイド
52 チップ下はんだ高さ制御用銅ポスト
Claims (10)
- 絶縁板の両面に金属箔を接合してなる金属箔接合絶縁基板と、
前記金属箔接合絶縁基板の上に接合された厚金属ブロックと、
前記厚金属ブロックの上の所定位置にチップ下はんだを介して接合された半導体チップと、
前記半導体チップの上方に配置されたプリント基板と、
前記半導体チップと前記プリント基板との間に配置されて一端がチップ上はんだにより前記半導体チップに接合され、他端が前記プリント基板にはんだ付けされた導電性ポストと、
を備え、
前記厚金属ブロックの所定位置に前記チップ下はんだによって接合される前記半導体チップは、前記半導体チップの外周に立設されたチップ位置決め手段によって位置決めされていることを特徴とする半導体装置。 - 前記チップ位置決め手段は、前記厚金属ブロックの表面を引っ掻くことにより形成された突起である請求項1記載の半導体装置。
- 前記厚金属ブロックは、前記チップ下はんだが前記半導体チップを接合している領域内の表面に立設されたチップ下はんだ高さ制御用突起を有している請求項1記載の半導体装置。
- 前記プリント基板は、前記金属箔接合絶縁基板との間を所定の距離だけ離間させて前記導電性ポストと前記半導体チップとの間の距離を制御することにより前記チップ下はんだの高さを間接的に制御するようにしたチップ下はんだ高さ制御用ポストを有している請求項1記載の半導体装置。
- 配線パターン、スルーホールおよびスルーホールめっきの加工がなされたプリント基板に半導体チップとの間の電気的・機械的接続を行う導電性ポストおよび外部端子を第1のはんだリフローによりはんだ付けし、
上面にチップ位置決め手段を立設した厚金属ブロックが接合されている金属箔接合絶縁基板をカーボン治具にセットし、
前記金属箔接合絶縁基板および前記厚金属ブロックの所定位置にはんだをセットするとともに前記厚金属ブロックの前記チップ位置決め手段によって囲まれた領域にチップ下はんだをセットし、
前記チップ下はんだの上に前記半導体チップおよびチップ上はんだをセットし、
前記導電性ポストが接合されている側を下にし、前記カーボン治具の内壁をガイドにして前記プリント基板を前記カーボン治具の中にセットし、
第2のはんだリフローを行う、
ことにより前記半導体チップを所定位置にて前記厚金属ブロックおよび前記導電性ポストにはんだ付けすることを特徴とする半導体装置の製造方法。 - 前記チップ位置決め手段は、前記金属箔接合絶縁基板に接合前または接合後の前記厚金属ブロックの表面をけがき用金具で引っ掻くことにより形成された切欠き突起である請求項5記載の半導体装置の製造方法。
- 前記切欠き突起は、その先端の高さが、ほぼ前記チップ下はんだの厚さに前記半導体チップの厚さの半分を加えた値になるように形成されている請求項6記載の半導体装置の製造方法。
- 前記厚金属ブロックの前記チップ位置決め手段によって囲まれた領域内の表面にけがき用金具でチップ下はんだ高さ制御用突起を形成しておくことにより、前記第2のはんだリフロー時における前記チップ下はんだのチップサイズからのはみ出しを抑制した請求項5記載の半導体装置の製造方法。
- 前記チップ下はんだ高さ制御用突起は、前記厚金属ブロックの表面から所定の距離だけ離間させる高さを有する隙間用ガイドと、前記隙間用ガイドの高さから調整したい突起高さ分を差し引いた高さを有する制御ガイドとが平坦な面に接合されている突起高さ調整加圧治具で加圧プレス加工されることにより均一の高さにされている請求項8記載の半導体装置の製造方法。
- 前記プリント基板は、その空き空間位置に前記金属箔接合絶縁基板または前記厚金属ブロックの表面から所定の距離だけ前記プリント基板を離間させる長さのポストを設けておくことにより、前記第2のはんだリフロー時における前記チップ下はんだのチップサイズからのはみ出しを抑制した請求項5記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009005432A JP5083226B2 (ja) | 2009-01-14 | 2009-01-14 | 半導体装置およびその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009005432A JP5083226B2 (ja) | 2009-01-14 | 2009-01-14 | 半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010165764A true JP2010165764A (ja) | 2010-07-29 |
JP5083226B2 JP5083226B2 (ja) | 2012-11-28 |
Family
ID=42581737
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009005432A Expired - Fee Related JP5083226B2 (ja) | 2009-01-14 | 2009-01-14 | 半導体装置およびその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5083226B2 (ja) |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012129336A (ja) * | 2010-12-15 | 2012-07-05 | Fuji Electric Co Ltd | 半導体装置およびその製造方法 |
WO2012132709A1 (ja) * | 2011-03-29 | 2012-10-04 | ローム株式会社 | パワーモジュール半導体装置 |
WO2013015031A1 (ja) * | 2011-07-28 | 2013-01-31 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
JP2013125804A (ja) * | 2011-12-14 | 2013-06-24 | Fuji Electric Co Ltd | 半導体装置及び半導体装置の製造方法 |
JP2013179256A (ja) * | 2012-02-09 | 2013-09-09 | Fuji Electric Co Ltd | 半導体装置の組立治具およびその組立治具を用いた半導体装置の製造方法 |
WO2014061211A1 (ja) * | 2012-10-15 | 2014-04-24 | 富士電機株式会社 | 半導体装置 |
JP2015029157A (ja) * | 2014-11-13 | 2015-02-12 | 富士電機株式会社 | 半導体装置の製造方法および半導体装置 |
CN104641459A (zh) * | 2013-01-25 | 2015-05-20 | 富士电机株式会社 | 半导体装置 |
JPWO2013136895A1 (ja) * | 2012-03-15 | 2015-08-03 | 富士電機株式会社 | 半導体装置 |
JP2015198171A (ja) * | 2014-04-01 | 2015-11-09 | 富士電機株式会社 | パワー半導体モジュール |
US9209099B1 (en) | 2014-05-20 | 2015-12-08 | Fuji Electric Co., Ltd. | Power semiconductor module |
US10923414B2 (en) | 2018-03-16 | 2021-02-16 | Fuji Electric Co., Ltd. | Semiconductor device and method of manufacturing semiconductor device |
WO2022033806A3 (de) * | 2020-08-13 | 2022-11-17 | Siemens Aktiengesellschaft | Leistungsmodul, elektrisches gerät mit zumindest einem solchen leistungsmodul und verfahren zur herstellung eines leistungsmoduls |
WO2022244392A1 (ja) | 2021-05-18 | 2022-11-24 | 富士電機株式会社 | 半導体装置及び半導体装置の製造方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5419658A (en) * | 1977-07-14 | 1979-02-14 | Mitsubishi Electric Corp | Semiconductor device |
JPH08139113A (ja) * | 1994-11-09 | 1996-05-31 | Mitsubishi Electric Corp | 樹脂封止型半導体装置 |
JPH10321651A (ja) * | 1997-05-19 | 1998-12-04 | Mitsubishi Electric Corp | 半導体装置 |
JP2003133488A (ja) * | 2001-10-25 | 2003-05-09 | Matsushita Electric Ind Co Ltd | 半導体装置の実装構造および実装方法 |
JP2004228403A (ja) * | 2003-01-24 | 2004-08-12 | Fuji Electric Holdings Co Ltd | 半導体モジュールおよびその製造方法並びにスイッチング電源装置 |
-
2009
- 2009-01-14 JP JP2009005432A patent/JP5083226B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5419658A (en) * | 1977-07-14 | 1979-02-14 | Mitsubishi Electric Corp | Semiconductor device |
JPH08139113A (ja) * | 1994-11-09 | 1996-05-31 | Mitsubishi Electric Corp | 樹脂封止型半導体装置 |
JPH10321651A (ja) * | 1997-05-19 | 1998-12-04 | Mitsubishi Electric Corp | 半導体装置 |
JP2003133488A (ja) * | 2001-10-25 | 2003-05-09 | Matsushita Electric Ind Co Ltd | 半導体装置の実装構造および実装方法 |
JP2004228403A (ja) * | 2003-01-24 | 2004-08-12 | Fuji Electric Holdings Co Ltd | 半導体モジュールおよびその製造方法並びにスイッチング電源装置 |
Cited By (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012129336A (ja) * | 2010-12-15 | 2012-07-05 | Fuji Electric Co Ltd | 半導体装置およびその製造方法 |
WO2012132709A1 (ja) * | 2011-03-29 | 2012-10-04 | ローム株式会社 | パワーモジュール半導体装置 |
WO2013015031A1 (ja) * | 2011-07-28 | 2013-01-31 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
CN103299421A (zh) * | 2011-07-28 | 2013-09-11 | 富士电机株式会社 | 半导体器件和半导体器件的制造方法 |
CN103299421B (zh) * | 2011-07-28 | 2016-03-16 | 富士电机株式会社 | 半导体器件和半导体器件的制造方法 |
US8933554B2 (en) | 2011-07-28 | 2015-01-13 | Fuji Electric Co., Ltd. | Semiconductor device and method for manufacturing semiconductor device |
JP2013125804A (ja) * | 2011-12-14 | 2013-06-24 | Fuji Electric Co Ltd | 半導体装置及び半導体装置の製造方法 |
JP2013179256A (ja) * | 2012-02-09 | 2013-09-09 | Fuji Electric Co Ltd | 半導体装置の組立治具およびその組立治具を用いた半導体装置の製造方法 |
JPWO2013136895A1 (ja) * | 2012-03-15 | 2015-08-03 | 富士電機株式会社 | 半導体装置 |
US9648732B2 (en) | 2012-03-15 | 2017-05-09 | Fuji Electric Co, Ltd. | Semiconductor device |
US10070528B2 (en) | 2012-10-15 | 2018-09-04 | Fuji Electric Co., Ltd. | Semiconductor device wiring pattern and connections |
WO2014061211A1 (ja) * | 2012-10-15 | 2014-04-24 | 富士電機株式会社 | 半導体装置 |
JPWO2014061211A1 (ja) * | 2012-10-15 | 2016-09-05 | 富士電機株式会社 | 半導体装置 |
CN104641459A (zh) * | 2013-01-25 | 2015-05-20 | 富士电机株式会社 | 半导体装置 |
US9812431B2 (en) | 2014-04-01 | 2017-11-07 | Fuji Electric Co., Ltd. | Power semiconductor module |
JP2015198171A (ja) * | 2014-04-01 | 2015-11-09 | 富士電機株式会社 | パワー半導体モジュール |
US9209099B1 (en) | 2014-05-20 | 2015-12-08 | Fuji Electric Co., Ltd. | Power semiconductor module |
JP2015029157A (ja) * | 2014-11-13 | 2015-02-12 | 富士電機株式会社 | 半導体装置の製造方法および半導体装置 |
US10923414B2 (en) | 2018-03-16 | 2021-02-16 | Fuji Electric Co., Ltd. | Semiconductor device and method of manufacturing semiconductor device |
WO2022033806A3 (de) * | 2020-08-13 | 2022-11-17 | Siemens Aktiengesellschaft | Leistungsmodul, elektrisches gerät mit zumindest einem solchen leistungsmodul und verfahren zur herstellung eines leistungsmoduls |
WO2022244392A1 (ja) | 2021-05-18 | 2022-11-24 | 富士電機株式会社 | 半導体装置及び半導体装置の製造方法 |
JP7529152B2 (ja) | 2021-05-18 | 2024-08-06 | 富士電機株式会社 | 半導体装置及び半導体装置の製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP5083226B2 (ja) | 2012-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5083226B2 (ja) | 半導体装置およびその製造方法 | |
JP5176507B2 (ja) | 半導体装置 | |
JP5245485B2 (ja) | 半導体装置の製造方法 | |
US20090120677A1 (en) | Wiring substrate and associated manufacturing method | |
JP6303623B2 (ja) | 半導体装置、半導体装置の製造方法、位置決め治具 | |
US20210233885A1 (en) | Semiconductor device and lead frame member | |
US20130168722A1 (en) | Surface-mounting light emitting diode device and method for manufacturing the same | |
US11164846B2 (en) | Semiconductor device manufacturing method and soldering support jig | |
JP2008066610A (ja) | パワー半導体モジュール | |
JP2020136449A (ja) | 半導体装置の製造方法 | |
JP5579148B2 (ja) | 電力用半導体装置 | |
WO2019235189A1 (ja) | バスバー積層体及びそれを備える電子部品実装モジュール、バスバー積層体の製造方法 | |
US11270982B2 (en) | Method of manufacturing power semiconductor device and power semiconductor device | |
JP5734493B2 (ja) | 電力用半導体装置 | |
JP2013034022A (ja) | 半導体装置 | |
JP2009224529A (ja) | 半導体装置およびその製造方法 | |
JP2020088030A (ja) | 板はんだおよび半導体装置の製造方法 | |
CN217822778U (zh) | 电子器件 | |
JP7172325B2 (ja) | 配線基板、半導体装置、配線基板の製造方法 | |
US20220352057A1 (en) | Method of manufacturing electronic devices and corresponding electronic device | |
JP2015005664A (ja) | 電子部品およびその製造方法 | |
JP2023156805A (ja) | プリント回路板の製造方法、プリント回路板及びプリント回路板用構造体 | |
CN115579345A (zh) | 用于pcb嵌入的功率半导体模块、及相关的功率电子组件和制造方法 | |
JP2015019001A (ja) | 半導体チップの実装方法、半導体装置、及び実装治具 | |
CN117939780A (zh) | 电路板、电路板组件及其制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20110422 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110913 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120511 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120522 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120719 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120807 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120820 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5083226 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150914 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |