JP2009290859A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2009290859A5 JP2009290859A5 JP2009045778A JP2009045778A JP2009290859A5 JP 2009290859 A5 JP2009290859 A5 JP 2009290859A5 JP 2009045778 A JP2009045778 A JP 2009045778A JP 2009045778 A JP2009045778 A JP 2009045778A JP 2009290859 A5 JP2009290859 A5 JP 2009290859A5
- Authority
- JP
- Japan
- Prior art keywords
- pull
- control signal
- driver
- signal
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020080051064A KR100945797B1 (ko) | 2008-05-30 | 2008-05-30 | 듀티 사이클 보정 회로 및 방법 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2009290859A JP2009290859A (ja) | 2009-12-10 |
| JP2009290859A5 true JP2009290859A5 (enExample) | 2012-04-12 |
Family
ID=41379033
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009045778A Pending JP2009290859A (ja) | 2008-05-30 | 2009-02-27 | デューティサイクル補正回路及び方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US8228104B2 (enExample) |
| JP (1) | JP2009290859A (enExample) |
| KR (1) | KR100945797B1 (enExample) |
| CN (1) | CN101594129B (enExample) |
| TW (1) | TW200949853A (enExample) |
Families Citing this family (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100940836B1 (ko) * | 2008-06-04 | 2010-02-04 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 듀티 싸이클 보정 회로 |
| KR100933805B1 (ko) * | 2008-06-30 | 2009-12-24 | 주식회사 하이닉스반도체 | 듀티비 보정회로 및 그를 포함하는 지연고정루프회로 |
| KR100956785B1 (ko) * | 2008-10-31 | 2010-05-12 | 주식회사 하이닉스반도체 | Dll 회로 및 그 제어 방법 |
| KR101068572B1 (ko) * | 2010-07-06 | 2011-10-04 | 주식회사 하이닉스반도체 | 듀티 보정 회로 |
| KR101239709B1 (ko) * | 2010-10-29 | 2013-03-06 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치의 듀티 사이클 보정 회로 |
| KR20120127922A (ko) * | 2011-05-16 | 2012-11-26 | 에스케이하이닉스 주식회사 | 듀티 보정 회로 |
| US8664992B2 (en) * | 2012-01-03 | 2014-03-04 | Nanya Technology Corp. | Duty cycle controlling circuit, duty cycle adjusting cell, and dutycycle detecting circuit |
| US9484894B2 (en) | 2012-07-09 | 2016-11-01 | International Business Machines Corporation | Self-adjusting duty cycle tuner |
| US9143121B2 (en) * | 2012-08-29 | 2015-09-22 | Qualcomm Incorporated | System and method of adjusting a clock signal |
| KR20140120101A (ko) * | 2013-04-02 | 2014-10-13 | 에스케이하이닉스 주식회사 | 데이터송신회로 |
| JP6135279B2 (ja) * | 2013-04-26 | 2017-05-31 | 株式会社ソシオネクスト | バッファ回路及び半導体集積回路 |
| JP2015002452A (ja) * | 2013-06-17 | 2015-01-05 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置 |
| US9071231B2 (en) * | 2013-12-02 | 2015-06-30 | Micron Technology, Inc. | Apparatuses and methods for duty cycle adjustments |
| DE102014218010A1 (de) * | 2014-09-09 | 2016-03-10 | Robert Bosch Gmbh | Vorrichtung und Verfahren zum Erzeugen eines Signals mit einem einstellbaren Tastverhältnis |
| CN106330143B (zh) * | 2016-08-30 | 2019-03-12 | 灿芯半导体(上海)有限公司 | 占空比校准电路 |
| KR102025013B1 (ko) * | 2017-12-01 | 2019-09-25 | 한양대학교 산학협력단 | 제어 코드를 이용한 듀티 사이클 보정 시스템 및 방법 |
| US11189334B2 (en) * | 2018-11-21 | 2021-11-30 | Micron Technology, Inc. | Apparatuses and methods for a multi-bit duty cycle monitor |
| CN118629454A (zh) * | 2023-03-03 | 2024-09-10 | 长鑫存储技术有限公司 | 控制电路及存储器 |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3592386B2 (ja) | 1994-11-22 | 2004-11-24 | 株式会社ルネサステクノロジ | 同期型半導体記憶装置 |
| US6895522B2 (en) | 2001-03-15 | 2005-05-17 | Micron Technology, Inc. | Method and apparatus for compensating duty cycle distortion in a data output signal from a memory device by delaying and distorting a reference clock |
| US6940328B2 (en) * | 2002-08-28 | 2005-09-06 | Micron Technology, Inc. | Methods and apparatus for duty cycle control |
| US6967514B2 (en) * | 2002-10-21 | 2005-11-22 | Rambus, Inc. | Method and apparatus for digital duty cycle adjustment |
| KR100493046B1 (ko) * | 2003-02-04 | 2005-06-07 | 삼성전자주식회사 | 클럭의 듀티 사이클을 조정할 수 있는 주파수 체배기 및체배방법 |
| KR100560660B1 (ko) | 2003-03-28 | 2006-03-16 | 삼성전자주식회사 | 듀티 사이클 보정을 위한 장치 및 방법 |
| KR100540485B1 (ko) * | 2003-10-29 | 2006-01-10 | 주식회사 하이닉스반도체 | 듀티 보정 전압 발생 회로 및 방법 |
| KR100545148B1 (ko) * | 2003-12-09 | 2006-01-26 | 삼성전자주식회사 | 듀티 사이클 보정회로 및 그것을 사용한 지연동기루프회로 및듀티 사이클 보정방법 |
| JP2006065922A (ja) | 2004-08-25 | 2006-03-09 | Toshiba Corp | 半導体記憶装置 |
| KR100604914B1 (ko) | 2004-10-28 | 2006-07-28 | 삼성전자주식회사 | 반전 록킹 스킴에 따른 지연 동기 루프의 듀티 싸이클보정 회로 및 방법 |
| JP4963802B2 (ja) | 2005-06-28 | 2012-06-27 | ローム株式会社 | 電流制御回路、led電流制御装置および発光装置 |
| US7322001B2 (en) * | 2005-10-04 | 2008-01-22 | International Business Machines Corporation | Apparatus and method for automatically self-calibrating a duty cycle circuit for maximum chip performance |
| KR100954117B1 (ko) * | 2006-02-22 | 2010-04-23 | 주식회사 하이닉스반도체 | 지연 고정 루프 장치 |
| KR100853462B1 (ko) * | 2006-08-31 | 2008-08-21 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
| KR100857436B1 (ko) * | 2007-01-24 | 2008-09-10 | 주식회사 하이닉스반도체 | Dll 회로 및 그 제어 방법 |
| KR100892635B1 (ko) * | 2007-04-12 | 2009-04-09 | 주식회사 하이닉스반도체 | 듀티 사이클 보정 회로 |
| KR100897254B1 (ko) * | 2007-04-12 | 2009-05-14 | 주식회사 하이닉스반도체 | 듀티 사이클 보정 회로 및 방법 |
-
2008
- 2008-05-30 KR KR1020080051064A patent/KR100945797B1/ko not_active Expired - Fee Related
- 2008-12-29 US US12/345,480 patent/US8228104B2/en not_active Expired - Fee Related
-
2009
- 2009-02-13 TW TW098104775A patent/TW200949853A/zh unknown
- 2009-02-26 CN CN2009101186149A patent/CN101594129B/zh not_active Expired - Fee Related
- 2009-02-27 JP JP2009045778A patent/JP2009290859A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2009290859A5 (enExample) | ||
| US7906986B2 (en) | Data output driving circuit for a semiconductor apparatus | |
| KR101045071B1 (ko) | 데이터 출력회로 | |
| US7683597B2 (en) | PWM signal generating circuit and power supply apparatus comprising such PWM signal generating circuit | |
| CN101546990B (zh) | 用于实现双向数据总线的可编程输入/输出结构和方法 | |
| JP2009528635A5 (enExample) | ||
| JP2017517873A5 (enExample) | ||
| KR101163219B1 (ko) | 기준전압 레벨 설정 방법을 사용하는 집적회로 | |
| JP2009054273A5 (enExample) | ||
| TWI514774B (zh) | 半導體記憶體裝置的工作週期校正電路 | |
| TWI264005B (en) | Data output driver | |
| TW200741740A (en) | Word-line driver | |
| JP2010044850A5 (enExample) | ||
| KR20130029736A (ko) | Pwm 신호 출력 회로 | |
| JP2009230805A5 (enExample) | ||
| TWI390847B (zh) | 輸出電路及其驅動方法 | |
| JP2011015136A5 (enExample) | ||
| US8698553B2 (en) | Internal voltage generating circuit | |
| CN109661764B (zh) | 低静态电流dc至dc变换器 | |
| JP6699480B2 (ja) | 信号処理装置 | |
| JP4921329B2 (ja) | A/d変換回路 | |
| JP6600471B2 (ja) | 磁気センサ装置 | |
| CN104125682B (zh) | 发光二极管驱动器 | |
| KR101173978B1 (ko) | 온도 감지 회로 및 그것의 동작 방법 | |
| JP2007305288A5 (enExample) |