JP2008503178A - Qエンハンスメント回路および方法 - Google Patents
Qエンハンスメント回路および方法 Download PDFInfo
- Publication number
- JP2008503178A JP2008503178A JP2007527230A JP2007527230A JP2008503178A JP 2008503178 A JP2008503178 A JP 2008503178A JP 2007527230 A JP2007527230 A JP 2007527230A JP 2007527230 A JP2007527230 A JP 2007527230A JP 2008503178 A JP2008503178 A JP 2008503178A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- enhancement circuit
- terminal
- resistor
- enhancement
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/10—Frequency selective two-port networks using negative impedance converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/46—One-port networks
- H03H11/52—One-port networks simulating negative resistances
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/01—Frequency selective two-port networks
- H03H7/03—Frequency selective two-port networks comprising means for compensation of loss
Landscapes
- Amplifiers (AREA)
- Networks Using Active Elements (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
- Paper (AREA)
- Filters And Equalizers (AREA)
Abstract
【選択図】図2
Description
本発明はここにおいて特定の適用に対して示されている実施形態を参照して説明されているが、本発明はそれに限定されないことを認識しなければならない。当業者は、本発明の技術的範囲内における付加的な修正、適用および実施形態ならびに本発明が非常に有用なものとなる付加的な分野を認識するであろう。
Claims (17)
- 寄生抵抗RL1を有するコンポーネントに対するQエンハンスメント回路(40)において、
前記コンポーネントと直列に配置された第1の抵抗R1と、
前記コンポーネントと直列に配置された前記抵抗を負性抵抗にする第1の回路(Q1、Q2、42および44)とを具備していることを特徴とするQエンハンスメント回路。 - 前記コンポーネントはインダクタL1である請求項1記載のQエンハンスメント回路。
- 前記コンポーネントと直列に配置された前記抵抗R1は前記寄生抵抗RL1に等しい請求項1記載のQエンハンスメント回路。
- 前記抵抗を負性抵抗にする前記第1の手段は、第1のトランジスタQ1を備えている請求項1記載のQエンハンスメント回路。
- さらに、寄生抵抗RL2を有する第2のコンポーネントL2を備えている請求項4記載のQエンハンスメント回路。
- 前記第2のコンポーネントL2と直列に配置された第2の抵抗R2と、前記抵抗R2を負性抵抗にする第2の手段とを備えている請求項5記載のQエンハンスメント回路。
- 前記抵抗を負性抵抗にする前記第2の手段は第2のトランジスタQ2を備えている請求項6記載のQエンハンスメント回路。
- 前記トランジスタはそれぞれ、コレクタ端子と、ベース端子と、エミッタ端子を備えている請求項7記載のQエンハンスメント回路。
- 前記コレクタ端子は、前記第1の抵抗R1または前記第2の抵抗R2のそれぞれ1つに接続され、前記エミッタ端子は前記コンポーネントのそれぞれ1つに接続されている請求項8記載のQエンハンスメント回路。
- 第1のトランジスタのコレクタ端子と第2のトランジスタのベース端子との間に接続された第1の増幅器(42)と、前記第2のトランジスタのコレクタ端子と前記第1のトランジスタの前記ベース端子との間に接続された第2の増幅器(44)とを備えている請求項9記載のQエンハンスメント回路。
- 前記増幅器はそれぞれ利得が1の増幅器である請求項10記載のQエンハンスメント回路。
- 前記増幅器はそれぞれエミッタホロワである請求項11記載のQエンハンスメント回路。
- 前記トランジスタはそれぞれソース端子と、ゲート端子と、ドレイン端子を有している請求項7記載のQエンハンスメント回路。
- 前記各ドレイン端子は前記第1の抵抗R1または第2の抵抗R2のそれぞれ1つに接続され、前記ソース端子は前記コンポーネントのそれぞれ1つに接続されている請求項13記載のQエンハンスメント回路。
- 第1のトランジスタのドレイン端子と第2のトランジスタのゲート端子との間に接続された第1の増幅器(42)と、前記第2のトランジスタのドレイン端子と前記第1のトランジスタの前記ゲート端子との間に接続された第2の増幅器(44)とを備えている請求項14記載のQエンハンスメント回路。
- 前記増幅器はそれぞれ利得が1の増幅器である請求項15記載のQエンハンスメント回路。
- 前記各増幅器はそれぞれソースホロワである請求項16記載のQエンハンスメント回路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/864,158 US7202762B2 (en) | 2004-06-09 | 2004-06-09 | Q enhancement circuit and method |
PCT/US2005/012300 WO2006001878A1 (en) | 2004-06-09 | 2005-04-11 | Q enhancement circuit and method |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008503178A true JP2008503178A (ja) | 2008-01-31 |
JP4659832B2 JP4659832B2 (ja) | 2011-03-30 |
Family
ID=34965205
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007527230A Expired - Fee Related JP4659832B2 (ja) | 2004-06-09 | 2005-04-11 | Qエンハンスメント回路および方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7202762B2 (ja) |
EP (1) | EP1754308B1 (ja) |
JP (1) | JP4659832B2 (ja) |
KR (1) | KR100866235B1 (ja) |
DE (1) | DE602005009526D1 (ja) |
NO (1) | NO20070078L (ja) |
WO (1) | WO2006001878A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7884680B2 (en) * | 2008-06-30 | 2011-02-08 | Infineon Technologies Ag | Dynamically adjustable Q-factors |
DE102009012767B4 (de) * | 2009-03-12 | 2013-05-23 | Texas Instruments Deutschland Gmbh | Geschaltete Spannungsversorgung mit Stromabtastung |
US9124279B2 (en) * | 2012-09-03 | 2015-09-01 | Tensorcom, Inc. | Method and apparatus for an active negative-capacitor circuit to cancel the input capacitance of comparators |
RU2712784C1 (ru) * | 2019-02-04 | 2020-01-31 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Ростовский государственный университет путей сообщения" (ФГБОУ ВО РГУПС) | Способ измерения добротности резонатора |
US11047139B2 (en) | 2019-07-09 | 2021-06-29 | Schluter Systems L.P. | Veneer profile with fastening feature and related methods |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05251964A (ja) * | 1991-12-24 | 1993-09-28 | Nippondenso Co Ltd | 可変リアクタンス回路およびこれを用いた可変整合回路 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2181914B (en) * | 1985-10-22 | 1989-09-20 | Plessey Co Plc | Frequency doubling oscillator and heterodyne circuit incorporating same |
US5892425A (en) * | 1997-04-10 | 1999-04-06 | Virginia Tech Intellectual Properties, Inc. | Interwound center-tapped spiral inductor |
JPH11330851A (ja) * | 1998-05-11 | 1999-11-30 | Matsushita Electric Ind Co Ltd | 発振器 |
JP3923690B2 (ja) * | 1999-10-05 | 2007-06-06 | 株式会社東芝 | 電圧制御発振装置 |
US6469586B1 (en) * | 2000-08-25 | 2002-10-22 | Sige Semiconductor Inc. | Low voltage voltage-controlled oscillator topology |
US6681103B1 (en) * | 2000-08-25 | 2004-01-20 | Sige Semiconductor Inc. | On-chip image reject filter |
US6778023B2 (en) * | 2001-07-31 | 2004-08-17 | Nokia Corporation | Tunable filter and method of tuning a filter |
US6680655B2 (en) * | 2001-08-01 | 2004-01-20 | Sige Semiconductor Inc. | Automatic gain control for a voltage controlled oscillator |
JP2003045722A (ja) * | 2001-08-01 | 2003-02-14 | Sony Corp | インダクタ素子、および、インダクタ素子を用いた集積回路 |
US6621331B2 (en) * | 2001-08-07 | 2003-09-16 | Hrl Laboratories, Llc | Variable negative resistance cell for bipolar integrated circuits |
US6930562B2 (en) * | 2002-07-16 | 2005-08-16 | Matsushita Electric Industrial Co., Ltd. | Oscillation with multiple series circuits in parallel |
US6650163B1 (en) * | 2002-08-08 | 2003-11-18 | International Business Machines Corporation | Clock generator for integrated circuit |
JP4245391B2 (ja) * | 2003-03-27 | 2009-03-25 | 株式会社ルネサステクノロジ | 無線通信システムおよび通信用半導体集積回路 |
US6970048B1 (en) * | 2003-12-12 | 2005-11-29 | National Semiconductor Corporation | Inductive-capacitive (LC) based quadrature voltage controlled oscillator (VCO) with deterministic quadrature signal phase relationship |
US20050156681A1 (en) * | 2004-01-20 | 2005-07-21 | Koji Takinami | Voltage controlled oscillator |
KR100615552B1 (ko) * | 2004-06-01 | 2006-08-25 | 학교법인 한국정보통신학원 | 직렬 교차 연결된 상보형 트랜지스터를 이용한 전압 제어발진기 및 이를 이용한 신호 송수신 장치 |
-
2004
- 2004-06-09 US US10/864,158 patent/US7202762B2/en not_active Expired - Fee Related
-
2005
- 2005-04-11 WO PCT/US2005/012300 patent/WO2006001878A1/en not_active Application Discontinuation
- 2005-04-11 DE DE602005009526T patent/DE602005009526D1/de active Active
- 2005-04-11 KR KR1020067025933A patent/KR100866235B1/ko not_active IP Right Cessation
- 2005-04-11 JP JP2007527230A patent/JP4659832B2/ja not_active Expired - Fee Related
- 2005-04-11 EP EP05735127A patent/EP1754308B1/en not_active Expired - Fee Related
-
2007
- 2007-01-05 NO NO20070078A patent/NO20070078L/no not_active Application Discontinuation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05251964A (ja) * | 1991-12-24 | 1993-09-28 | Nippondenso Co Ltd | 可変リアクタンス回路およびこれを用いた可変整合回路 |
Also Published As
Publication number | Publication date |
---|---|
EP1754308B1 (en) | 2008-09-03 |
EP1754308A1 (en) | 2007-02-21 |
NO20070078L (no) | 2007-01-05 |
US7202762B2 (en) | 2007-04-10 |
DE602005009526D1 (de) | 2008-10-16 |
US20050275490A1 (en) | 2005-12-15 |
KR20070014196A (ko) | 2007-01-31 |
WO2006001878A1 (en) | 2006-01-05 |
KR100866235B1 (ko) | 2008-10-30 |
JP4659832B2 (ja) | 2011-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8779855B2 (en) | Power amplification circuit having transformer | |
JP4206589B2 (ja) | 分布増幅器 | |
US7521996B2 (en) | Differential amplifier and radio system with a differential amplifier | |
JP4659832B2 (ja) | Qエンハンスメント回路および方法 | |
JP4570339B2 (ja) | バイアス付与用アクティブ装荷装置を備えた超広帯域分布型増幅回路 | |
KR100704526B1 (ko) | 액티브 차동-단일단 변환기 | |
KR20090102890A (ko) | 전력효율이 향상된 e급 전력 증폭기 | |
US9124251B2 (en) | Two stage source-follower based filter | |
US9252744B2 (en) | Low-noise electronic circuit simulating the behavior of an inductance | |
EP0690562A1 (en) | Transconductor circuit with high-linearity differential input and active filter thereof | |
WO2001056149A2 (en) | Low distortion driving amplifier for integrated filters | |
US20050057309A1 (en) | Transistor amplifier | |
JP2639808B2 (ja) | アクテイブフイルタ | |
JP3300301B2 (ja) | 低域通過フィルタ | |
WO2000055964A1 (en) | Linearized transconductance cell | |
JP6479280B1 (ja) | 可変インダクタ回路 | |
JP2007274179A (ja) | 同調回路及びこれに用いる可変利得減衰器 | |
JP3300321B2 (ja) | 低域通過フィルタ回路 | |
EP1562290A1 (en) | A biquad notch filter | |
EP3407487A1 (en) | High linearity signal amplifier | |
JP3145690B2 (ja) | ジャイレータ遅延回路 | |
JP4761851B2 (ja) | 帰還形信号処理回路 | |
JP2002374132A (ja) | 分布増幅器 | |
JPH0832365A (ja) | 増幅回路 | |
JPH0653752A (ja) | 増幅器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071106 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071106 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100413 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100712 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100803 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101104 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101130 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101227 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140107 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |