JP2008235477A - フォトダイオードおよびそれを用いたフォトic - Google Patents

フォトダイオードおよびそれを用いたフォトic Download PDF

Info

Publication number
JP2008235477A
JP2008235477A JP2007071344A JP2007071344A JP2008235477A JP 2008235477 A JP2008235477 A JP 2008235477A JP 2007071344 A JP2007071344 A JP 2007071344A JP 2007071344 A JP2007071344 A JP 2007071344A JP 2008235477 A JP2008235477 A JP 2008235477A
Authority
JP
Japan
Prior art keywords
silicon semiconductor
layer
semiconductor layer
diffusion layer
thickness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007071344A
Other languages
English (en)
Inventor
Noriyuki Miura
規之 三浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP2007071344A priority Critical patent/JP2008235477A/ja
Priority to US12/037,115 priority patent/US8039917B2/en
Priority to KR20080021245A priority patent/KR101486286B1/ko
Priority to CN2008100855165A priority patent/CN101271934B/zh
Publication of JP2008235477A publication Critical patent/JP2008235477A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035272Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions characterised by at least one potential jump barrier or surface barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/103Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier being of the PN homojunction type
    • H01L31/1037Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier being of the PN homojunction type the devices comprising active layers formed only by AIVBVI compounds

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Light Receiving Elements (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

【課題】シリコン半導体層と絶縁層との界面での反射の影響を避けて紫外線の総量を正確に検出することが可能なフォトダイオードを提供する。
【解決手段】フォトダイオードが、絶縁層上に形成された第1のシリコン半導体層と、絶縁層上に形成された3nm以上、36nm以下の厚さを有する第2のシリコン半導体層と、前記第2のシリコン半導体層に形成された、P型およびN型のいずれか一方の型の不純物を低濃度に拡散させた低濃度拡散層と、第1のシリコン半導体層に形成された、P型の不純物を高濃度に拡散させたP型高濃度拡散層、およびこのP型高濃度拡散層に、低濃度拡散層を挟んで対向し、N型の不純物を高濃度に拡散させたN型高濃度拡散層と、を備える。
【選択図】 図5

Description

本発明は、光、特に紫外線を受けて電流を発生させるフォトダイオードおよびそれを用いたフォトICに関する。
今日、オゾン層の破壊による紫外線の照射量の増加に伴い、太陽光に含まれる紫外線の人体や環境に与える影響が懸念されるようになってきている。
紫外線は、波長400nm以下の紫外線領域の視認できない光のことをいうが、太陽光には、紫外線の他に可視光や赤外線が含まれているため、紫外線を検出するフォトダイオードには、紫外線のみを分離して検出することが求められる。
このため、一般にフォトダイオードの上面に紫外線のみを透過させる紫外線透過フィルタを設けて紫外線のみを分離し検出している。
この紫外線透過フィルタは、劣化により紫外線の透過量が低下するため、従来のフォトダイオードは、シリコン基板上に埋込み酸化膜を挟んでシリコン半導体層を形成したSOI(Silicon On Insulator)構造の半導体ウェハのN型不純物を低濃度に拡散させたシリコン半導体層に、N型不純物を高濃度に拡散させ「E」字状の櫛型に形成したN+拡散層と、P型不純物を高濃度に拡散させ「π」字状の櫛型に形成したP+拡散層との櫛歯部を噛合わせ、これらを対向配置して横型のフォトダイオードを形成し、そのシリコン半導体層の厚さを150nm程度の厚さとして、可視光を通過させ、紫外線のみを吸収している(例えば、特許文献1参照。)。
特開平7−162024号公報(第3頁段落0020、第4頁段落0025−第5頁段落0035、第2図、第3図)
しかしながら、上述した従来の技術においては、SOI構造の半導体ウェハの埋込み酸化膜上にシリコン半導体層を形成し、そのシリコン半導体層の厚さを150nm程度の厚さとして、可視光を通過させ、紫外線のみを吸収するフォトダイオードを形成しているため、以下に示す知見により、シリコン半導体層と埋込み酸化膜との界面での反射の影響を避けることができず、波長400nm以下の紫外線領域の紫外線の総量を正確に検出することができないという問題がある。
すなわち、発明者は、可視光を通過させ、紫外線の波長領域のみを吸収する、つまり紫外線を選択的に検出できるシリコン半導体層の厚さを計算により求めた。
すなわち、シリコン中における光吸収率I/Ioは、式(1)に示すベールの法則により表される。
I/Io=exp(−αZ) ・・・・・・・・・・・・・(1)
ここに、αは光吸収係数、Zは光の進入深さ、Iは深さZにおける光強度、Ioは入射光強度を示す。
光吸収係数αの波長依存性を考慮し、式(1)を用いてシリコン半導体層の厚さ(Z)毎に光吸収率I/Ioを求め、シリコン半導体層4の厚さに対する光吸収率I/Ioが10%となる波長を求めると、図1に示すように、波長400nm以下の紫外線領域で選択的に感度を有するようにするためには、シリコン半導体層の厚さを50nm以下の厚さにすればよいことが判る。
上記の計算結果に基づいて、SOI構造の半導体ウェハに、厚さを50nm以下の範囲で様々に変化させたシリコン半導体層を形成し、そのシリコン半導体層に横型のフォトダイオードを形成してこれらの光の波長に対する感度を実験により計測した。
図2はシリコン半導体層4の厚さを40.04nmとしたときのフォトダイオードの感度を示すグラフである。
図2に示すように、厚さを約40nmとしたフォトダイオードにおいては、波長400nm以下の紫外線の波長領域より長い可視光の波長領域(紫色)にサブピーク(図2に示す丸印)が存在し、検出される光電流に可視光の波長領域に反応した光電流が含まれてしまうことが判る。
これは、上記の計算においては、光がシリコン半導体層をそのまま通過すると仮定して計算したが、実際のフォトダイオードにおいては、シリコン半導体層と埋込み酸化膜との界面で光が反射し、光の通過する経路の長さが長くなって紫外線の波長領域より長い波長の可視光と反応し、これがシリコン半導体層に吸収され、サブピークとなって現出するためと考えられる。
このような、サブピークは、更に薄いシリコン半導体層においても現出し、その現出する波長(サブピーク波長という。)を実験により求めた結果を図3に示す。
図3に示すように、サブピーク波長はシリコン半導体層の厚さが薄くなるに従って短くなり、シリコン半導体層の厚さをTsi(単位:nm)とし、サブピーク波長をLs(単位:nm)としたときに、
Ls=2.457Tsi+312.5 ・・・・・・・・・(2)
で表される実験式で近似され、シリコン半導体層と埋込み酸化膜との界面での反射の影響を避けて、波長400nmより長い波長の可視光と反応させないため、つまり可視光の波長領域のサブピークにより、検出された紫外線の総量に可視光の波長領域の光電流が加わることによる誤差を回避するためには、シリコン半導体層の厚さを36nm以下の厚さにすることが必要である。
本発明は、上記の知見に基づいてなされたもので、シリコン半導体層と絶縁層との界面での反射の影響を避けて紫外線の総量を正確に検出することが可能なフォトダイオードを提供することを目的とする。
本発明は、上記課題を解決するために、フォトダイオードが、絶縁層上に形成された第1のシリコン半導体層と、前記絶縁層上に形成された3nm以上、36nm以下の厚さを有する第2のシリコン半導体層と、前記第2のシリコン半導体層に形成された、P型およびN型のいずれか一方の型の不純物を低濃度に拡散させた低濃度拡散層と、前記第1のシリコン半導体層に形成された、P型の不純物を高濃度に拡散させたP型高濃度拡散層、および該P型高濃度拡散層に、前記低濃度拡散層を挟んで対向し、N型の不純物を高濃度に拡散させたN型高濃度拡散層と、を備えたことを特徴とする。
これにより、本発明は、低濃度拡散層を形成する第2のシリコン半導体層の厚さにより受光した可視光を、シリコン半導体層と絶縁層との界面での反射を含めてカットすることができ、受光した光から紫外線を選択的に検出して、その総量を正確に検出することができるという効果が得られる。
以下に、図面を参照して本発明によるフォトダイオードの実施例について説明する。
図4は実施例のフォトダイオードの上面を示す説明図、図5は実施例のフォトダイオードの断面を示す説明図、図6ないし図9は実施例のフォトICの製造方法を示す説明図である。
なお、図5は図4のA−A断面線に沿った断面図である。
図4、図5において、1はフォトダイオードであり、図示しないシリコン(Si)からなるシリコン基板上に、酸化シリコン(SiO)からなる絶縁層としての埋込み酸化膜3を挟んで薄い単結晶シリコンからなるシリコン半導体層4を形成したSOI構造の半導体ウェハのシリコン半導体層4に形成されている。
シリコン半導体層4上には、図6ないし図9に示すように、フォトダイオード1を形成するためのダイオード形成領域6や、MOSFET(Metal Oxide Semiconductor Field Effect Transistor)としてのnMOS素子21やpMOS素子31(後述)を形成するためのトランジスタ形成領域8a、8bが設定されている。
また、ダイオード形成領域6には、P−拡散層15(後述)を形成するための低濃度拡散層形成領域6aが設定されている。
更に、ダイオード形成領域6、トランジスタ形成領域8a、8bのそれぞれの周囲を矩形の枠状に囲う領域には、素子分離層9を形成するための素子分離領域10が設定されている。
本実施例のシリコン半導体層4は、異なる厚さに設定された第1および第2のシリコン半導体層4a、4bにより構成され、低濃度拡散層形成領域6aのシリコン半導体層4のみが、第1のシリコン半導体層4aより厚さの薄い第2のシリコン半導体層4bの厚さに設定され、その厚さは、上記した知見により波長400nm以下の紫外線領域の紫外線を選択的に検出するために、36nm以下の厚さ(本実施例では、35nm)に形成されている。
この場合に、第2のシリコン半導体層4bの厚さの下限は3nmに設定することが望ましい。
第2のシリコン半導体層4bの厚さを3nm未満にすると、半導体ウェハに第2のシリコン半導体層4bを形成する場合における厚さのバラツキを吸収することが困難になるからである。
素子分離層9は、素子分離領域10の厚さの厚い第1のシリコン半導体層4aに、酸化シリコン等の絶縁材料で埋込み酸化膜3に達して形成されており、ダイオード形成領域6、および第1のシリコン半導体層4aのトランジスタ形成領域8a、8bの隣合うそれぞれの間を電気的に絶縁分離する機能を有している。
なお、本説明においては、図4、図5等に示すように、素子分離層9は区別のために網掛けを付して示してある。
本実施例のフォトダイオード1は、厚さの異なる第1および第2のシリコン半導体層4a、4bを有するダイオード形成領域6に形成される。
12はP型高濃度拡散層としてのP+拡散層であり、ダイオード形成領域6の第1のシリコン半導体層4aにボロン(B)等のP型不純物を比較的高濃度に拡散させて形成された拡散層であって、図4に示すように、素子分離層9の内側の一の辺9aに接する峰部12aと、峰部12aから一の辺9aに対向する素子分離層9の内側の他の辺9bに向けて延在する複数の櫛歯部12bとで形成された櫛型に形成される。
本実施例のP+拡散層12は、峰部12aから2本の櫛歯部12bを延在させて「π」字状に形成されている。
14はN型高濃度拡散層としてのN+拡散層であり、ダイオード形成領域6の第1のシリコン半導体層4aに、P型高濃度拡散層と逆の型、つまりリン(P)や砒素(As)等のN型不純物を比較的高濃度に拡散させて形成された拡散層であって、図4に示すように、素子分離層9の内側の他の辺9bに接する峰部14aと、峰部14aから対向する一の辺9aに向けて延在する複数の櫛歯部14bとで形成された櫛型に形成される。
本実施例のN+拡散層14は、峰部14aの両端部と中央部から3本の櫛歯部14bを延在させて「E」字状に形成されている。
15は低濃度拡散層としてのP−拡散層であり、互いに離間して櫛歯部12b、14bを噛合わせて対向配置されたP+拡散層12とN+拡散層14とにそれぞれ隣接する低濃度拡散層形成領域6a((図4に示すダイオード形成領域6の「π」字状のP+拡散層12と、「E」字状のN+拡散層14とに挟まれた領域)の第2のシリコン半導体層4bに、P型不純物を比較的低濃度に拡散させて形成された拡散層であって、ここに形成される空乏層に吸収された紫外線により電子−正孔対が発生する部位である。
上記の構成により、本実施例のフォトダイオード1は、図4に示すように、そのP+拡散層12とN+拡散層14とを、それぞれの櫛歯部12b、14bを噛合わせてP−拡散層15を挟んで対向配置し、それぞれのP−拡散層15との境界16を除く周縁の部位を、素子分離層9に接するようにして形成されている。
本実施例のフォトダイオード1は、図9(P13)に示すように、厚さの厚い第1のシリコン半導体層4aに形成されるnMOS素子21およびpMOS素子31とともに形成される。
本実施例のnMOS素子21は、第1のシリコン半導体層4aに設定されたトランジスタ形成領域8aに形成される。
図9(P13)において、22はゲート酸化膜であり、酸化シリコン等の絶縁材料からなる比較的膜厚の薄い絶縁膜である。
23はゲート電極であり、ソース層25(後述)と同じ型の不純物(本実施例ではN型)を比較的高濃度に拡散させたポリシリコン等からなる電極であって、トランジスタ形成領域8aのゲート長方向の中央部にゲート酸化膜22を挟んで第1のシリコン半導体層4aに対向して形成され、その側面には窒化シリコン(Si)等の絶縁材料からなるサイドウォール24が形成されている。
トランジスタ形成領域8aのゲート電極23の両側の第1のシリコン半導体層4aには、N型不純物を比較的高濃度に拡散させたソース層25およびドレイン層26が形成され、それぞれのゲート電極23側にはソース層25およびドレイン層26のそれぞれのエクステンション部27がソース層25と同じ型の不純物をソース層25より低濃度(中濃度という。)に拡散させて形成されている。
ゲート酸化膜22下のソース層25およびドレイン層26のそれぞれのエクステンション部27の間の第1のシリコン半導体層4aには、ソース層25とは逆の型の不純物であるP型不純物を比較的低濃度に拡散させたnMOS素子21のチャネルが形成されるチャネル領域28が形成されている。
本実施例のpMOS素子31は、第1のシリコン半導体層4aに設定されたトランジスタ形成領域8bにnMOS素子21と不純物の型を逆にして同様に形成され、ソース層35およびドレイン層36と、ソース層35とドレイン層36のそれぞれのエクステンション部37の間のチャネル領域38にゲート酸化膜32を挟んで対向する側面にサイドウォール24が形成されたゲート電極33とを有している。
本実施例のフォトダイオード1のP+拡散層12と、pMOS素子31のソース層35およびドレイン層36とは、それぞれP型の同じ不純物を同じ濃度に拡散させて形成され、フォトダイオード1のN+拡散層14と、nMOS素子21のソース層25およびドレイン層26とは、それぞれN型の同じ不純物を同じ濃度に拡散させて形成される。
更に、フォトダイオード1のP−拡散層15と、nMOS素子21のチャネル領域28とは、それぞれP型の同じ不純物を同じ濃度に拡散させて形成される。
なお、上記のゲート長方向は、第1のシリコン半導体層4aの上面と平行にソース層25または35からドレイン層26または36へ向かう方向、またはその逆の方向をいう。
図6ないし図8において、41はマスク部材としてのレジストマスクであり、フォトリソグラフィによりシリコン半導体層4上に塗布されたポジ型またはネガ型のレジストを露光および現像処理して形成されたマスクパターンであって、本実施例のエッチングやイオン注入におけるマスクとして機能する。
上記の第1のシリコン半導体層4aの厚さは、30nm以上の厚さに形成される。
第1のシリコン半導体層4aの厚さを30nm以上とするのは、図10に示すP+拡散層12のシート抵抗の実験結果、および図11に示すN+拡散層14のシート抵抗の実験結果に示すように、ダイオード形成領域6の第1のシリコン半導体層4aに形成されるフォトダイオード1のP+拡散層12およびN+拡散層14の厚さを、それぞれ30nm以上とした場合にはシート抵抗が約20Ω/□以下の範囲で安定しているが、それぞれの厚さを30nm未満にするとシート抵抗が極度に上昇し、フォトダイオード1からの出力が低下するからである。なお図10、図11における横軸は、それぞれP+拡散層12、N+拡散層14のゲート長方向の幅、つまり図5に示す断面方向のそれぞれの幅である。
この場合に、第1のシリコン半導体層4a厚さは、30nm以上の厚さで、同じ第1のシリコン半導体層4aに形成されるnMOS素子21やpMOS素子31を効率的に作動させることができる厚さに設定することが望ましい。
P+拡散層12およびN+拡散層14を形成する第1のシリコン半導体層4aの厚さを 、nMOS素子21やpMOS素子31を形成するシリコン半導体層4の厚さと同じ厚さすれば、P+拡散層12およびN+拡散層14に達するコンタクトホールの深さをnMOS素子21およびpMOS素子31のソース層等の拡散層に達するコンタクトホールの深さと同じにすることができ、コンタクトプラグを形成するときの工程を簡素化してフォトIC40の製造工程を簡略化することができるからである。
この場合に、MOSFET(nMOS素子21やpMOS素子31)を形成するシリコン半導体層4の厚さ、つまり第1のシリコン半導体層4aの厚さを40nm以上とすることが望ましく、その上限は100nm程度とすることが望ましい。
MOSFETを形成するシリコン半導体層4の厚さを40nm未満とすると、MOSFETを形成するシリコン半導体層4の厚さの成膜時の膜厚バラツキ(±10nm程度)の影響が大きくなりすぎ、MOSFETの閾電圧のバラツキが増加してMOSFETの品質を安定させることができなくなり、フォトIC40の歩留りが低下するからである。
本実施例の第1のシリコン半導体層4a厚さは、50nmに設定されている。
以下に、図6ないし図9にPで示す工程に従って、本実施例のフォトICの製造方法について説明する。
本実施例の半導体ウェハのシリコン半導体層4は、SIMOX(SePration by Implanted Oxygen)法により埋込み酸化膜3上に薄いシリコン層を残して形成されたSOI構造の半導体ウェハ、または埋込み酸化膜3上に薄いシリコン層を貼り付けて形成されたSOI構造の半導体ウェハの薄いシリコン層に熱酸化法により犠牲酸化膜を形成し、これをウェットエッチングにより除去して第1のシリコン半導体層4aの厚さと同じ50nmに形成される。
埋込み酸化膜3上に所定の厚さ(本実施例では、50nm)のシリコン半導体層4を形成した半導体ウェハのシリコン半導体層4上に熱酸化法により薄い膜厚のパッド酸化膜を形成し、そのパッド酸化膜上にCVD(Chemical Vapor Deposition)法により窒化シリコンからなるシリコン窒化膜を形成し、フォトリソグラフィによりシリコン窒化膜上に、ダイオード形成領域6およびトランジスタ形成領域8a、8bを覆う、つまり素子分離領域10を露出させたレジストマスク41(不図示)を形成し、これをマスクとして、異方性エッチングによりシリコン窒化膜を除去してパッド酸化膜を露出させる。
前記のレジストマスク41を除去し、露出したシリコン窒化膜をマスクとしてLOCOS(Local Oxidation Of Silicon)法により、素子分離領域10のシリコン半導体層4を酸化して埋込み酸化膜3に達する素子分離層9を形成し、ウェットエッチングによりシリコン窒化膜およびパッド酸化膜を除去し、シリコン半導体層4のそれぞれの素子分離領域10に素子分離層9を形成する。
P1(図6)、上記のようにして素子分離層9が形成されたシリコン半導体層4上に、CVD法により窒化シリコンからなるシリコン窒化膜43を形成し、フォトリソグラフィによりシリコン窒化膜43上に、ダイオード形成領域6の低濃度拡散層形成領域6aを露出させたレジストマスク41を形成し、これをマスクとして、異方性エッチングによりシリコン窒化膜43を除去して低濃度拡散層形成領域6aのシリコン半導体層4を露出させる。
P2(図6)、工程P1で形成したレジストマスク41を除去し、熱酸化法により低濃度拡散層形成領域6aのシリコン半導体層4に犠牲酸化膜44を形成する。
P3(図6)、ウェットエッチングにより犠牲酸化膜44を除去し、熱燐酸に浸漬してシリコン窒化膜43を除去し、低濃度拡散層形成領域6aのシリコン半導体層4の厚さを35nmの厚さとした第2のシリコン半導体層4bを形成する。
これにより、シリコン窒化膜43に覆われていた低濃度拡散層形成領域6a以外の領域のシリコン半導体層4が、第1のシリコン半導体層4aとして形成される。
P4(図6)、フォトリソグラフィによりトランジスタ形成領域8aの第1のシリコン半導体層4a、および第2のシリコン半導体層4bを含むダイオード形成領域6を露出させたレジストマスク41を形成し、これをマスクとして、露出している第1および第2のシリコン半導体層4a、4bにP型不純物イオンを注入し、トランジスタ形成領域8aの第1のシリコン半導体層4aにP型不純物を比較的低濃度に拡散させたnMOS素子21のチャネル領域28を形成すると共に、ダイオード形成領域6の第2のシリコン半導体層4bにP型不純物を比較的低濃度に拡散させたフォトダイオード1のP−拡散層15を形成する。
このとき、ダイオード形成領域6の第1のシリコン半導体層4aにも、比較的低濃度にP型不純物を拡散させる。
P5(図7)、工程P4で形成したレジストマスク41を除去し、再度フォトリソグラフィによりトランジスタ形成領域8bの第1のシリコン半導体層4aを露出させたレジストマスク41を形成し、これをマスクとして、露出している第1のシリコン半導体層4aにN型不純物イオンを注入し、トランジスタ形成領域8bの第1のシリコン半導体層4aにN型不純物を比較的低濃度に拡散させたpMOS素子31のチャネル領域38を形成する。
P6(図7)、熱酸化法により第1および第2のシリコン半導体層4a、4bの上面を酸化してシリコン酸化膜45を形成し、そのシリコン酸化膜45上にCVD法によりポリシリコンを堆積して比較的厚膜のポリシリコン層46を形成する。
P7(図7)、フォトリソグラフィによりポリシリコン層46上に、トランジスタ形成領域8a、8bのゲート長方向の中央部のゲート電極23、33の形成領域を覆うレジストマスク41(不図示)を形成し、これをマスクとして異方性エッチングによりポリシリコン層46およびシリコン酸化膜45をエッチングし、ゲート酸化膜22、32を介してトランジスタ形成領域8a、8bのそれぞれの第1のシリコン半導体層4aに形成されたチャネル領域28、38に対向するゲート電極23、33を形成し、前記のレジストマスク41を除去する。
P8(図7)、フォトリソグラフィによりダイオード形成領域6のN+拡散層14の形成領域(図4に示す「E」字状の部位)およびトランジスタ形成領域8aを露出させたレジストマスク41を形成し、これをマスクとして、露出している第1のシリコン半導体層4aおよびゲート電極23のポリシリコンにN型不純物イオンを注入し、ゲート電極23の両側の第1のシリコン半導体層4aにN型不純物を中濃度に拡散させたnMOS素子21のエクステンション部27を形成すると共に、ゲート電極23およびダイオード形成領域6のN+拡散層14の形成領域の第1のシリコン半導体層4aに中濃度のN型不純物を拡散させる。
P9(図8)、工程P8で形成したレジストマスク41を除去し、フォトリソグラフィによりダイオード形成領域6のP+拡散層12の形成領域(図4に示す「π」字状の部位)およびトランジスタ形成領域8bを露出させたレジストマスク41を形成し、これをマスクとして露出している第1のシリコン半導体層4aおよびゲート電極33のポリシリコンにP型不純物イオンを注入し、ゲート電極33の両側の第1のシリコン半導体層4aにP型不純物を中濃度に拡散させたpMOS素子31のエクステンション部37を形成すると共に、ゲート電極33およびダイオード形成領域6のP+拡散層12の形成領域の第1のシリコン半導体層4aに中濃度のP型不純物を拡散させる。
P10(図8)、工程P9で形成したレジストマスク41を除去し、ゲート電極23、33および第1および第2のシリコン半導体層4a、4b上の全面にCVD法により窒化シリコンを堆積してシリコン窒化膜を形成し、シリコン窒化膜を選択的にエッチングする異方性エッチングによりシリコン窒化膜をエッチングして、ゲート電極23、33の上面および第1および第2のシリコン半導体層4a、4bの上面を露出させ、ゲート電極23、33の側面にサイドウォール24を形成する。
P11(図8)、フォトリソグラフィにより上記工程P8と同様のレジストマスク41を形成し、これをマスクとして露出している第1のシリコン半導体層4aおよびゲート電極23のポリシリコンにN型不純物イオンを注入し、サイドウォール24の両側の第1のシリコン半導体層4aにN型不純物を比較的高濃度に拡散させたnMOS素子21のソース層25、ドレイン層26、およびダイオード形成領域6の第1のシリコン半導体層4aにフォトダイオード1のN+拡散層14を形成すると共に、ゲート電極23に比較的高濃度のN型不純物を拡散させる。
P12(図8)、工程P11で形成したレジストマスク41を除去し、フォトリソグラフィにより上記工程P9と同様のレジストマスク41を形成し、これをマスクとして露出している第1のシリコン半導体層4aおよびゲート電極33のポリシリコンにP型不純物イオンを注入し、サイドウォール24の両側の第1のシリコン半導体層4aにP型不純物を比較的高濃度に拡散させたpMOS素子31のソース層35、ドレイン層36、およびダイオード形成領域6の第1のシリコン半導体層4aにフォトダイオード1のP+拡散層12を形成すると共に、ゲート電極33に比較的高濃度のP型不純物を拡散させる。
P13(図9)、工程P12で形成したレジストマスク41を除去し、各拡散層を活性化させるための熱処理を施して、本実施例のフォトダイオード1、並びにnMOS素子21、pMOS素子31を形成する。
その後に、素子分離層9上等のシリコン半導体層4上の全面に、CVD法により酸化シリコン等の絶縁材料を比較的厚く堆積し、その上面を平坦化処理して層間絶縁膜を形成し、フォトリソグラフィにより層間絶縁膜上に、P+拡散層12およびN+拡散層14、ソース層25、35およびドレイン層26、36上のコンタクトホールの形成領域の層間絶縁膜を露出させた開口部を有するレジストマスク41(不図示)を形成し、これをマスクとして酸化シリコンを選択的にエッチングする異方性エッチングにより層間絶縁膜を貫通してP+拡散層12およびN+拡散層14、ソース層25、35およびドレイン層26、36に達するコンタクトホールを形成し、前記のレジストマスク41の除去後に、CVD法またはスパッタ法によりコンタクトホール内に導電材料を埋め込んでコンタクトプラグを形成し、その上面を平坦化処理して層間絶縁膜の上面を露出させる。
次いで、前記と同様にして、ゲート電極23、33に達するコンタクトホールに導電材料を埋込んでコンタクトプラグを形成し、平坦化処理を施して本実施例のフォトIC40を形成する。
このようにして形成されたフォトダイオード1は、そのP−拡散層15が、膜厚を3nm以上、36nm以下(本実施例では、35nm)とした第2のシリコン半導体層4bに形成されているので、フォトダイオード1が受光した可視光は、第1のシリコン半導体層4bと埋込み酸化膜3との界面で反射したとしても、可視光のサブピークが現出することはなく、第1のシリコン半導体層4bの厚さにより可視光をカットして、波長400nm以下の紫外線領域の紫外線の総量を正確に検出することができる。
また、本実施例のフォトダイオード1のP+拡散層12およびN+拡散層14は、30nm以上の厚さ(本実施例では、50nm)を有する第1のシリコン半導体層4aに形成されているので、シート抵抗が過大になることはなく、フォトダイオード1からの出力が低下することもない。
更に、P+拡散層12およびN+拡散層14を形成する第1のシリコン半導体層4aの厚さを、nMOS素子21およびpMOS素子31を形成するシリコン半導体層4の厚さと同じ厚さ形成したので、P+拡散層12およびN+拡散層14に達するコンタクトホールの深さをnMOS素子21およびpMOS素子31のソース層等の拡散層に達するコンタクトホールの深さと同じにすることができ、nMOS素子21等を形成するシリコン半導体層4の厚さ他の厚さにした場合に較べてコンタクトプラグを形成するときの工程を簡素化して、フォトIC40の製造工程の簡略化を更に図ることができる。
この場合に、nMOS素子21およびpMOS素子31を形成するシリコン半導体層4の厚さを40nm以上とすれば、MOSFETを形成するシリコン半導体層4の厚さの成膜時の膜厚バラツキの影響を抑制して、MOSFETの閾電圧のバラツキが低減することができ、MOSFETの品質を安定させることが可能になり、フォトIC40の歩留りを向上させることができる。
更に、本実施例のフォトダイオード1は、そのP−拡散層15がフォトIC40を構成するnMOS素子21のチャネル領域28と同じP型不純物を同じ濃度に拡散させているので、nMOS素子21のチャネル領域28を形成する工程P4において、同じレジストマスク41を用いて同時に形成することが可能になり、フォトIC40の製造工程の簡略化を図ることができる。
更に、フォトダイオード1のN+拡散層14が、フォトIC40を構成するnMOS素子21のソース層25、ドレイン層26と同じN型不純物を同じ濃度に拡散させているので、nMOS素子21のソース層25、ドレイン層26を形成する工程P11において、同じレジストマスク41を用いて同時に形成することが可能になり、フォトIC40の製造工程の簡略化を図ることができる。
更に、フォトダイオード1のP+拡散層12が、フォトIC40を構成するpMOS素子31のソース層35、ドレイン層36と同じP型不純物を同じ濃度に拡散させているので、pMOS素子31のソース層35、ドレイン層36を形成する工程P12において、同じレジストマスク41を用いて同時に形成することが可能になり、フォトIC40の製造工程の簡略化を図ることができる。
以上説明したように、本実施例では、絶縁層上に形成された3nm以上、36nm以下の厚さを有する第2のシリコン半導体層にP型の不純物を低濃度に拡散させたフォトダイオードのP−拡散層を形成し、絶縁層上に形成された第1のシリコン半導体層に、P型の不純物を高濃度に拡散させたP+拡散層と、これにP−濃度拡散層を挟んで対向配置されたN型の不純物を高濃度に拡散させたN+拡散層と形成するようにしたことによって、P−拡散層を形成する第2のシリコン半導体層の厚さにより受光した可視光を、シリコン半導体層と絶縁層との界面での反射を含めてカットすることができ、受光した光から紫外線を選択的に検出して、その総量を正確に検出することができる。
また、P+拡散層およびN+拡散層の厚さを30nm以上の厚さにするようにしたことによって、フォトダイオードの高濃度拡散層のシート抵抗が過大になることを防止して、フォトダイオードからの出力の低下を防止することができる。
更に、P+拡散層およびN+拡散層を形成する第1のシリコン半導体層の厚さを、30nm以上で、MOSFETを形成するシリコン半導体層と同じ厚さに形成するようにしたことによって、P+拡散層およびN+拡散層の上面をMOSFETのソース層、ドレイン層の上面と同じ高さにすることができ、コンタクトプラグ形成時の工程を簡素化してフォトICの製造工程の簡略化を図ることができる。
更に、MOSFETを形成するシリコン半導体層の厚さを、40nm以上の厚さとしたことによって、MOSFETを形成するシリコン半導体層4の厚さの成膜時の膜厚バラツキの影響を抑制して、MOSFETの閾電圧のバラツキが低減することができ、フォトIC40の歩留りを向上させることができる。
なお、上記実施例においては、第1のシリコン半導体層の厚さは、第2のシリコン半導体層の厚さより厚い厚さに設定するとして説明したが、第1および第2のシリコン半導体層を30nm以上、36nm以下の範囲で、同じ厚さに設定してもよく、第1のシリコン半導体層の厚さを、30nm以上、36nm以下の範囲で、第2のシリコン半導体層の厚さより薄い厚さに形成にするようにしてもよい。このようにしても上記と同様の効果を得ることができる。
この第2のシリコン半導体層を、第1のシリコン半導体層から突出させる場合に、上記工程P10における選択的な異方性エッチングのときに、その選択比と、第1および第2のシリコン半導体層の不純物の濃度差とを利用して、濃度の薄い第2のシリコン半導体層を突出させるようにするとよい。
また、上記実施例においては、低濃度拡散層は、P型不純物を拡散させて形成するとして説明したが、N型の不純物を比較的低濃度に拡散させて形成しても、上記と同様の効果を得ることができる。
更に、上記実施例においては、P+拡散層は「π」字状、N+拡散層は「E」字状であるとして説明したが、それぞれの形状を逆にしてもよく、櫛歯部の数を更に多くしてもよい。
更に、上記実施例においては、P+拡散層およびN+拡散層には、櫛歯部を複数設け、これらを噛合わせて配置するとして説明したが、櫛歯部を設けずに、峰部のみを低濃度拡散層を挟んで対向配置するようにしてもよい。
更に、上記実施例においては、半導体ウェハは、シリコン基板に絶縁層としての埋込み酸化膜を挟んで形成されたシリコン半導体層を有するSOI構造の半導体ウェハであるとして説明したが、SOI構造の半導体ウェハは前記に限らず、絶縁層としてのサファイア基板上にシリコン半導体層を形成したSOS(Silicon On Sapphire)基板や、絶縁層としてのクオーツ基板上にシリコン半導体層を形成したSOQ(Silicon On Quartz)基板等のSOI構造の半導体ウェハであってもよい。
シリコン(100)のシリコン半導体層の厚さによる光吸収率が10%となる波長を示すグラフ シリコン半導体層の厚さを40.04nmとしたときのフォトダイオードの感度を示すグラフ シリコン半導体層の厚さによるサブピーク波長を示すグラフ 実施例のフォトダイオードの上面を示す説明図 実施例のフォトダイオードの断面を示す説明図 実施例のフォトICの製造方法を示す説明図 実施例のフォトICの製造方法を示す説明図 実施例のフォトICの製造方法を示す説明図 実施例のフォトICの製造方法を示す説明図 実施例のP+拡散層のシート抵抗を示すグラフ 実施例のN+拡散層のシート抵抗を示すグラフ
符号の説明
1 フォトダイオード
3 埋込み酸化膜
4 シリコン半導体層
4a 第1のシリコン半導体層
4b 第2のシリコン半導体層
6 ダイオード形成領域
6a 低濃度拡散層形成領域
8a、8b トランジスタ形成領域
9 素子分離層
9a 一の辺
9b 他の辺
10 素子分離領域
12 P+拡散層
12a、14a 峰部
12b、14b 櫛歯部
14 N+拡散層
15 P−拡散層
16 境界
21 nMOS素子
22、32 ゲート酸化膜
23、33 ゲート電極
24 サイドウォール
25、35 ソース層
26、36 ドレイン層
27、37 エクステンション部
28、38 チャネル領域
31 pMOS素子
40 フォトIC
41 レジストマスク
43 シリコン窒化膜
44 犠牲酸化膜
45 シリコン酸化膜
46 ポリシリコン層

Claims (4)

  1. 絶縁層上に形成された第1のシリコン半導体層と、
    前記絶縁層上に形成された3nm以上、36nm以下の厚さを有する第2のシリコン半導体層と、
    前記第2のシリコン半導体層に形成された、P型およびN型のいずれか一方の型の不純物を低濃度に拡散させた低濃度拡散層と、
    前記第1のシリコン半導体層に形成された、P型の不純物を高濃度に拡散させたP型高濃度拡散層、および該P型高濃度拡散層に、前記低濃度拡散層を挟んで対向し、N型の不純物を高濃度に拡散させたN型高濃度拡散層と、を備えたことを特徴とするフォトダイオード。
  2. 請求項1において、
    前記第1のシリコン半導体層は、30nm以上、100nm以下の厚さを有することを特徴とするフォトダイオード。
  3. 請求項1または請求項2に記載のフォトダイオードと、MOSFETとを備えたフォトICであって、
    前記第1のシリコン半導体層は、30nm以上の厚さで、前記MOSFETを形成するシリコン半導体層と同じ厚さを有することを特徴とするフォトIC。
  4. 請求項3において、
    前記MOSFETを形成するシリコン半導体層の厚さを、40nm以上の厚さとしたことを特徴とするフォトIC。
JP2007071344A 2007-03-19 2007-03-19 フォトダイオードおよびそれを用いたフォトic Pending JP2008235477A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2007071344A JP2008235477A (ja) 2007-03-19 2007-03-19 フォトダイオードおよびそれを用いたフォトic
US12/037,115 US8039917B2 (en) 2007-03-19 2008-02-26 Photodiode and photo IC using same
KR20080021245A KR101486286B1 (ko) 2007-03-19 2008-03-07 포토다이오드 및 그것을 사용한 포토 ic
CN2008100855165A CN101271934B (zh) 2007-03-19 2008-03-10 光电二极管以及使用了该光电二极管的光电ic

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007071344A JP2008235477A (ja) 2007-03-19 2007-03-19 フォトダイオードおよびそれを用いたフォトic

Publications (1)

Publication Number Publication Date
JP2008235477A true JP2008235477A (ja) 2008-10-02

Family

ID=39907949

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007071344A Pending JP2008235477A (ja) 2007-03-19 2007-03-19 フォトダイオードおよびそれを用いたフォトic

Country Status (4)

Country Link
US (1) US8039917B2 (ja)
JP (1) JP2008235477A (ja)
KR (1) KR101486286B1 (ja)
CN (1) CN101271934B (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009076790A (ja) * 2007-09-21 2009-04-09 Oki Semiconductor Co Ltd 紫外線センサ、紫外線センサの設定方法
JP2010232509A (ja) * 2009-03-27 2010-10-14 Oki Semiconductor Co Ltd 光半導体および光半導体の製造方法
JP2015149497A (ja) * 2010-01-15 2015-08-20 株式会社半導体エネルギー研究所 半導体装置
WO2015189732A1 (ja) * 2014-06-09 2015-12-17 株式会社半導体エネルギー研究所 撮像装置

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7709920B2 (en) * 2006-11-14 2010-05-04 Oki Semiconductor Co., Ltd. Photodiode arrangement
JP4574667B2 (ja) * 2007-11-30 2010-11-04 Okiセミコンダクタ株式会社 フォトダイオードの製造方法およびそれを用いて形成されたフォトダイオード
JP2009170614A (ja) * 2008-01-15 2009-07-30 Oki Semiconductor Co Ltd 光センサおよびそれを備えたフォトic
JP5618098B2 (ja) * 2012-04-23 2014-11-05 信越半導体株式会社 C−v特性測定方法
US10014425B2 (en) * 2012-09-28 2018-07-03 Sunpower Corporation Spacer formation in a solar cell using oxygen ion implantation
JP2015115503A (ja) * 2013-12-12 2015-06-22 日本放送協会 受光素子およびこれを用いた撮像装置
WO2022006553A1 (en) * 2020-07-02 2022-01-06 Avicenatech Corp. Cmos-compatible short wavelength photodetectors

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3471394B2 (ja) 1993-12-09 2003-12-02 浜松ホトニクス株式会社 半導体紫外線センサ
JPH0927611A (ja) * 1995-07-11 1997-01-28 Seiko Epson Corp 光検出部を備えた面発光型半導体レーザ及びその製造方法並びにそれを用いたセンサ
JP3582715B2 (ja) * 2000-09-08 2004-10-27 シャープ株式会社 回路内蔵受光素子の製造方法
US7205641B2 (en) * 2000-12-28 2007-04-17 Industrial Technology Research Institute Polydiode structure for photo diode
JP3912024B2 (ja) 2001-04-09 2007-05-09 セイコーエプソン株式会社 Pin構造のラテラル型半導体受光素子
US6545333B1 (en) * 2001-04-25 2003-04-08 International Business Machines Corporation Light controlled silicon on insulator device
US7422956B2 (en) * 2004-12-08 2008-09-09 Advanced Micro Devices, Inc. Semiconductor device and method of making semiconductor device comprising multiple stacked hybrid orientation layers
US7419844B2 (en) * 2006-03-17 2008-09-02 Sharp Laboratories Of America, Inc. Real-time CMOS imager having stacked photodiodes fabricated on SOI wafer
US20070278574A1 (en) * 2006-05-30 2007-12-06 Sharp Laboratories Of America, Inc. Compound semiconductor-on-silicon wafer with a thermally soft insulator

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009076790A (ja) * 2007-09-21 2009-04-09 Oki Semiconductor Co Ltd 紫外線センサ、紫外線センサの設定方法
JP4503060B2 (ja) * 2007-09-21 2010-07-14 Okiセミコンダクタ株式会社 紫外線センサ、紫外線センサの設定方法
JP2010232509A (ja) * 2009-03-27 2010-10-14 Oki Semiconductor Co Ltd 光半導体および光半導体の製造方法
JP2015149497A (ja) * 2010-01-15 2015-08-20 株式会社半導体エネルギー研究所 半導体装置
US9871526B2 (en) 2010-01-15 2018-01-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device including analog/digital converter
WO2015189732A1 (ja) * 2014-06-09 2015-12-17 株式会社半導体エネルギー研究所 撮像装置
JPWO2015189732A1 (ja) * 2014-06-09 2017-04-20 株式会社半導体エネルギー研究所 撮像装置
JP2020021955A (ja) * 2014-06-09 2020-02-06 株式会社半導体エネルギー研究所 撮像装置
US11205669B2 (en) 2014-06-09 2021-12-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including photoelectric conversion element
US11908876B2 (en) 2014-06-09 2024-02-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including photoelectric conversion element

Also Published As

Publication number Publication date
US20080296642A1 (en) 2008-12-04
KR20080085695A (ko) 2008-09-24
CN101271934A (zh) 2008-09-24
US8039917B2 (en) 2011-10-18
CN101271934B (zh) 2012-06-20
KR101486286B1 (ko) 2015-01-26

Similar Documents

Publication Publication Date Title
JP2008235477A (ja) フォトダイオードおよびそれを用いたフォトic
JP4530180B2 (ja) 紫外線センサおよびその製造方法
JP4232814B2 (ja) フォトダイオードおよびそれを備えたフォトic
JP4574667B2 (ja) フォトダイオードの製造方法およびそれを用いて形成されたフォトダイオード
US8294231B2 (en) Optical sensing device including visible and UV sensors
JP2009170615A (ja) 光センサおよびそれを備えたフォトic
JP4530179B2 (ja) フォトダイオードおよびそれを備えた紫外線センサ、並びにフォトダイオードの製造方法
US7935934B2 (en) Photosensor and photo IC equipped with same
US7709920B2 (en) Photodiode arrangement
JP2008147606A (ja) フォトダイオード
KR102279835B1 (ko) 반도체 장치 및 반도체 장치의 제조 방법
KR100574939B1 (ko) 포톤 흡수막을 갖는 반도체 소자 및 그 제조방법
JP4789421B2 (ja) フォトン吸収膜を有する半導体素子及びその製造方法
JP2010232509A (ja) 光半導体および光半導体の製造方法
JP5231145B2 (ja) 照度センサおよびその製造方法
JP2005285950A (ja) 半導体装置及びその製造方法
JP2009278037A (ja) 光電流推定方法及びそれを用いた半導体uvセンサのスクリーニング方法
JP2011138942A (ja) 半導体素子及び半導体素子の製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080925

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081118

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20090114

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090115

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20090127

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090630

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20091027