JP2008212977A - レーザ溶接部材およびそれを用いた半導体装置 - Google Patents

レーザ溶接部材およびそれを用いた半導体装置 Download PDF

Info

Publication number
JP2008212977A
JP2008212977A JP2007053959A JP2007053959A JP2008212977A JP 2008212977 A JP2008212977 A JP 2008212977A JP 2007053959 A JP2007053959 A JP 2007053959A JP 2007053959 A JP2007053959 A JP 2007053959A JP 2008212977 A JP2008212977 A JP 2008212977A
Authority
JP
Japan
Prior art keywords
laser
laser welding
welding
copper
plating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007053959A
Other languages
English (en)
Other versions
JP4858238B2 (ja
Inventor
Katsuhiko Yoshihara
克彦 吉原
Keisuke Sato
圭輔 佐藤
Tomoaki Gotou
友彰 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Device Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Device Technology Co Ltd filed Critical Fuji Electric Device Technology Co Ltd
Priority to JP2007053959A priority Critical patent/JP4858238B2/ja
Publication of JP2008212977A publication Critical patent/JP2008212977A/ja
Application granted granted Critical
Publication of JP4858238B2 publication Critical patent/JP4858238B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/20Bonding
    • B23K26/32Bonding taking account of the properties of the material involved
    • B23K26/323Bonding taking account of the properties of the material involved involving parts made of dissimilar metallic material
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/18Working by laser beam, e.g. welding, cutting or boring using absorbing layers on the workpiece, e.g. for marking or protecting purposes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/20Bonding
    • B23K26/21Bonding by welding
    • B23K26/22Spot welding
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/20Bonding
    • B23K26/32Bonding taking account of the properties of the material involved
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2101/00Articles made by soldering, welding or cutting
    • B23K2101/34Coated articles, e.g. plated or painted; Surface treated articles
    • B23K2101/35Surface treated articles
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2101/00Articles made by soldering, welding or cutting
    • B23K2101/36Electric or electronic devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2101/00Articles made by soldering, welding or cutting
    • B23K2101/36Electric or electronic devices
    • B23K2101/40Semiconductor devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2103/00Materials to be soldered, welded or cut
    • B23K2103/08Non-ferrous metals or alloys
    • B23K2103/12Copper or alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/3701Shape
    • H01L2224/37011Shape comprising apertures or cavities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/37147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/40137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/40137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • H01L2224/40139Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous strap daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/404Connecting portions
    • H01L2224/40475Connecting portions connected to auxiliary connecting means on the bonding areas
    • H01L2224/40491Connecting portions connected to auxiliary connecting means on the bonding areas being an additional member attached to the bonding area through an adhesive or solder, e.g. buffer pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/41Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • H01L2224/48139Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48475Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball
    • H01L2224/48476Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area
    • H01L2224/48491Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being an additional member attached to the bonding area through an adhesive or solder, e.g. buffer pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73263Layer and strap connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/842Applying energy for connecting
    • H01L2224/8421Applying energy for connecting with energy being in the form of electromagnetic radiation
    • H01L2224/84214Applying energy for connecting with energy being in the form of electromagnetic radiation using a laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Plasma & Fusion (AREA)
  • Mechanical Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Laser Beam Processing (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

【目的】溶接バラツキが少なく、低パワー・低エネルギーでレーザ溶接できるレーザ溶接部材およびそれを用いた半導体装置を提供する。
【解決手段】銅であるリードフレーム29と銅より高融点材料であるCuMoやCuWで形成されたヒートスプレッダ17、19とをレーザ溶接する場合に、リードフレーム29の表面に電解Niめっき膜43を形成し、この電解Niめっき膜43面にレーザ光を照射してレーザ溶接することで、溶接バラツキが少なく、低パワー・低エネルギーでレーザ溶接することができる。
【選択図】 図2

Description

この発明は、溶接バラツキが少なく、低パワー・低エネルギーでレーザ溶接できるレーザ溶接部材およびそれを用いた半導体装置に関する。
図7〜図9は、従来の半導体モジュールの構成図であり、図7は要部平面図、図8は図7のY−Y線で切断した要部断面図、図9は図7のX−X線で切断した要部断面図である。
図7に示したのは、IGBT(絶縁ゲート型バイポーラトランジスタ)が6チップ、FWD(フリーホイーリングダイオード)が6チップで構成される半導体モジュールの例であり、コンバータ回路やインバータ回路などの上下2アーム分で1相分に相当する。
従って、例えば、三相モータを駆動するインバータ回路に用いる場合には、この半導体モジュール100が3個必要になり、単相モータを駆動するインバータ回路に用いる場合には2個必要になる。
また、図7で半導体モジュール100の右半分に位置する配線パターン4に形成された3個の並列接続されたIGBTチップ16と3個の並列接続されたFWDチップ18は、後述する図10で示す上アームを構成し、左半分に位置する配線パターン7上に形成された3個の並列接続されたIGBTチップ16と3個の並列接続されたFWDチップ18は図10で示す下アームを構成する。
また、半導体モジュール100の上半分と下半分のIGBTチップ16およびFWDチップ18の個数がそれぞれ3個づつで同数になるように配置されているのは、半導体モジュール100の発熱が均一になるようにしているためである。
図10は、三相モータを駆動するインバータ回路である。IGBT51とFWD52は逆並列に接続して上アームまたは下アームを構成し、その3個の出力端子14は三相モータ53に接続する。IGBT51は図7の3個の並列接続されたIGBTチップ16で構成され、FWD52は図7の3個の並列接続されたFWDチップ18で構成される。
つぎに、図7〜図9の半導体モジュールの構成について説明する。セラミックス2aおよびセラミックス2bの表側にそれぞれ形成された配線パターン4、5および配線パターン3、6、7と、裏面に形成された裏面導電膜21と、配線パターン4、7にコレクタ側がはんだ24で固着されるIGBTチップ16とカソード側がはんだ22で固着されるFWDチップ18と、IGBTチップ16のエミッタ側にはんだ25で固着されるヒートスプレッダ17と、FWDチップ18のアノード側にはんだ23で固着されるヒートスプレッダ19と、ヒートスプレッダ17、19と配線パターン6を接続するアルミワイヤ20と、配線パターン3、5、6とプラス端子8、マイナス端子15、出力端子14および配線パターン3と配線パターン4および配線パターン5と配線パターン7とをそれぞれ接続するアルミワイヤ9〜13と、裏面導電膜21にはんだ26で固着される放熱基板1と、これらを被覆する図示しないモールド樹脂で構成される。
図7を用いて、半導体モジール100内の電流経路46、47について説明する。
プラス端子8⇒アルミワイヤ9⇒配線パターン3⇒アルミワイヤ10⇒配線パターン4⇒配線パターン上に搭載されたIGBTチップ16⇒IGBTチップ16上に搭載されたヒートスプレッダ17⇒アルミワイヤ20⇒配線パターン5⇒アルミワイヤ12⇒出力端子14⇒図10の三相モータ53などの負荷装置⇒ここでは便宜的に図7の半導体モジュール100で説明するが、実際は別の半導体モジュールの出力端子14へ電流は流れる(図10参照)⇒アルミワイヤ12⇒配線パターン5⇒アルミワイヤ11⇒配線パターン7⇒7上のIGBTチップ16⇒IGBTチップ16上のヒートスプレッダ17⇒アルミワイヤ20⇒配線パターン6⇒アルミワイヤ13⇒マイナス端子15となる。この場合のアルミワイヤの線径は、φ300μm〜500μmが用いられる。
近年のチップに通電する電流が増大するのにともない、アルミワイヤ20、アルミワイヤ9、アルミワイヤ10およびアルミワイヤ12に流れる電流が増加し、これらのアルミワイヤの自己発熱による温度上昇が問題となっている。自己発熱を回避するために、これらのアルミワイヤを太くしたり、本数を増やすなどの対応がなされているが、ヒートスプレッダ17、19の表面積が限られているため、アルミワイヤの太線化及び本数増加には限界がある。一方、性能向上にともなって、IGBTチップ16やFWDチップ18は年々小型化されてきており、ワイヤボンディング可能な面積はさらに縮小化されてくるため、アルミワイヤに代わる配線方法が必要となってきている。
そこで、アルミワイヤよりも断面積が大きな銅箔(リードフレーム)などを用いることにより、大電流化に対応する技術が考案されている(特許文献1など)。
特許文献1において、半導体チップ上面のエミッタ電極に、銅箔などのリードフレームを超音波溶接する方法が開示されている。また、絶縁基板上の配線パターンと銅箔との接合は超音波接合もしくはレーザ溶接方法とすることが開示されている。
つぎに、リードフレームをレーザ溶接した従来の半導体装置(半導体モジュール)について説明する。
図11〜図13は、リードフレームをレーザ溶接した従来の半導体装置の構成図であり、図11は要部平面図、図12は図11のY−Y線で切断した要部断面図、図13は図11のX−X線で切断した要部断面図である。
図11〜図13に示した構造例は、図7〜図9に示したアルミワイヤ9〜13部分をリードフレーム27、28、60とレーザ溶接部33、34に代え、リードフレーム27、28、60の固着をレーザ溶接(レーザ溶接部35、61、62、63)にて行った場合のものである。図7で示した電流経路46、47は図11でも同じであるので説明を省略する。
ここでレーザ溶接部材はヒートスプレッダ17、19とリードフレーム60およびリードフレーム27、28、60と配線パターン3、4、5、7さらには配線パターン3、5、6とプラス端子8、出力端子14、マイナス端子15であり、レーザ溶接部33〜35、61〜63でそれぞれが固着する。
また、特許文献2によれば、表面に母材よりもレーザ吸収率の高い金属膜を形成してこの高い金属膜にレーザ照射して溶接することが開示されている。
また、特許文献3によれば、銅からなるリードフレームをYAGレーザ溶接する場合、そのリードフレーム表面にNiめっき膜が形成されていることが開示されている。
特開2004−96135号公報 特開平7−214369号公報 特開2001−168244号公報
図12に示した上側のリードフレーム60(例えば、銅)を下側のヒートスプレッダ17、19(例えば、モリブデンの焼結体に銅を含浸させた複合材(以下、CuMo材という)にレーザ溶接する場合、上側のリードフレーム60のレーザ照射面の吸収率が重要となる。例えば、レーザ光にYAGレーザを用いた場合、YAGレーザの波長である1064nmに対する銅(無酸素銅など)の吸収率は約10%であり、そのままでは溶接が困難であることは周知である。そこで、銅のような低吸収率材の表面には、より吸収率の高いNiめっき膜等が形成されている。NiめっきのYAGレーザに対する吸収率は約28%であり、銅の2.8倍である。
前記したように、銅からなるリードフレーム60とCuMo材材からなるヒートスプレッダ17、19をYAGレーザ溶接する場合、そのリードフレーム60表面にNiめっき膜が形成されていることは、特許文献3で示されている。しかし、このNiめっき膜の形成はレーザの吸収率を上げる目的か否かは記載されていない。また、このNiめっき膜の膜質が無電解Niめっき膜なのか電解Niめっき膜なのかは記載されていない。
また、特許文献2には、レーザ照射面となる金属膜と母材の融点差については触れられていない。
また、特許文献1においては、レーザ溶接するときNiめっき膜を銅箔に被覆することなどは示されていない。
発明者がYAGレーザを用いて、図12に示すリードフレーム60を形成する銅の表面に無電解Niめっき処理を行い、ヒートスプレッダ17、19であるCuMo材とレーザ溶接をしたので、その結果について説明する。ヒートスプレッダ17、19は半導体チップで発生した熱を効率よく放散させる効果があり、シリコンとの熱膨張係数が銅より近いCuMo材やダングステンの焼結体に銅を含浸させた複合材(以下、CuW材という)などの銅より高融点材料が多用される。
図14は、表面に無電解Niめっき膜を形成した無酸素銅とCuMo材との溶接強度のバラツキとレーザパワーの関係を示した図である。用いたレーザ溶接部材は上側に厚さが0.5mmの無酸素銅37、下側に厚さが1.0mmのCuMo材39である。上側の無酸素銅37の表面に無電解Niめっき膜38を形成した。無電解Niめっき膜38の厚さは2μm〜3μmとした。YAGレーザ36を用い、ファイバ径φ0.8mm、エネルギー100Jおよびピークパワー7.3kW〜8.0kWの範囲で溶接を行った。
図14から分かるように、無電解Niめっき膜38はレーザパワー7.9kW以下では強度不足であり、レーザパワー8kWにするとスパッタが発生し、使用できるレーザパワー範囲が7.9kWを超えて8kW未満と狭い。このように、許容されるレーザパワー範囲が狭く、溶接状態のバラツキも大きい理由について説明する。
図15は、無酸素銅の表面に無電解Niめっき膜を形成し、CuMo材とレーザ溶接した場合の溶接様態を示す図で、同図(a)は溶接の初期状態の図、同図(b)はパワーを増大させて溶接した場合の図、同図(c)はパワーをさらに増大した場合の図である。これは無酸素銅37の表面に無電解Niめっき膜38を行ったリードフレーム60と、CuMo材39で形成したヒートスプレッダ17、19とをYAGレーザ36を用いて溶接した状態を示す。レーザ溶接部材としては上側が無酸素銅37であり下側がCuMo材39である。
図15(a)において、照射したYAGレーザ光36が無電解Niめっき38表面に当たり、一部(約28%)がNiめっきに吸収され、熱エネルギーに変換される。変換された熱エネルギーによりNiが加熱され、融点を超えると溶融する。ここで、用いた無電解Niめっき膜38の融点は890℃であるので、熱エネルギーによってNiが加熱され、融点である890℃を超えた箇所(無電解Niめっき膜が無くなった箇所40)から溶融が始まる。無電解Niめっき膜38下層の無酸素銅37の融点は1083℃であるので、表層の無電解Niめっき膜38が溶融しても、下層の無酸素銅37の融点には達しないため、溶融初期は無電解Niめっき膜38のみが溶融した状態となる。
図15(b)において、所望の溶接強度を得るために、さらにレーザパワーを高くすると、溶融した無電解Niめっき膜38が除去され、下層の無酸素銅37の表面が出現すると考えられる。無酸素銅37のYAGレーザ光36に対する吸収率は約10%に過ぎないため、表層の無電解Niめっき膜38が溶融するレーザパワーであっても、無酸素銅37を溶融することができない。このため、レーザパワーを高くすると、今度は無電解Niめっき膜38が飛散してしまい、レーザ吸収率が低い下層の無酸素銅37が露出する。無電解Niめっき膜の除去状態により、下層の無酸素銅37に対するYAGレーザ光36の当たり方にバラツキが生じるため、溶接バラツキが生じるものと考えられる。
また、この無酸素銅37の面にYAGレーザ光36が照射されても吸収率が低いため、なかなか溶融させることができない。銅溶融部41の面積が少なく、下側のCuMo材39との接合面積が不足しており、充分な溶接強度が得られていない。
図15(c)において、充分な溶接強度を得るためにさらにレーザパワーを高くすると、今度は銅溶接部41が下側のCuMo材39を貫通してしまう。図15では省略しているが、下側のCuMo材39の下には、はんだ23、25を介してIGBTチップ16およびFWDチップ18が配置されているため、銅溶接部41が貫通することでチップ破壊を引き起こしてしまう。また、仮に下側のCuMo材39がセラミックス2a、2b上の配線パターン3〜7である場合(通常は銅であるが)には、銅溶融部41が配線パターン3〜7下のセラミックス2a、2bを破壊し、電気的な不具合を引き起こしてしまう。
また、図15(c)に示したように、銅溶融部41の一部がスパッタ42として飛散した場合には、セラミックス2a、2b上のIGBTチップ16およびFWDチップ18の損傷、配線間の短絡が起こり、使用できなくなる。
このように、表面がNiめっき膜などの他の金属膜で被覆されていない無垢の無酸素銅37の表面ではレーザ吸収率が低いため、無酸素銅37の表面に無電解Niめっき膜38を形成しても、無酸素銅37で形成されたリードフレーム60とCuMo材39で形成されたヒートスプレッダ17、19とのレーザ溶接においては所望の溶接状態を得ることが困難である。また、無電解Niめっき膜38の飛散状態により、溶接状態が左右されるため溶接バラツキが多く、所望の溶接強度が得られるレーザパワー領域は狭い。これにより、出力の変動や、部材厚さのバラツキ、表面状態のバラツキなど、許容寸法公差内であっても、無電解めっき膜38を形成した無酸素銅37とCuMo材39のレーザ溶接部材の場合には、溶接バラツキが大きく、高パワー・高エネルギーのレーザ溶接となる。
この発明の目的は、前記の課題を解決して、溶接バラツキが少なく、低パワー・低エネルギーでレーザ溶接できるレーザ溶接部材およびそれを用いた半導体装置を提供することある。
前記の目的を達成するために、第1部材と該第1部材より融点の高い金属を主体主材とする第2部材で構成されるレーザ溶接部材において、前記第1部材の表面に該第1部材より融点の高い金属膜を被覆し、該金属膜をレーザ光の照射面とすることを特徴とするレーザ溶接部材。
また、前記第1部材が、無酸素銅もしくはタフピッチ銅であるとよい。
また、前記第2部材が、モリブデンもしくはタングステンを主材とし、その気孔部に銅を有する複合材であるとよい。この複合材はたとえば、モリブデンもしくはタングステンの焼結体に銅を含浸させて形成する。
また、前記金属膜が、電解Niメッキ膜、Cr膜、Co膜、Ti膜もしくはPd膜のいずれか一つであるとよい。
また、前記金属膜の膜厚が、1μm〜100μmであるとよい。
また、前記金属膜の膜厚が、1μm〜10μmであるとさらに好ましい。
また、前記のレーザ溶接部材を用いて形成した半導体装置において、ヒートスプレッダが前記第2部材で形成され、リードフレームが前記金属膜を被覆した前記第1部材で形成される半導体装置とする。
この発明によれば、銅であるリードフレームと銅より高融点材料であるCuMo材やCuW材で形成されたヒートスプレッダとをレーザ溶接する場合に、リードフレームの表面に電解Niめっき膜を形成し、この電解Niめっき膜面にレーザ光を照射してレーザ溶接することで、溶接バラツキが少なく、低パワー・低エネルギーでレーザ溶接することができる。その結果、良好なレーザ溶接とスパッタの飛散防止により、半導体装置の良品率を高めることができる。
実施の形態を以下の実施例で説明する。
図1〜図4は、この発明の第1実施例の半導体装置の構成図であり、図1は要部平面図、図2は図1のY−Y線で切断した要部断面図、図3は図1のX−X線で切断した要部断面図、図4は図2のA部拡大図である。この半導体装置は複数の半導体チップ(ここでは3個のIGBTチップ16と3個のFWDチップ18である)で構成される半導体モジュールである。図11〜図13と同一部位には同一の符号を付した。但し、ヒートスプレッダ17、19とレーザ溶接されるリードフレームは本発明のポイントとなる部位のため、その符号を60(図11)から29(図1)と変更した。
セラミックス2aおよびセラミックス2bの表側にそれぞれ形成された配線パターン4、5および配線パターン3、6、7と、裏面に形成された裏面導電膜21と、配線パターン4、7にコレクタ側がはんだ24で固着されるIGBTチップ16とカソード側がはんだ22で固着されるFWDチップ18と、IGBTチップ16のエミッタ側およびFWDチップ18のアノード側にはんだ25、23でそれぞれ固着されるヒートスプレッダ17、19と、これらのヒートスプレッダ17、19および配線パターン6にレーザ溶接でそれぞれ固着されるリードフレーム29と、配線パターン3、5、6にレーザ溶接でそれぞれ固着されるプラス端子8、出力端子14およびマイナス端子15と、配線パターン3と配線パターン4にレーザ溶接で固着されるリードフレーム27と、配線パターン5と配線パターン7にレーザ溶接で固着されるリードフレーム28と、裏面導電膜21にはんだ26で固着される放熱基板1と、この放熱基板1の裏面を露出させ前記したIGBTチップ16やFWDチップ18などを被覆した図示しないモールド樹脂(パッケージなど)で構成される。
ここでレーザ溶接部材はヒートスプレッダ17、19とリードフレーム29およびリードフレーム27、28、29と配線パターン3、4、5、7さらには配線パターン3、5、6とプラス端子8、出力端子14、マイナス端子15であり、レーザ溶接部30〜35でそれぞれが固着する。各部のレーザ溶接部の個数は流れる電流の大きさに応じて1個から10個程度である。
前記のヒートスプレッダ17、19は、高融点部材であり、モリブデンもしくはタングステンを主材とし、その気孔部に銅を有する複合材である。この複合材はたとえば、モリブデンもしくはタングステンの焼結体に銅を含浸させて形成する。
モリブデンの焼結体に銅を含浸させた複合材(CuMo材)、タングステンの焼結体に銅を含浸させた複合材(CuW材)である。また、このヒートスプレッダ17、19とレーザ溶接で固着されるリードフレーム29は無酸素銅37(もしくはタフピッチ銅)の表面にこれらの銅より融点の高い金属膜(例えば、電解Niめっき膜43)などが被覆されている。この電解Niめっき膜43の厚さは1μm〜100μmとし、好ましくは1μm〜10μmの範囲とする。厚さが1μm未満にするとNi膜が形成されない箇所が発生する。また、100μmを超えるとめっきする時間が長くなり製造コストが増大する。尚、前記のヒートスプレッダ17、19の表面にも電解Niめっき膜43を形成した場合にも同様の結果が得られる。
またレーザ溶接に用いるレーザ光の波長は0.19μm(エキシマレーザ)〜10.6μm(COガスレーザ)の範囲で所望の波長を用いる。通常よく用いられるのはYAGレーザ(波長が1.064μm)である。
尚、前記の電解Niめっき膜43の代わりに、銅(Cu:融点1083℃)より高融点材料である、クロム(Cr:同1857℃)、コバルト(Co:同1495℃)、チタン(Ti:同1660℃)およびパラジウム(Pd:同1554℃)などを用いてもよい。膜厚や使用するレーザ光の波長の範囲は電解Niめっき膜43の場合と同じである。
また、これらの金属膜はめっき法で形成しても良いし、加熱圧接法を用いても良い。工業的に簡便なのは電気めっき法であるが、形成させる母材(無酸素銅もしくはタフピッチ銅)と金属膜の種類により、適宜選定すれば良い。
ここで、電解Niめっき膜43で被覆した無酸素銅37とCuMo材39とのレーザ溶接について詳細に説明する。
従来例に示した無電解Niめっき膜38は非晶質であるため、融点は890℃であるが、電解Niめっき膜43は微結晶から結晶性(結晶化されていること)であるため融点が高く、1450℃である。
図5は、電解Niめっき膜を形成した銅と銅より高融点材料であるCuMo材との溶接強度のバラツキとレーザパワーの関係を示した図である。参考までに図14で説明した無電解Niめっき膜38の場合も図示した。
用いたレーザ溶接部材は上側に厚さが0.5mmの無酸素銅37(リードフレーム29)、下側に厚さが1.0mmのCuMo材39(ヒートスプレッダ17、19)である。上側の無酸素銅37の表面に電解Niめっき膜43(従来は無電解Niめっき膜38)を形成した。電解Niめっき膜43の厚さは2μm〜3μmとした。レーザはYAGレーザ36を用い、ファイバ径φ0.8mm、エネルギー100Jおよびピークパワー7.3kW〜8.0kWの範囲で溶接を行った。
従来の無電解Niめっき膜38では前記したように溶接強度のバラツキが大きいが、電解Niめっき膜43ではバラツキが小さく抑制された。また、前記したように、無電解Niめっき膜38では使用できるレーザパワー範囲が7.9kWを超えて8kW未満と狭いが、電解Niめっき膜43では、レーザパワー7.4kW〜7.6kWの広い範囲で充分な接合強度が得られ、スパッタの発生も無く良好であった。
ここで、電解Niめっき膜43にすることで、溶接バラツキが少なくなりレーザパワーが低くても溶接が可能となった理由について、以下に説明する。
図6は、無酸素銅に電解Niめっき膜を形成し、CuMo材とレーザ溶接した場合の溶接形態を説明する図で、同図(a)は溶接の初期状態の図、同図(b)は溶接後の状態の図である。
図6(a)において、無酸素銅37の表面に形成された電解Niめっき膜43の表面をレーザ照射面としてYAGレーザ光36を照射すると、無電解Niめっき膜38で説明した場合と同じように、一部のレーザ光(NiのYAGレーザ光36に対する吸収率は約28%)はNiに吸収され、熱エネルギーに変換される。この熱エネルギーによって電解Niめっき膜43が加熱され、電解Niめっき膜43の融点1450℃に達すると、溶融し始め溶融したNiめっき層44が形成される。ここで、電解Niめっき膜43の下層である無酸素銅37の融点は1083℃であるので、表層の電解Niめっき膜43が溶融した時(溶融したNiめっき層44が形成された時)は、既に下層の無酸素銅37は溶融状態にあると考えられる。
溶融した電解Niめっき膜44(融点1450℃)が無酸素銅37表面から一部除去され、無垢(電解Niめっき膜43のない)の無酸素銅37表面が露出したとしても、既に無酸素銅37表面は融点の1083℃以上に達していると思われるため、もはや固体の銅のレーザ吸収率ではなくなり、レーザ吸収率は高くなっている。
溶融状態の金属に対するYAGレーザ36の吸収率は、固体状態の金属より数倍高くなることは一般的によく知られていることである。よって、表面に電解Niめっき膜43を形成したものは、表面に無電解Niめっき膜38を形成した場合よりも低いレーザパワーで溶接が可能となったと考えられる。
電解Niめっき膜43を表層に形成することで、表面材質自体の融点は高くなるが、一度溶融すればその下層の無酸素銅37も溶融状態にあるため、低いレーザパワーで容易に溶接が可能となるものと考えられる。
また、図6(b)に示すように、レーザパワーとしては、表層の電解Niめっき膜43を溶融させることができるパワーを少し超えたパワーで下側のCuMo材39を溶融させ、所望の深さの銅溶融部45(レーザ溶接部30、31)が形成されるので、溶融状態のコントロールがしやすく、溶接バラツキの少ない接合が可能となる。
尚、前記の実施例での説明は、電解Niめっき膜43をリードフレーム29の表面に形成し場合であるが、リードフレーム27、28、プラス端子8、出力端子14およびマイナス端子15が無酸素銅37で形成されている場合、その表面に電解Niめっき膜43を形成しても、前記と同様に溶接バラツキが少なくなりレーザパワーを低くても溶接が可能となる。但し、この場合には下地が、通常、銅(例えば、無酸素銅)で形成された配線パターン3〜7である場合には、レーザ溶接時にスパッタが発生しやすいので、溶接箇所以外の領域にスパッタが飛散するのを防止する方策が必要となる。
この発明の第1実施例の半導体装置の要部平面図 図1のY−Y線で切断した要部断面図 図1のX−X線で切断した要部断面図 図2のA部拡大図 電解Niめっき膜を形成した銅と銅より高融点材料であるCuMo材との溶接強度のバラツキとレーザパワーの関係を示した図 無酸素銅に電解Niめっき膜を形成し、CuMo材とレーザ溶接した場合の溶接形態を説明する図で、(a)は溶接の初期状態の図、(b)は溶接後の状態の図 従来の半導体モジュールの要部平面図 図7のY−Y線で切断した要部断面図 図7のX−X線で切断した要部断面図 三相モータを駆動するインバータ回路 リードフレームをレーザ溶接した従来の半導体装置の要部平面図 図11のY−Y線で切断した要部断面図 図11のX−X線で切断した要部断面図 表面に無電解Niめっき膜を形成した無酸素銅とCuMo材との溶接強度のバラツキとレーザパワーの関係を示した図 無酸素銅の表面に無電解Niめっき膜を形成し、CuMo材とレーザ溶接した場合の溶接様態を示す図で、(a)は溶接の初期状態の図、(b)はパワーを増大させて溶接した場合の図、(c)はパワーをさらに増大した場合の図
符号の説明
1 放熱基板
2a セラミックス(上アーム)
2b セラミックス(下アーム)
3、4、5、6、7 配線パターン
8 プラス端子
14 出力端子
15 マイナス端子
16 IGBTチップ
17 ヒートスプレッダ(IGBT上)
18 FWDチップ
19 ヒートスプレッダ(FWD上)
21 裏面導電膜
22、23、24、25、26 はんだ
27、28 リードフレーム(配線パターン間接続)
29 リードフレーム(ヒートスプレッダと接続)
30、31、32、33、34、35 レーザ溶接部
36 レーザ光
37 無酸素銅
39 CuMo材
43 電解Niめっき膜
44 溶融したNiめっき層
45 銅溶融部

Claims (7)

  1. 第1部材と該第1部材より融点の高い金属を主材とする第2部材で構成されるレーザ溶接部材において、前記第1部材の表面に該第1部材より融点の高い金属膜を被覆し、該金属膜をレーザ光の照射面とすることを特徴とするレーザ溶接部材。
  2. 前記第1部材が、無酸素銅もしくはタフピッチ銅であることを特徴とする請求項1に記載のレーザ溶接部材。
  3. 前記第2部材が、モリブデンもしくはタングステンを主材とし気孔部に銅を有する複合材であることを特徴とする請求項1に記載のレーザ溶接部材。
  4. 前記金属膜が、電解Niメッキ膜、Cr膜、Co膜、Ti膜もしくはPd膜のいずれか一つであることを特徴とする請求項1〜3のいずれか一項に記載のレーザ溶接部材。
  5. 前記金属膜の膜厚が、1μm〜100μmであることを特徴とする請求項4に記載のレーザ溶接部材。
  6. 前記金属膜の膜厚が、1μm〜10μmであることを特徴とする請求項5に記載のレーザ溶接部材。
  7. 請求項1〜6のいずれか一項に記載のレーザ溶接部材を用いて形成した半導体装置において、ヒートスプレッダが前記第2部材で形成され、リードフレームが前記金属膜を被覆した前記第1部材で形成されることを特徴とする半導体装置。
JP2007053959A 2007-03-05 2007-03-05 レーザ溶接部材およびそれを用いた半導体装置 Active JP4858238B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007053959A JP4858238B2 (ja) 2007-03-05 2007-03-05 レーザ溶接部材およびそれを用いた半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007053959A JP4858238B2 (ja) 2007-03-05 2007-03-05 レーザ溶接部材およびそれを用いた半導体装置

Publications (2)

Publication Number Publication Date
JP2008212977A true JP2008212977A (ja) 2008-09-18
JP4858238B2 JP4858238B2 (ja) 2012-01-18

Family

ID=39833646

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007053959A Active JP4858238B2 (ja) 2007-03-05 2007-03-05 レーザ溶接部材およびそれを用いた半導体装置

Country Status (1)

Country Link
JP (1) JP4858238B2 (ja)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010082673A (ja) * 2008-10-01 2010-04-15 Fuji Electric Systems Co Ltd レーザ溶接部材およびレーザ溶接方法
JP2014179547A (ja) * 2013-03-15 2014-09-25 Toshiba Corp 半導体モジュール及びその製造方法
EP2897165A4 (en) * 2012-09-12 2016-01-06 Calsonic Kansei Corp SEMICONDUCTOR COMPONENT
WO2016185148A1 (fr) * 2015-05-21 2016-11-24 Valeo Equipements Electriques Moteur Procede de soudure sans apport de matiere et module electronique de puissance realise par ce procede
WO2017194661A1 (en) * 2016-05-11 2017-11-16 Danfoss Silicon Power Gmbh Power electronic assembly and a low-vibration connection method
JP2019068110A (ja) * 2019-02-04 2019-04-25 ローム株式会社 パワーモジュール
CN110871324A (zh) * 2018-08-31 2020-03-10 株式会社捷太格特 接合装置以及接合体的制造方法
US10714404B2 (en) 2016-01-29 2020-07-14 Mitsubishi Electric Corporation Semiconductor device
WO2020179369A1 (ja) * 2019-03-05 2020-09-10 ローム株式会社 半導体装置および接合方法
WO2020255663A1 (ja) * 2019-06-20 2020-12-24 ローム株式会社 半導体装置及び半導体装置の製造方法
DE102023129561A1 (de) 2022-11-29 2024-05-29 Mitsubishi Electric Corporation Halbleitervorrichtung und Verfahren zum Herstellen einer Halbleitervorrichtung

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61232082A (ja) * 1985-04-09 1986-10-16 Mitsubishi Electric Corp 異種金属の溶接方法
JPS63146344A (ja) * 1986-12-08 1988-06-18 Matsushita Electric Ind Co Ltd 密閉形電池
JPH08218137A (ja) * 1995-02-14 1996-08-27 Kobe Steel Ltd レーザー溶接性に優れた銅または銅合金部材
JPH115182A (ja) * 1997-06-17 1999-01-12 Harness Sogo Gijutsu Kenkyusho:Kk レーザ溶接材料及びレーザ溶接構造
JPH11191607A (ja) * 1997-12-26 1999-07-13 Hitachi Cable Ltd 半導体用リードフレーム

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61232082A (ja) * 1985-04-09 1986-10-16 Mitsubishi Electric Corp 異種金属の溶接方法
JPS63146344A (ja) * 1986-12-08 1988-06-18 Matsushita Electric Ind Co Ltd 密閉形電池
JPH08218137A (ja) * 1995-02-14 1996-08-27 Kobe Steel Ltd レーザー溶接性に優れた銅または銅合金部材
JPH115182A (ja) * 1997-06-17 1999-01-12 Harness Sogo Gijutsu Kenkyusho:Kk レーザ溶接材料及びレーザ溶接構造
JPH11191607A (ja) * 1997-12-26 1999-07-13 Hitachi Cable Ltd 半導体用リードフレーム

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010082673A (ja) * 2008-10-01 2010-04-15 Fuji Electric Systems Co Ltd レーザ溶接部材およびレーザ溶接方法
EP2897165A4 (en) * 2012-09-12 2016-01-06 Calsonic Kansei Corp SEMICONDUCTOR COMPONENT
US9607931B2 (en) 2012-09-12 2017-03-28 Calsonic Kansei Corporation Semiconductor device for suppressing a temperature increase in beam leads
JP2014179547A (ja) * 2013-03-15 2014-09-25 Toshiba Corp 半導体モジュール及びその製造方法
WO2016185148A1 (fr) * 2015-05-21 2016-11-24 Valeo Equipements Electriques Moteur Procede de soudure sans apport de matiere et module electronique de puissance realise par ce procede
FR3036303A1 (fr) * 2015-05-21 2016-11-25 Valeo Equip Electr Moteur Procede de soudure sans apport de matiere et module electronique de puissance realise par ce procede
US10714404B2 (en) 2016-01-29 2020-07-14 Mitsubishi Electric Corporation Semiconductor device
WO2017194661A1 (en) * 2016-05-11 2017-11-16 Danfoss Silicon Power Gmbh Power electronic assembly and a low-vibration connection method
CN110871324A (zh) * 2018-08-31 2020-03-10 株式会社捷太格特 接合装置以及接合体的制造方法
JP2019068110A (ja) * 2019-02-04 2019-04-25 ローム株式会社 パワーモジュール
WO2020179369A1 (ja) * 2019-03-05 2020-09-10 ローム株式会社 半導体装置および接合方法
JPWO2020179369A1 (ja) * 2019-03-05 2020-09-10
CN113491010A (zh) * 2019-03-05 2021-10-08 罗姆股份有限公司 半导体装置以及接合方法
JP7368450B2 (ja) 2019-03-05 2023-10-24 ローム株式会社 半導体装置および接合方法
CN113491010B (zh) * 2019-03-05 2024-05-03 罗姆股份有限公司 半导体装置以及接合方法
WO2020255663A1 (ja) * 2019-06-20 2020-12-24 ローム株式会社 半導体装置及び半導体装置の製造方法
JP7451521B2 (ja) 2019-06-20 2024-03-18 ローム株式会社 半導体装置及び半導体装置の製造方法
DE102023129561A1 (de) 2022-11-29 2024-05-29 Mitsubishi Electric Corporation Halbleitervorrichtung und Verfahren zum Herstellen einer Halbleitervorrichtung

Also Published As

Publication number Publication date
JP4858238B2 (ja) 2012-01-18

Similar Documents

Publication Publication Date Title
JP4858238B2 (ja) レーザ溶接部材およびそれを用いた半導体装置
US10147671B2 (en) Semiconductor device and method for manufacturing same
JP4976688B2 (ja) ヒートスプレッダと金属板との接合方法
JP4775327B2 (ja) 半導体装置の製造方法
JP4764983B2 (ja) 半導体装置の製造方法
JP4765853B2 (ja) 半導体装置の製造方法
JP5103863B2 (ja) 半導体装置
US10236230B2 (en) Electronic device and method for manufacturing the same
WO2017195625A1 (ja) 半導体装置および半導体装置の製造方法
WO2017154289A1 (ja) 半導体装置及び半導体装置の製造方法
JP2009105266A (ja) 半導体装置の製造方法
WO2016092791A1 (ja) 半導体装置およびその製造方法
JP6939679B2 (ja) 半導体装置
JP5119139B2 (ja) 半導体装置及び半導体装置の製造方法
JP2008205058A (ja) 半導体装置
KR101956983B1 (ko) 파워 모듈 및 그 제조 방법
JP2007305620A (ja) 半導体装置の製造方法
JP2022013800A (ja) 半導体装置および溶接方法
JP2020113639A (ja) パワーモジュールおよびその製造方法、電力変換装置
JP2020198388A (ja) 半導体装置およびその製造方法
JP2020072208A (ja) 半導体装置、電力変換装置及び半導体装置の製造方法
JP2007287991A (ja) 半導体装置の製造方法
JP2012094643A (ja) 半導体装置及びその製造方法
JP2022185936A (ja) 半導体装置
JP2022125445A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20081216

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20090219

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20091112

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100118

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20110422

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110920

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111004

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111017

R150 Certificate of patent or registration of utility model

Ref document number: 4858238

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141111

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250