JP2007274079A - クロック変換回路 - Google Patents

クロック変換回路 Download PDF

Info

Publication number
JP2007274079A
JP2007274079A JP2006094256A JP2006094256A JP2007274079A JP 2007274079 A JP2007274079 A JP 2007274079A JP 2006094256 A JP2006094256 A JP 2006094256A JP 2006094256 A JP2006094256 A JP 2006094256A JP 2007274079 A JP2007274079 A JP 2007274079A
Authority
JP
Japan
Prior art keywords
clock
counter
reference clock
value
phase error
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006094256A
Other languages
English (en)
Other versions
JP4588660B2 (ja
Inventor
Yohei Nishi
洋平 西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2006094256A priority Critical patent/JP4588660B2/ja
Publication of JP2007274079A publication Critical patent/JP2007274079A/ja
Application granted granted Critical
Publication of JP4588660B2 publication Critical patent/JP4588660B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

【課題】クロック変換時の収束時間を短縮し安定性を向上する。
【解決手段】位相比較部10は基準クロックをカウントした基準クロックカウンタ値と、供給された再生クロックステップ値を加算して再生クロックのタイミングでラッチした再生クロックステップ値加算結果との位相比較を行い、位相誤差を検出する。ループフィルタ11は検出された位相誤差を平滑化し位相誤差に対応した電圧値を出力する。電圧制御発振部12はループフィルタ11により出力された電圧値により再生クロックを生成する。
【選択図】図1

Description

この発明は基準クロックから再生クロックを生成するクロック変換回路に関するものである。
基準クロックから周波数の異なる再生クロックを生成する従来のクロック変換回路は、一般的に、位相比較部、ループフィルタ部、電圧制御発信部(VCO)及び分周器による閉ループで実現されている。このクロック変換回路の収束速度及び安定性を向上するには、位相比較部における位相比較の手法をより効率的な構成とすることで実現できる。
従来の位相比較部の構成では、基準クロックをN進カウンタによりカウントし、再生クロックをM進カウンタによりカウントし、N進カウンタのキャリーでM進カウンタ値をラッチし、そのときの位相誤差をループフィルタ部に出力している。この位相比較の方法では、N進カウンタを毎回キャリー出力までカウントするため、基準クロックと再生クロックの同期がとれるまでの収束時間を多く費やすことになる。
また、本願に関連する従来技術として、特許文献1に示されたクロック乗せ換え回路がある。ここでは、書き込みアドレス用のカウンタと、読み出しアドレス用のカウンタと、メモリ手段10の書き込み/読み出しを制御する書き込み/読み出し制御部とを有し、書き込みアドレス用のカウンタにはクロックCLK1が供給されてカウントされ、読み出しアドレス用のカウンタにはクロックCLK2が供給されてカウントされ、クロックCLK1及びクロックCLK2の周波数比がm:nであるとき、書き込みアドレス用のカウンタはm進カウンタで構成され、読み出しアドレス用のカウンタはn進カウンタで構成されることが記載されています。
特開平8−274585号公報(段落0020〜段落0021)
従来のクロック変換回路は以上のように構成され、N進カウンタを毎回キャリー出力までカウントするため、基準クロックと再生クロックの同期がとれるまでの収束時間を多く費やすことになり、クロック変換時の収束時間が長くなるという課題があった。
この発明は上記のような課題を解決するためになされたもので、位相誤差の検出方法を効率的に行うことにより、クロック変換時の収束時間を短縮し安定性を向上することができるクロック変換回路を得ることを目的とする。
この発明に係るクロック変換回路は、供給された基準クロックから再生クロックを生成するものにおいて、上記基準クロックをカウントした基準クロックカウンタ値と、供給された再生クロックステップ値を加算して上記再生クロックのタイミングでラッチした再生クロックステップ値加算結果との位相比較を行い、位相誤差を検出する位相比較部と、該位相比較部により検出された位相誤差を平滑化し位相誤差に対応した電圧値を出力するループフィルタと、該ループフィルタにより出力された電圧値により上記再生クロックを生成する電圧制御発振部とを備えたものである。
この発明により、収束時間を短縮することができ安定性を向上することができるという効果が得られる。
実施の形態1.
図1はこの発明の実施の形態1によるクロック変換回路の構成を示すブロック図である。このクロック変換回路は、位相比較部10、ループフィルタ部11及び電圧制御発振部(VCO)12を備えている。
図1において、位相比較部10は図示しないCPUから供給された基準クロックをカウントした基準クロックカウンタ値と、CPUから供給された再生クロックステップ値を加算して再生クロックのタイミングでラッチした再生クロックステップ値加算結果との位相比較を行って位相誤差を検出する。ループフィルタ部11は位相比較部10により検出された位相誤差を平滑化して位相誤差に対応した電圧値を出力する。電圧制御発振部12はループフィルタ部11により出力された電圧値に対応した周波数の再生クロックを生成する。
図1に示すクロック変換回路では、位相比較部10により検出された位相誤差がゼロになるようフィードバックループが形成され、位相比較部10による位相誤差をゼロにすることにより、基準クロックと再生クロックの位相を同期させることができ基準クロックら再生クロックへのクロック変換が完了する。基準クロックに対して再生クロックの位相が進んでいる場合には、電圧制御発振部12の入力電圧を下げ、基準クロックに対して再生クロックの位相が遅れている場合には、電圧制御発振部12の入力電圧を上げるよう制御する。ここで、基準クロックの周波数をf0とし、基準クロックを分周する際の基準クロックカウンタをN進カウンタとし、再生クロックを分周する際の基準クロックカウンタをM進カウンタとすると、再生クロックの周波数はf=(M/N)f0となる。
図2は位相比較部10の内部構成を示すブロック図である。この位相比較部10は、比較タイミング生成カウンタ20、N進の基準クロックカウンタ21、M進の再生クロックカウンタ22、加算器23、遅延器(第1の遅延器)24、遅延器(第2の遅延器)25、遅延器(第3の遅延器)26及び位相誤差検出器27を備えている。
この実施の形態1では、基準クロックのクロック数と再生クロックのクロック数は、データのフレーミング及び符号化方式によって一意に決定されるため、一定時間間隔中の基準クロックのカウンタ値と再生クロックのカウンタ値を予め算出し、それぞれのN進の基準クロックカウンタ21及びM進の再生クロックカウンタ22に設定する。また、後述の再生クロックステップ値も一意に決定されるため、この再生クロックステップ値を再生クロックに同期して順次加算し、基準クロックカウンタ値との差分をとることにより位相誤差を検出する。
図2において、基準クロックカウンタ21は供給された基準クロックを設定値(N進)までカウントしカウンタ値を出力する。再生クロックカウンタ22は電圧制御発振部12により生成された再生クロックを設定値(M進)までカウントして、そのキャリーを後段の加算器23にリセット信号として出力する。
加算器23は、CPUから供給された再生クロックステップ値と後段の遅延器24からの1つ前の加算結果を加算し、再生クロックカウンタ22からのリセット信号により加算値をクリアーする。この再生クロックステップ値は再生クロック1クロック分の基準クロックカウント数に相当する。遅延器24は加算器23の加算結果を再生クロックのタイミングでラッチする。このように、加算器23及び遅延器24により、供給される再生クロックステップ値が再生クロックに同期して随時加算される。この再生クロックに同期して随時加算された再生クロックステップ値加算結果は、基準クロックカウンタ値と比較するための再生クロックカウンタ値に相当する。
比較タイミング生成カウンタ20は、供給された基準クロックから遅延器25、遅延器26及び位相誤差検出器27の動作クロックを生成する。遅延器25は基準クロックカウンタ21からの基準クロックカウント値を比較タイミング生成カウンタ20からの動作クロックのタイミングでラッチする。遅延器26は加算器23からの遅延器24を介しての再生クロックカウント値(再生クロックステップ値加算結果)を比較タイミング生成カウンタ20からの動作クロックのタイミングでラッチする。
位相誤差検出器27は、比較タイミング生成カウンタ20からの動作クロックのタイミングで、遅延器25によりラッチされた基準クロックカウント値と遅延器26によりラッチされた再生クロックカウント値(再生クロックステップ値加算結果)の差分をとることにより位相比較を行い、その位相誤差を後段のループフィルタ部11へ出力する。
このように、位相比較部10において、基準クロックのクロック数のカウントアップと、再生クロックに同期した再生クロックステップ値の加算をそれぞれ独立して行って位相比較を行うことにより、従来のように、基準クロックをN進カウンタによりカウントし、再生クロックをM進カウンタによりカウントし、N進カウンタのキャリーでM進カウンタ値をラッチして位相比較を行う方法と比較して、この実施の形態1では任意の動作タイミングで位相誤差の検出を行うため、位相誤差検出の時間を短くすることができ、クロック変換時の収束時間を短縮することができる。
図3は位相誤差の推移を示すタイミングチャートである。図3(a)は遅延器25によりラッチされた基準クロックカウンタ値を示し、図3(b)は遅延器26によりラッチされた再生クロックカウンタ値(再生クロックステップ値加算結果)を示し、図3(c)は位相誤差検出器27により検出された位相誤差を示している。位相誤差検出器27は、遅延器25によりラッチされた基準クロックカウンタ値と、遅延器26によりラッチされた再生クロックカウンタ値(再生クロックステップ値加算結果)の差の絶対値の幅に制限を持たせ、所定の大きさを超えた場合に制御を行うことにより、図3(c)に示す特性となる。
図3(a)に示すように、基準クロックカウンタ値は一定の速度でカウントアップを繰り返す。一方、再生クロックカウンタ値(再生クロックステップ値加算結果)は、位相誤差の検出結果が反映されるために、収束していくにつれて、その波形が基準クロックカウンタ値の波形に一致するように変形する。
図3において、点線は比較タイミングを示し、図2に示す比較タイミング生成カウンタ20により生成される動作クロックによりこの比較タイミングが決定される。この比較タイミングの間隔を短くすることにより、図3(c)に示す位相誤差の右下がりの傾きは大きくなりクロック変換の収束時間を短縮することができる。そのため、このクロック変換回路のロックが外れた場合でも、この比較タイミングの間隔を短く設定しておくことにより、安定性を向上することができる。
以上のように、この実施の形態1によれば、位相比較部10が、基準クロックのクロック数のカウントアップと、再生クロックに同期した再生クロックステップ値の加算をそれぞれ独立して行い、任意の動作タイミングで位相比較を行うことにより、クロック変換時の収束時間を短縮することができ安定性を向上することができるという効果が得られる。
この発明の実施の形態1によるクロック変換回路の構成を示すブロック図である。 この発明の実施の形態1によるクロック変換回路の位相比較部の内部構成を示すブロック図である。 この発明の実施の形態1によるクロック変換回路における位相誤差の推移を示すタイミングチャートである。
符号の説明
10 位相比較部、11 ループフィルタ部、12 電圧制御発振部(VCO)、20 比較タイミング生成カウンタ、21 基準クロックカウンタ、22 再生クロックカウンタ、23 加算器、24,25,26 遅延器、27 位相誤差検出器。

Claims (2)

  1. 供給された基準クロックから再生クロックを生成するクロック変換回路において、
    上記基準クロックをカウントした基準クロックカウンタ値と、供給された再生クロックステップ値を加算して上記再生クロックのタイミングでラッチした再生クロックステップ値加算結果との位相比較を行い、位相誤差を検出する位相比較部と、
    該位相比較部により検出された位相誤差を平滑化し位相誤差に対応した電圧値を出力するループフィルタと、
    該ループフィルタにより出力された電圧値により上記再生クロックを生成する電圧制御発振部とを備えたことを特徴とするクロック変換回路。
  2. 位相比較部は、
    基準クロックをカウントし基準クロックカウンタ値を出力する基準クロックカウンタと、
    再生クロックをカウントしキャリーを出力する再生クロックカウンタと、
    再生クロックステップ値と後述の第1の遅延器からの1つ前の加算結果を加算し、上記再生クロックカウンタからのキャリーにより加算値をリセットする加算器と、
    該加算器の加算結果を上記再生クロックのタイミングでラッチし再生クロックステップ値加算結果を出力する第1の遅延器と、
    上記基準クロックから生成された動作クロックのタイミングで上記基準クロックカウンタから出力された基準クロックカウンタ値をラッチする第2の遅延器と、
    上記動作クロックのタイミングで上記第1の遅延器から出力された再生クロックステップ値加算結果をラッチする第3の遅延器と、
    上記動作クロックのタイミングで、上記第2の遅延器によりラッチされた基準クロックカウンタ値と上記第3の遅延器によりラッチされた再生クロックステップ値加算結果の差分をとり位相誤差として検出する位相誤差検出器とを備えたことを特徴とする請求項1記載のクロック変換回路。
JP2006094256A 2006-03-30 2006-03-30 クロック変換回路 Expired - Fee Related JP4588660B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006094256A JP4588660B2 (ja) 2006-03-30 2006-03-30 クロック変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006094256A JP4588660B2 (ja) 2006-03-30 2006-03-30 クロック変換回路

Publications (2)

Publication Number Publication Date
JP2007274079A true JP2007274079A (ja) 2007-10-18
JP4588660B2 JP4588660B2 (ja) 2010-12-01

Family

ID=38676463

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006094256A Expired - Fee Related JP4588660B2 (ja) 2006-03-30 2006-03-30 クロック変換回路

Country Status (1)

Country Link
JP (1) JP4588660B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05102849A (ja) * 1991-10-09 1993-04-23 Kokusai Electric Co Ltd 周波数シンセサイザ
JP2004120352A (ja) * 2002-09-26 2004-04-15 Seiko Epson Corp クロック変換回路とこれを用いた電子機器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05102849A (ja) * 1991-10-09 1993-04-23 Kokusai Electric Co Ltd 周波数シンセサイザ
JP2004120352A (ja) * 2002-09-26 2004-04-15 Seiko Epson Corp クロック変換回路とこれを用いた電子機器

Also Published As

Publication number Publication date
JP4588660B2 (ja) 2010-12-01

Similar Documents

Publication Publication Date Title
JP4536610B2 (ja) 半導体試験装置
JP4567087B2 (ja) リムーバブルメモリデバイス、位相同期方法、位相同期プログラム、その記録媒体及びホスト端末
JP2015513831A (ja) ポイントツーポイント通信における周波数オフセットの自動検出および補償
JP2007142748A (ja) クロックデータ復元装置
JP2007243877A (ja) 遅延同期回路及び半導体集積回路装置
JP2010273187A (ja) Pll回路及び光ディスク装置
JP2010171944A (ja) 発振回路
JP2007102960A (ja) 磁気ディスク装置
KR20140082356A (ko) 지연 고정 루프 및 반도체 장치
JP4588660B2 (ja) クロック変換回路
US7109806B2 (en) Device and method for detecting phase difference and PLL using the same
JP2009105657A (ja) Dll回路及びこれを備える半導体装置、並びに、データ処理システム
CN113867476B (zh) 一种信号发生装置和方法
WO2020246092A1 (ja) 位相同期回路、電子装置、および、位相同期回路の制御方法
JP4266906B2 (ja) Ddrメモリライト制御装置及び方法
JP2006515724A (ja) 安定度を改善させた周波数ロック・ループ
JP2006333262A (ja) クロックリカバリ回路
JP6510225B2 (ja) クロックデータリカバリ回路、タイミングコントローラ、電子機器、クロックデータリカバリ方法
JP4827870B2 (ja) Cdr回路
KR100892636B1 (ko) 반도체 집적 회로의 클럭 제어 장치 및 방법
JP4531667B2 (ja) クロック再生回路
JP4364446B2 (ja) 位相比較回路
JP2001167523A (ja) データ復調回路及びこの回路を組み込む半導体装置
JP6040806B2 (ja) クロック供給回路
JP2766094B2 (ja) 位相ロックループ

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070921

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20080630

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081224

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100610

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100629

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100809

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100831

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100908

R150 Certificate of patent or registration of utility model

Ref document number: 4588660

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130917

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees