JP2007242870A - 基板処理装置、基板吸着方法及び記憶媒体 - Google Patents

基板処理装置、基板吸着方法及び記憶媒体 Download PDF

Info

Publication number
JP2007242870A
JP2007242870A JP2006062884A JP2006062884A JP2007242870A JP 2007242870 A JP2007242870 A JP 2007242870A JP 2006062884 A JP2006062884 A JP 2006062884A JP 2006062884 A JP2006062884 A JP 2006062884A JP 2007242870 A JP2007242870 A JP 2007242870A
Authority
JP
Japan
Prior art keywords
substrate
electrode plate
electrostatic chuck
wafer
processing apparatus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006062884A
Other languages
English (en)
Other versions
JP2007242870A5 (ja
JP5127147B2 (ja
Inventor
Masayuki Sawadaishi
真之 沢田石
Akitaka Shimizu
昭貴 清水
Eiichi Nishimura
栄一 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Electron Ltd
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Priority to JP2006062884A priority Critical patent/JP5127147B2/ja
Priority to KR1020070014576A priority patent/KR100853575B1/ko
Priority to US11/674,843 priority patent/US20070211402A1/en
Priority to CNA2007100860633A priority patent/CN101034679A/zh
Publication of JP2007242870A publication Critical patent/JP2007242870A/ja
Publication of JP2007242870A5 publication Critical patent/JP2007242870A5/ja
Application granted granted Critical
Publication of JP5127147B2 publication Critical patent/JP5127147B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • H01L21/6833Details of electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

【課題】基板の表面にパーティクルが付着するのを防止することができる基板処理装置を提供する。
【解決手段】基板処理装置10はチャンバ11内にウエハWを載置するサセプタ12を備え、該サセプタ12には下部高周波電源20が接続され、サセプタ12の上部には電極板23を内部に有する静電チャック42が配置され、電極板23には直流電源24が接続され、下部高周波電源20がサセプタ12に所定の高周波電力を印加した後、直流電源24が電極板23に負電圧を印加することによって静電チャック42がクーロン力等によりウエハWを吸着する。
【選択図】図1

Description

本発明は、基板処理装置、基板吸着方法及び記憶媒体に関し、特に、基板を吸着する静電チャックを有する基板処理装置に関する。
基板としてのウエハにプラズマ処理、例えば、エッチング処理を施す基板処理装置は、ウエハを収容する収容室と、該収容室内に配置された、ウエハを載置する載置台とを備える。この基板処理装置は収容室内にプラズマを発生させ、該プラズマによってウエハにエッチング処理を施す。
載置台は電極板を内部に有する絶縁性部材からなる静電チャックを上部に備え、ウエハは静電チャック上に載置される。ウエハにエッチング処理が施される間、電極板には直流電圧が印加され、該直流電圧によって発生するクーロン力又はジョンソン・ラーベック(Johnsen-Rahbek)力により、静電チャックはウエハを吸着する。
通常、静電チャックとしては2つ以上の電極板を内部に有する双極型のものと、1つの電極板を内部に有する単極型のものとがある。双曲型の静電チャックは2つ以上の電極板の間に電位差を与え(例えば、特許文献1及び2参照。)、単極型の静電チャックは電極板とウエハとの間に電位差を与えることによってウエハを吸着する。
特開平5−190654号公報 特開平10−270539号公報
しかしながら、静電チャックがウエハを吸着する際に、電極板に過剰な正の直流電圧を印加すると、吸着されたウエハの周縁部(エッジ)や静電チャックの周りを囲むように配置されるフォーカスリングから局所的な直流放電であるアーク放電が発生することがある。アーク放電では放電先、例えば、収容室の内壁面にエネルギーが集中するため、収容室の内壁面に付着した堆積物が剥離・飛散してパーティクルとなる。該パーティクルはウエハの表面に付着し、ウエハから製造される半導体デバイスの欠陥の原因となる。
本発明の目的は、基板の表面にパーティクルが付着するのを防止することができる基板処理装置、基板吸着方法及び記憶媒体を提供することにある。
上記目的を達成するために、請求項1記載の基板処理装置は、基板に処理を施す基板処理装置であって、前記基板を収容する収容室と、該収容室内に配置され且つ前記基板を載置する載置台とを備え、該載置台は電極板を内部に有する絶縁性部材からなる静電チャックを上部に有し、前記電極板には直流電源が接続される基板処理装置において、前記静電チャックが前記基板を吸着するときに前記直流電源は前記電極板に負電圧を印加することを特徴とする。
請求項2記載の基板処理装置は、請求項1記載の基板処理装置において、前記静電チャックが前記基板を離脱させるときに前記直流電源は前記電極板に正電圧を印加し、前記正電圧の値は1500V以下であることを特徴とする。
請求項3記載の基板処理装置は、請求項1又は2記載の基板処理装置において、前記載置台には高周波電源が接続され、前記高周波電源は、前記直流電源が前記電極板に前記負電圧を印加する前に、前記載置台に高周波電力を印加することを特徴とする。
請求項4記載の基板処理装置は、請求項1乃至3のいずれか1項に記載の基板処理装置において、前記基板の表面にはポリシリコン層が形成され、前記処理はエッチング処理であることを特徴とする。
上記目的を達成するために、請求項5記載の基板吸着方法は、基板を収容する収容室と、該収容室内に配置され且つ前記基板を載置する載置台とを備え、該載置台は電極板を内部に有する絶縁性部材からなる静電チャックを上部に有し、前記電極板には直流電源が接続される基板処理装置における基板吸着方法であって、前記静電チャックが前記基板を吸着するときに前記直流電源は前記電極板に負電圧を印加する負電圧印加ステップを有することを特徴とする。
請求項6記載の基板吸着方法は、請求項5記載の基板吸着方法において、前記静電チャックが前記基板を離脱させるときに前記直流電源は前記電極板に正電圧を印加する正電圧印加ステップを有し、前記正電圧の値は1500V以下であることを特徴とする。
請求項7記載の基板吸着方法は、請求項5又は6記載の基板吸着方法において、前記載置台に接続された高周波電源は、前記直流電源が前記電極板に前記負電圧を印加する前に、前記載置台に高周波電力を印加する高周波電力印加ステップを有することを特徴とする。
上記目的を達成するために、請求項8記載の記憶媒体は、基板を収容する収容室と、該収容室内に配置され且つ前記基板を載置する載置台とを備え、該載置台は電極板を内部に有する絶縁性部材からなる静電チャックを上部に有し、前記電極板には直流電源が接続される基板処理装置における基板吸着方法をコンピュータに実行させるプログラムを格納するコンピュータ読み取り可能な記憶媒体であって、前記プログラムは、前記静電チャックが前記基板を吸着するときに前記直流電源は前記電極板に負電圧を印加する負電圧印加モジュールを有することを特徴とする。
請求項1記載の基板処理装置、請求項5記載の基板吸着方法及び請求項8記載の記憶媒体によれば、静電チャックが基板を吸着するときに直流電源は電極板に負電圧を印加する。電極板に負電圧が印加されると、静電チャックが吸着する基板の周縁部や基板の周りに配置された収容室内部品からの放電形態は局所的な直流放電ではないグロー放電となる。グロー放電は放電先でエネルギーが集中しないので、収容室の内壁面から堆積物が剥離・飛散することがなく、パーティクルが発生しない。また、電極板に負電圧が印加されると、基板における静電チャックと反対側の面である表面の電位は負となる。パーティクルが負に帯電している場合、該パーティクルは基板の表面から斥力を受ける。したがって、基板の表面にパーティクルが付着するのを防止することができる。
請求項2記載の基板処理装置及び請求項6記載の基板吸着方法によれば、静電チャックが基板を離脱させるときに直流電源は電極板に正電圧を印加し、該正電圧の値は1500V以下である。電極板に負電圧が印加されて基板が静電チャックに吸着されているときに、電極板に正電圧を印加すると、基板及び静電チャックの間に斥力が作用して基板は静電チャックから離脱する。このとき、正電圧の値が1500V以下であると、放電形態は殆ど局所的な直流放電であるアーク放電とならない。したがって、基板が静電チャックから離脱するときにも、基板の表面にパーティクルが付着するのを防止することができる。
請求項3記載の基板処理装置及び請求項7記載の基板吸着方法によれば、載置台に接続された高周波電源は、直流電源が電極板に正電圧を印加する前に、載置台に高周波電力を印加する。載置台に高周波電力が印加されると、載置台上にシースが発生する。該シースは負に帯電するパーティクルを載置台に載置された基板の上方から排斥する。したがって、収容室内においてパーティクルが発生しても、該パーティクルが基板の表面に付着するのを確実に防止することができる。
以下、本発明の実施の形態について図面を参照しながら説明する。
まず、本発明の実施の形態に係る基板処理装置について説明する。
図1は、本実施の形態に係る基板処理装置の概略構成を示す断面図である。この基板処理装置は基板としての半導体ウエハ上に形成されたポリシリコン層にエッチング処理を施すように構成されている。
図1において、基板処理装置10は、例えば、直径が300mmの半導体ウエハ(以下、単に「ウエハ」という。)Wを収容するチャンバ11(収容室)を有し、該チャンバ11内にはウエハを載置する載置台としての円柱状のサセプタ12が配置されている。基板処理装置10では、チャンバ11の内側壁とサセプタ12の側面とによって、サセプタ12上方のガスをチャンバ11の外へ排出する流路として機能する側方排気路13が形成される。この側方排気路13の途中にはバッフル板14が配置される。チャンバ11の内壁面は石英やイットリア(Y)で覆われる。
バッフル板14は多数の孔を有する板状部材であり、チャンバ11を上部と下部に仕切る仕切り板として機能する。バッフル板14によって仕切られたチャンバ11の上部(以下、「反応室」という。)17には、後述するプラズマが発生する。また、チャンバ11の下部(以下、「排気室(マニホールド)」という。)18にはチャンバ11内のガスを排出する粗引き排気管15及び本排気管16が開口する。粗引き排気管15にはDP(Dry Pump)(図示しない)が接続され、本排気管16にはTMP(Turbo Molecular Pump)(図示しない)が接続される。また、バッフル板14は反応室17の後述する処理空間Sにおいて発生するイオンやラジカルを捕捉又は反射してこれらのマニホールド18への漏洩を防止する。
粗引き排気管15、本排気管16、DP及びTMP等は排気装置を構成し、粗引き排気管15及び本排気管16は反応室17のガスをマニホールド18を介してチャンバ11の外部へ排出する。具体的には、粗引き排気管15はチャンバ11内を大気圧から低真空状態まで減圧し、本排気管16は粗引き排気管15と協働してチャンバ11内を大気圧から低真空状態より低い圧力である高真空状態(例えば、133Pa(1Torr)以下)まで減圧する。
サセプタ12には下部高周波電源20が整合器(Matcher)22を介して接続されており、該下部高周波電源20は所定の高周波電力をサセプタ12に印加する。これにより、サセプタ12は下部電極として機能する。また、整合器22は、サセプタ12からの高周波電力の反射を低減して高周波電力のサセプタ12への供給効率を最大にする。
サセプタ12の上部には、電極板23を内部に有する絶縁性部材からなる円板状の静電チャック42が配置されている。サセプタ12がウエハWを載置するとき、該ウエハWは静電チャック42上に配される。電極板23には直流電源24が電気的に接続されている。電極板23に負の高直流電圧(以下、「負電圧」という。)が印加されると、ウエハWにおける静電チャック42側の面(以下、「裏面」という。)には正電位が発生し、さらに、静電チャック42とは反対側の面(以下、「表面」という。)には負電位が発生する。そして、電極板23及びウエハWの裏面の間に電位差が生じ、該電位差に起因するクーロン力又はジョンソン・ラーベック力によってウエハWは静電チャック42の上面に吸着保持される。
また、サセプタ12の上部には、静電チャック42の上面に吸着保持されたウエハWの周りを囲うように円環状のフォーカスリング25が配設される。このフォーカスリング25は、処理空間Sに露出し、該処理空間SにおいてプラズマをウエハWの表面に向けて収束し、エッチング処理の効率を向上させる。
また、サセプタ12の内部には、例えば、円周方向に延在する環状の冷媒室26が設けられる。この冷媒室26には、チラーユニット(図示しない)から冷媒用配管27を介して所定温度の冷媒、例えば、冷却水やガルデンが循環供給され、当該冷媒の温度によって静電チャック42の上面に吸着保持されたウエハWの処理温度が制御される。
静電チャック42の上面のウエハWが吸着保持される部分(以下、「吸着面」という。)には、複数の伝熱ガス供給孔28が開口している。これら複数の伝熱ガス供給孔28は、伝熱ガス供給ライン30を介して伝熱ガス供給部(図示しない)に接続され、該伝熱ガス供給部は伝熱ガスとしてのヘリウム(He)ガスを、伝熱ガス供給孔28を介して吸着面及びウエハWの裏面の間隙に供給する。吸着面及びウエハWの裏面の間隙に供給されたヘリウムガスはウエハWの熱をサセプタ12に伝熱する。
また、サセプタ12の吸着面には、静電チャック42の上面から突出自在なリフトピンとしての複数のプッシャーピン33が配置されている。これらのプッシャーピン33は、モータとボールねじ(いずれも図示しない)を介して接続され、ボールねじによって直線運動に変換されたモータの回転運動に起因して吸着面から自在に突出する。ウエハWにエッチング処理を施すためにウエハWを吸着面に吸着保持するときには、プッシャーピン33はサセプタ12に収容され、エッチング処理が施されたウエハWをチャンバ11から搬出するときには、プッシャーピン33は静電チャック42の上面から突出してウエハWをサセプタ12から離間させて上方へ持ち上げる。
チャンバ11の天井部には、サセプタ12と対向するようにガス導入シャワーヘッド34が配置されている。ガス導入シャワーヘッド34には整合器35を介して上部高周波電源36が接続されており、上部高周波電源36は所定の高周波電力をガス導入シャワーヘッド34に印加するので、ガス導入シャワーヘッド34は上部電極として機能する。なお、整合器35の機能は上述した整合器22の機能と同じである。
ガス導入シャワーヘッド34は、多数のガス穴37を有する天井電極板38と、該天井電極板38を着脱可能に支持する電極支持体39とを有する。また、該電極支持体39の内部にはバッファ室40が設けられ、このバッファ室40には処理ガス導入管41が接続されている。ガス導入シャワーヘッド34は、処理ガス導入管41からバッファ室40へ供給された処理ガス、例えば、臭素系ガス又は塩素系ガスにOガス及びHe等の不活性ガスを添加した混合ガスをガス穴37を経由して反応室17内へ供給する。
また、チャンバ11の側壁には、プッシャーピン33によってサセプタ12から上方へ持ち上げられたウエハWの高さに対応する位置にウエハWの搬出入口43が設けられ、搬出入口43には、該搬出入口43を開閉するゲートバルブ44が取り付けられている。
この基板処理装置10の反応室17内では、上述したように、サセプタ12及びガス導入シャワーヘッド34に高周波電力を印加して、サセプタ12及びガス導入シャワーヘッド34の間の処理空間Sに高周波電力を印加することにより、該処理空間Sにおいてガス導入シャワーヘッド34から供給された処理ガスを高密度のプラズマにしてイオンやラジカルを発生させ、該イオン等によってウエハWにエッチング処理を施す。
上述した基板処理装置10の各構成部品の動作は、基板処理装置10が備える制御部(図示しない)のCPUがエッチング処理に対応するプログラムに応じて制御する。
なお、上述した基板処理装置10の構成は、従来の基板処理装置の構成と同じである。
本発明者は、本発明に先立ち、電極板に印加される直流電圧の極や大きさとパーティクルの発生数との関係を探るべく、基板処理装置10において、ガス導入シャワーヘッド34やその他のパージ管(図示しない)から反応室17へ多量のNガスを導入しつつ、直流電源24によって電極板23に正の高直流電圧(以下、「正電圧」という。)及び負電圧を交互に印加した。このとき、負電圧の値を−3000Vに設定し、正電圧の値を変化させた。また、サセプタ12上にウエハWを載置しなかった。
発明者は、このとき、反応室17にて発生し且つ粗引き排気管15によってチャンバ11の外部へ排出されるパーティクルの数をパーティクルモニタ(ISPM)によってカウントした。また、チャンバ11の側壁に設けられた観察窓(図示しない)から静電チャック42やフォーカスリング25からチャンバ11の内壁面を覆う石英やイットリアに向けた直流放電の放電形態を観察した。そして、観察された放電形態を表1に示し、計測されたパーティクルの数を図2のグラフに示した。
Figure 2007242870
表1に示すように、正電圧の値を小さくすると、正電圧印加時の放電形態が局所的な直流放電であるアーク放電から局所的な直流放電ではないグロー放電に移行することが分かった。また、負電圧印加時の放電形態が局所的な直流放電ではないグロー放電であることが分かった。さらに、図2のグラフに示すように、正電圧の値を小さくすると、排気管15によってチャンバ11の外部へ排出されるパーティクルの数、すなわち、反応室17において発生するパーティクルの数が減少することが分かった。具体的には正電圧の値が1500V以下であれば、ほぼパーティクルが反応室17において発生しないことが分かった。
正電圧の値を小さくすると発生するパーティクルの数が減少するメカニズムについて、正電圧印加時における放電形態の観察の結果、本発明者は、以下に説明する仮説を類推するに至った。
すなわち、正電圧の値を小さくすると、静電チャック42等からチャンバ11の内壁面に向けた直流放電の放電形態がグロー放電に移行する。グロー放電は放電先であるチャンバ11の内壁面でエネルギーが集中しないので、内壁面に付着した堆積物が剥離・飛散することがない。したがって、反応室17において発生するパーティクルの数が減少する。
さらに、本発明者は負電圧印加時の放電形態がグロー放電であることから、電極板23に負電圧を印加することによって静電チャック42にウエハWを吸着させれば、例え、ウエハWの周縁部等からチャンバ11の内壁面への直流放電が生じても、反応室17においてパーティクルの発生を抑制できると推定した。
本発明は以上得られた知見に基づくものである。
以下、本発明の実施の形態に係る基板吸着方法について説明する。
図3は、本実施の形態に係る基板吸着方法としての高周波電力及び直流電力の印加シーケンスを示す図である。
図3において、表面にポリシリコン層が形成されたウエハWをチャンバ11内に搬入してサセプタ12の静電チャック42上に載置し、上述した排気装置がチャンバ11内を大気圧から高真空状態まで減圧すると、まず、上部高周波電源36が所定の高周波電力(上部RF)をガス導入シャワーヘッド34に印加し、時間T1経過後に、下部高周波電源20が所定の高周波電力(下部RF)をサセプタ12に印加する。このとき、ガス導入シャワーヘッド34及びサセプタ12から高周波電力が処理空間Sに印加され、該処理空間Sにおいて処理ガスからプラズマが発生する。プラズマ中では電荷が中性であるため、電子と正イオン数が同数になるが、電子の方が正イオンより軽いため静電チャック42上のウエハW近傍では電子がウエハWに早く到達する。その結果、ウエハWの近くに電子の非常に少ない領域であるシースが発生する。シースは電子が少ない領域であるため、全体として正に帯電する。また、パーティクルは一般に負に帯電するものが多いことが知られている。したがって、シースはウエハWに向かうパーティクルに斥力を作用させて該パーティクルを減速し、ウエハWの上方から排斥する。
さらに、時間T2経過後に、直流電源24が電極板23に負電圧(−HV:negative High Voltage)、例えば、−2500Vを印加する。このとき、ウエハWの裏面には正電位が発生しするため、電極板23及びウエハWの裏面の間に電位差が生じ、該電位差に起因するクーロン力又はジョンソン・ラーベック力によってウエハWは静電チャック42の上面に吸着保持される。電極板23に負電圧を印加すると、ウエハWの周縁部等からの放電形態はグロー放電となり、放電先であるチャンバ11の内壁面においてエネルギーが集中することがないので、内壁面に付着した堆積物が剥離・飛散することがない。また、ウエハWの表面には負電位が発生するため、負に帯電するパーティクルはウエハWの表面からも斥力を受け、ウエハWの上方から排斥される。
次いで、ウエハWのポリシリコン層にエッチング処理が施されている間、直流電源24は電極板23に負電圧を印加し続ける。エッチング処理が終了すると、直流電源24は電極板23に正電圧(+HV:positive High Voltage)、例えば、+1200Vを印加する。ウエハWの裏面には正電位が発生しているため、ウエハW及び電極板23の間に斥力が作用してウエハWは静電チャック42から離脱する。また、ウエハWが静電チャック42から離脱する際の電極板23に印加される正電圧の値が+1200Vであるため、殆どアーク放電は発生せず(表1参照。)、反応室17においてパーティクルが発生することがない(図2参照。)。
そして、時間T3経過後に、直流電源24は電極板23への電圧印加を停止する。
図3の印加シーケンスによれば、静電チャック42がウエハWを吸着するときに直流電源24は電極板23に負電圧を印加する。電極板23に負電圧が印加されると、ウエハWの周縁部やフォーカスリング25からの放電形態はグロー放電となる。グロー放電は放電先でエネルギーが集中しないので、放電先であるチャンバ11の内壁面から堆積物が剥離・飛散することがなく、パーティクルが発生しない。また、電極板23に負電圧が印加されると、ウエハWの表面には負電位が発生するため、負に帯電するパーティクルはウエハWの表面から斥力を受ける。したがって、静電チャック42がウエハWを吸着するときに、ウエハWの表面にパーティクルが付着するのを防止することができる。
図3の印加シーケンスでは、静電チャック42がウエハWを離脱させるときに直流電源24は電極板23に正電圧を印加し、該正電圧の値は+1200Vである。正電圧の値が1500V以下であれば、放電形態は殆ど局所的な直流放電であるアーク放電とならないので、ほぼパーティクルが反応室17において発生しない。したがって、ウエハWが静電チャック42から離脱するときにも、ウエハWの表面にパーティクルが付着するのを防止することができる。
また、図3の印加シーケンスでは、サセプタ12に接続された下部高周波電源20は、直流電源24が電極板23に正電圧を印加する前に、サセプタ12に高周波電力を印加する。サセプタ12に高周波電力が印加されると、サセプタ12上にシースが発生する。該シースは負に帯電するパーティクルをウエハWの上方から排斥する。したがって、反応室17内においてパーティクルが発生しても、該パーティクルがウエハWの表面に付着するのを確実に防止することができる。
なお、上述したプラズマ処理装置10においてエッチング処理等が施される基板は半導体ウエハに限られず、LCD(Liquid Crystal Display)やFPD(Flat Panel Display)等に用いる各種基板や、フォトマスク、CD基板、プリント基板等であってもよい。
また、本発明の目的は、上述した各実施の形態の機能を実現するソフトウェアのプログラムコードを記憶した記憶媒体を、装置に供給し、その装置のコンピュータ(またはCPUやMPU等)が記憶媒体に格納されたプログラムコードを読み出し実行することによっても達成される。
この場合、記憶媒体から読み出されたプログラムコード自体が上述した各実施の形態の機能を実現することになり、そのプログラムコード及び該プログラムコードを記憶した記憶媒体は本発明を構成することになる。
また、プログラムコードを供給するための記憶媒体としては、例えば、フロッピー(登録商標)ディスク、ハードディスク、光磁気ディスク、CD−ROM、CD−R、CD−RW、DVD−ROM、DVD−RAM、DVD−RW、DVD+RW等の光ディスク、磁気テープ、不揮発性のメモリカード、ROM等を用いることができる。または、プログラムコードをネットワークを介してダウンロードしてもよい。
また、コンピュータが読み出したプログラムコードを実行することにより、上述した各実施の形態の機能が実現されるだけではなく、そのプログラムコードの指示に基づき、コンピュータ上で稼動しているOS(オペレーティングシステム)等が実際の処理の一部または全部を行い、その処理によって上述した各実施の形態の機能が実現される場合も含まれる。
さらに、記憶媒体から読み出されたプログラムコードが、コンピュータに挿入された機能拡張ボードやコンピュータに接続された機能拡張ユニットに備わるメモリに書き込まれた後、そのプログラムコードの指示に基づき、その拡張機能を拡張ボードや拡張ユニットに備わるCPU等が実際の処理の一部または全部を行い、その処理によって上述した各実施の形態の機能が実現される場合も含まれる。
次に、本発明の実施例を具体的に説明する。
実施例
まず、パーティクルカウント用のウエハ(以下、「パーティクルウエハ」という。)を準備し、基板処理装置10のチャンバ11内に搬入してサセプタ12の静電チャック42上に載置した。次いで、上部高周波電源36によって所定の高周波電力をガス導入シャワーヘッド34に印加し、さらに、下部高周波電源20によって所定の高周波電力をサセプタ12に印加することにより、処理空間Sにおいてプラズマを発生させた。
その後、直流電源24によって電極板23に−2500Vの負電圧を印加して静電チャック42にパーティクルウエハを吸着させ、所定の時間の経過後、直流電源24によって電極板23に+1200Vの正電圧を印加して静電チャック42からパーティクルウエハを離脱させた。
次いで、該パーティクルウエハをチャンバ11から搬出し、さらに、サーフスキャン方式のパーティクルカウンタに搬入した。その後、パーティクルウエハの表面における単位面積当たりのパーティクル数をカウントした。カウントされたパーティクル数の平均値は31個であった。
比較例
実施例と同様に、パーティクルウエハを静電チャック42上に載置し、上部高周波電源36及び下部高周波電源20によって所定の高周波電力をガス導入シャワーヘッド34及びサセプタ12にそれぞれ印加することにより、処理空間Sにおいてプラズマを発生させた。
その後、直流電源24によって電極板23に+2500Vの正電圧を印加して静電チャック42にパーティクルウエハを吸着させ、所定の時間の経過後、直流電源24によって電極板23に−1200Vの負電圧を印加して静電チャック42からパーティクルウエハを離脱させた。
次いで、実施例と同様に、パーティクルウエハの表面における単位面積当たりのパーティクル数をカウントした。カウントされたパーティクル数の平均値は328個であった。
実施例と比較例とを比較した結果、電極板23に負電圧を印加して静電チャック42にウエハを吸着させると、ウエハの表面にパーティクルが付着するのを防止することができることが分かった。
本発明の実施の形態に係る基板処理装置の概略構成を示す断面図である。 図1の基板処理装置における電極板に印加される正電圧の値とカウントされたパーティクルの数との関係を示すグラフである。 本実施の形態に係る基板吸着方法としての高周波電力及び直流電力の印加シーケンスを示す図である。
符号の説明
S 処理空間
W 半導体ウエハ
10 基板処理装置
11 チャンバ
12 サセプタ
20 下部高周波電源
23 電極板
24 直流電源
34 ガス導入シャワーヘッド
36 上部高周波電源
42 静電チャック

Claims (8)

  1. 基板に処理を施す基板処理装置であって、前記基板を収容する収容室と、該収容室内に配置され且つ前記基板を載置する載置台とを備え、該載置台は電極板を内部に有する絶縁性部材からなる静電チャックを上部に有し、前記電極板には直流電源が接続される基板処理装置において、
    前記静電チャックが前記基板を吸着するときに前記直流電源は前記電極板に負電圧を印加することを特徴とする基板処理装置。
  2. 前記静電チャックが前記基板を離脱させるときに前記直流電源は前記電極板に正電圧を印加し、
    前記正電圧の値は1500V以下であることを特徴とする請求項1記載の基板処理装置。
  3. 前記載置台には高周波電源が接続され、
    前記高周波電源は、前記直流電源が前記電極板に前記負電圧を印加する前に、前記載置台に高周波電力を印加することを特徴とする請求項1又は2記載の基板処理装置。
  4. 前記基板の表面にはポリシリコン層が形成され、前記処理はエッチング処理であることを特徴とする請求項1乃至3のいずれか1項に記載の基板処理装置。
  5. 基板を収容する収容室と、該収容室内に配置され且つ前記基板を載置する載置台とを備え、該載置台は電極板を内部に有する絶縁性部材からなる静電チャックを上部に有し、前記電極板には直流電源が接続される基板処理装置における基板吸着方法であって、
    前記静電チャックが前記基板を吸着するときに前記直流電源は前記電極板に負電圧を印加する負電圧印加ステップを有することを特徴とする基板吸着方法。
  6. 前記静電チャックが前記基板を離脱させるときに前記直流電源は前記電極板に正電圧を印加する正電圧印加ステップを有し、
    前記正電圧の値は1500V以下であることを特徴とする請求項5記載の基板吸着方法。
  7. 前記載置台に接続された高周波電源は、前記直流電源が前記電極板に前記負電圧を印加する前に、前記載置台に高周波電力を印加する高周波電力印加ステップを有することを特徴とする請求項5又は6記載の基板吸着方法。
  8. 基板を収容する収容室と、該収容室内に配置され且つ前記基板を載置する載置台とを備え、該載置台は電極板を内部に有する絶縁性部材からなる静電チャックを上部に有し、前記電極板には直流電源が接続される基板処理装置における基板吸着方法をコンピュータに実行させるプログラムを格納するコンピュータ読み取り可能な記憶媒体であって、前記プログラムは、
    前記静電チャックが前記基板を吸着するときに前記直流電源は前記電極板に負電圧を印加する負電圧印加モジュールを有することを特徴とする記憶媒体。
JP2006062884A 2006-03-08 2006-03-08 基板吸着脱離方法 Expired - Fee Related JP5127147B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2006062884A JP5127147B2 (ja) 2006-03-08 2006-03-08 基板吸着脱離方法
KR1020070014576A KR100853575B1 (ko) 2006-03-08 2007-02-12 기판 처리 장치, 기판 흡착 방법 및 기억 매체
US11/674,843 US20070211402A1 (en) 2006-03-08 2007-02-14 Substrate processing apparatus, substrate attracting method, and storage medium
CNA2007100860633A CN101034679A (zh) 2006-03-08 2007-03-08 基板处理装置、基板吸附方法和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006062884A JP5127147B2 (ja) 2006-03-08 2006-03-08 基板吸着脱離方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2012137101A Division JP5596082B2 (ja) 2012-06-18 2012-06-18 基板吸着離脱方法及び基板処理方法

Publications (3)

Publication Number Publication Date
JP2007242870A true JP2007242870A (ja) 2007-09-20
JP2007242870A5 JP2007242870A5 (ja) 2009-03-19
JP5127147B2 JP5127147B2 (ja) 2013-01-23

Family

ID=38588121

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006062884A Expired - Fee Related JP5127147B2 (ja) 2006-03-08 2006-03-08 基板吸着脱離方法

Country Status (3)

Country Link
JP (1) JP5127147B2 (ja)
KR (1) KR100853575B1 (ja)
CN (1) CN101034679A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009038046A1 (ja) 2007-09-19 2009-03-26 Kabushiki Kaisha Kobe Seiko Sho 読み出し専用の光情報記録媒体
JP2009212293A (ja) * 2008-03-04 2009-09-17 Tokyo Electron Ltd 基板処理装置用の部品及び基板処理装置
JP2012212709A (ja) * 2011-03-30 2012-11-01 Tokyo Electron Ltd 基板除去方法及び記憶媒体

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105097423B (zh) * 2014-05-12 2018-09-18 中芯国际集成电路制造(上海)有限公司 等离子体反应器及清除等离子体反应腔室颗粒污染的方法
JP6496579B2 (ja) * 2015-03-17 2019-04-03 東京エレクトロン株式会社 基板処理方法及び基板処理装置
JP6054470B2 (ja) * 2015-05-26 2016-12-27 株式会社日本製鋼所 原子層成長装置
CN109107987A (zh) * 2017-06-22 2019-01-01 北京北方华创微电子装备有限公司 一种吹扫方法
CN108648995B (zh) * 2018-05-22 2021-03-19 深圳市盛鸿运科技有限公司 一种半导体集成电路用硅晶片刻蚀方法
CN114334700A (zh) * 2020-09-29 2022-04-12 长鑫存储技术有限公司 半导体设备电极板的安装治具
KR102442285B1 (ko) * 2022-03-14 2022-09-13 에이피티씨 주식회사 플라즈마 에칭 시스템
TWI836422B (zh) * 2022-05-09 2024-03-21 南韓商自適應等離子體技術公司 等離子體蝕刻系統

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0269956A (ja) * 1988-09-05 1990-03-08 Toshiba Corp 静電チャック方法及び静電チャック装置
JPH04240747A (ja) * 1991-01-24 1992-08-28 Fujitsu Ltd 半導体装置の製造方法
JPH1074734A (ja) * 1996-09-02 1998-03-17 Toshiba Corp プラズマ処理装置と半導体装置の製造方法
JPH10209126A (ja) * 1997-01-23 1998-08-07 Hitachi Ltd プラズマエッチング装置
JP2879887B2 (ja) * 1995-08-24 1999-04-05 東京エレクトロン株式会社 プラズマ処理方法
JP2985761B2 (ja) * 1996-03-18 1999-12-06 株式会社日立製作所 試料処理方法
JP2002100614A (ja) * 2000-09-25 2002-04-05 Nec Corp 半導体製造装置および半導体製造方法
JP2002164328A (ja) * 2000-11-27 2002-06-07 Seiko Epson Corp ドライエッチング装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6620520B2 (en) * 2000-12-29 2003-09-16 Lam Research Corporation Zirconia toughened ceramic components and coatings in semiconductor processing equipment and method of manufacture thereof
KR20050018063A (ko) * 2003-08-13 2005-02-23 삼성전자주식회사 반도체 제조장치의 기판 척킹/디척킹 장치 및 그의 방법
KR100544897B1 (ko) * 2004-11-30 2006-01-24 (주)아이씨디 플라즈마 쳄버용 정전기 척

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0269956A (ja) * 1988-09-05 1990-03-08 Toshiba Corp 静電チャック方法及び静電チャック装置
JPH04240747A (ja) * 1991-01-24 1992-08-28 Fujitsu Ltd 半導体装置の製造方法
JP2879887B2 (ja) * 1995-08-24 1999-04-05 東京エレクトロン株式会社 プラズマ処理方法
JP2985761B2 (ja) * 1996-03-18 1999-12-06 株式会社日立製作所 試料処理方法
JPH1074734A (ja) * 1996-09-02 1998-03-17 Toshiba Corp プラズマ処理装置と半導体装置の製造方法
JPH10209126A (ja) * 1997-01-23 1998-08-07 Hitachi Ltd プラズマエッチング装置
JP2002100614A (ja) * 2000-09-25 2002-04-05 Nec Corp 半導体製造装置および半導体製造方法
JP2002164328A (ja) * 2000-11-27 2002-06-07 Seiko Epson Corp ドライエッチング装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009038046A1 (ja) 2007-09-19 2009-03-26 Kabushiki Kaisha Kobe Seiko Sho 読み出し専用の光情報記録媒体
JP2009212293A (ja) * 2008-03-04 2009-09-17 Tokyo Electron Ltd 基板処理装置用の部品及び基板処理装置
JP2012212709A (ja) * 2011-03-30 2012-11-01 Tokyo Electron Ltd 基板除去方法及び記憶媒体

Also Published As

Publication number Publication date
KR20070092104A (ko) 2007-09-12
KR100853575B1 (ko) 2008-08-21
JP5127147B2 (ja) 2013-01-23
CN101034679A (zh) 2007-09-12

Similar Documents

Publication Publication Date Title
JP5127147B2 (ja) 基板吸着脱離方法
US8236109B2 (en) Component cleaning method and storage medium
US10115614B2 (en) Transfer chamber and method for preventing adhesion of particle
JP5150217B2 (ja) シャワープレート及び基板処理装置
TWI525694B (zh) Chamber cleaning method
JP5399208B2 (ja) プラズマ処理装置及びその構成部品
JP4963842B2 (ja) 基板処理室の洗浄方法、記憶媒体及び基板処理装置
KR101720670B1 (ko) 기판 처리 장치 및 그 클리닝 방법 및 프로그램을 기록한 기록매체
KR101746567B1 (ko) 기판 탈착 방법 및 기판 처리 장치
US10643825B2 (en) Particle generation preventing method and vacuum apparatus
JP5281811B2 (ja) プラズマ処理用環状部品、プラズマ処理装置、及び外側環状部材
JP2010199239A (ja) 被処理基板の除電方法及び基板処理装置
JP2009239014A (ja) 電極構造及び基板処理装置
JP5461759B2 (ja) プラズマ処理装置、プラズマ処理方法及び記憶媒体
US20070224817A1 (en) Plasma processing apparatus, plasma processing method, and storage medium
JP4885586B2 (ja) プラズマ処理装置
US20070211402A1 (en) Substrate processing apparatus, substrate attracting method, and storage medium
JP6851270B2 (ja) 静電吸着方法
JP5072531B2 (ja) プラズマエッチング方法及び記憶媒体
JP5596082B2 (ja) 基板吸着離脱方法及び基板処理方法
JP2007103465A (ja) プラズマ処理室
KR101828082B1 (ko) 표면 평탄화 방법
JP2007317889A (ja) エッチング方法
JP5677482B2 (ja) パーティクル付着抑制方法及び基板処理装置
JP4885585B2 (ja) プラズマ処理装置、プラズマ処理方法及び記憶媒体

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090129

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090129

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100811

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101028

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101224

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110610

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110912

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20111109

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20120113

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120918

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121030

R150 Certificate of patent or registration of utility model

Ref document number: 5127147

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151109

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees